--- /srv/rebuilderd/tmp/rebuilderdbZuw3N/inputs/qemu-system-mips_10.2.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbZuw3N/out/qemu-system-mips_10.2.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-19 20:33:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1400 2026-03-19 20:33:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6311228 2026-03-19 20:33:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6311012 2026-03-19 20:33:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-mips │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x22a70d │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x818e14 0x00818e14 0x00818e14 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x818e2c 0x00818e2c 0x00818e2c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x818e40 0x818e40 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x818e58 0x818e58 R E 0x10000 │ │ │ │ LOAD 0x81bf50 0x0082bf50 0x0082bf50 0x186efc 0x1ccc4c RW 0x10000 │ │ │ │ DYNAMIC 0x8ca950 0x008da950 0x008da950 0x001c0 0x001c0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x818e20 0x00818e20 0x00818e20 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x818e38 0x00818e38 0x00818e38 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x81bf50 0x0082bf50 0x0082bf50 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x81bf50 0x0082bf50 0x0082bf50 0xb40b0 0xb40b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008b618 08b618 0abf6a 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00137582 137582 00c044 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001435c8 1435c8 0003e0 00 A 5 17 4 │ │ │ │ [ 8] .rel.dyn REL 001439a8 1439a8 0dd820 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002211c8 2211c8 001d20 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00222ee8 222ee8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00222ef4 222ef4 002d98 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00225c90 225c90 49f200 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 006c4e90 6c4e90 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 006c4e98 6c4e98 153f7c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00818e14 818e14 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00818e1c 818e1c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00818e20 818e20 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00225c90 225c90 49f218 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 006c4ea8 6c4ea8 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 006c4eb0 6c4eb0 153f7c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00818e2c 818e2c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00818e34 818e34 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00818e38 818e38 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0082bf50 81bf50 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0082bf50 81bf50 000720 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0082c670 81c670 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0082c678 81c678 0ae2d8 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 008da950 8ca950 0001c0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 008dab10 8cab10 0054f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 008e0000 8d0000 0d2e4c 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -953,140 +953,140 @@ │ │ │ │ 949: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 950: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 951: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 952: 009f764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 953: 0040919d 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 954: 009a493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ 955: 009000ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_s │ │ │ │ - 956: 005a3951 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 956: 005a3969 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 957: 008e55dc 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 958: 00585bd5 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 958: 00585bed 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 959: 009f7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 960: 009ad894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 961: 009b3060 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 962: 009a9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 963: 008ecb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 964: 009f60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 965: 0062cff9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 966: 0057f4a5 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 967: 0067deb1 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 965: 0062d011 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 966: 0057f4bd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 967: 0067dec9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 968: 009f6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 969: 009f7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 970: 004aacf1 74 FUNC GLOBAL DEFAULT 12 helper_shra_r_w │ │ │ │ 971: 009a223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 972: 008b25c8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 973: 004a2511 172 FUNC GLOBAL DEFAULT 12 helper_mtthi │ │ │ │ 974: 009f74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 975: 0062f605 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 975: 0062f61d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 976: 0025a809 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 977: 009f8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 978: 009f6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 979: 009ad8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 980: 0066ccdd 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 981: 00647ec5 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 980: 0066ccf5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 981: 00647edd 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 982: 0099e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 983: 00666811 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 983: 00666829 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 984: 009f68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 985: 00341589 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 986: 00635df5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 986: 00635e0d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 987: 00268989 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 988: 009a4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 989: 0069d105 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 989: 0069d11d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 990: 009f67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 991: 009f7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 992: 009aed7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 993: 009f6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 994: 00688c65 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 994: 00688c7d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 995: 009ab070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 996: 009b19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 997: 0062947d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 997: 00629495 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 998: 008af9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 999: 009b0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1000: 009f6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1001: 009f73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1002: 0099df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1003: 00376279 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1004: 009f63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1005: 005aa1a1 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1006: 00538419 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1005: 005aa1b9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1006: 00538431 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1007: 009f7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1008: 004aa77d 76 FUNC GLOBAL DEFAULT 12 helper_precrq_rs_ph_w │ │ │ │ 1009: 009a8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1010: 009f6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1011: 0099ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1012: 009f67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1013: 009a9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1014: 003d8ded 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1015: 009a49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1016: 009f75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1017: 0061f39d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1018: 00664a81 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1017: 0061f3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1018: 00664a99 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1019: 009f79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1020: 009a1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1021: 004155b1 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1022: 009f6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1023: 009a4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1024: 003dd8e5 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1025: 0062be81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1025: 0062be99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1026: 009f656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1027: 009f7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1028: 0029e6d5 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1029: 00677a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1029: 00677a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1030: 009f7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1031: 009f6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1032: 0099d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1033: 0090fcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_b │ │ │ │ 1034: 00483441 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1035: 0090fb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_d │ │ │ │ 1036: 00348ac5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1037: 00481c5d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1038: 00651b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1039: 0053e649 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1038: 00651b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1039: 0053e661 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1040: 00453bc1 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1041: 00907744 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsri_df │ │ │ │ - 1042: 00612181 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1042: 00612199 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1043: 0090fc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_h │ │ │ │ 1044: 009a5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1045: 005bbe55 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1045: 005bbe6d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1046: 0099fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1047: 00462d01 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1048: 0026c4e1 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1049: 009f7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1050: 009d4fa8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1051: 003ea51d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1052: 00670c19 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1052: 00670c31 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1053: 0099a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1054: 009f6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1055: 006698a1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1055: 006698b9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1056: 009a8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1057: 004955ed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1058: 009f7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1059: 009f8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1060: 0090fbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_w │ │ │ │ 1061: 009f7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1062: 006497f5 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1063: 006788a5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1062: 0064980d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1063: 006788bd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1064: 009f7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1065: 00610e81 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1065: 00610e99 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1066: 009f7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1067: 00426931 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1068: 0030a67d 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1069: 004aa6fd 32 FUNC GLOBAL DEFAULT 12 helper_precrq_qb_ph │ │ │ │ 1070: 009f6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1071: 009af478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1072: 003dd6f9 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1073: 0031a949 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1074: 009a10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1075: 0099ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1076: 006bd3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1076: 006bd3d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1077: 002bf80d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1078: 005a5991 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1078: 005a59a9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1079: 00417795 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ 1080: 004a9f49 44 FUNC GLOBAL DEFAULT 12 helper_subqh_ph │ │ │ │ - 1081: 0069afa5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1081: 0069afbd 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1082: 0099c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1083: 009f73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1084: 009f79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1085: 009ab848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1086: 008e0010 4 OBJECT GLOBAL DEFAULT 24 bfd_mips_num_opcodes │ │ │ │ 1087: 003f1081 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1088: 009f6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ @@ -1094,130 +1094,130 @@ │ │ │ │ 1090: 009a11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1091: 00285ae1 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1092: 009f8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1093: 009a2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1094: 009ad454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1095: 004af891 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_d │ │ │ │ 1096: 0022bf29 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1097: 00660111 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1097: 00660129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1098: 009f7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1099: 009a07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1100: 009a510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1101: 009f7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1102: 009f7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1103: 009b160c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1104: 009f771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1105: 008ee864 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1106: 009f6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1107: 003ca319 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1108: 009f5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1109: 004a27d5 256 FUNC GLOBAL DEFAULT 12 helper_evpe │ │ │ │ - 1110: 00663cc9 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1110: 00663ce1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1111: 009a01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1112: 004af899 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_s │ │ │ │ 1113: 00452eb9 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1114: 0068d67d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1115: 00657175 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1114: 0068d695 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1115: 0065718d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1116: 0099ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1117: 00306765 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1118: 006921fd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1119: 007f9210 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1118: 00692215 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1119: 007f9228 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1120: 009f6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1121: 009f79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1122: 004adeed 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_d │ │ │ │ - 1123: 00584041 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1123: 00584059 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1124: 009f7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1125: 009b1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1126: 0062ab29 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1126: 0062ab41 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1127: 002bb155 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1128: 006654e5 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1129: 00622ec9 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1128: 006654fd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1129: 00622ee1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1130: 009ac110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1131: 009b0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1132: 003f2add 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1133: 009f6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1134: 009f805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1135: 0047dbe5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1136: 009f5f5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1137: 0066ec15 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1137: 0066ec2d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1138: 00903e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsu │ │ │ │ 1139: 0045342d 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1140: 003c9825 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1141: 0025e595 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1142: 004adfb1 192 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_s │ │ │ │ 1143: 0025d891 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1144: 008f91d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_eq │ │ │ │ 1145: 004923a9 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1146: 006569ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1146: 00656a05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1147: 008eb660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1148: 00567ced 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1148: 00567d05 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1149: 009f60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1150: 005db989 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1150: 005db9a1 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1151: 009f7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1152: 0038ccad 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1153: 009f6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1154: 009af4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1155: 002ed849 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1156: 0099f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1157: 009a093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1158: 00498429 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1159: 004a2465 172 FUNC GLOBAL DEFAULT 12 helper_mttlo │ │ │ │ 1160: 009f603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1161: 0061c4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1162: 0054ada5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1163: 00673bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1161: 0061c4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1162: 0054adbd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1163: 00673bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1164: 002c80d5 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1165: 0061af19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1165: 0061af31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1166: 0044c5dd 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1167: 009a48dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1168: 009b2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1169: 00564525 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1169: 0056453d 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1170: 009f6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1171: 006aa0ad 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1171: 006aa0c5 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1172: 009f8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1173: 009a25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1174: 00684c91 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1174: 00684ca9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1175: 009abd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1176: 0046d669 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1177: 00650a59 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1177: 00650a71 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1178: 0099ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1179: 0065681d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1179: 00656835 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1180: 009adbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1181: 009f62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1182: 009a8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1183: 005aa57d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1184: 005366dd 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1183: 005aa595 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1184: 005366f5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1185: 009a4aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1186: 00297485 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1187: 009f6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1188: 009b235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1189: 005f0db5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1189: 005f0dcd 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1190: 009a01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1191: 009a7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1192: 009f7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1193: 00644279 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1193: 00644291 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1194: 003414e1 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1195: 0099d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1196: 0027537d 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1197: 009f684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1198: 009afe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1199: 009f75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1200: 0058e3cd 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1200: 0058e3e5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1201: 009ae124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1202: 009a0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1203: 00659a91 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1203: 00659aa9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1204: 009f689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1205: 003508d9 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1206: 008b1688 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1207: 009f685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1208: 009a776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1209: 006685a5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1209: 006685bd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1210: 0099d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1211: 009a087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1212: 0053da5d 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1212: 0053da75 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1213: 0030593d 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1214: 009f6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1215: 00264971 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1216: 008fe5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhuh │ │ │ │ 1217: 0099b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1218: 009f796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1219: 009a206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1235,269 +1235,269 @@ │ │ │ │ 1231: 009f7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1232: 009f69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1233: 003ac071 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1234: 004df07d 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_s_df │ │ │ │ 1235: 004981d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1236: 0031a905 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1237: 003a1355 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1238: 005897a9 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1238: 005897c1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1239: 0029bc95 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1240: 006bbab9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1241: 005a0f1d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1242: 0063e995 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1240: 006bbad1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1241: 005a0f35 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1242: 0063e9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1243: 008b1e94 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1244: 009f5f1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1245: 009f818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1246: 0047dfcd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1247: 008ff6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_s │ │ │ │ 1248: 003f4bf1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1249: 00680519 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1249: 00680531 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1250: 009f6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1251: 009a2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1252: 0049cdb9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1253: 0069d82d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1253: 0069d845 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1254: 009f7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1255: 0047a37d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1256: 005a3c39 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1256: 005a3c51 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1257: 004d6109 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_df │ │ │ │ 1258: 002fee55 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1259: 00264775 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1260: 009f7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1261: 0033bc85 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1262: 004df42d 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_s_df │ │ │ │ 1263: 009f8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1264: 00639cf9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1264: 00639d11 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1265: 009f6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1266: 00651c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1266: 00651cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1267: 009f6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1268: 005327a9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1269: 0063fc09 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1268: 005327c1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1269: 0063fc21 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1270: 00498f0d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1271: 004512c1 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1272: 00646689 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1272: 006466a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1273: 0041045d 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1274: 009a88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1275: 009aac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1276: 009f774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1277: 00376225 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1278: 009a9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1279: 003eae29 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1280: 009b0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1281: 002ffc49 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1282: 004dd0c5 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_a_df │ │ │ │ 1283: 0099db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1284: 009b2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1285: 009f76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1286: 0040dea1 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1287: 00633255 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1287: 0063326d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1288: 009a27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1289: 009b2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1290: 0099be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1291: 009ab658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1292: 009f6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1293: 009f79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1294: 00587a2d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1295: 00662359 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1294: 00587a45 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1295: 00662371 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1296: 0099ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1297: 003f079d 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1298: 007f9270 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1298: 007f9288 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1299: 009a2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1300: 008e96ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1301: 0046d5a5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1302: 0042b9c1 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1303: 009f87c4 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1304: 003a6e2d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1305: 004ac819 50 FUNC GLOBAL DEFAULT 12 helper_wait │ │ │ │ - 1306: 00661e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1307: 0055b729 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1306: 00661e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1307: 0055b741 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1308: 0099cc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1309: 005a2b9d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1309: 005a2bb5 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ 1310: 004b1905 184 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1311: 006b6511 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1312: 006b260d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1311: 006b6529 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1312: 006b2625 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1313: 009f79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1314: 009a865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1315: 009f7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1316: 009f83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1317: 006299c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1317: 006299dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1318: 00268641 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1319: 0054f1b1 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1319: 0054f1c9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1320: 009f691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1321: 009acd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1322: 002ecf01 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1323: 0067bfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1323: 0067bfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1324: 009f84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1325: 009a6218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1326: 009f6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1327: 009f7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1328: 004b19bd 182 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1329: 009f6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1330: 009f6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1331: 00668b51 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1331: 00668b69 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1332: 009f7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1333: 009a216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1334: 004a04c5 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschedule │ │ │ │ 1335: 009f810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1336: 004b0191 250 FUNC GLOBAL DEFAULT 12 float_class_d │ │ │ │ 1337: 004b487d 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ole │ │ │ │ 1338: 00469765 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1339: 006ab9d9 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1339: 006ab9f1 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1340: 009f845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1341: 00562b3d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1342: 00692389 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1341: 00562b55 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1342: 006923a1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1343: 0099a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1344: 008e7b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1345: 009f7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1346: 0058f999 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1346: 0058f9b1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1347: 0099ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1348: 0049c091 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1349: 0055e935 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1349: 0055e94d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1350: 009f8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1351: 009f843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1352: 0099f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1353: 009f7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1354: 0099ca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1355: 004b034d 206 FUNC GLOBAL DEFAULT 12 float_class_s │ │ │ │ 1356: 004b4521 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_olt │ │ │ │ 1357: 008eb558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1358: 009f6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1359: 00567f09 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1359: 00567f21 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1360: 009a402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ - 1361: 004ebf65 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ + 1361: 004ebf7d 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ 1362: 009f633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ 1363: 004ceed5 104 FUNC GLOBAL DEFAULT 12 helper_msa_xor_v │ │ │ │ - 1364: 005a514d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1365: 006c043d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1366: 0063cd45 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1364: 005a5165 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1365: 006c0455 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1366: 0063cd5d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1367: 009ad944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1368: 009a8e88 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1369: 009f63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1370: 009f6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1371: 006b4329 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1372: 00692b11 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1373: 005aa0b5 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1371: 006b4341 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1372: 00692b29 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1373: 005aa0cd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1374: 002f7b81 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1375: 008e08e0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1376: 009ab798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1377: 0099d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1378: 0049efa1 102 FUNC GLOBAL DEFAULT 12 sync_c0_status │ │ │ │ - 1379: 0064348d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1379: 006434a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1380: 0048cad1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1381: 0099ffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1382: 003d8cdd 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1383: 003dde59 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1384: 004baa8d 124 FUNC GLOBAL DEFAULT 12 helper_pminsh │ │ │ │ 1385: 004deecd 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffqr_df │ │ │ │ 1386: 009a5e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1387: 00902020 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_d │ │ │ │ 1388: 009f7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1389: 0099f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1390: 0037f705 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1391: 0065a3ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1392: 0066ef09 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1391: 0065a405 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1392: 0066ef21 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1393: 009aab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1394: 0099bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1395: 0066d2a1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1395: 0066d2b9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1396: 009d48dc 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1397: 009f6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1398: 009f709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1399: 00495511 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1400: 004339ed 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1401: 009f80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1402: 003c7bf5 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1403: 009f6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1404: 0034a70d 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1405: 0049c251 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1406: 005da0c5 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1407: 0063c975 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1406: 005da0dd 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1407: 0063c98d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1408: 009a6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1409: 004abddd 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_le_qb │ │ │ │ 1410: 00900a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_s │ │ │ │ 1411: 009f6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1412: 0049c685 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1413: 008b1b74 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1414: 009f775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1415: 009ad9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1416: 009ab6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1417: 009a4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1418: 0065c631 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1418: 0065c649 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1419: 009b1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1420: 005a9c7d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1420: 005a9c95 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1421: 003deca9 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1422: 00695be9 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1422: 00695c01 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1423: 009aa600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1424: 00597e85 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1425: 00633c65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1424: 00597e9d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1425: 00633c7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1426: 009f850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1427: 004941e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1428: 009f81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1429: 008f93e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_le │ │ │ │ 1430: 003dfd99 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1431: 0025a8b9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1432: 0056e26d 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1433: 0062b1c1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1432: 0056e285 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1433: 0062b1d9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1434: 0099a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1435: 00451e01 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1436: 00665b2d 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1436: 00665b45 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1437: 009f75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1438: 009f7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1439: 004d9c19 116 FUNC GLOBAL DEFAULT 12 helper_msa_ctcmsa │ │ │ │ 1440: 003fda79 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1441: 009f83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1442: 008e9668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1443: 0031a8c5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1444: 00625315 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1444: 0062532d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1445: 002c0d15 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1446: 002aaab1 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1447: 0040cc5d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1448: 009a792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1449: 009f8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1450: 009f5f48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ 1451: 008f92d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_lt │ │ │ │ - 1452: 0062e175 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1453: 00679abd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1452: 0062e18d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1453: 00679ad5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1454: 00267345 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1455: 009f7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1456: 00904228 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_b │ │ │ │ 1457: 009f62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1458: 009a265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1459: 009f8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1460: 00408199 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1461: 009f838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1462: 009f7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ 1463: 00903f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_d │ │ │ │ - 1464: 0061948d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1464: 006194a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1465: 009f6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1466: 004101d1 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1467: 009f6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1468: 00904120 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_h │ │ │ │ 1469: 009a081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1470: 0099be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1471: 009f668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1472: 008a2790 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1473: 00635bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1473: 00635bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1474: 004bab81 120 FUNC GLOBAL DEFAULT 12 helper_pminub │ │ │ │ 1475: 009a24fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1476: 0047f6a9 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1477: 00652e41 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1477: 00652e59 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1478: 009f7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1479: 003a0eb5 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1480: 0057ee05 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1480: 0057ee1d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1481: 008da638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1482: 00601989 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1482: 006019a1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1483: 002f307d 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1484: 002f436d 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1485: 0046cf4d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1486: 00687869 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1486: 00687881 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1487: 009a867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1488: 009a082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1489: 00904018 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_w │ │ │ │ - 1490: 006782ed 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1490: 00678305 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1491: 009f7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1492: 0068d89d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1492: 0068d8b5 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1493: 009a0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1494: 0099e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1495: 0025a759 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1496: 003394d5 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1497: 003a42c5 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1498: 0099ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1499: 0049c9c5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1514,15 +1514,15 @@ │ │ │ │ 1510: 009f7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1511: 003481b9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1512: 002c98b9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1513: 002baa35 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1514: 0025ef51 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1515: 009f7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1516: 004a08e1 66 FUNC GLOBAL DEFAULT 12 helper_mtc0_index │ │ │ │ - 1517: 0068e95d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1517: 0068e975 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1518: 00336429 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1519: 009f79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1520: 009f83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1521: 0099eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1522: 00319d6d 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1523: 009ab2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1524: 009a51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ @@ -1532,43 +1532,43 @@ │ │ │ │ 1528: 008f9a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ne │ │ │ │ 1529: 009f822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1530: 00424045 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1531: 003de519 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1532: 009f7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1533: 009f6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1534: 009010a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ - 1535: 006beb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1535: 006beb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1536: 009020a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_d │ │ │ │ 1537: 009b0740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1538: 009f6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1539: 005563a9 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1540: 0064357d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1539: 005563c1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1540: 00643595 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1541: 009b13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1542: 004a1ea1 16 FUNC GLOBAL DEFAULT 12 helper_mthc0_watchhi │ │ │ │ 1543: 00486455 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1544: 006867b5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1544: 006867cd 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1545: 009a9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1546: 009ade04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1547: 009a6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1548: 0066fd25 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1548: 0066fd3d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1549: 0031bea5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1550: 009a080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1551: 008ffb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1552: 00639645 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1552: 0063965d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1553: 009f81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1554: 00900afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_s │ │ │ │ 1555: 009f7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1556: 009f728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1557: 005aac71 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1557: 005aac89 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1558: 004a02c1 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcrestart │ │ │ │ 1559: 009a894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1560: 00669439 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1561: 00564fdd 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1560: 00669451 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1561: 00564ff5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1562: 0022e0d1 6 FUNC GLOBAL DEFAULT 12 print_insn_big_mips │ │ │ │ - 1563: 0069cd8d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1563: 0069cda5 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1564: 009f6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1565: 003deba1 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1566: 009f7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1567: 009f751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1568: 009f8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1569: 009aa260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1570: 009f7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1580,162 +1580,162 @@ │ │ │ │ 1576: 009a419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1577: 009f78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1578: 009aba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1579: 009a7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1580: 009f7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1581: 0099f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1582: 009f6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1583: 0066faa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1583: 0066fac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1584: 009f7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1585: 008e7f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1586: 008f9908 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_or │ │ │ │ 1587: 009ae4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1588: 009aa660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1589: 00307e4d 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1590: 00552345 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1590: 0055235d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1591: 009adb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1592: 009f6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1593: 003d382d 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1594: 0066e115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1594: 0066e12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1595: 009f6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1596: 003a3f29 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1597: 009f6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1598: 009f66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1599: 00660c75 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1599: 00660c8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1600: 009a96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1601: 006b5901 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1601: 006b5919 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1602: 0025b8e9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1603: 0099f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1604: 0022bee9 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1605: 0067fec5 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1605: 0067fedd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1606: 009f71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1607: 0089ee70 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1608: 005a400d 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1608: 005a4025 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1609: 009f695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1610: 0099afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1611: 006451cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1612: 00564775 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1611: 006451e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1612: 0056478d 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1613: 009f6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1614: 009f6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1615: 0099d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1616: 009b1de0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1617: 003bbc21 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1618: 009f7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1619: 0060872d 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1619: 00608745 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1620: 00465be9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1621: 009f7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1622: 009f68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1623: 0061a6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1623: 0061a6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1624: 009f62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1625: 009f680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1626: 00655fe5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1626: 00655ffd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1627: 009049e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_u_df │ │ │ │ 1628: 003fcb15 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1629: 009a113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1630: 009f627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1631: 0065a5f9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1631: 0065a611 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1632: 009f7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1633: 009b0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1634: 009a2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1635: 002bc865 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1636: 006a3549 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1637: 0066eb3d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1636: 006a3561 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1637: 0066eb55 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1638: 009f6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1639: 0069716d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1640: 00626a55 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1641: 006532dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1642: 005852ad 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1639: 00697185 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1640: 00626a6d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1641: 006532f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1642: 005852c5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1643: 003a4b01 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1644: 009af278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1645: 002bf9d5 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1646: 009f6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1647: 009f6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1648: 009ac100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1649: 0033ff65 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1650: 0025dfe5 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1651: 0031bcb5 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1652: 004eea79 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ - 1653: 0055b1a9 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1652: 004eea91 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ + 1653: 0055b1c1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1654: 009f6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1655: 009a504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1656: 009f808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1657: 00258d45 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1658: 00660361 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1659: 0065a869 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1658: 00660379 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1659: 0065a881 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1660: 0099caf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1661: 008f5d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcschefback │ │ │ │ 1662: 00298ab1 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1663: 0099a508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1664: 009a181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1665: 0061a66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1666: 00563005 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1665: 0061a685 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1666: 0056301d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1667: 009f7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1668: 006ba54d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1668: 006ba565 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1669: 0037cfad 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1670: 009f6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1671: 009f6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1672: 009a7bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1673: 005f3941 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1673: 005f3959 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1674: 004a0c7d 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo0 │ │ │ │ 1675: 0026c195 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1676: 008592d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1677: 004a1385 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo1 │ │ │ │ 1678: 009f7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1679: 009f6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1680: 009b205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1681: 0099fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1682: 006b410d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1683: 005cb365 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1682: 006b4125 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1683: 005cb37d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1684: 009a91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1685: 0066bff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1685: 0066c00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1686: 003cbd81 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1687: 009f810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1688: 009f7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1689: 008af514 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1690: 0059af19 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1690: 0059af31 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1691: 0044f601 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1692: 00552d39 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1693: 0067d48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1694: 0063f5f5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1692: 00552d51 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1693: 0067d4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1694: 0063f60d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1695: 009b1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1696: 009a213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1697: 009adf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1698: 006c3fa1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1698: 006c3fb9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1699: 003eb98d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1700: 0099f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1701: 006b4645 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1702: 0061c55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1701: 006b465d 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1702: 0061c575 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1703: 009a766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1704: 0022bf59 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1705: 009a9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1706: 009f7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1707: 004a1415 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagemask │ │ │ │ 1708: 003c7c95 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1709: 006471c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1709: 006471e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1710: 002568bd 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1711: 009f6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1712: 00635ce5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1713: 0058ead9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1712: 00635cfd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1713: 0058eaf1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1714: 004a0215 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcbind │ │ │ │ 1715: 00498b8d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1716: 009f84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1717: 009a26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1718: 00664079 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1718: 00664091 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1719: 0048900d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1720: 004a98e9 84 FUNC GLOBAL DEFAULT 12 cpu_type_supports_cps_smp │ │ │ │ 1721: 009ae304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1722: 0047b285 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1723: 0099d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1724: 009f7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1725: 0043d761 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1726: 002c5c5d 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1727: 009ab9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1728: 0029edd1 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1729: 009a4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1730: 0064a0a9 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1730: 0064a0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1731: 009d36bc 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1732: 0037f641 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1733: 00350dad 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1734: 00307c55 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1735: 009f604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1736: 004d2939 380 FUNC GLOBAL DEFAULT 12 helper_msa_srli_df │ │ │ │ 1737: 009f858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ @@ -1744,108 +1744,108 @@ │ │ │ │ 1740: 009b211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1741: 003a42d9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1742: 009a6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1743: 009f7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1744: 009a18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1745: 009aa970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1746: 0029f131 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1747: 0062edad 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1747: 0062edc5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1748: 009a266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1749: 009a97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1750: 00901444 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_d │ │ │ │ 1751: 009f7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1752: 008b9758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1753: 0034ae91 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1754: 002563b9 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1755: 009f75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1756: 0099a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1757: 0067e585 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1757: 0067e59d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1758: 0099fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1759: 002f2b79 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1760: 0063a95d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1760: 0063a975 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ 1761: 008f2d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcbind │ │ │ │ - 1762: 0054e2d1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1762: 0054e2e9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1763: 0043ddf1 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1764: 008ffe9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_s │ │ │ │ 1765: 0099acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1766: 0048fff1 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1767: 0099d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1768: 0037cb0d 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1769: 005aafc1 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1769: 005aafd9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1770: 0099b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1771: 00307ab9 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1772: 009f7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1773: 0049c259 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1774: 009a9488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1775: 0066aaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1776: 006666c9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1777: 0058f17d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1778: 0058bc15 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1775: 0066ab09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1776: 006666e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1777: 0058f195 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1778: 0058bc2d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1779: 009f802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1780: 00272281 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1781: 009ac554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1782: 008eb030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1783: 009a180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1784: 006c05dd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1784: 006c05f5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1785: 009f6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1786: 0022bf69 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1787: 009f7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1788: 0060fc01 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1788: 0060fc19 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1789: 009f8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1790: 003fbf29 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1791: 009a484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1792: 009f81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1793: 009a59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1794: 007f9198 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1795: 005a4059 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1794: 007f91b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1795: 005a4071 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1796: 009a0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1797: 009f841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1798: 009b00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1799: 0068d9b9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1799: 0068d9d1 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1800: 009a8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1801: 009f65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1802: 009b0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1803: 00263f8d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1804: 00475759 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1805: 0090112c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ 1806: 004239dd 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1807: 009f7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1808: 009f6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1809: 00489089 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1810: 00258dfd 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1811: 009f6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1812: 009f6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1813: 0065a545 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1814: 0069d101 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1813: 0065a55d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1814: 0069d119 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1815: 009f6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1816: 009b145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1817: 00625255 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1817: 0062526d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1818: 0099bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1819: 00581dc9 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1819: 00581de1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1820: 009f7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1821: 009f7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1822: 0061ba95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1823: 0062c535 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1822: 0061baad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1823: 0062c54d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1824: 0099fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1825: 002c38dd 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1826: 00468df1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1827: 008ffb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1828: 006521cd 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1828: 006521e5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1829: 009f8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1830: 009a8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1831: 009f6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1832: 0061fb65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1833: 006c31bd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1832: 0061fb7d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1833: 006c31d5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1834: 009a788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1835: 009f5f6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1836: 009f7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1837: 009f7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1838: 008b2930 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1839: 009a0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1840: 006b3ef9 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1840: 006b3f11 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1841: 004537c1 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1842: 009f824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1843: 00444965 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1844: 00418811 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1845: 0099fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1846: 004cec09 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_b │ │ │ │ 1847: 009f76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1859,102 +1859,102 @@ │ │ │ │ 1855: 009f8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1856: 004cecc1 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_h │ │ │ │ 1857: 009f7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1858: 009a19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1859: 009f6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1860: 009abe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1861: 0047c19d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1862: 00618c1d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1862: 00618c35 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1863: 009a14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1864: 008eafac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1865: 009b25d4 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1866: 00497429 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1867: 008f137c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extpdp │ │ │ │ 1868: 008f914c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_un │ │ │ │ 1869: 009ad584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1870: 009f694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1871: 009f80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1872: 0054ade9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1873: 00584cc5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1872: 0054ae01 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1873: 00584cdd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1874: 009f5f43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1875: 009f5fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1876: 009f6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1877: 009a62e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1878: 009f774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1879: 0055048d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1879: 005504a5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1880: 0047c491 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1881: 009f5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1882: 009a7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1883: 00494769 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1884: 003605c1 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1885: 005546fd 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1885: 00554715 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ 1886: 004ced35 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_w │ │ │ │ - 1887: 0062d4d9 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1887: 0062d4f1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1888: 009b146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1889: 009f6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1890: 006c21ad 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1890: 006c21c5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1891: 009f72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1892: 0099c538 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ 1893: 004a2db9 120 FUNC GLOBAL DEFAULT 12 mips_io_recompile_replay_branch │ │ │ │ - 1894: 0065f09d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1895: 0067c091 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1894: 0065f0b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1895: 0067c0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1896: 009abe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1897: 003c60e9 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1898: 009f77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1899: 003096e1 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1900: 002564a9 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1901: 009f81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1902: 005da33d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1902: 005da355 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1903: 009f7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ 1904: 0047ca19 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1905: 009ab998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1906: 008fafb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ueq │ │ │ │ 1907: 009f5f53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1908: 009a22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1909: 00650c95 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1909: 00650cad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1910: 009f7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1911: 009b2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1912: 004beca9 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_b │ │ │ │ - 1913: 005a9de5 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1913: 005a9dfd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 1914: 004bf46d 394 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_d │ │ │ │ - 1915: 006ae0f9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1915: 006ae111 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1916: 009a9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1917: 009f7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1918: 009b129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1919: 008b2a30 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1920: 004bf111 578 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_h │ │ │ │ 1921: 009ab390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1922: 003ab8e5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1923: 009aa3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1924: 00907954 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclri_df │ │ │ │ - 1925: 005d2825 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1926: 005df431 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1925: 005d283d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1926: 005df449 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1927: 009f7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1928: 0048b821 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1929: 0049c09d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1930: 006252a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1931: 005a1cf1 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1930: 006252c1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1931: 005a1d09 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1932: 0044e9c9 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1933: 006a7c35 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1934: 0061d641 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1933: 006a7c4d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1934: 0061d659 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1935: 002f3289 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1936: 006a7b25 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1936: 006a7b3d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1937: 009a14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1938: 004bf355 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_w │ │ │ │ 1939: 009f823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1940: 002ffdbd 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1941: 005a0df5 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1941: 005a0e0d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1942: 009f843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1943: 009f68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1944: 009f69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1945: 00489109 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1946: 004972a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1947: 003e9c45 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1948: 004266c9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1949: 00555229 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1949: 00555241 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1950: 009f7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1951: 0047cfa9 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1952: 0029f3c9 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 1953: 009f702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1954: 0099ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1955: 00349095 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1956: 009aec9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -1966,70 +1966,70 @@ │ │ │ │ 1962: 009a462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1963: 009f841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1964: 004a144d 120 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagegrain │ │ │ │ 1965: 009ac140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 1966: 0099f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1967: 003f48bd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1968: 002f915d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1969: 005542e5 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1969: 005542fd 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1970: 009b00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1971: 009f7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1972: 009f7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1973: 0099ff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1974: 00268619 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1975: 0046c0c5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1976: 00677c2d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1976: 00677c45 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ 1977: 008fa670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_maar │ │ │ │ 1978: 004a00e9 128 FUNC GLOBAL DEFAULT 12 helper_mfc0_random │ │ │ │ - 1979: 005a32d1 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1979: 005a32e9 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 1980: 004da169 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsult_df │ │ │ │ - 1981: 006b829d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1982: 005a2969 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1981: 006b82b5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1982: 005a2981 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1983: 009ab7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1984: 006767e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1985: 0069d421 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1984: 006767f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1985: 0069d439 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1986: 009ae3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1987: 009f8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1988: 00654afd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1988: 00654b15 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1989: 0099d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1990: 009f674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 1991: 00348371 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1992: 006ac565 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1993: 005ae6cd 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1992: 006ac57d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1993: 005ae6e5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1994: 009f8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1995: 00673d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1995: 00673d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1996: 00266efd 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1997: 009f834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1998: 009ae5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1999: 005628a5 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1999: 005628bd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2000: 004cc0f9 90 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_d │ │ │ │ 2001: 0027903d 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2002: 004b1f0d 114 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_ps │ │ │ │ 2003: 009b34c4 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2004: 0099cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2005: 004cbfe1 188 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_h │ │ │ │ 2006: 0099e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2007: 008fa5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_maar │ │ │ │ 2008: 009f72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2009: 009f686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2010: 009f6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2011: 005ac5b1 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2011: 005ac5c9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2012: 009a4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2013: 009f8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2014: 009f67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2015: 006af455 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2015: 006af46d 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2016: 00911cbc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2017: 009a144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2018: 009a75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2019: 008eaf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2020: 002673d1 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2021: 00646419 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2022: 006b0ae9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2021: 00646431 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2022: 006b0b01 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2023: 004630a5 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2024: 0058e40d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2024: 0058e425 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2025: 00484c49 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2026: 004cc09d 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_w │ │ │ │ 2027: 008f2c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_random │ │ │ │ 2028: 00497ad5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2029: 009f846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2030: 008b97f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2031: 009f70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ @@ -2037,103 +2037,103 @@ │ │ │ │ 2033: 002c8cb1 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2034: 009f78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2035: 009a9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2036: 0099d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2037: 009f5f4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2038: 00345075 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2039: 0029b7b5 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2040: 00642c2d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2041: 00628289 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2040: 00642c45 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2041: 006282a1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2042: 009f7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2043: 009a4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2044: 0063accd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2044: 0063ace5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2045: 004aa6c5 24 FUNC GLOBAL DEFAULT 12 helper_raddu_w_qb │ │ │ │ 2046: 00295b59 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2047: 009a94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2048: 009f683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2049: 009f7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2050: 009b1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2051: 00408689 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2052: 0029a11d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2053: 009f6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2054: 008f23fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsaq_s_w_ph │ │ │ │ 2055: 00410735 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2056: 008b223c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2057: 009f6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2058: 009f5cb1 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2059: 006530a1 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2059: 006530b9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2060: 009aaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2061: 009d58c4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2062: 00295fbd 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2063: 009f67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2064: 009f61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2065: 002bf605 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2066: 0099b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2067: 009f8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2068: 009f82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2069: 0062550d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2069: 00625525 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2070: 009f6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2071: 008b1b3c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2072: 009f8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2073: 005519ad 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2073: 005519c5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2074: 009f6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2075: 009f850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2076: 0061ba59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2076: 0061ba71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2077: 004d137d 50 FUNC GLOBAL DEFAULT 12 helper_msa_xori_b │ │ │ │ 2078: 009f6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2079: 0069a8f1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2080: 007bdc1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2079: 0069a909 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2080: 007bdc34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2081: 009f8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2082: 002f3035 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2083: 009f779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2084: 009f6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2085: 009b0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2086: 006172a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2087: 006815b1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2088: 0069639d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2086: 006172c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2087: 006815c9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2088: 006963b5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2089: 009a4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2090: 00584cd5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2091: 006b3985 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2090: 00584ced 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2091: 006b399d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2092: 0025f529 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2093: 009ae444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2094: 009a00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2095: 0041928d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2096: 008eb6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2097: 009ab000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2098: 0067b091 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2098: 0067b0a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2099: 009ac804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2100: 009f6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2101: 0069d57d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2101: 0069d595 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2102: 009f7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2103: 009a153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2104: 009a5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2105: 0049bf95 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2106: 0064c7f1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2107: 005a2b81 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2106: 0064c809 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2107: 005a2b99 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2108: 009a388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2109: 0024f315 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2110: 009f6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2111: 009f6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2112: 0099d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2113: 009ae4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2114: 003207d1 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2115: 0068a4bd 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2115: 0068a4d5 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2116: 004a1fd9 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_performance0 │ │ │ │ 2117: 009a731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2118: 005aa3d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2118: 005aa3f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2119: 009f78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2120: 00484cc9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2121: 0029f36d 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2122: 0057d1bd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2122: 0057d1d5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2123: 00298049 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2124: 005a3cf5 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2124: 005a3d0d 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2125: 00406751 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2126: 009adeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2127: 009f843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2128: 0069ecad 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2128: 0069ecc5 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2129: 009f6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2130: 003fbf95 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2131: 0028b995 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2132: 009a22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2133: 0029a741 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2134: 009a67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2135: 009af838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ @@ -2141,83 +2141,83 @@ │ │ │ │ 2137: 009f6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2138: 00455929 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2139: 00436e7d 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2140: 008f6aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config0 │ │ │ │ 2141: 00495e29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2142: 009ac594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2143: 009a7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2144: 006c31c1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2144: 006c31d9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2145: 008f6b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config2 │ │ │ │ 2146: 008f6ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config3 │ │ │ │ 2147: 008f305c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_memorymapid │ │ │ │ 2148: 008f6c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config4 │ │ │ │ 2149: 00495ba5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2150: 009b23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2151: 0025ad81 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2152: 00514249 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ + 2152: 00514261 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ 2153: 008f6cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config5 │ │ │ │ 2154: 008fa358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttgpr │ │ │ │ - 2155: 0065cc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2155: 0065cc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2156: 004b0639 184 FUNC GLOBAL DEFAULT 12 helper_float_add_ps │ │ │ │ 2157: 0049e245 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2158: 009f73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2159: 009f62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2160: 00681a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2160: 00681a65 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2161: 009f7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2162: 009aa610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2163: 0069ff71 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2164: 00654f79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2165: 0064b00d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2163: 0069ff89 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2164: 00654f91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2165: 0064b025 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2166: 009a61d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2167: 009f6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2168: 009f6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2169: 009ae164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2170: 0068da71 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2170: 0068da89 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2171: 009a879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2172: 005840b1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2173: 005a3669 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2172: 005840c9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2173: 005a3681 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ 2174: 008f65fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_hwrena │ │ │ │ - 2175: 005839f1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2175: 00583a09 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2176: 009f6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2177: 00659e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2177: 00659e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2178: 0099db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2179: 0041ef59 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2180: 009a284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2181: 0090d51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_b │ │ │ │ 2182: 009f8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2183: 0090d390 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_d │ │ │ │ 2184: 009af588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2185: 009f6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2186: 00451ee9 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2187: 0090d498 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_h │ │ │ │ 2188: 009f6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2189: 00351f19 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2190: 009f7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2191: 005a24a9 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2191: 005a24c1 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2192: 00396f5d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2193: 0067e785 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2193: 0067e79d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2194: 009f8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2195: 0063f7ad 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2195: 0063f7c5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2196: 009a8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ 2197: 008f9dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcbind │ │ │ │ - 2198: 006968b5 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2199: 0066cadd 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2200: 0061c3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2201: 006bb7f5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2198: 006968cd 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2199: 0066caf5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2200: 0061c3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2201: 006bb80d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2202: 002a5131 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2203: 009a51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2204: 0066828d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2204: 006682a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2205: 002fc411 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2206: 009f8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2207: 002c53fd 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2208: 009f6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2209: 0047e39d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2210: 009f828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2211: 0090d414 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_w │ │ │ │ - 2212: 0064bcbd 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2212: 0064bcd5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2213: 009f5cf0 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2214: 009f8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2215: 0049483d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2216: 009b26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2217: 003ac4cd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2218: 009a232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2219: 0025c269 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2226,361 +2226,361 @@ │ │ │ │ 2222: 009a2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2223: 003fd4d9 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2224: 009f75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2225: 00469d8d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2226: 009f6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2227: 009a3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2228: 003ac5b5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2229: 00562add 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2229: 00562af5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2230: 009d3910 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2231: 009a0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2232: 0099e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2233: 008e0bb0 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2234: 009f74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2235: 0067837d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2235: 00678395 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2236: 004747c5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2237: 0065e0ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2238: 0080b254 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2237: 0065e105 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2238: 0080b26c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2239: 0049392d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2240: 0029b109 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2241: 009b150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2242: 0049c499 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2243: 009f7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2244: 003dd785 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2245: 003a6a11 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2246: 009f7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2247: 009f6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2248: 00598be9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2248: 00598c01 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2249: 003ac541 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2250: 009f633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2251: 008fb1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ule │ │ │ │ 2252: 009f7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2253: 00555d65 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2253: 00555d7d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2254: 009f6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2255: 006b4425 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2256: 00639fd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2255: 006b443d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2256: 00639fed 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2257: 009a57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2258: 009ad8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2259: 0066bf41 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2259: 0066bf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2260: 009a4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2261: 009f7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2262: 003484bd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2263: 0099e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2264: 0064736d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2264: 00647385 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2265: 003d45cd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2266: 0099e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2267: 009b02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2268: 009058d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_a_df │ │ │ │ - 2269: 0067b8c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2269: 0067b8e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2270: 009f639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ 2271: 008fb0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ult │ │ │ │ - 2272: 00567a09 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2272: 00567a21 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2273: 009b1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2274: 009f783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2275: 00484d41 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2276: 009ad634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2277: 008f1fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_s_w_ph │ │ │ │ - 2278: 005b1479 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2279: 0069cb4d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2278: 005b1491 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2279: 0069cb65 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2280: 009aa170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2281: 009f6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2282: 009f7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2283: 009f73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2284: 00654f89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2284: 00654fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2285: 009f6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2286: 0069bfa9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2287: 00649e65 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2288: 006545a5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2286: 0069bfc1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2287: 00649e7d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2288: 006545bd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2289: 008f578c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf0 │ │ │ │ 2290: 009f8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2291: 008f5810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf1 │ │ │ │ 2292: 009add44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2293: 009adde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2294: 009f629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2295: 009b09e8 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2296: 009f6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2297: 009f727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2298: 009f8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2299: 009b1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2300: 009f6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2301: 0066e09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2302: 006645e1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2303: 00622735 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2304: 006948cd 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2305: 0063e73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2301: 0066e0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2302: 006645f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2303: 0062274d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2304: 006948e5 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2305: 0063e755 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2306: 009f741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2307: 0036c47d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2308: 009f7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2309: 009f8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2310: 0029c759 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2311: 00462f9d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2312: 003b8fe1 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2313: 0041938d 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2314: 00289411 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2315: 005a06f1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2315: 005a0709 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2316: 00858ae4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2317: 009a2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2318: 009af4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2319: 00693bd9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2319: 00693bf1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2320: 009f8ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2321: 00380269 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2322: 009a0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2323: 002c384d 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2324: 009f6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2325: 009f640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2326: 009f74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2327: 00599419 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2327: 00599431 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2328: 0099f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2329: 009f845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2330: 0099e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2331: 0026399d 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2332: 006177f5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2332: 0061780d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2333: 00486b45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2334: 00683251 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2334: 00683269 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2335: 009f8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2336: 009f8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2337: 003dfe11 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2338: 009f677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2339: 0059b6c9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2339: 0059b6e1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2340: 00341ddd 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2341: 009f8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2342: 0047b559 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2343: 009aa090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2344: 0040fd49 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2345: 009f85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2346: 009b2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2347: 009f7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2348: 009f7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2349: 009aa780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2350: 00496779 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2351: 009f7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2352: 00288ae5 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2353: 0054c705 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2354: 005a11d5 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2353: 0054c71d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2354: 005a11ed 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2355: 009f67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2356: 009b17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2357: 00425c01 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2358: 0042ba21 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2359: 006bb025 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2359: 006bb03d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2360: 0046e181 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2361: 004545d5 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2362: 004b2e85 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ole │ │ │ │ 2363: 009f72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2364: 009a5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2365: 008f4d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_ph │ │ │ │ 2366: 0099f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2367: 004d20e1 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_u_df │ │ │ │ 2368: 009f7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2369: 006497f1 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2369: 00649809 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2370: 003e0fd1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2371: 002fdbc1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2372: 009b1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2373: 009f7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2374: 009a8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2375: 003eb255 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2376: 003b8389 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2377: 0061d885 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2377: 0061d89d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2378: 009a7d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2379: 009ad834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2380: 009a6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2381: 006a07fd 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2381: 006a0815 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2382: 009a2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2383: 004b2b71 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_olt │ │ │ │ 2384: 009a5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2385: 009f71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2386: 009f72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2387: 009f653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2388: 00605cf5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2389: 006399ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2388: 00605d0d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2389: 006399c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2390: 0049cd19 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2391: 00568b99 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2391: 00568bb1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2392: 009a017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2393: 004aa5b9 76 FUNC GLOBAL DEFAULT 12 helper_subuh_qb │ │ │ │ 2394: 009f7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2395: 0099b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2396: 009f8ab9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2397: 0064b01d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2397: 0064b035 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2398: 009afc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2399: 0064c9dd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2400: 00658efd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2399: 0064c9f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2400: 00658f15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2401: 009f78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2402: 0057d259 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2402: 0057d271 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2403: 002bf9dd 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2404: 009f8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2405: 009f6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2406: 0062a13d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2407: 0064c49d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2406: 0062a155 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2407: 0064c4b5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2408: 0048001d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2409: 00368fed 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2410: 0026268d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2411: 003245d9 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2412: 004ab195 68 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbl │ │ │ │ - 2413: 00509dbd 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ + 2413: 00509dd5 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ 2414: 009f6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2415: 009f5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2416: 0048fd65 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2417: 008e0b00 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2418: 006a8a19 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2418: 006a8a31 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2419: 009f7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2420: 008e0b20 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2421: 00287fa5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2422: 0067f715 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2422: 0067f72d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2423: 008e0b60 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2424: 0041550d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2425: 008f8a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_cause │ │ │ │ 2426: 004ab1d9 70 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbr │ │ │ │ 2427: 009aabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2428: 006b0bb1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2428: 006b0bc9 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2429: 009a1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2430: 009a74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2431: 003dd715 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2432: 009a57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2433: 00625879 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2433: 00625891 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2434: 009ae334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2435: 0049d615 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2436: 009b213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2437: 006b98a5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2437: 006b98bd 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2438: 00496539 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2439: 003fcee9 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2440: 009a424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2441: 0066c199 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2441: 0066c1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2442: 009f637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2443: 009f7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2444: 004aa32d 152 FUNC GLOBAL DEFAULT 12 helper_subq_s_ph │ │ │ │ 2445: 002fe2b1 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2446: 0058f701 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2447: 006b0d91 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2446: 0058f719 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2447: 006b0da9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2448: 004ab38d 162 FUNC GLOBAL DEFAULT 12 helper_dpaq_s_w_ph │ │ │ │ 2449: 009a47dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2450: 005c9279 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2450: 005c9291 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2451: 0030643d 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2452: 0046a681 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2453: 003f4881 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2454: 005425c1 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2455: 00628a85 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2454: 005425d9 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2455: 00628a9d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2456: 002f277d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2457: 0064b0e9 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2457: 0064b101 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2458: 009f5f68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2459: 007f75f8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2459: 007f7610 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2460: 009f637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2461: 009a38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2462: 009f7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2463: 006214fd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2464: 00553ff9 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2463: 00621515 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2464: 00554011 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2465: 009aa750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2466: 00492a4d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2467: 009f76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2468: 009f7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2469: 003e8191 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2470: 004aa3f5 88 FUNC GLOBAL DEFAULT 12 helper_subu_ph │ │ │ │ 2471: 009b0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2472: 009ab280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2473: 00482049 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2474: 009f6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2475: 008ebf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2476: 0099d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2477: 009f811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2478: 009af948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2479: 00661c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2479: 00661c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2480: 003fb979 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2481: 009b1af4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2482: 0038009d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2483: 00425dfd 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2484: 009f68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2485: 006807f5 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2486: 00675175 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2485: 0068080d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2486: 0067518d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2487: 002632c5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2488: 003c8cd1 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2489: 0069e035 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2489: 0069e04d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2490: 0099ca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2491: 009a6158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2492: 00675961 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2492: 00675979 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2493: 009a88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2494: 009f8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2495: 009a5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2496: 0099d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2497: 009f7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2498: 009af2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2499: 009f6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2500: 009af598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2501: 0047b5d9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2502: 009f76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2503: 009f6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2504: 006669e1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2504: 006669f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2505: 004ac84d 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception_debug │ │ │ │ 2506: 009f7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2507: 003dcd5d 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2508: 00679fe5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2509: 0066b2d9 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2508: 00679ffd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2509: 0066b2f1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2510: 008f001c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2511: 009f6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2512: 004aa44d 136 FUNC GLOBAL DEFAULT 12 helper_subu_qb │ │ │ │ - 2513: 006801c5 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2513: 006801dd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2514: 009f6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2515: 004d95f5 270 FUNC GLOBAL DEFAULT 12 helper_msa_splat_df │ │ │ │ - 2516: 0062c715 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2516: 0062c72d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2517: 009f7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2518: 0059b385 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2519: 0056f4a5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2518: 0059b39d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2519: 0056f4bd 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2520: 009f7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2521: 009f8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2522: 0059911d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2523: 0054cac1 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2522: 00599135 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2523: 0054cad9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2524: 008b1afc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2525: 0026a6bd 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2526: 009b2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2527: 00473fb9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2528: 00585461 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2528: 00585479 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2529: 00279455 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2530: 008fe768 132 OBJECT GLOBAL DEFAULT 24 helper_info_biadd │ │ │ │ 2531: 008b236c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2532: 00342a29 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2533: 0066142d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2534: 0056269d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2533: 00661445 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2534: 005626b5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2535: 009a82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2536: 009af438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2537: 005ae6e1 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2537: 005ae6f9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2538: 003490ed 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2539: 009f81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2540: 008b96e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2541: 008f9fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschedule │ │ │ │ 2542: 009a86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2543: 0099e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2544: 00678ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2545: 0069e58d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2544: 00678ee5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2545: 0069e5a5 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2546: 0099fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2547: 009f6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2548: 009d469c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2549: 008b2730 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2550: 00348bd9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2551: 009ab6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2552: 008ecc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2553: 009f7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2554: 009f814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2555: 0066fb39 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2556: 00599969 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2555: 0066fb51 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2556: 00599981 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2557: 009f70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2558: 00229df5 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2559: 004c9909 1468 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_b │ │ │ │ 2560: 009f6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2561: 00655a15 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2561: 00655a2d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2562: 004ca32d 224 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_d │ │ │ │ 2563: 009ae784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2564: 0099eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2565: 009f6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2566: 009f7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2567: 004c9ec5 744 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_h │ │ │ │ 2568: 009a440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2569: 008b98c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2570: 003fced5 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2571: 008b2b78 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2572: 008f4a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_s_ph │ │ │ │ 2573: 0099a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2574: 009f8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2575: 005a3039 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2575: 005a3051 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2576: 009f7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2577: 009f7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2578: 00266a75 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2579: 0029bd45 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2580: 008f5bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tchalt │ │ │ │ 2581: 009f6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2582: 0025bc69 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ @@ -2588,538 +2588,538 @@ │ │ │ │ 2584: 004ca1ad 384 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_w │ │ │ │ 2585: 0029a881 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2586: 009b0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2587: 009a761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2588: 009b128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2589: 009f7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2590: 0025f591 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2591: 007f9168 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2591: 007f9180 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2592: 00495abd 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2593: 009acd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2594: 00536b8d 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2595: 006618dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2594: 00536ba5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2595: 006618f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2596: 009f713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2597: 0046f1ad 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2598: 009a85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2599: 0099ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2600: 009f75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2601: 009f786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2602: 009f80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2603: 0090b83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_b │ │ │ │ 2604: 003b9119 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2605: 009a767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2606: 0047d8b9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2607: 00903754 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2608: 009a10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ 2609: 0090b6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_d │ │ │ │ - 2610: 005dbf69 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2610: 005dbf81 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2611: 0099f390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2612: 009b0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2613: 009f6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2614: 0090b7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_h │ │ │ │ 2615: 00302f0d 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2616: 009f7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2617: 009f7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2618: 00373499 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2619: 009f6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2620: 009a39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2621: 0063b119 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2621: 0063b131 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2622: 002f4029 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2623: 009f61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2624: 002c7f4d 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2625: 009f7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2626: 00495111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2627: 005d3b49 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2628: 0068a3dd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2627: 005d3b61 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2628: 0068a3f5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2629: 009f853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2630: 009f7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2631: 0090b734 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_w │ │ │ │ 2632: 0099e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2633: 006bb08d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2633: 006bb0a5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2634: 008ef650 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2635: 006037f5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2635: 0060380d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2636: 009afd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2637: 009f6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2638: 0041fb05 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2639: 009f6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2640: 009f75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2641: 008a9bb0 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2642: 002a0649 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2643: 0080b210 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2643: 0080b228 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2644: 009f6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2645: 0099e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2646: 003ea46d 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2647: 003ab3c9 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2648: 0064f621 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2648: 0064f639 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2649: 0025f4a9 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2650: 00553075 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2650: 0055308d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2651: 009add14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2652: 009a24dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2653: 006224e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2653: 00622501 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2654: 009f7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2655: 003c908d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2656: 00348449 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2657: 009b2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2658: 0069d28d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2659: 0067d889 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2658: 0069d2a5 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2659: 0067d8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2660: 0099c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2661: 006027ed 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2662: 005baaa1 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2661: 00602805 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2662: 005baab9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2663: 0037f28d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2664: 0099bfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2665: 009a5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2666: 0063822d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2666: 00638245 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2667: 008b1b54 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2668: 006bd251 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2668: 006bd269 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2669: 009ad554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2670: 00286b01 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2671: 009f7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2672: 009f7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2673: 00492725 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2674: 009aa850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2675: 00904438 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_u_df │ │ │ │ 2676: 009a43ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2677: 006bcc5d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2677: 006bcc75 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2678: 009a452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2679: 0052bc51 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2679: 0052bc69 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2680: 003d3295 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2681: 004a1bf5 240 FUNC GLOBAL DEFAULT 12 helper_mftc0_configx │ │ │ │ 2682: 003f6861 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2683: 0058d83d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2683: 0058d855 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2684: 008ed4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2685: 00321385 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2686: 008ee8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2687: 0066d12d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2687: 0066d145 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2688: 008b1f44 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2689: 009a6058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2690: 009f7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2691: 006becad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2692: 00604fb1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2691: 006becc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2692: 00604fc9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2693: 00288045 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2694: 009f7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2695: 008b29bc 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2696: 009a11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2697: 009f64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2698: 009f668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2699: 009ada74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2700: 0065aa31 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2700: 0065aa49 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2701: 009f7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2702: 009b0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2703: 00904330 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_u_df │ │ │ │ 2704: 009f5850 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2705: 002eae91 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2706: 009a94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2707: 0065e4dd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2707: 0065e4f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2708: 009af3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2709: 009a6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2710: 009f74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2711: 009f7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2712: 009ad784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2713: 009b1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2714: 00682601 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2714: 00682619 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ 2715: 0049f609 88 FUNC GLOBAL DEFAULT 12 cpu_mips_clock_init │ │ │ │ - 2716: 00664bbd 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2716: 00664bd5 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2717: 009f77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2718: 009a846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2719: 006ba99d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2720: 0063d96d 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2719: 006ba9b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2720: 0063d985 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2721: 003d8d95 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2722: 005aa3f1 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2723: 005aa859 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2724: 00673b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2722: 005aa409 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2723: 005aa871 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2724: 00673bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2725: 009f7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2726: 00385ba9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2727: 009f7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2728: 00673df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2728: 00673e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2729: 0037dc9d 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2730: 008f890c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschefback │ │ │ │ 2731: 003ba125 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2732: 0099c188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2733: 009a14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2734: 0099eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2735: 009f6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 2736: 008f3d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_w │ │ │ │ - 2737: 0069e3a9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2738: 006c2349 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2739: 00676521 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2740: 006b57f1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2737: 0069e3c1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2738: 006c2361 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2739: 00676539 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2740: 006b5809 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2741: 0041edf5 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2742: 009f79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2743: 009a3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2744: 0061708d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2744: 006170a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2745: 00476bcd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2746: 00492861 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2747: 009f64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2748: 0099b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2749: 008b1e7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2750: 0025e2f5 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2751: 0099a568 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2752: 009f6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2753: 009a8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2754: 009f76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2755: 009b2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2756: 009a6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2757: 006478ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2757: 00647905 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2758: 009b1e90 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2759: 003fe235 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2760: 0068489d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2760: 006848b5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2761: 009f80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2762: 00651d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2762: 00651da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2763: 003fbb91 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2764: 00612c05 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2764: 00612c1d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2765: 009ae684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2766: 002c32a1 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2767: 005aa69d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2768: 006a29ad 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2767: 005aa6b5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2768: 006a29c5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2769: 009ad674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2770: 008b2f90 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2771: 00324635 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2772: 00441339 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2773: 009a108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2774: 003de545 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2775: 009a07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2776: 0052e8b1 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2776: 0052e8c9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2777: 0099ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2778: 009ad854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2779: 00483df1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2780: 009f6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2781: 00298d35 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2782: 0099a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2783: 0099a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2784: 0068dcd5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2785: 0054ae21 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2784: 0068dced 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2785: 0054ae39 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2786: 00454ce5 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2787: 009f7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2788: 009b1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2789: 009f7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2790: 009a027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2791: 009a447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2792: 009f6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2793: 0099c1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2794: 00617495 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2794: 006174ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2795: 009f602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2796: 009f7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2797: 009f78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2798: 003ddd05 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2799: 009b03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2800: 009a3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2801: 00687a15 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2801: 00687a2d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2802: 009a76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2803: 009ac058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2804: 0099c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2805: 009ab8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2806: 009f6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2807: 005a9cdd 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2808: 0061ac49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2807: 005a9cf5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2808: 0061ac61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2809: 004bae75 128 FUNC GLOBAL DEFAULT 12 helper_psllh │ │ │ │ 2810: 009f68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2811: 009f6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2812: 00426bdd 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2813: 009f73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2814: 002a5795 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2815: 00664355 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2816: 0066ac1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2815: 0066436d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2816: 0066ac35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2817: 009f6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2818: 009f772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2819: 0025f681 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2820: 009f619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2821: 005ac905 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2821: 005ac91d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2822: 008f3c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_ph │ │ │ │ - 2823: 00644f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2823: 00644f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2824: 009aae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2825: 00692ad9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2825: 00692af1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2826: 004a6195 72 FUNC GLOBAL DEFAULT 12 cpu_mips_irq_init_cpu │ │ │ │ 2827: 009a14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2828: 009f742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2829: 002673ad 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2830: 002c86fd 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2831: 009a9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2832: 00492c51 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2833: 004bae31 24 FUNC GLOBAL DEFAULT 12 helper_psllw │ │ │ │ 2834: 0099f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2835: 00663c05 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2835: 00663c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2836: 009ad874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2837: 00584afd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2837: 00584b15 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2838: 009a0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2839: 008f41e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_ph │ │ │ │ 2840: 009f65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2841: 006692b1 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2842: 006ad4a1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2841: 006692c9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2842: 006ad4b9 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2843: 004533c9 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2844: 009f8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2845: 009aac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2846: 003e63dd 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2847: 0099c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2848: 0080b268 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2848: 0080b280 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2849: 008e8564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2850: 009f68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2851: 008eea74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2852: 00605069 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2852: 00605081 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2853: 00274fbd 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2854: 0029a329 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2855: 00521679 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2855: 00521691 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2856: 0026b145 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2857: 005a0d1d 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2857: 005a0d35 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2858: 0047d429 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2859: 00493ced 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2860: 00434375 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2861: 0041ebc1 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2862: 008f3b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_qb │ │ │ │ - 2863: 0058c67d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2863: 0058c695 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2864: 009f811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2865: 009afd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2866: 008f5708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpecontrol │ │ │ │ 2867: 008e7d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2868: 009a46ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2869: 00481449 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2870: 00698279 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2870: 00698291 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2871: 0037f7c9 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2872: 009f7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2873: 00654079 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2873: 00654091 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2874: 009f7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2875: 00248f2d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2876: 0064c66d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2876: 0064c685 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2877: 0034171d 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2878: 009f6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2879: 00564555 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2879: 0056456d 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2880: 002578f9 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2881: 009f6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2882: 009f72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2883: 00581ba9 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2883: 00581bc1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2884: 009afb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2885: 009f80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2886: 009f6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2887: 00584de1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2887: 00584df9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2888: 0099fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2889: 0090db4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_b │ │ │ │ 2890: 009b156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 2891: 0090d9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_d │ │ │ │ - 2892: 00648b19 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2892: 00648b31 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2893: 0037df61 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2894: 00679249 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2894: 00679261 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2895: 00377079 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2896: 009f74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2897: 009a226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2898: 0090dac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_h │ │ │ │ 2899: 009f8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2900: 009f7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2901: 004ba211 136 FUNC GLOBAL DEFAULT 12 helper_psubsb │ │ │ │ 2902: 009a7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2903: 006a0999 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2903: 006a09b1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2904: 009f84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2905: 009f6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2906: 009b08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2907: 00448651 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2908: 009f7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2909: 008f50d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addsc │ │ │ │ 2910: 009f7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2911: 009a11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2912: 0059b0f9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2912: 0059b111 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2913: 009f6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2914: 004ba329 144 FUNC GLOBAL DEFAULT 12 helper_psubsh │ │ │ │ 2915: 009f7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2916: 009b105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2917: 0027de6d 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2918: 0067028d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2918: 006702a5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2919: 009f681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2920: 009a73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2921: 009b2e4c 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2922: 009f7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2923: 00563409 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2923: 00563421 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2924: 0090da44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_w │ │ │ │ 2925: 009a3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2926: 008b9690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2927: 009f6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2928: 0026c3b9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2929: 009f65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2930: 009f65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2931: 009028e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_ps │ │ │ │ 2932: 009a9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2933: 009f6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2934: 009f6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2935: 008e5adc 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2936: 009ad9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2937: 009f6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2938: 006a02b9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2938: 006a02d1 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2939: 0046f9c1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2940: 00655eed 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2940: 00655f05 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2941: 009f7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2942: 009ab380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2943: 009a768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2944: 0033f4e1 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2945: 0099b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2946: 00670c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2946: 00670c95 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2947: 0099be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2948: 004db995 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_df │ │ │ │ 2949: 008e08ec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2950: 009a91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2951: 009f5f84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2952: 009aa470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2953: 008ebfa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2954: 006bdde1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2955: 006ba549 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2956: 00537765 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2954: 006bddf9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2955: 006ba561 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2956: 0053777d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2957: 009abed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2958: 009a5eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2959: 009a2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2960: 0064f209 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2960: 0064f221 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2961: 009f74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2962: 008a7ca4 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 2963: 004210d5 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2964: 009a4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2965: 0067bce1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2966: 00621955 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2967: 006010d9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2965: 0067bcf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2966: 0062196d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2967: 006010f1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2968: 0099bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2969: 003d4c29 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2970: 0067a21d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2971: 0068dc3d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 2970: 0067a235 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2971: 0068dc55 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 2972: 0033fd75 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2973: 0067498d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2973: 006749a5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2974: 009a6038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ 2975: 004a1841 188 FUNC GLOBAL DEFAULT 12 helper_mtc0_status │ │ │ │ - 2976: 006187a9 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2976: 006187c1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ 2977: 00901f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_d │ │ │ │ - 2978: 0054cc65 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2979: 006147a1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2978: 0054cc7d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2979: 006147b9 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2980: 009a5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2981: 009b1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2982: 0065d4e1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2982: 0065d4f9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2983: 00499335 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2984: 0099b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2985: 009a830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2986: 009f72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2987: 009a6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2988: 006382a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2988: 006382bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2989: 009f6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2990: 0090595c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_df │ │ │ │ 2991: 009f81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2992: 009b14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2993: 009aa9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2994: 0066bb79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2995: 0055b369 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2994: 0066bb91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2995: 0055b381 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2996: 0099bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2997: 00692611 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2997: 00692629 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2998: 009a8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2999: 009f6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3000: 009f7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3001: 009b2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3002: 00900970 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_s │ │ │ │ 3003: 009ac150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3004: 0041d119 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3005: 006959b9 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3006: 006aa06d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3005: 006959d1 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3006: 006aa085 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3007: 009a7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3008: 0099d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3009: 009f5f69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3010: 0099c930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3011: 006bbde1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3011: 006bbdf9 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3012: 009f6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3013: 004a1035 320 FUNC GLOBAL DEFAULT 12 helper_mttc0_tchalt │ │ │ │ - 3014: 00673ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3014: 00673ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3015: 009f6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3016: 00555881 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3016: 00555899 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 009f7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3018: 009b15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3019: 002bac81 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3020: 009f6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3021: 00493d99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3022: 00681819 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3023: 0069e535 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3022: 00681831 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3023: 0069e54d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3024: 009f6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3025: 009ae1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3026: 0034053d 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3027: 0058e4ad 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3027: 0058e4c5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3028: 008ecc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3029: 0053e56d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3029: 0053e585 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3030: 009a427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3031: 009f7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3032: 0099a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3033: 009aba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3034: 00238c11 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3035: 009f81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3036: 00621801 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3037: 006970e9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3038: 0058c221 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3036: 00621819 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3037: 00697101 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3038: 0058c239 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3039: 009f6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3040: 009f6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3041: 0069fbf5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3041: 0069fc0d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3042: 009f81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3043: 0048c7d1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3044: 006bcced 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3044: 006bcd05 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3045: 009adb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 00613d69 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 00568d35 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 00613d81 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 00568d4d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00907b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ldi_df │ │ │ │ 3049: 009f8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3050: 009f75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3051: 00562385 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3051: 0056239d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3052: 009a4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 006b3d11 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 006b3d29 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 004526bd 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 009f5ca0 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 009f67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 00585b89 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 00585ba1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 009f77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 00486ac5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 009a77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 004cb389 738 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_b │ │ │ │ 3062: 0028408d 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3063: 0046d0c5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3064: 009ae594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3065: 004cb8c5 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_d │ │ │ │ 3066: 002690d9 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3067: 009f61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3068: 00661dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3068: 00661de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3069: 009a139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3070: 009f75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 004c0c79 614 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_b │ │ │ │ 3072: 004cb66d 386 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_h │ │ │ │ 3073: 0090574c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcor_df │ │ │ │ - 3074: 00686161 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3074: 00686179 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ 3075: 004c1081 162 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_d │ │ │ │ - 3076: 0062b0fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3076: 0062b115 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3077: 004748d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3078: 008f6704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entryhi │ │ │ │ 3079: 009a500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3080: 004c0ee1 268 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_h │ │ │ │ 3081: 009f640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3082: 0065a7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3083: 005a2c95 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3084: 00681f71 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3082: 0065a7f1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3083: 005a2cad 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3084: 00681f89 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3085: 0090f178 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bsel_v │ │ │ │ - 3086: 004ec2b9 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3087: 006446f5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3086: 004ec2d1 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3087: 0064470d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3088: 0026711d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3089: 00429f21 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3090: 004cb7f1 212 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_w │ │ │ │ 3091: 009a6128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3092: 0099f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3093: 0049ded5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3094: 009f731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3095: 009f66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3096: 00628d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3097: 00679965 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3098: 00646ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3096: 00628da5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3097: 0067997d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3098: 00646ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3099: 0085d7e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3100: 0090fac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_b │ │ │ │ 3101: 009f7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3102: 002fb8cd 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3103: 004c0fed 148 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_w │ │ │ │ 3104: 0090f934 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_d │ │ │ │ 3105: 009a188c 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3106: 0099d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3107: 0060150d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3107: 00601525 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3108: 009f66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3109: 00671869 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3109: 00671881 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ 3110: 008f1484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthlip │ │ │ │ - 3111: 0061b1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3112: 00556565 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3111: 0061b201 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3112: 0055657d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3113: 0090fa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_h │ │ │ │ - 3114: 005a3ac1 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3114: 005a3ad9 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3115: 008af968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3116: 009a810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3117: 008f515c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addwc │ │ │ │ 3118: 009f8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3119: 0022ca55 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3120: 004340c1 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3121: 0099f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3129,119 +3129,119 @@ │ │ │ │ 3125: 0099fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3126: 0099e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3127: 009f8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3128: 008ef5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3129: 009f62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3130: 009f60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ 3131: 009066c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cfcmsa │ │ │ │ - 3132: 0061a979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3132: 0061a991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3133: 003c1135 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3134: 009aa9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3135: 009f8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3136: 0099b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3137: 009f7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3138: 0099c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3139: 0090f9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_w │ │ │ │ 3140: 009f8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3141: 005aa6f1 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3141: 005aa709 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3142: 003f1705 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3143: 006225ad 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3144: 005bb92d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3143: 006225c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3144: 005bb945 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3145: 0099c148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3146: 009f740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3147: 009a401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3148: 009b2494 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3149: 009a3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3150: 0066f97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3150: 0066f995 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3151: 0040115d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3152: 009f7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3153: 009f6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3154: 009f706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3155: 009f85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3156: 00910104 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3157: 006676d9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3157: 006676f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3158: 009b0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3159: 00562635 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3160: 0065b1b1 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3161: 0065cdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3159: 0056264d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3160: 0065b1c9 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3161: 0065cddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3162: 009acd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3163: 009a39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3164: 005a0ca5 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3164: 005a0cbd 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3165: 009f806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3166: 008b1c10 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3167: 009a0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3168: 009f756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3169: 00253d31 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3170: 0065d171 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3170: 0065d189 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3171: 009a012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3172: 0069a211 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3172: 0069a229 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3173: 00267f21 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ 3174: 004b9175 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_saf │ │ │ │ - 3175: 0067bfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3175: 0067bff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3176: 008ed550 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3177: 00673aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3177: 00673ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3178: 008ee96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3179: 0043eecd 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3180: 0041135d 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3181: 009f7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3182: 009f7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3183: 00618945 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3184: 00569069 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3183: 0061895d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3184: 00569081 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3185: 009f7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3186: 009b0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3187: 009f81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3188: 009a73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3189: 003b03b1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3190: 0085c320 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3191: 009a6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3192: 0069c6a9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3192: 0069c6c1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3193: 009f6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3194: 009a483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ 3195: 00901e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_d │ │ │ │ - 3196: 00671f19 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3196: 00671f31 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3197: 009d46ac 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3198: 0040cc4d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3199: 00342cc9 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3200: 009f6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3201: 00509d29 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ - 3202: 0060a181 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3201: 00509d41 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ + 3202: 0060a199 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3203: 00419269 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3204: 009a0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3205: 009075b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srari_df │ │ │ │ 3206: 009f8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3207: 003e93ad 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3208: 0089fdbc 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3209: 00900868 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_s │ │ │ │ 3210: 003c9fcd 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3211: 00662d71 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3212: 0066ab69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3211: 00662d89 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3212: 0066ab81 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3213: 00295a69 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3214: 006a3e55 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3214: 006a3e6d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3215: 0033cd45 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3216: 009f8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3217: 0046d03d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3218: 009a022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3219: 003ca279 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3220: 0064af31 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3221: 005143f5 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ - 3222: 006213f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3223: 00606bad 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3220: 0064af49 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3221: 0051440d 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ + 3222: 0062140d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3223: 00606bc5 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3224: 00496e1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3225: 003f58e9 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3226: 0046986d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3227: 009f68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3228: 0060f1ed 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3228: 0060f205 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3229: 009b2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3230: 0062bcb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3231: 0064682d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3232: 006aae99 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3233: 00563b69 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3230: 0062bcd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3231: 00646845 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3232: 006aaeb1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3233: 00563b81 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3234: 0046f6c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3235: 00450211 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3236: 0068eea1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3236: 0068eeb9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3237: 0025d859 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3238: 009abda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3239: 009f8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3240: 009f6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3241: 008b17e0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3242: 009f8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3243: 009f8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ @@ -3249,256 +3249,256 @@ │ │ │ │ 3245: 009f8aba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3246: 009f6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3247: 00468305 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3248: 009f8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3249: 009f6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3250: 009a249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3251: 009aec0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3252: 0057dbd5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3252: 0057dbed 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3253: 008e03a0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3254: 004a47cd 286 FUNC GLOBAL DEFAULT 12 r4k_invalidate_tlb │ │ │ │ 3255: 00426375 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3256: 00692819 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3256: 00692831 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3257: 0037fd5d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3258: 002581a1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3259: 006aecad 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3259: 006aecc5 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3260: 009f668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3261: 006bae79 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3261: 006bae91 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3262: 009b0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3263: 009f6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3264: 0029f4dd 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3265: 009f7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3266: 00348515 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3267: 009f6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3268: 005abfd9 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3268: 005abff1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3269: 009f8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3270: 0049bb85 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3271: 009f701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3272: 009f6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3273: 009f73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3274: 009b1760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3275: 0099a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3276: 009f7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3277: 0067efa1 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3278: 0060fc81 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3279: 005cef4d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3277: 0067efb9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3278: 0060fc99 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3279: 005cef65 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3280: 003ab7d1 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3281: 003fd615 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3282: 009f5f29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3283: 005a09f9 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3284: 0065ceb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3285: 0069c9fd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3286: 006607b9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3283: 005a0a11 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3284: 0065cecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3285: 0069ca15 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3286: 006607d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3287: 009f75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3288: 00652045 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3288: 0065205d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3289: 0099e46c 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3290: 002b92ed 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3291: 009f62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3292: 0069c659 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3293: 00594f6d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3294: 0066fae5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3292: 0069c671 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3293: 00594f85 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3294: 0066fafd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3295: 009f7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3296: 009a9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3297: 009a4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3298: 00423d75 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3299: 009f72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3300: 009f8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3301: 006715d9 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3301: 006715f1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3302: 0048b675 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3303: 0066e27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3304: 0064a185 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3303: 0066e295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3304: 0064a19d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3305: 0044c769 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3306: 009f6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3307: 0099ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3308: 0061aae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3308: 0061aaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3309: 002c6041 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3310: 009a092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3311: 0099c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3312: 0069d7a1 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3312: 0069d7b9 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3313: 009a6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3314: 009f7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3315: 009f72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3316: 006a0529 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3316: 006a0541 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3317: 004a1175 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tccontext │ │ │ │ 3318: 003f2d95 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3319: 008eeaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3320: 00347565 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3321: 0099e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3322: 0052c465 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3322: 0052c47d 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3323: 009f75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3324: 008f6fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_framemask │ │ │ │ 3325: 009b104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3326: 003f2485 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3327: 00492f81 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3328: 009b296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3329: 0061399d 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3329: 006139b5 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3330: 009a6558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3331: 009f6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3332: 008aa020 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3333: 009a51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3334: 008e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3335: 00480aa1 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3336: 009f6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3337: 00474af9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3338: 006100a9 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3338: 006100c1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3339: 0037cba9 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3340: 0099d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3341: 0099dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3342: 009f8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3343: 009f6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3344: 009f7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3345: 0068d769 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3345: 0068d781 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3346: 003ed429 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3347: 009f6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3348: 008f5684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_mvpcontrol │ │ │ │ 3349: 009f69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3350: 00643a85 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3350: 00643a9d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3351: 0046cfad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3352: 00900fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3353: 009afc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3354: 009af348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3355: 004b92c5 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_seq │ │ │ │ 3356: 009f73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3357: 003441ed 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3358: 0043db41 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3359: 0055b72d 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3359: 0055b745 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3360: 009f6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3361: 0057cb75 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3361: 0057cb8d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3362: 009f6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3363: 002f2a9d 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3364: 00410a8d 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3365: 009f621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3366: 006a901d 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3366: 006a9035 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3367: 009a3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3368: 006adca5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3369: 00674459 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3368: 006adcbd 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3369: 00674471 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3370: 009f791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3371: 0043ef55 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3372: 0061726d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3372: 00617285 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3373: 009f6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3374: 0060181d 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3374: 00601835 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3375: 0099e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3376: 009f7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3377: 009a411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3378: 009b2480 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3379: 009f80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3380: 008f1ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitrev │ │ │ │ 3381: 004abe71 60 FUNC GLOBAL DEFAULT 12 helper_cmp_lt_ph │ │ │ │ 3382: 008ff9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3383: 009f6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3384: 0064a535 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3385: 0053d2a1 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3384: 0064a54d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3385: 0053d2b9 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3386: 00342979 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3387: 0067f46d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3387: 0067f485 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3388: 00239555 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3389: 009aa220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3390: 0046bb35 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3391: 009f63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3392: 009f8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3393: 009f787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3394: 006746c9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3394: 006746e1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3395: 0099b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3396: 009f6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3397: 009aa4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3398: 0065f161 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3398: 0065f179 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3399: 00239609 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3400: 003cf0cd 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3401: 002c84f1 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3402: 0099cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3403: 0040918d 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3404: 0063be91 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3405: 005644f1 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3406: 00625cb1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3404: 0063bea9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3405: 00564509 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3406: 00625cc9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3407: 009f7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3408: 008ea454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3409: 009a87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3410: 0099defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3411: 009f66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3412: 008b3250 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3413: 00693a45 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3413: 00693a5d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3414: 004498e1 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3415: 0022c0e9 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3416: 0039f5c9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3417: 00693145 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3418: 005145a1 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ - 3419: 00633a95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3417: 0069315d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3418: 005145b9 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ + 3419: 00633aad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3420: 008ea034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3421: 00338109 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3422: 0048c975 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3423: 0061a5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3423: 0061a5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3424: 0041d369 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3425: 009f7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3426: 006b0ab9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3426: 006b0ad1 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3427: 009f7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3428: 004187b5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3429: 009ab828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3430: 0022c951 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3431: 0056abf5 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3431: 0056ac0d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3432: 00341cc5 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3433: 0061b405 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3433: 0061b41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3434: 004a0571 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschefback │ │ │ │ 3435: 0099bf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3436: 004956b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3437: 00537a05 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3438: 00564e9d 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3439: 007de738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3437: 00537a1d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3438: 00564eb5 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3439: 007de750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3440: 009f7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3441: 00619101 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3441: 00619119 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3442: 009f8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3443: 009f66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3444: 00554d75 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3445: 0054ff39 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3446: 007de730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3444: 00554d8d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3445: 0054ff51 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3446: 007de748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3447: 009a9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3448: 00536189 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3448: 005361a1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3449: 009f7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3450: 009ac5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3451: 0099e26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3452: 0056434d 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3452: 00564365 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3453: 009a3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3454: 0025d729 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3455: 0064dd89 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3455: 0064dda1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3456: 003fc255 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3457: 00488141 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3458: 003a5065 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3459: 009a7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3460: 009f6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3461: 0068fe39 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3461: 0068fe51 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3462: 003ba165 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3463: 0028e921 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3464: 009f7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3465: 009ae074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3466: 00626e81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3466: 00626e99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3467: 0037c5c1 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3468: 003fec4d 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3469: 00664291 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3469: 006642a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3470: 0043da61 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3471: 00419de1 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3472: 005543d1 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3472: 005543e9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3473: 009f5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3474: 009e648c 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3475: 009f66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3476: 00678e01 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3477: 004ec44d 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ - 3478: 00575c29 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3476: 00678e19 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3477: 004ec465 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ + 3478: 00575c41 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3479: 009a7d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3480: 00492941 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3481: 0066be21 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3481: 0066be39 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3482: 009170c4 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3483: 006a3975 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3483: 006a398d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3484: 009f6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3485: 009f7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3486: 0069df5d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3486: 0069df75 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3487: 0049edc9 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg0_to_phys │ │ │ │ 3488: 009f80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3489: 009af208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3490: 0029c499 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3491: 009f73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3492: 00263939 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3493: 006a4b31 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3493: 006a4b49 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3494: 009f6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3495: 0099d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3496: 009f60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3497: 009f759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3498: 00460575 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3499: 009f784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3500: 009f7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3506,192 +3506,192 @@ │ │ │ │ 3502: 009f643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3503: 009f761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3504: 009f8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3505: 009af308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3506: 003eb445 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3507: 00493a99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ 3508: 009022b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_d │ │ │ │ - 3509: 005c92ad 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3510: 0068e4d9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3509: 005c92c5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3510: 0068e4f1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3511: 00912260 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3512: 009f7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3513: 008b2778 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3514: 009ac9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3515: 009f6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3516: 009aea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3517: 009af8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3518: 009f630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3519: 00692429 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3519: 00692441 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3520: 00902650 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_l │ │ │ │ 3521: 0047a7a1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3522: 009f7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3523: 009f6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3524: 009af3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3525: 009aa520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3526: 009f7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3527: 002c93d9 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3528: 0099b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3529: 006aa239 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3529: 006aa251 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3530: 009a84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3531: 003e2cc5 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ 3532: 00902548 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_w │ │ │ │ - 3533: 00582ba5 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3533: 00582bbd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3534: 009f61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3535: 005f1a25 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3535: 005f1a3d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3536: 00289735 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3537: 009ac078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3538: 0099cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3539: 0099eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3540: 009a6188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3541: 004a0171 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcstatus │ │ │ │ 3542: 004881c5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3543: 006946b5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3544: 0064b0f9 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3543: 006946cd 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3544: 0064b111 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3545: 009f6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3546: 0040df29 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3547: 00568fe5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3547: 00568ffd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3548: 0099dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3549: 009f848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3550: 0054f71d 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3550: 0054f735 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3551: 00492ab1 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3552: 009f7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3553: 004810f5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3554: 006b4aed 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3554: 006b4b05 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3555: 00266f89 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3556: 009accf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3557: 003ee3e9 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3558: 009f7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3559: 006334ad 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3559: 006334c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3560: 009f6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3561: 002c4395 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3562: 003c56f1 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3563: 009f6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3564: 00631905 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3564: 0063191d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3565: 0034e571 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3566: 006a6745 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3566: 006a675d 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3567: 009a0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3568: 00651dc9 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3568: 00651de1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3569: 0040e055 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3570: 009b13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3571: 006bc699 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3571: 006bc6b1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3572: 009f6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3573: 00416565 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3574: 002396a5 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3575: 009f80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3576: 0068e519 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3576: 0068e531 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3577: 0049e1b1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3578: 0067ea35 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3578: 0067ea4d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3579: 004275dd 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3580: 002a5811 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3581: 009f8ab4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3582: 009f8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3583: 00676b41 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3583: 00676b59 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3584: 008af98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3585: 009b0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3586: 008b1818 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3587: 008b16c8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3588: 009f780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3589: 0024992d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3590: 00643c89 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3590: 00643ca1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3591: 0099e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3592: 0099f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3593: 009f6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3594: 006034b1 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3595: 00632335 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3594: 006034c9 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3595: 0063234d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3596: 009b22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3597: 009ab260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3598: 0085c0ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3599: 009f7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3600: 006615d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3600: 006615e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3601: 009f6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3602: 002f2321 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3603: 006acf55 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3603: 006acf6d 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3604: 0047e8cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3605: 009f78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3606: 00909c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_b │ │ │ │ 3607: 00909ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_d │ │ │ │ 3608: 009b16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3609: 009acc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3610: 0061c9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3610: 0061c9f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3611: 003d474d 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3612: 0099b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ 3613: 00909be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_h │ │ │ │ - 3614: 0066c031 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3614: 0066c049 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3615: 00481cc1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3616: 009f6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3617: 0047e871 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3618: 008b1844 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3619: 009f6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3620: 009a59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3621: 009b133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3622: 0065b039 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3622: 0065b051 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3623: 0029bbad 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3624: 0099e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3625: 009aa430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3626: 009f64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3627: 009a97f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3628: 009f83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3629: 0057f8b1 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3629: 0057f8c9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3630: 0048d111 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3631: 009a4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3632: 00909b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_w │ │ │ │ 3633: 0040629d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3634: 008b18ac 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3635: 009026d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_l │ │ │ │ 3636: 009f8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3637: 009f81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3638: 009abd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3639: 006b3ce9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3639: 006b3d01 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3640: 0099b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3641: 0043350d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3642: 00900d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_s │ │ │ │ 3643: 004a9ae9 376 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_write_register │ │ │ │ 3644: 009f749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3645: 0053767d 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3646: 00662281 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3645: 00537695 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3646: 00662299 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3647: 009f7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3648: 009f7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3649: 009025cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_w │ │ │ │ 3650: 00493e8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3651: 009f84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3652: 009a9818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3653: 006ba845 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3653: 006ba85d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3654: 0099ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3655: 003c7429 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3656: 009f7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3657: 009f798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3658: 009f7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3659: 004abb5d 52 FUNC GLOBAL DEFAULT 12 helper_mulq_s_w │ │ │ │ 3660: 004af161 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_d │ │ │ │ 3661: 009ae5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3662: 004ba105 136 FUNC GLOBAL DEFAULT 12 helper_paddb │ │ │ │ 3663: 009f8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3664: 009f6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3665: 009f6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3666: 00628441 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3666: 00628459 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3667: 0049e67d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3668: 0033c691 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3669: 009f7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3670: 009f657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3671: 009b0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3672: 004ba18d 120 FUNC GLOBAL DEFAULT 12 helper_paddh │ │ │ │ 3673: 009ae454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3674: 008ec02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3675: 009b0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3676: 004b95a1 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sle │ │ │ │ - 3677: 0067e1bd 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3677: 0067e1d5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3678: 00904750 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_flog2_df │ │ │ │ 3679: 003d57dd 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3680: 00646869 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3680: 00646881 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3681: 009f6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3682: 009a143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3683: 004af249 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_s │ │ │ │ - 3684: 006200b5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3684: 006200cd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3685: 009a097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3686: 00617c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3686: 00617c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3687: 009f6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3688: 009f6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3689: 0048824d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3690: 003ea685 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3691: 009a3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3692: 004ba205 10 FUNC GLOBAL DEFAULT 12 helper_paddw │ │ │ │ 3693: 0031383d 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ @@ -3700,86 +3700,86 @@ │ │ │ │ 3696: 009b1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3697: 009a0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3698: 008eac10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3699: 009f7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3700: 009f8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3701: 009a28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3702: 009b0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3703: 006518dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3703: 006518f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3704: 002646c5 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3705: 009f6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3706: 0099ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3707: 00323b29 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3708: 004834a5 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3709: 009f66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3710: 0099a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3711: 009a237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3712: 0099b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3713: 009f6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3714: 0026beb9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3715: 009f82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3716: 00344acd 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3717: 005a39d5 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3717: 005a39ed 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3718: 009f7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3719: 009ab230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3720: 0054ad95 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3720: 0054adad 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3721: 0099d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3722: 009a454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3723: 009a5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3724: 004d9f55 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcle_df │ │ │ │ 3725: 009f6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3726: 009100fc 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3727: 00607c91 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3727: 00607ca9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3728: 009a73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3729: 009a246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3730: 004754b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3731: 009b2e5c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3732: 009f7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3733: 009a7bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3734: 00553525 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3735: 005aacf9 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3736: 006ad485 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3734: 0055353d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3735: 005aad11 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3736: 006ad49d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3737: 00906640 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcaf_df │ │ │ │ 3738: 00450501 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3739: 004928d1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3740: 0061717d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3740: 00617195 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3741: 0099f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3742: 009adca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3743: 00494db5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3744: 0028a3b1 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3745: 002fc7dd 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3746: 00660185 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3746: 0066019d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3747: 0031bcf9 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3748: 009aec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ - 3749: 008039d0 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ + 3749: 008039e8 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ 3750: 009a164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3751: 009ae364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3752: 0025d86d 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3753: 009a748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3754: 009a47ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3755: 008b288c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3756: 004b9afd 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sne │ │ │ │ 3757: 009f7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3758: 00499b61 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3759: 004484c5 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3760: 006561b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3760: 006561d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3761: 004a00c9 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf0 │ │ │ │ 3762: 00266151 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3763: 009f78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3764: 004a00d9 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf1 │ │ │ │ 3765: 009f7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3766: 004533ad 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3767: 009f6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3768: 009a7b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3769: 009ac028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3770: 009a12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3771: 0099da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3772: 009f7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ 3773: 004aa71d 18 FUNC GLOBAL DEFAULT 12 helper_precr_sra_ph_w │ │ │ │ - 3774: 0064f82d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3774: 0064f845 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3775: 009f7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3776: 009f80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3777: 009a758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3778: 009acaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3779: 008eab8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3780: 0099d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3781: 009a9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ @@ -3787,70 +3787,70 @@ │ │ │ │ 3783: 008e0c80 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3784: 009f6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3785: 008e0d00 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3786: 009a0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3787: 008e0d10 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3788: 00905e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fadd_df │ │ │ │ 3789: 0099f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3790: 005c7a8d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3790: 005c7aa5 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3791: 00396949 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3792: 00627fa1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3792: 00627fb9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3793: 009b0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3794: 006423a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3795: 0056914d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3796: 00643049 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3797: 0052e995 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3794: 006423c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3795: 00569165 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3796: 00643061 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3797: 0052e9ad 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3798: 0041eccd 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3799: 009f728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3800: 009f6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3801: 0099f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3802: 0040dfad 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3803: 008e9a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3804: 0059b66d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3804: 0059b685 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3805: 0045134d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3806: 009f7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3807: 0037d3c9 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3808: 0056e211 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3808: 0056e229 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3809: 003a57d1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3810: 009a22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3811: 002679a1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3812: 004418f5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3813: 009aa210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3814: 0060638d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3814: 006063a5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3815: 009f6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3816: 009a380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3817: 00599461 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3817: 00599479 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3818: 009af578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3819: 0099a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3820: 009a383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3821: 006c215d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3821: 006c2175 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3822: 0099c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3823: 0062ac85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3823: 0062ac9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3824: 00416fad 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3825: 0033ca15 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3826: 00509cc1 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ - 3827: 0068e309 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3826: 00509cd9 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ + 3827: 0068e321 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3828: 0041864d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3829: 009a852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3830: 009f6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3831: 0099f5e0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3832: 004b9969 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sor │ │ │ │ 3833: 008ef758 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3834: 00450431 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3835: 006710ed 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3835: 00671105 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3836: 004802b1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3837: 004aa605 84 FUNC GLOBAL DEFAULT 12 helper_subuh_r_qb │ │ │ │ 3838: 009ae1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3839: 0040eb45 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3840: 009f616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3841: 009f5f5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3842: 009f8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3843: 008b28f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3844: 009f77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3845: 0054a8a9 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3845: 0054a8c1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3846: 004b3445 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngle │ │ │ │ 3847: 009a6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3848: 009a16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3849: 00902c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_ps │ │ │ │ 3850: 004ab75d 274 FUNC GLOBAL DEFAULT 12 helper_dpsqx_sa_w_ph │ │ │ │ 3851: 009f7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3852: 009f6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3861,21 +3861,21 @@ │ │ │ │ 3857: 009ae970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3858: 009a9448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3859: 003bba31 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3860: 003b0429 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3861: 009f7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3862: 009f7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3863: 008b1768 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3864: 0069d0f5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3864: 0069d10d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3865: 009ac9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3866: 009d4fd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3867: 0022bd65 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3868: 009f673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 3869: 004ccc8d 614 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_b │ │ │ │ - 3870: 006ad9ad 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3870: 006ad9c5 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3871: 009a90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3872: 008ed5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3873: 0048fbf1 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3874: 004cd0c9 140 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_d │ │ │ │ 3875: 0031a58d 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3876: 008f389c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_ph │ │ │ │ 3877: 009f7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ @@ -3884,121 +3884,121 @@ │ │ │ │ 3880: 004ccef5 310 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_h │ │ │ │ 3881: 0099d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3882: 009f7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3883: 00264609 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3884: 0049a8e5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3885: 009f6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3886: 009f832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3887: 0067c151 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3888: 006b458d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3887: 0067c169 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3888: 006b45a5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3889: 009aeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3890: 0024e1e1 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3891: 009f76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 3892: 009f752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3893: 0062f68d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3893: 0062f6a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3894: 009abfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3895: 008f49a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_ph │ │ │ │ 3896: 004cd02d 156 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_w │ │ │ │ 3897: 009a7e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3898: 002b0c1d 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3899: 009f7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3900: 006259ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3900: 006259c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3901: 0025f4d9 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3902: 003a3f95 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3903: 006aac91 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3903: 006aaca9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3904: 009a507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3905: 009f60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3906: 009f7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3907: 009a1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3908: 0022ae41 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3909: 009f842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3910: 009a176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3911: 0063b6b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3911: 0063b6cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3912: 003cfe6d 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3913: 00320d15 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3914: 003f12f9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3915: 0031c2b9 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3916: 008eab08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3917: 009ac814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3918: 0041d31d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3919: 006ba561 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3920: 00579f0d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3919: 006ba579 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3920: 00579f25 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3921: 009f75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3922: 009f7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3923: 00259d85 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3924: 00638755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3924: 0063876d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3925: 009f641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3926: 009a7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3927: 009aa360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3928: 009f62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3929: 009a3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3930: 009f7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3931: 009f63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3932: 005a01e5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3933: 006b2345 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3934: 005a94b5 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3932: 005a01fd 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3933: 006b235d 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3934: 005a94cd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3935: 009f8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3936: 0040119d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3937: 0099c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3938: 009a5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3939: 009a7dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3940: 00319d21 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3941: 00495761 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3942: 009aed1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3943: 009f6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3944: 008e6b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3945: 009f6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3946: 00678bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3946: 00678bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3947: 009f65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3948: 0022c8e9 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3949: 009a80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3950: 0064ae55 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3950: 0064ae6d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3951: 009b0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3952: 0066f671 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3952: 0066f689 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3953: 009b0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3954: 0026cd95 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3955: 009a458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3956: 009b297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3957: 004870c9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3958: 00635a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3958: 00635a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3959: 009afd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3960: 00661eb9 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3960: 00661ed1 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3961: 009aaa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3962: 0099d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3963: 009f6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3964: 009a42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3965: 004b3ee9 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_f │ │ │ │ 3966: 002f3171 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 3967: 006253f1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3967: 00625409 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3968: 009f76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3969: 006a2379 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3969: 006a2391 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3970: 009f6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3971: 009ae960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3972: 00655831 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3972: 00655849 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3973: 009ac8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3974: 00486e45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3975: 0043dac1 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3976: 004b1145 152 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_ps │ │ │ │ - 3977: 0053e389 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3977: 0053e3a1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3978: 004a19bd 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_cause │ │ │ │ 3979: 009a866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3980: 00489dc5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3981: 006363b5 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3981: 006363cd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3982: 009afe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3983: 0029ed0d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3984: 0068c631 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3985: 00644b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3984: 0068c649 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3985: 00644b65 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ 3986: 009057d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_a_df │ │ │ │ - 3987: 0057006d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3987: 00570085 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3988: 009f7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3989: 009a6b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ 3990: 009aa330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3991: 004aa111 78 FUNC GLOBAL DEFAULT 12 helper_addu_ph │ │ │ │ 3992: 003ddd99 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3993: 0054f791 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3993: 0054f7a9 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3994: 00259ba5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3995: 009b2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3996: 009f6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3997: 003f48f9 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3998: 009f5f79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3999: 009f688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4000: 004082ed 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4007,23 +4007,23 @@ │ │ │ │ 4003: 009f83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4004: 009af098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4005: 004171c1 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4006: 008f8570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpeconf0 │ │ │ │ 4007: 003f4845 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4008: 008584f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4009: 009f7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4010: 006a0009 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4011: 0065a719 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4012: 006a7ff5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4010: 006a0021 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4011: 0065a731 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4012: 006a800d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4013: 003f4bb1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4014: 006682c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4014: 006682e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4015: 004447d5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4016: 0099bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4017: 006621f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4018: 0063cf55 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4017: 00662209 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4018: 0063cf6d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4019: 009f64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4020: 009f7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4021: 009f6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4022: 008b1cb8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4023: 009f5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4024: 009f786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4025: 009f67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4031,344 +4031,344 @@ │ │ │ │ 4027: 004955d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4028: 003f4af1 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4029: 009f758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4030: 003e74b1 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4031: 004aa161 132 FUNC GLOBAL DEFAULT 12 helper_addu_qb │ │ │ │ 4032: 0099e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4033: 008e6b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4034: 005ae2ad 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4035: 006bc785 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4034: 005ae2c5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4035: 006bc79d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4036: 0090952c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_or_v │ │ │ │ 4037: 003079b1 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4038: 009b0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4039: 009f642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4040: 0052e585 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4040: 0052e59d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4041: 009b0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4042: 009aa040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4043: 0065ce3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4043: 0065ce55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4044: 008eeb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4045: 003f4b71 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4046: 009f612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4047: 002fc44d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4048: 008b1978 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4049: 009a784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ 4050: 004d276d 460 FUNC GLOBAL DEFAULT 12 helper_msa_srai_df │ │ │ │ - 4051: 00627a19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4051: 00627a31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4052: 00408f59 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4053: 009af158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4054: 00268f11 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4055: 00642ab5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4055: 00642acd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4056: 00902b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_ps │ │ │ │ - 4057: 00656611 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4057: 00656629 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4058: 0099c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4059: 009f670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4060: 0061bced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4060: 0061bd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4061: 009b03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4062: 009b04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4063: 0058c8a1 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4063: 0058c8b9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4064: 009f7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4065: 009f851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4066: 009f6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4067: 009a8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4068: 009aedbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4069: 009f7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4070: 0048714d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4071: 0067d4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4071: 0067d4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4072: 009af618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4073: 009f7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4074: 0061d405 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4075: 0062ba75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4074: 0061d41d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4075: 0062ba8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4076: 009aa880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4077: 00617cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4077: 00617ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4078: 009b0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4079: 009f706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4080: 009ada14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4081: 009f703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4082: 009a2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4083: 0061cf45 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4083: 0061cf5d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4084: 008b1fac 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4085: 0037fc81 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4086: 004b252d 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_f │ │ │ │ 4087: 009ab668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4088: 009f80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4089: 009f6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 4090: 00610139 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4090: 00610151 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4091: 009f79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4092: 0064fa39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4092: 0064fa51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4093: 009ac514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4094: 0063e9d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4095: 00656dd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4094: 0063e9e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4095: 00656de9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ 4096: 00908110 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addvi_df │ │ │ │ - 4097: 007bd98c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4097: 007bd9a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4098: 0033df71 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4099: 003abd91 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4100: 009ae6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4101: 00638101 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4101: 00638119 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4102: 009b1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4103: 006a0a61 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4103: 006a0a79 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4104: 003dd88d 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4105: 004b9215 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sun │ │ │ │ - 4106: 00651775 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4106: 0065178d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4107: 009a2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4108: 008e7460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4109: 009a182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4110: 0040b8d5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4111: 0067f5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4111: 0067f5e5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4112: 0099cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4113: 009f83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4114: 004873f5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4115: 0040fe25 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4116: 0053df49 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4117: 0069dec1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4116: 0053df61 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4117: 0069ded9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4118: 009a875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4119: 00637971 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4119: 00637989 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4120: 009f717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4121: 009a2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4122: 003e1f65 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4123: 009f7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4124: 0066c0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4124: 0066c0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4125: 009f75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4126: 009d4970 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4127: 009f826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4128: 009f66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4129: 003d3f9d 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4130: 006b6021 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4130: 006b6039 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4131: 009a77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4132: 009f6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4133: 009a4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4134: 009f60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4135: 0029b9c5 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4136: 002b2b65 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4137: 009b0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4138: 002c0cad 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4139: 009b2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4140: 008ec0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4141: 0066151d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4142: 00697d69 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4141: 00661535 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4142: 00697d81 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4143: 009f6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4144: 0049850d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4145: 009a747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4146: 009f8ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4147: 006175b5 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4147: 006175cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4148: 003f8d21 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4149: 003fc605 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4150: 009a3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4151: 009a242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4152: 009f7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4153: 0066a841 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4153: 0066a859 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4154: 0099e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4155: 0099fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4156: 00682c11 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4157: 007de710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4156: 00682c29 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4157: 007de728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4158: 0099b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4159: 009a864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4160: 00267585 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4161: 006ab709 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4161: 006ab721 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4162: 00289e2d 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4163: 0099d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4164: 006a9db9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4164: 006a9dd1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4165: 004b8191 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_saf │ │ │ │ - 4166: 00604119 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4167: 00554aad 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4166: 00604131 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4167: 00554ac5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4168: 00341de1 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4169: 0062ea25 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4170: 005af4cd 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4171: 0058d255 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4169: 0062ea3d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4170: 005af4e5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4171: 0058d26d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4172: 009f7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4173: 006b0a7d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4174: 005a0841 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4175: 00666c19 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4173: 006b0a95 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4174: 005a0859 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4175: 00666c31 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ 4176: 008f40dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_qb │ │ │ │ - 4177: 00680db9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4177: 00680dd1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4178: 002991a9 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4179: 0069d1c1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4179: 0069d1d9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4180: 009b1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4181: 00439acd 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4182: 006687f5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4182: 0066880d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4183: 009ac9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4184: 00660931 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4184: 00660949 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4185: 009f5f83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4186: 009d364c 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4187: 00347699 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4188: 009f85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4189: 009a41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4190: 00460571 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4191: 009f5ca4 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4192: 003d5879 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4193: 0068cf31 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4193: 0068cf49 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4194: 008e6a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4195: 009f7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4196: 009f7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4197: 004ba76d 200 FUNC GLOBAL DEFAULT 12 helper_packushb │ │ │ │ 4198: 009f61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4199: 009f6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4200: 009b2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4201: 002600e9 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4202: 0064cdfd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4203: 006b9939 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4202: 0064ce15 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4203: 006b9951 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4204: 004c2cbd 154 FUNC GLOBAL DEFAULT 12 helper_msa_addv_b │ │ │ │ 4205: 009b100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4206: 006c2321 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4206: 006c2339 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4207: 004c2e5d 108 FUNC GLOBAL DEFAULT 12 helper_msa_addv_d │ │ │ │ 4208: 009a6108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4209: 00635bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4209: 00635c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4210: 009a487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4211: 009a133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4212: 009f7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4213: 005a0a9d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4213: 005a0ab5 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4214: 004c2d59 170 FUNC GLOBAL DEFAULT 12 helper_msa_addv_h │ │ │ │ 4215: 003c6ec5 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4216: 003d31f9 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4217: 006b7bfd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4217: 006b7c15 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4218: 00480261 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4219: 009f756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4220: 003fc3ed 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4221: 009f70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4222: 009f6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4223: 009f7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4224: 0049c4f5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4225: 008b20b0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4226: 009afe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4227: 009f8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4228: 009f85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4229: 005a9729 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4229: 005a9741 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4230: 009a391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4231: 00673c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4231: 00673ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4232: 009abd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4233: 0099a758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4234: 003a18c5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4235: 008f6f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchhi │ │ │ │ 4236: 00487479 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ 4237: 004c2e05 88 FUNC GLOBAL DEFAULT 12 helper_msa_addv_w │ │ │ │ - 4238: 005519c9 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4238: 005519e1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4239: 0099f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4240: 005a2ab1 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4240: 005a2ac9 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4241: 009f700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4242: 009f7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4243: 005b1a3d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4244: 0066c15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4243: 005b1a55 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4244: 0066c175 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4245: 004cf609 916 FUNC GLOBAL DEFAULT 12 helper_msa_sra_b │ │ │ │ 4246: 009b131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4247: 004cfc81 150 FUNC GLOBAL DEFAULT 12 helper_msa_sra_d │ │ │ │ - 4248: 0065db8d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4248: 0065dba5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4249: 009b0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4250: 00635b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4250: 00635b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ 4251: 004cf99d 484 FUNC GLOBAL DEFAULT 12 helper_msa_sra_h │ │ │ │ - 4252: 0063f24d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4253: 0069dd6d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4252: 0063f265 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4253: 0069dd85 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4254: 0049bce9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4255: 0099fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4256: 009f6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4257: 00647cd1 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4258: 005a9811 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4257: 00647ce9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4258: 005a9829 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4259: 004190e9 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4260: 00480dc9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4261: 008fa6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_watchhi │ │ │ │ 4262: 003480c9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4263: 006bcba1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4263: 006bcbb9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4264: 003b0409 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ 4265: 004b59a5 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_f │ │ │ │ - 4266: 0080b1f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4266: 0080b20c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4267: 009f6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4268: 004cfb81 254 FUNC GLOBAL DEFAULT 12 helper_msa_sra_w │ │ │ │ 4269: 004cad25 450 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_b │ │ │ │ 4270: 00296edd 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4271: 009f7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4272: 003ea061 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4273: 004cb041 142 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_d │ │ │ │ 4274: 003ea999 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4275: 009a3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4276: 0099b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4277: 00603de9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4277: 00603e01 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4278: 009a0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4279: 00603f71 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4279: 00603f89 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4280: 009a3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4281: 002b3259 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4282: 009f6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4283: 004caee9 220 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_h │ │ │ │ 4284: 0099ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4285: 009f7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4286: 0099b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4287: 006aa8a5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4287: 006aa8bd 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4288: 009f8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4289: 003d46cd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4290: 009f6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4291: 009f6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4292: 006ad391 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4293: 005a0489 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4294: 0066aba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4292: 006ad3a9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4293: 005a04a1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4294: 0066abbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4295: 0099bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4296: 0051afb5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4296: 0051afcd 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4297: 009f6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4298: 009f78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4299: 009f6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4300: 009a19e4 12 OBJECT GLOBAL DEFAULT 24 hw_mips_trace_events │ │ │ │ 4301: 009a291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4302: 0060ff49 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4302: 0060ff61 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4303: 009f7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4304: 009f63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4305: 009b17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4306: 004cafc5 124 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_w │ │ │ │ 4307: 00401b09 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4308: 009d4ac0 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ 4309: 004bb069 124 FUNC GLOBAL DEFAULT 12 helper_pmulhh │ │ │ │ - 4310: 00688029 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4311: 0064a78d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4310: 00688041 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4311: 0064a7a5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4312: 00480d09 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4313: 004605bd 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4314: 0099feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4315: 00903e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muls │ │ │ │ 4316: 009a175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4317: 009f85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4318: 009f7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4319: 00602e6d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4319: 00602e85 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4320: 0099ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4321: 005d0861 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4321: 005d0879 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4322: 008ef6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4323: 009e640c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4324: 009b142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4325: 009f7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4326: 009a150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4327: 0090b41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_b │ │ │ │ 4328: 009f784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4329: 0090b290 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_d │ │ │ │ 4330: 009b22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4331: 009f6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4332: 0061b879 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4332: 0061b891 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4333: 0099ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4334: 0099fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4335: 009a3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ 4336: 0090b398 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_h │ │ │ │ - 4337: 006a6d01 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4337: 006a6d19 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4338: 00377e51 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_freq │ │ │ │ 4339: 009a794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4340: 0099b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4341: 0063a96d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4341: 0063a985 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4342: 009a4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4343: 009a203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4344: 0080b234 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4345: 0061bd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4344: 0080b24c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4345: 0061bd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4346: 009b0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4347: 0057fe91 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4347: 0057fea9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4348: 009b0abc 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4349: 0053e9d9 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4349: 0053e9f1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4350: 009f6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4351: 0090b314 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_w │ │ │ │ - 4352: 006768dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4352: 006768f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4353: 00346b8d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4354: 009b2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4355: 0064be05 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4355: 0064be1d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4356: 009af7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4357: 00453811 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4358: 0068f759 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4358: 0068f771 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4359: 003aa615 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4360: 002c0f25 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4361: 006281bd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4362: 0055fd49 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4363: 00679bb9 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4361: 006281d5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4362: 0055fd61 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4363: 00679bd1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4364: 00492dc1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4365: 009f799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4366: 008ed658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4367: 009a79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4368: 0099fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4369: 009f6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4370: 009f8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ @@ -4381,55 +4381,55 @@ │ │ │ │ 4377: 0099ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4378: 0089efd8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4379: 009f7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4380: 009a60c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4381: 009f7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4382: 009f71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4383: 009ad594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4384: 0067c92d 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4384: 0067c945 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4385: 009abbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4386: 008eff14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4387: 0040fed1 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4388: 004b82f1 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_seq │ │ │ │ - 4389: 00647e39 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4389: 00647e51 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4390: 009f747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4391: 009f5f4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4392: 009ac584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4393: 009b0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4394: 00319595 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4395: 009f7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4396: 009a5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4397: 0030649d 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4398: 00697881 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4398: 00697899 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4399: 009f7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4400: 00640e91 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4400: 00640ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4401: 009f68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4402: 009f60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4403: 009f7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4404: 00630249 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4404: 00630261 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4405: 009f6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4406: 00564319 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4406: 00564331 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4407: 004de93d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupl_df │ │ │ │ 4408: 003e9a75 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4409: 009f6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4410: 00483aa5 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4411: 008f599c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo0 │ │ │ │ 4412: 008f5dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo1 │ │ │ │ 4413: 004d1b15 376 FUNC GLOBAL DEFAULT 12 helper_msa_clei_u_df │ │ │ │ 4414: 009ac7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4415: 00474cb9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4416: 003f8dbd 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ - 4417: 004eeacd 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ + 4417: 004eeae5 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ 4418: 009d46b0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4419: 009f7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4420: 009f839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4421: 009f73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4422: 009af928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4423: 006967a1 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4424: 0060a049 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4423: 006967b9 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4424: 0060a061 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4425: 009b1f0c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4426: 009f7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4427: 009f8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4428: 008e6008 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4429: 009f6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4430: 004ac2a9 98 FUNC GLOBAL DEFAULT 12 helper_extp │ │ │ │ 4431: 008f6ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchlo │ │ │ │ @@ -4439,332 +4439,332 @@ │ │ │ │ 4435: 008f5ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagemask │ │ │ │ 4436: 00494a69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4437: 002964c5 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4438: 009a58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4439: 009aab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4440: 002655b9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4441: 00266d05 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4442: 00662551 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4443: 00682de9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4442: 00662569 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4443: 00682e01 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4444: 0099eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4445: 009af1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4446: 00674ab1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4447: 006477c9 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4446: 00674ac9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4447: 006477e1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4448: 0046ad9d 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4449: 009f6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4450: 006bc329 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4450: 006bc341 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4451: 009a793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4452: 009f7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4453: 005a5705 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4453: 005a571d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4454: 00296fe1 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4455: 00493b59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4456: 00599585 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4456: 0059959d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4457: 00249549 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4458: 009f84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4459: 002961c1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4460: 009a845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4461: 0061c521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4461: 0061c539 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4462: 009f806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4463: 009f6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4464: 00307d2d 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4465: 003e9565 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4466: 009b1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4467: 0058f58d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4467: 0058f5a5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4468: 0026afb9 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4469: 004974fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4470: 0063e82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4470: 0063e845 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4471: 00444919 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4472: 009aad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4473: 00608759 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4473: 00608771 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4474: 0042a469 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4475: 0026bda9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4476: 00432bc9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4477: 0066ba31 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4478: 006b435d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4477: 0066ba49 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4478: 006b4375 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4479: 009ae094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4480: 00484dd1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4481: 0031a94d 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4482: 005b23bd 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4483: 00582731 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4484: 006872e9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4485: 00663eed 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4482: 005b23d5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4483: 00582749 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4484: 00687301 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4485: 00663f05 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4486: 002504f1 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4487: 009a2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4488: 003fc0d5 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4489: 00273bd9 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4490: 009f81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4491: 0054ad91 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4491: 0054ada9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4492: 008afa7c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4493: 009ad464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4494: 00451635 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4495: 009a287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4496: 005aa111 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4496: 005aa129 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4497: 009af668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4498: 0066ac95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4499: 006472b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4498: 0066acad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4499: 006472d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4500: 009aa280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4501: 003002a5 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4502: 003cc245 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ 4503: 004baff1 120 FUNC GLOBAL DEFAULT 12 helper_pmullh │ │ │ │ - 4504: 0055396d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4504: 00553985 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4505: 009f84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4506: 00676e71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4506: 00676e89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4507: 0099b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4508: 00552269 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4508: 00552281 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4509: 0045160d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4510: 0045b845 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4511: 0054ae29 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4511: 0054ae41 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4512: 009a285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4513: 008f7910 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngle │ │ │ │ 4514: 0029df1d 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4515: 0061bd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4515: 0061bd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4516: 009f7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4517: 009ade84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4518: 00268109 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4519: 009a480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4520: 0061a84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4521: 006733ad 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4520: 0061a865 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4521: 006733c5 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4522: 009f82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4523: 009f71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4524: 009b0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4525: 008ebb04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4526: 00249339 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4527: 003aa91d 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4528: 00494829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4529: 009067cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insve_df │ │ │ │ 4530: 0099f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4531: 00635c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4531: 00635c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4532: 008efe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4533: 009a7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4534: 0099c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4535: 008eec00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4536: 008fe870 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_af │ │ │ │ 4537: 003f4b31 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4538: 0037cc25 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4539: 00649cc9 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4539: 00649ce1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4540: 009a102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4541: 009f6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4542: 006018f1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4543: 0069f021 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4542: 00601909 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4543: 0069f039 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4544: 0049899d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4545: 009f65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4546: 009ac434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4547: 00256b69 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4548: 0099a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4549: 0042930d 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4550: 0085a458 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4551: 009f66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4552: 009f6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4553: 00635ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4553: 00635cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4554: 009a5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4555: 0065a40d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4556: 0064acf5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4555: 0065a425 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4556: 0064ad0d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4557: 0099fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4558: 009f7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4559: 009a1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4560: 003cbdd5 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4561: 0090f490 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_b │ │ │ │ 4562: 00419221 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4563: 0099a3fc 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4564: 00483ba1 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4565: 0090f304 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_d │ │ │ │ 4566: 008b2144 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4567: 009f6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4568: 009f7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4569: 0099a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4570: 0090f40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_h │ │ │ │ - 4571: 006474d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4571: 006474ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4572: 009f7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4573: 009acac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4574: 003ab5c1 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4575: 0099dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4576: 0064a009 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4576: 0064a021 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4577: 00319c85 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4578: 009a44fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4579: 009f638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4580: 00468589 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4581: 009f6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4582: 00698475 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4582: 0069848d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4583: 0099bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4584: 0061ce85 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4584: 0061ce9d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4585: 009a18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4586: 009037d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachiu │ │ │ │ - 4587: 006286a1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4587: 006286b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4588: 009ab3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4589: 0057e385 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4589: 0057e39d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4590: 0090f388 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_w │ │ │ │ - 4591: 00509d61 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ + 4591: 00509d79 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ 4592: 0046cdfd 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4593: 0066c381 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4594: 0058584d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4593: 0066c399 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4594: 00585865 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ 4595: 009084ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ori_b │ │ │ │ - 4596: 005a9bc5 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4597: 006b38f5 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4598: 00620439 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4596: 005a9bdd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4597: 006b390d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4598: 00620451 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4599: 009f771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4600: 0022af39 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4601: 00682901 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4601: 00682919 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4602: 009a7bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4603: 009f742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4604: 00556d49 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4605: 00630835 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4606: 0053dee9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4604: 00556d61 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4605: 0063084d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4606: 0053df01 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4607: 00341531 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4608: 009f60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4609: 00378089 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_start_count │ │ │ │ 4610: 002c8e1d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4611: 009b2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4612: 005af525 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4612: 005af53d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4613: 009f6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4614: 0079c720 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4615: 00657869 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4614: 0079c738 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4615: 00657881 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ 4616: 004b74a1 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_nge │ │ │ │ - 4617: 0066beb1 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4618: 00536109 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4617: 0066bec9 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4618: 00536121 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4619: 008f9044 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctc1 │ │ │ │ 4620: 009a0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4621: 0066fde5 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4621: 0066fdfd 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4622: 0099df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4623: 009f6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4624: 003dea0d 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4625: 00688bed 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4625: 00688c05 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4626: 004b7035 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngl │ │ │ │ 4627: 0034f981 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4628: 00682985 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4629: 006a4aa9 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4628: 0068299d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4629: 006a4ac1 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4630: 003de24d 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4631: 009f6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4632: 009f6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4633: 0041b6bd 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4634: 004b78fd 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngt │ │ │ │ 4635: 00401189 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4636: 006546e1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4636: 006546f9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4637: 009f825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4638: 002b8f59 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4639: 009a769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4640: 009f7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4641: 0037361d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4642: 009d497c 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4643: 009ae204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4644: 009aa6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4645: 009a9468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4646: 003e0735 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4647: 0099dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4648: 003a4e59 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4649: 00677945 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4649: 0067795d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4650: 00408225 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4651: 0099b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4652: 009f7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4653: 009f65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4654: 00902128 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_d │ │ │ │ 4655: 009f67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4656: 009a2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4657: 009afb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4658: 0058ed4d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4659: 006614e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4660: 006634b9 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4658: 0058ed65 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4659: 006614f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4660: 006634d1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4661: 0022ad55 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4662: 0099eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4663: 009f684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4664: 00617915 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4664: 0061792d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4665: 0099cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4666: 009f6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4667: 005c00b5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4667: 005c00cd 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4668: 003810e9 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4669: 009f6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4670: 0062fda9 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4670: 0062fdc1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4671: 009f6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4672: 006b5d01 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4672: 006b5d19 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4673: 004af6c5 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_d │ │ │ │ 4674: 00900b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_s │ │ │ │ 4675: 0099d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4676: 005ada89 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4676: 005adaa1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4677: 0029a401 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4678: 009f7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4679: 003449f1 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4680: 006922e1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4681: 0057f8a1 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4680: 006922f9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4681: 0057f8b9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4682: 009a3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4683: 009a256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4684: 003fda19 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4685: 009f7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4686: 004b85f9 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sle │ │ │ │ 4687: 009abcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4688: 009a4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4689: 006a75e9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4689: 006a7601 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4690: 009f72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4691: 009f78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4692: 0068e6a9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4692: 0068e6c1 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4693: 0029db6d 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4694: 009f720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4695: 00248df1 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4696: 009f69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4697: 009e6258 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4698: 0049c695 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4699: 004af7ad 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_s │ │ │ │ 4700: 009f66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4701: 005aa1c1 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4702: 00601a21 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4703: 00617375 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4701: 005aa1d9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4702: 00601a39 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4703: 0061738d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4704: 003e1fa1 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4705: 004926d1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4706: 009a8b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4707: 009f7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4708: 003f9349 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4709: 009f6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4710: 009f7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4711: 003a508d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4712: 0046bce9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4713: 0063e779 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4714: 0068e815 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4713: 0063e791 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4714: 0068e82d 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4715: 004b847d 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_slt │ │ │ │ 4716: 009a5fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4717: 0099dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4718: 009f6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ - 4719: 005a1d65 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4719: 005a1d7d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4720: 009a20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4721: 009f7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4722: 00646c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4723: 00650645 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4722: 00646c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4723: 0065065d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4724: 00912058 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4725: 0034964d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4726: 005a9945 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4727: 00584bf9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4726: 005a995d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4727: 00584c11 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4728: 009f6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4729: 008fe978 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_eq │ │ │ │ 4730: 0033d3a5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4731: 009f65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4732: 002c8b15 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4733: 0027a061 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4734: 00565129 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4734: 00565141 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4735: 002694b1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4736: 00640a11 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4736: 00640a29 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4737: 009f6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4738: 009f632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4739: 00584489 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4739: 005844a1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4740: 00350c71 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4741: 00369285 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4742: 009f622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4743: 00418fbd 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4744: 009a428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4745: 00646f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4745: 00646f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4746: 009a0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4747: 009f7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4748: 0099ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4749: 0056f41d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4749: 0056f435 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4750: 009a92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4751: 009a7c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4752: 00646e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4752: 00646e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4753: 003f73f1 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4754: 009f7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4755: 005cffc9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4755: 005cffe1 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4756: 0047f959 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4757: 00538489 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4757: 005384a1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4758: 009f7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4759: 00669601 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4759: 00669619 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4760: 009a5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4761: 003e9aed 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4762: 009f6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4763: 009aab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4764: 009f5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4765: 009f6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4766: 004a3995 12 FUNC GLOBAL DEFAULT 12 helper_tlbp │ │ │ │ @@ -4776,213 +4776,213 @@ │ │ │ │ 4772: 009f8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4773: 009f6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4774: 00433ca5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4775: 0033e161 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4776: 009a806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4777: 009f6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4778: 00433aad 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4779: 0054f27d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4779: 0054f295 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4780: 009ad814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4781: 006ac09d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4781: 006ac0b5 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4782: 0047e30d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4783: 00661a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4783: 00661a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4784: 008f10e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_w │ │ │ │ 4785: 004b8b0d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sne │ │ │ │ 4786: 009a7d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4787: 009f6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4788: 009a031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4789: 0099cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4790: 00373319 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4791: 009f7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4792: 0033e071 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4793: 008ef9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4794: 0066c1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4795: 006b2281 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4796: 0052159d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4794: 0066c1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4795: 006b2299 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4796: 005215b5 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4797: 0099bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4798: 009f7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4799: 009a172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4800: 005553e9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4801: 0061c0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4800: 00555401 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4801: 0061c0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4802: 00403799 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4803: 006b14c9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4803: 006b14e1 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4804: 008b26c8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4805: 009f8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4806: 009f659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4807: 005c9179 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4807: 005c9191 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4808: 004a397d 12 FUNC GLOBAL DEFAULT 12 helper_tlbwi │ │ │ │ 4809: 004522c1 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4810: 009f809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4811: 009f7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4812: 00260199 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4813: 00859350 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4814: 00627805 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4814: 0062781d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4815: 004baa11 124 FUNC GLOBAL DEFAULT 12 helper_pmaxsh │ │ │ │ 4816: 009acab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4817: 009f8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4818: 0099fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4819: 009a6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4820: 008e7670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4821: 009a757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4822: 004a3989 12 FUNC GLOBAL DEFAULT 12 helper_tlbwr │ │ │ │ 4823: 009f7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4824: 009f7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4825: 00587cd9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4826: 00665a69 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4825: 00587cf1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4826: 00665a81 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4827: 004939ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4828: 0061f2f9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4828: 0061f311 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4829: 009f8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4830: 0031344d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4831: 00313a59 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4832: 009b062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4833: 003bbba1 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4834: 009f5ed8 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4835: 0055e5a1 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4835: 0055e5b9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ 4836: 008f8f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftdsp │ │ │ │ - 4837: 0080b208 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4837: 0080b220 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4838: 003fcb29 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4839: 009f8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4840: 009a300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4841: 009a6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 4842: 0027aff9 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4843: 00637ce1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4843: 00637cf9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4844: 009f81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4845: 0055b611 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4845: 0055b629 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4846: 009a9898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4847: 0049791d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4848: 006960bd 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4848: 006960d5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4849: 009f63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4850: 009af628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4851: 0067d325 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4852: 0066ab2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4851: 0067d33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4852: 0066ab45 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4853: 004b89ad 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sor │ │ │ │ 4854: 008ef128 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4855: 00562169 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4855: 00562181 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4856: 009a2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4857: 009ab3b0 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4858: 009ac854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4859: 007f92d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4859: 007f92e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4860: 009a734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4861: 009ad574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4862: 009a5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4863: 009f7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4864: 006658b1 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4864: 006658c9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4865: 002f2b15 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4866: 002666a1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4867: 009f72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4868: 006ada19 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4868: 006ada31 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4869: 009f7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4870: 009f5f6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4871: 008b29a8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4872: 009f6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4873: 009af718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4874: 009f6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4875: 0099ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4876: 009f6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4877: 009f7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4878: 008b2718 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4879: 0062a895 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4880: 00552a99 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4879: 0062a8ad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4880: 00552ab1 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4881: 009f61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4882: 009a739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ - 4883: 005146e5 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ + 4883: 005146fd 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ 4884: 009f6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4885: 006486a9 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4885: 006486c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4886: 009a854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4887: 009a0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4888: 0029f3dd 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4889: 009a90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4890: 0079cf00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4891: 005406e9 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4892: 0064e835 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4890: 0079cf18 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4891: 00540701 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4892: 0064e84d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4893: 0049f451 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_compare │ │ │ │ 4894: 003ea649 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4895: 0061b699 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4895: 0061b6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4896: 009f6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4897: 0053db7d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4897: 0053db95 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4898: 009f637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4899: 0022b1b9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4900: 0099efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4901: 0056dec5 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4901: 0056dedd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4902: 009ac120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4903: 004b16e1 184 FUNC GLOBAL DEFAULT 12 helper_float_min_d │ │ │ │ 4904: 008f3aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_ph │ │ │ │ - 4905: 00662b01 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4905: 00662b19 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4906: 009a98a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4907: 009a3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4908: 009f77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4909: 009f5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4910: 00549b71 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4910: 00549b89 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4911: 009f6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4912: 0053e531 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4912: 0053e549 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4913: 003dd42d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4914: 009f7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4915: 004bab09 120 FUNC GLOBAL DEFAULT 12 helper_pmaxub │ │ │ │ - 4916: 005aa411 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4916: 005aa429 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4917: 0099de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4918: 008f0fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwm │ │ │ │ 4919: 009f5f7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4920: 0053e611 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4921: 0063d0ed 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4920: 0053e629 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4921: 0063d105 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4922: 0099ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4923: 006735f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4923: 00673609 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4924: 004b162d 180 FUNC GLOBAL DEFAULT 12 helper_float_min_s │ │ │ │ 4925: 00386985 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4926: 009f6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4927: 009f72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4928: 0029aa0d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4929: 009a098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4930: 0099e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4931: 0099d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4932: 0061b8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4933: 005af2d1 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4932: 0061b909 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4933: 005af2e9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4934: 009f703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4935: 008eaea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4936: 009f65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4937: 0061ad39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4938: 0080b270 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4939: 0063fab5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4937: 0061ad51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4938: 0080b288 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4939: 0063facd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4940: 009f6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4941: 009f6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4942: 0099e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4943: 003f68a1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4944: 00473fbd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4945: 00498c95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 4946: 008f179c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_qb │ │ │ │ 4947: 004a1b5d 152 FUNC GLOBAL DEFAULT 12 helper_mttc0_ebase │ │ │ │ - 4948: 0069a965 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4949: 00620291 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4948: 0069a97d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4949: 006202a9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4950: 009f68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4951: 009f8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4952: 009f8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4953: 009f848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4954: 008b2118 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4955: 009f618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4956: 0061a6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4956: 0061a6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4957: 00267e45 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4958: 00564771 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 4959: 0067d3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4958: 00564789 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 4959: 0067d3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4960: 0026521d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4961: 00250681 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4962: 002c8001 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4963: 006185f1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4964: 006bbb3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4963: 00618609 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4964: 006bbb55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4965: 0037fef1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4966: 005af4a9 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4966: 005af4c1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4967: 002789d9 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4968: 009f8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4969: 0026dacd 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4970: 009b2008 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4971: 003f12e1 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4972: 0099cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4973: 003aa005 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 4974: 009a69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4975: 00663fb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4975: 00663fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4976: 00267c59 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4977: 0061cb2d 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4977: 0061cb45 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4978: 009a471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4979: 009aa3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4980: 003f91f1 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4981: 008f61dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwsize │ │ │ │ 4982: 009a9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4983: 009a2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4984: 009f64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ @@ -4991,702 +4991,702 @@ │ │ │ │ 4987: 009f704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4988: 009f7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4989: 009f7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4990: 009a7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4991: 0099d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 4992: 004bb161 26 FUNC GLOBAL DEFAULT 12 helper_pmaddhw │ │ │ │ 4993: 008fa250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_ebase │ │ │ │ - 4994: 0064a1e9 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4994: 0064a201 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4995: 009f7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4996: 009f6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4997: 0064a6c9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4997: 0064a6e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4998: 0099f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4999: 00699489 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4999: 006994a1 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5000: 0025f5c1 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5001: 009ae194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5002: 0062013d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5002: 00620155 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5003: 0099d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5004: 009f603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 5005: 00622f61 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5005: 00622f79 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5006: 009ac6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5007: 006656a1 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5007: 006656b9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5008: 00468cdd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5009: 0099b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5010: 006a7671 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5010: 006a7689 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5011: 009a86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5012: 002f7c99 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5013: 006a76e9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5013: 006a7701 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5014: 0099deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5015: 003b9761 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5016: 006549b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5016: 006549cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5017: 003c14e9 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5018: 009f7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5019: 0064709d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5019: 006470b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5020: 009a3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5021: 009f8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5022: 0024e1ad 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5023: 009a5ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5024: 0026b5a5 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5025: 0068eea9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5025: 0068eec1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5026: 009a9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5027: 009a514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5028: 005a1535 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5028: 005a154d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5029: 009f8a70 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5030: 006592c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5030: 006592d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5031: 004a2d91 20 FUNC GLOBAL DEFAULT 12 helper_di │ │ │ │ 5032: 009a9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5033: 00264a2d 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5034: 0054f525 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5035: 00629961 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5034: 0054f53d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5035: 00629979 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5036: 003a204d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5037: 0069c8e5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5038: 00612d99 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5037: 0069c8fd 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5038: 00612db1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5039: 004b1cbd 214 FUNC GLOBAL DEFAULT 12 helper_float_msub_ps │ │ │ │ 5040: 009a6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5041: 0058c9c1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5041: 0058c9d9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5042: 009d4220 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5043: 009a6508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5044: 008feb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_le │ │ │ │ 5045: 009f6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5046: 0099c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5047: 0099ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5048: 009abc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5049: 004d9a05 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_b │ │ │ │ 5050: 003e6c39 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5051: 009f6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5052: 0067ec09 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5052: 0067ec21 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5053: 009f67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5054: 008afa1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ 5055: 004d9a59 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_d │ │ │ │ - 5056: 006a0035 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5056: 006a004d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5057: 009f75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5058: 009a743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5059: 009a9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5060: 004ec361 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ + 5060: 004ec379 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ 5061: 0046ae4d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5062: 009ac3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5063: 008f81d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_seq │ │ │ │ 5064: 004d9a21 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_h │ │ │ │ 5065: 009f803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5066: 0067eef9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5066: 0067ef11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5067: 009a0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5068: 009ae584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5069: 0033de81 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5070: 008e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5071: 0099fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5072: 0063a099 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5072: 0063a0b1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5073: 009f84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5074: 009f60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5075: 008fea80 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_lt │ │ │ │ 5076: 009af828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5077: 00341799 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5078: 004a2da5 20 FUNC GLOBAL DEFAULT 12 helper_ei │ │ │ │ 5079: 003fc191 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5080: 009f64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5081: 009a3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5082: 005adba9 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5083: 00696835 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5082: 005adbc1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5083: 0069684d 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5084: 00907f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_u_df │ │ │ │ 5085: 004d9a3d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_w │ │ │ │ 5086: 009a84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5087: 009f7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5088: 009f733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5089: 002be849 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5090: 009ae634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5091: 009f7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5092: 009a7b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5093: 009a877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5094: 009f6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5095: 009f8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5096: 009f804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5097: 00647025 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5097: 0064703d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5098: 004a2669 164 FUNC GLOBAL DEFAULT 12 helper_mttdsp │ │ │ │ 5099: 009aaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5100: 009f70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5101: 009a58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5102: 0047dea1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ - 5103: 004ec39d 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ + 5103: 004ec3b5 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ 5104: 00273ff1 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5105: 00296d79 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5106: 0025c7b9 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5107: 009f60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5108: 00321701 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5109: 009b232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5110: 0046ada5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5111: 00654495 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5112: 00648211 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5113: 0061b92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5111: 006544ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5112: 00648229 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5113: 0061b945 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5114: 0029b6c5 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5115: 006051f1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5115: 00605209 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5116: 009f621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5117: 009f7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5118: 0099b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5119: 009f79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5120: 005acc71 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5120: 005acc89 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5121: 009b01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5122: 009a254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5123: 009a19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5124: 009f687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5125: 006b33e1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5126: 0054dc71 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5125: 006b33f9 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5126: 0054dc89 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5127: 009f7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5128: 0061fa31 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5128: 0061fa49 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5129: 009f6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5130: 009f736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5131: 004ddaed 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_s_df │ │ │ │ 5132: 0099cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5133: 009a409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5134: 009f6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5135: 009f83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5136: 006aa78d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5136: 006aa7a5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5137: 009a286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5138: 009f693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5139: 00260bf9 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5140: 009f7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5141: 009a3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5142: 004b8239 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sun │ │ │ │ - 5143: 00643dd9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5143: 00643df1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5144: 009a282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5145: 002b8fad 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5146: 003e5a79 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5147: 009f8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5148: 0066ca1d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5148: 0066ca35 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5149: 008ff1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ne │ │ │ │ 5150: 008afa10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5151: 008edf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5152: 00584221 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5153: 005a0dd1 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5152: 00584239 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5153: 005a0de9 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5154: 0046bf51 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5155: 003e81ad 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5156: 0025d165 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5157: 009a27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5158: 009ae054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5159: 0099e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5160: 009f7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5161: 0031be61 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5162: 006269c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5163: 006bec71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5162: 006269e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5163: 006bec89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5164: 009f8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5165: 009a63f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5166: 009f65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5167: 009f7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5168: 009f851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5169: 0061ae65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5169: 0061ae7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5170: 009a873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5171: 009f6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5172: 009adbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5173: 0068c445 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5174: 0053ce51 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5175: 0063e55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5173: 0068c45d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5174: 0053ce69 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5175: 0063e575 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5176: 0029eb81 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5177: 0026256d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5178: 009f6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5179: 008f6788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_compare │ │ │ │ 5180: 009f7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5181: 0061be55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5181: 0061be6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5182: 009a51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5183: 006b1d49 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5183: 006b1d61 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5184: 0025cced 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5185: 009af788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5186: 009f6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5187: 0064e0b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5187: 0064e0d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5188: 004753a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5189: 006a1c05 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5190: 00619bed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5191: 00695de5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5192: 0061d329 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5193: 00647421 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5194: 005cdc71 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5189: 006a1c1d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5190: 00619c05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5191: 00695dfd 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5192: 0061d341 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5193: 00647439 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5194: 005cdc89 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5195: 009f7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5196: 003b87a9 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5197: 003cd1a5 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5198: 009f662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5199: 0046f561 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5200: 009f8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5201: 009ae014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5202: 0099f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5203: 008ff0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_or │ │ │ │ 5204: 008af974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5205: 00413a11 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5206: 0099f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5207: 0061d565 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5207: 0061d57d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5208: 009f7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5209: 009a5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5210: 006b0e91 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5211: 0069a891 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5210: 006b0ea9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5211: 0069a8a9 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5212: 002c5e85 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5213: 008b2ee0 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5214: 009f7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5215: 009ac784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5216: 009f65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5217: 0058e96d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5217: 0058e985 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5218: 004adb99 224 FUNC GLOBAL DEFAULT 12 helper_float_round_w_d │ │ │ │ 5219: 009a0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5220: 009f68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5221: 006594cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5221: 006594e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5222: 009ac734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5223: 009b10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5224: 00901d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_d │ │ │ │ 5225: 009ad7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5226: 009a88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5227: 0028fb25 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5228: 005a0d05 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5228: 005a0d1d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5229: 009a4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5230: 009af268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5231: 009ad414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5232: 002492d1 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5233: 0099f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5234: 00313c85 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5235: 006371d1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5235: 006371e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5236: 004adc79 220 FUNC GLOBAL DEFAULT 12 helper_float_round_w_s │ │ │ │ 5237: 0041d379 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5238: 0099f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5239: 009a779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5240: 0046f4f1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ 5241: 009007e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_s │ │ │ │ - 5242: 00654a79 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5242: 00654a91 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5243: 009f627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5244: 003e9dad 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5245: 00485cd1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5246: 0066b84d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5246: 0066b865 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5247: 00450811 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5248: 0039f84d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5249: 009a412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5250: 006ba5cd 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5250: 006ba5e5 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5251: 0046925d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5252: 009add84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5253: 0022bd49 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5254: 0065e59d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5254: 0065e5b5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5255: 003e4289 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5256: 009aa700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5257: 009f5f3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5258: 006446e5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5258: 006446fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5259: 00486579 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5260: 00587dd1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5260: 00587de9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5261: 0049c58d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5262: 0026c2e5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5263: 009a9458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5264: 00599b49 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5264: 00599b61 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5265: 009acb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5266: 0022c3b1 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5267: 009f6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5268: 0061a9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5268: 0061aa09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5269: 009f74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5270: 009ac3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5271: 00665115 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5271: 0066512d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5272: 009f7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5273: 009021ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_d │ │ │ │ 5274: 009f632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5275: 009f6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5276: 0099eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5277: 0031a521 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5278: 003f1265 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5279: 009a892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5280: 008af9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5281: 009f7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5282: 00498d7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5283: 00688ae1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5283: 00688af9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5284: 009b1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5285: 009f81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5286: 009f69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5287: 009f6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5288: 003a1d39 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5289: 0057cad1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5289: 0057cae9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5290: 009ac714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5291: 00623bcd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5291: 00623be5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5292: 009a69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5293: 0043d2c9 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5294: 0099b5a8 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5295: 009b1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ 5296: 00900c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_s │ │ │ │ - 5297: 00674e9d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5297: 00674eb5 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5298: 003c4745 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5299: 002bc8d1 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5300: 00906a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sld_df │ │ │ │ 5301: 009a5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5302: 006230b5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5302: 006230cd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5303: 009a1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ - 5304: 00692529 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5304: 00692541 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5305: 009f6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5306: 00412f09 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5307: 00494479 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5308: 007de764 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5309: 0067843d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5310: 00626b39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5308: 007de77c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5309: 00678455 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5310: 00626b51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5311: 009a47cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5312: 006a8c51 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5312: 006a8c69 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5313: 002b1165 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ 5314: 004ace31 186 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_d │ │ │ │ - 5315: 007de75c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5316: 00697c81 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5315: 007de774 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5316: 00697c99 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5317: 009b130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5318: 009a66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5319: 009aa270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5320: 0061fc4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5321: 007de754 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5320: 0061fc65 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5321: 007de76c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5322: 009f7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5323: 002a0655 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5324: 00568879 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5324: 00568891 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5325: 004aea9d 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_d │ │ │ │ 5326: 009f71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5327: 0025d3e5 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5328: 009f80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5329: 005df371 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5329: 005df389 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5330: 00432d65 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5331: 0045073d 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5332: 009a2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5333: 0099d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5334: 009f6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5335: 006436a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5336: 0067eaf5 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5337: 0067cb81 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5335: 006436c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5336: 0067eb0d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5337: 0067cb99 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5338: 009f7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5339: 002868f1 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5340: 00562789 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5340: 005627a1 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5341: 009abde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5342: 0099b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5343: 004aceed 178 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_s │ │ │ │ 5344: 002c3845 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5345: 0099a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5346: 009f7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5347: 0034979d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5348: 00260229 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5349: 0064a405 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5349: 0064a41d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5350: 009f8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5351: 005d5605 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5351: 005d561d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5352: 008f1a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmon │ │ │ │ 5353: 0048fbb5 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5354: 004aeb89 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_s │ │ │ │ 5355: 008e0dd0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5356: 00663379 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5356: 00663391 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5357: 008e0e40 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5358: 009f5f23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5359: 008e0ed0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5360: 009a801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5361: 0056afd9 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5361: 0056aff1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5362: 009a4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5363: 008fda00 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhbh │ │ │ │ - 5364: 0057af89 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5364: 0057afa1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5365: 009f7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5366: 009f7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5367: 0099fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5368: 009f7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5369: 0061b261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5370: 0065110d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5369: 0061b279 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5370: 00651125 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5371: 0099cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5372: 009ae654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5373: 003f12f1 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5374: 009f7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5375: 0029ed5d 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5376: 009f5f1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5377: 009adce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5378: 003d4535 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5379: 00581bb9 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5379: 00581bd1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5380: 009f6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5381: 006bdc0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5381: 006bdc25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5382: 008f8c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_configx │ │ │ │ 5383: 003eaf29 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5384: 009a797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5385: 009b2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5386: 009a023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5387: 00494045 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5388: 003207e9 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 5389: 005d9439 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5389: 005d9451 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5390: 009a5e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5391: 009b05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5392: 0046c649 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5393: 006b604d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5393: 006b6065 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5394: 0099fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ 5395: 004a5d91 168 FUNC GLOBAL DEFAULT 12 bl_gen_jump_kernel │ │ │ │ - 5396: 006b26bd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5396: 006b26d5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5397: 009f7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5398: 00488a01 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5399: 009a3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5400: 00912064 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5401: 00664531 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5401: 00664549 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ 5402: 004b9bbd 112 FUNC GLOBAL DEFAULT 12 helper_ll │ │ │ │ - 5403: 006079f5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5404: 00556611 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5403: 00607a0d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5404: 00556629 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5405: 009b2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5406: 004d1435 68 FUNC GLOBAL DEFAULT 12 helper_msa_bseli_b │ │ │ │ 5407: 0022cafd 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5408: 0061bfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5409: 005dbc45 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5408: 0061bfd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5409: 005dbc5d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5410: 009b0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5411: 009a441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5412: 0064beb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5413: 005adfa1 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5412: 0064becd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5413: 005adfb9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5414: 009f7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5415: 009f7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5416: 009170b0 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5417: 0052e80d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5417: 0052e825 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5418: 009d46cc 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5419: 009f7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5420: 009f64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5421: 0099df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5422: 0099ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5423: 0099abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5424: 009a539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5425: 009abdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5426: 0062c5d1 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5426: 0062c5e9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5427: 009a531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5428: 003f21b9 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5429: 009f6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5430: 009f6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5431: 009f6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5432: 0069d025 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5432: 0069d03d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5433: 009f7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5434: 0054cc29 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5435: 00676de1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5434: 0054cc41 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5435: 00676df9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5436: 00453965 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5437: 004c1cb1 1418 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_b │ │ │ │ 5438: 009a65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5439: 004c2655 230 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_d │ │ │ │ - 5440: 0067f9d1 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5440: 0067f9e9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5441: 009f833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5442: 006abd6d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5442: 006abd85 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5443: 008e9fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5444: 00481d01 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5445: 004c223d 682 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_h │ │ │ │ 5446: 009a82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5447: 00627189 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5447: 006271a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5448: 009a60f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5449: 009b02d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5450: 0058e615 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5451: 006ad515 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5450: 0058e62d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5451: 006ad52d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5452: 009a4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5453: 00486a45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5454: 009f6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5455: 009a4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5456: 009f69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5457: 009f73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5458: 009a7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5459: 00403d7d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5460: 00266e71 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5461: 0045b23d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5462: 008f84ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpecontrol │ │ │ │ 5463: 009b1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5464: 00418fe1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5465: 0066abe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5466: 00646a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5465: 0066abf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5466: 00646a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5467: 009f6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5468: 009f70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5469: 009f777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5470: 006b5b75 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5470: 006b5b8d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5471: 004c24e9 364 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_w │ │ │ │ 5472: 0099dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5473: 009f7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5474: 00296261 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5475: 006963d1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5475: 006963e9 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5476: 009f6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5477: 00662c6d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5477: 00662c85 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5478: 008b269c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5479: 009f6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5480: 00569919 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5481: 00586125 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5480: 00569931 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5481: 0058613d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5482: 009f693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5483: 009f78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5484: 008fe8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_un │ │ │ │ 5485: 0099b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5486: 009b0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5487: 0040fd59 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5488: 009f80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5489: 0049a88d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5490: 009f77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5491: 0061c251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5491: 0061c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5492: 009a6578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5493: 003496e1 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5494: 00488a7d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5495: 0040f961 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5496: 009f863c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5497: 009f63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5498: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5499: 0056513d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5499: 00565155 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5500: 009f840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5501: 0099da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5502: 0064457d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5502: 00644595 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5503: 0099a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5504: 008eb450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5505: 006ba579 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5505: 006ba591 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5506: 004986d1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5507: 009f7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ 5508: 004aefd5 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_d │ │ │ │ - 5509: 005a5915 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5509: 005a592d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5510: 009f78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5511: 006c0685 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5511: 006c069d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5512: 009f61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5513: 00608671 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5514: 0068dd7d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5513: 00608689 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5514: 0068dd95 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5515: 004d9705 472 FUNC GLOBAL DEFAULT 12 helper_msa_vshf_df │ │ │ │ 5516: 009f775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5517: 003a0ea1 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5518: 0099f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5519: 005aa55d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5519: 005aa575 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5520: 0043d045 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5521: 009b2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5522: 008e29d0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5523: 009ac544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5524: 0099db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5525: 006af3a9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5526: 006b7b9d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5525: 006af3c1 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5526: 006b7bb5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5527: 009f746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5528: 009f7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5529: 009f853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5530: 0062f9b5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5530: 0062f9cd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5531: 0099b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5532: 0099b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5533: 0057648d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5533: 005764a5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5534: 0089f008 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5535: 004af09d 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_s │ │ │ │ 5536: 0026bd4d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5537: 00612659 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5537: 00612671 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5538: 009f66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5539: 009f6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5540: 009f7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5541: 008e9f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5542: 009f67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5543: 009f8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5544: 002edc01 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5545: 00676859 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5545: 00676871 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5546: 002562e5 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5547: 0099ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 5548: 009f76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5549: 0048b81d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5550: 009f6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5551: 009a7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5552: 009a5ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5553: 009ad4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5554: 009aa2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5555: 0067389d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5556: 0063684d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5557: 00541a19 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ + 5555: 006738b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5556: 00636865 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5557: 00541a31 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ 5558: 003ab185 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5559: 00450aed 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5560: 009f82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5561: 009ac894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5562: 00338239 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5563: 0065a2f1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5563: 0065a309 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5564: 00441aed 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5565: 0067f691 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5565: 0067f6a9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5566: 008e8eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5567: 009ac018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5568: 009f7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5569: 009a466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 5570: 00627b61 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5570: 00627b79 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5571: 009a461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5572: 009f8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5573: 00302cf5 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5574: 009a3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5575: 009f743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5576: 009f6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5577: 00285a0d 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5578: 009f67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5579: 006b48cd 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5579: 006b48e5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5580: 009f8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5581: 009f7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5582: 009f82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5583: 0064a195 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5584: 006655dd 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5583: 0064a1ad 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5584: 006655f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5585: 003c96c9 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5586: 00408ff1 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5587: 0099c9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5588: 0063986d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5588: 00639885 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5589: 0031bc11 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5590: 0067c7ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5590: 0067c7c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5591: 009a429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5592: 009f7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5593: 009a289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5594: 004da201 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsule_df │ │ │ │ 5595: 009f6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5596: 009f751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5597: 00662969 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5597: 00662981 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5598: 009a780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5599: 009f79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5600: 008eb3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5601: 00697201 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5601: 00697219 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5602: 009f763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5603: 0080b22c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5603: 0080b244 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5604: 009f708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5605: 0099eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5606: 0099c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5607: 0058b9a5 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5607: 0058b9bd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5608: 009acb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5609: 0055a7ed 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5609: 0055a805 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5610: 009f7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5611: 002576e1 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5612: 006388bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5612: 006388d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5613: 00342385 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5614: 009a0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5615: 009f7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5616: 009f6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5617: 009aa640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5618: 009f771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5619: 0066e7dd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5619: 0066e7f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5620: 009af398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5621: 009f76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5622: 009f7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5623: 0099d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5624: 003095c5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5625: 0065a231 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5626: 00553db5 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5625: 0065a249 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5626: 00553dcd 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5627: 0045337d 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5628: 009f6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5629: 009a9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5630: 00385fa9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5631: 00906094 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsueq_df │ │ │ │ 5632: 00498445 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5633: 009b10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5634: 00488afd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5635: 003abb79 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5636: 00670fa5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5636: 00670fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5637: 004809b5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5638: 009aecec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5639: 005559f5 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5640: 0064b5dd 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5639: 00555a0d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5640: 0064b5f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5641: 00902758 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtps_pw │ │ │ │ 5642: 009f6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5643: 00668645 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5644: 0066adcd 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5645: 006ba479 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5643: 0066865d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5644: 0066ade5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5645: 006ba491 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5646: 009a127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5647: 00408155 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5648: 0099ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5649: 005a2ee9 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5649: 005a2f01 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5650: 00451d91 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5651: 006523a9 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5651: 006523c1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5652: 0049c7e9 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5653: 0056dd29 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5653: 0056dd41 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5654: 009f7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5655: 008fd8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhhw │ │ │ │ 5656: 009f7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5657: 009f6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5658: 009f75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5659: 009f6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5660: 003c9625 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5661: 004d9dd9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcun_df │ │ │ │ 5662: 009a9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5663: 004ca40d 560 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_b │ │ │ │ - 5664: 0068fe95 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5664: 0068fead 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ 5665: 004ca815 114 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_d │ │ │ │ - 5666: 0062d93d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5666: 0062d955 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5667: 004556f5 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5668: 0064c025 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5668: 0064c03d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5669: 008e9ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5670: 00698275 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5670: 0069828d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5671: 004ca63d 304 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_h │ │ │ │ - 5672: 006bcd71 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5672: 006bcd89 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5673: 008fd55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubusb │ │ │ │ 5674: 009f7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5675: 005827c1 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5676: 00663b51 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5675: 005827d9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5676: 00663b69 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5677: 0043f351 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5678: 008f6e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_maari │ │ │ │ 5679: 009a5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5680: 006450fd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5681: 0053de39 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5680: 00645115 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5681: 0053de51 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5682: 008fd34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubush │ │ │ │ 5683: 0047ec89 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5684: 009f7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5685: 009ab9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5686: 0099ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5687: 009f8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5688: 009f6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5701,450 +5701,450 @@ │ │ │ │ 5697: 008f2168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsa_w_ph │ │ │ │ 5698: 0099f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5699: 00463005 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5700: 009f8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5701: 008e6018 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5702: 004da609 500 FUNC GLOBAL DEFAULT 12 helper_msa_fsub_df │ │ │ │ 5703: 009f833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5704: 0054ac51 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5704: 0054ac69 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5705: 0041efa9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5706: 004a0eb9 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcrestart │ │ │ │ 5707: 004ca76d 168 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_w │ │ │ │ 5708: 00425fc9 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5709: 0047ee35 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5710: 009a1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5711: 009f8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5712: 009f7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5713: 00552051 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5713: 00552069 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5714: 0047f009 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5715: 0026024d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5716: 009a1a10 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5717: 00341f95 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5718: 0067a8d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5718: 0067a8ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5719: 0043f3f9 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5720: 005acc75 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5720: 005acc8d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5721: 009f7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5722: 003f1515 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5723: 0090ba4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_b │ │ │ │ 5724: 009f7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5725: 00679e29 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5725: 00679e41 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5726: 0090b8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_d │ │ │ │ 5727: 004ba88d 70 FUNC GLOBAL DEFAULT 12 helper_punpcklbh │ │ │ │ 5728: 009a9368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5729: 0026b625 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5730: 002c935d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5731: 002700e1 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5732: 0090b9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_h │ │ │ │ - 5733: 005dbe5d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5733: 005dbe75 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5734: 0042ac91 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5735: 009f728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5736: 009f70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5737: 00668e3d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5737: 00668e55 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5738: 008ec134 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 5739: 0090154c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_d │ │ │ │ - 5740: 0066f331 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5740: 0066f349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5741: 009a4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5742: 004a12e1 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschefback │ │ │ │ 5743: 008eb348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5744: 00639cb5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5745: 0057ddf5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5744: 00639ccd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5745: 0057de0d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5746: 009f79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5747: 009f7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5748: 009af8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5749: 009b09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5750: 00441981 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ 5751: 00905d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsub_df │ │ │ │ - 5752: 005acb75 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5753: 006927a5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5752: 005acb8d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5753: 006927bd 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5754: 009f797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5755: 0026d92d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5756: 004a9ddd 36 FUNC GLOBAL DEFAULT 12 helper_addqh_ph │ │ │ │ 5757: 009e62b0 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5758: 0090b944 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_w │ │ │ │ 5759: 009aafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5760: 009acb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5761: 0099b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5762: 00552bb1 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5762: 00552bc9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5763: 009f5f7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5764: 0067ae85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5765: 0069ddd1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5764: 0067ae9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5765: 0069dde9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5766: 0029a061 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5767: 008fffa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_s │ │ │ │ - 5768: 0057a461 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5768: 0057a479 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5769: 00266355 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5770: 0065a3fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5770: 0065a415 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5771: 009b0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5772: 009f6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5773: 009f71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5774: 009f8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5775: 009f5f38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5776: 003ce9a1 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5777: 00533269 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5777: 00533281 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5778: 00485515 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5779: 002bb115 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5780: 009af4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5781: 009f61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5782: 009af508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5783: 0099e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5784: 009f7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5785: 006b6715 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5786: 00697805 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5787: 0069d96d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5785: 006b672d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5786: 0069781d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5787: 0069d985 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5788: 009f5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5789: 0099ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5790: 0062eb3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5790: 0062eb55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5791: 00453cdd 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5792: 009f7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5793: 009aafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5794: 006bd5e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5795: 005a0481 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5796: 0067d415 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5794: 006bd5f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5795: 005a0499 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5796: 0067d42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5797: 009f6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5798: 009ae2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5799: 009a2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5800: 002b37a5 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5801: 009f7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5802: 00483a0d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5803: 0068e361 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5803: 0068e379 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5804: 009f5e4c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5805: 008f0f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5806: 009f7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5807: 008afcb0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5808: 005df271 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5809: 0053df09 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5810: 005e24d1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5808: 005df289 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5809: 0053df21 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5810: 005e24e9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5811: 009f7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 5812: 0045222d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5813: 009f7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5814: 0044c8a5 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5815: 009f615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5816: 003b9b31 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5817: 009f70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5818: 0026bec9 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5819: 0064458d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5819: 006445a5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5820: 00497695 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5821: 00380f09 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5822: 009f7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5823: 003214ad 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5824: 009a5f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5825: 006121f5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5825: 0061220d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5826: 008b19bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5827: 009f8ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5828: 009f76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5829: 002f12ad 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5830: 003199f5 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5831: 009a217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5832: 009f607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5833: 003a1845 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5834: 004c6e3d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_d │ │ │ │ 5835: 00483dd5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5836: 009f5c9d 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5837: 004183f1 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5838: 0099d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5839: 0068c5cd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5839: 0068c5e5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5840: 009a5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5841: 005401a5 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5841: 005401bd 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5842: 0024bcd1 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5843: 009f7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5844: 0044be45 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5845: 004c6bd1 426 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_h │ │ │ │ 5846: 009f8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5847: 009f8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5848: 004cd155 1226 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_b │ │ │ │ 5849: 009f6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5850: 0049cdc1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5851: 006408e9 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5851: 00640901 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5852: 0028e7ad 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5853: 004cd9dd 212 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_d │ │ │ │ 5854: 009f8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5855: 0059ae95 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5855: 0059aead 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5856: 009f82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5857: 00342805 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5858: 0029c085 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5859: 009f7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 5860: 009afb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5861: 004cd621 648 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_h │ │ │ │ 5862: 0037f0c9 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5863: 00492029 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5864: 005a9a7d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5865: 00608145 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 5866: 0061b081 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5867: 005a30c1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5864: 005a9a95 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5865: 0060815d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5866: 0061b099 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5867: 005a30d9 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5868: 004c6d7d 192 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_w │ │ │ │ 5869: 009f744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 5870: 005994dd 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5870: 005994f5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5871: 009f74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5872: 009d36b8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5873: 009a132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5874: 0068da39 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5874: 0068da51 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5875: 009ad614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5876: 004cd8a9 308 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_w │ │ │ │ 5877: 009f833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5878: 0030340d 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5879: 00905bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmadd_df │ │ │ │ 5880: 009a8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5881: 009a816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5882: 009f7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5883: 003fce39 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5884: 009f75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5885: 007f9180 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5885: 007f9198 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5886: 009f623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5887: 00313319 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5888: 009ac6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5889: 009f6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5890: 00480485 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5891: 009f7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 5892: 005567a1 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5892: 005567b9 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5893: 009f6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5894: 009ab040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5895: 0049273d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5896: 009f7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5897: 008f8a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_status │ │ │ │ 5898: 0099f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5899: 0022ad7d 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5900: 009b0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5901: 005adf5d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5901: 005adf75 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5902: 009f5f51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5903: 003c98d1 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5904: 009aeddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5905: 008ef860 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5906: 004186b9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5907: 00639705 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5907: 0063971d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5908: 009ac7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5909: 003c74a9 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5910: 006a8795 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5910: 006a87ad 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5911: 009f7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5912: 009a2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5913: 008ecd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5914: 0025c6a5 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5915: 009f7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5916: 0099f3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5917: 0066db61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5917: 0066db79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5918: 0047fbdd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5919: 009f82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5920: 009f6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5921: 0099ff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5922: 009abcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5923: 009ac964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5924: 0044a241 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5925: 009a7ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5926: 0067e8e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5926: 0067e901 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5927: 009d4fb8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5928: 009b1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5929: 0054caa1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5929: 0054cab9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5930: 00412c49 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5931: 0064245d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5931: 00642475 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5932: 00369269 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5933: 009f749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5934: 0065d10d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5934: 0065d125 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5935: 009f8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5936: 00346a75 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5937: 009f655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5938: 0061aea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5938: 0061aeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5939: 0043755d 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5940: 006aae81 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5940: 006aae99 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5941: 00464b19 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5942: 009f8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5943: 009f8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5944: 0049743d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5945: 00427065 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5946: 0063aa49 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5946: 0063aa61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5947: 009a229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 5948: 0046071d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5949: 008ae464 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5950: 006b0839 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5950: 006b0851 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5951: 009f66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5952: 009b08a4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5953: 004a2ef5 180 FUNC GLOBAL DEFAULT 12 helper_eretnc │ │ │ │ 5954: 0049c4ed 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5955: 009ac9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5956: 008ed6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5957: 009a432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5958: 006ab72d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5958: 006ab745 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5959: 009a8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5960: 00555d15 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5961: 0061d499 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5960: 00555d2d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5961: 0061d4b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5962: 0099f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5963: 008af03c 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5964: 009f6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5965: 0054b81d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5965: 0054b835 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5966: 009a171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5967: 009f64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5968: 0054f221 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5969: 005595e9 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5968: 0054f239 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5969: 00559601 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5970: 009f7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5971: 009f61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5972: 0066c50d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5972: 0066c525 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5973: 009f6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5974: 008fd7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_packushb │ │ │ │ 5975: 0025ffe9 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5976: 006ad335 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5977: 00617f31 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5976: 006ad34d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5977: 00617f49 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5978: 0025db7d 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5979: 00238d51 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5980: 009f8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5981: 009f854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 5982: 009f7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 5983: 0047ece9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5984: 009accd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5985: 0099da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5986: 009f77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 5987: 003dd4c9 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5988: 009ac048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5989: 009f7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5990: 009f7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5991: 006c3311 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5991: 006c3329 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5992: 0099b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5993: 009d45c8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5994: 003c62d9 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5995: 004be1e1 1262 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_b │ │ │ │ 5996: 009f619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5997: 009a527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5998: 005caa51 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5998: 005caa69 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5999: 004beb4d 346 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_d │ │ │ │ 6000: 009f611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6001: 00635075 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6001: 0063508d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6002: 004be6d1 708 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_h │ │ │ │ 6003: 009b229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6004: 0047ee79 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6005: 009f71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6006: 005c075d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6006: 005c0775 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6007: 002fc2c9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6008: 0047f06d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6009: 009f7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6010: 009f6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6011: 00469b79 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6012: 0099b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6013: 009f79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6014: 0099efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6015: 009f6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6016: 008f2480 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_eq_qb │ │ │ │ 6017: 00496c6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6018: 009a86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6019: 006517b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6020: 0061b74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6019: 006517c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6020: 0061b765 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6021: 009b0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6022: 004be995 440 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_w │ │ │ │ 6023: 009f7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6024: 00613671 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6024: 00613689 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6025: 009f7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6026: 0064cca1 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6027: 00635b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6026: 0064ccb9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6027: 00635b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6028: 009f6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6029: 009f81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6030: 0067c525 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6030: 0067c53d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6031: 009f8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6032: 004852f5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6033: 00484f55 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6034: 009f8b94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6035: 009a8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6036: 009afc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6037: 009a66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6038: 009f6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6039: 0067beb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6040: 0063ec65 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6041: 005d3f71 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6039: 0067bec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6040: 0063ec7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6041: 005d3f89 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6042: 004ba845 36 FUNC GLOBAL DEFAULT 12 helper_punpcklhw │ │ │ │ 6043: 009a5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6044: 00483481 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6045: 008fb66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_f │ │ │ │ 6046: 009f8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6047: 009f8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6048: 009a50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6049: 009a91f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6050: 009b21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6051: 00628e51 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6051: 00628e69 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6052: 009f5f31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ - 6053: 008039d4 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ + 6053: 008039ec 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ 6054: 009f82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6055: 008ee2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6056: 00651f89 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6056: 00651fa1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6057: 0043f3c9 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6058: 009f672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6059: 0061cc45 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6059: 0061cc5d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6060: 009a881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6061: 009f5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6062: 009f721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6063: 00288be1 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6064: 009f6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6065: 00451231 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ - 6066: 0051465d 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ + 6066: 00514675 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ 6067: 0099e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6068: 00373419 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6069: 009a274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6070: 0080b248 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6071: 006ba581 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6070: 0080b260 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6071: 006ba599 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6072: 009b0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6073: 009ac444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6074: 0044e9ed 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6075: 008b19cc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6076: 00453489 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6077: 0033fb69 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6078: 003f5731 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6079: 00639bd5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6079: 00639bed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6080: 009f6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6081: 00678ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6081: 00678cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6082: 008fc3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_seq │ │ │ │ 6083: 009f780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6084: 0099c0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6085: 009b03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6086: 002c9225 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6087: 005a3619 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6087: 005a3631 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6088: 009a8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6089: 003c975d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6090: 00433979 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6091: 0099cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6092: 009f6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6093: 0049c0ad 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6094: 00564d79 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6094: 00564d91 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6095: 0022cbb9 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6096: 009f77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6097: 00418999 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6098: 009ae234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6099: 009f6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6100: 009f8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6101: 006b3dc5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6102: 0058e725 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6101: 006b3ddd 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6102: 0058e73d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6103: 003dd695 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6104: 0062c525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6105: 00585a45 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6104: 0062c53d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6105: 00585a5d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6106: 009a5f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6107: 009f6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6108: 0056e2d1 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6109: 00657675 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6108: 0056e2e9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6109: 0065768d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6110: 0099d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6111: 003479fd 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6112: 009a93c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6113: 004090f5 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6114: 00563529 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6115: 00575d21 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6114: 00563541 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6115: 00575d39 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6116: 00495e3d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6117: 00451091 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6118: 006c4e98 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6118: 006c4eb0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6119: 009f5eac 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6120: 00616f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6120: 00616fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6121: 004ac5d1 4 FUNC GLOBAL DEFAULT 12 helper_wrdsp │ │ │ │ 6122: 009f69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6123: 009f65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6124: 0069c0c1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6124: 0069c0d9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6125: 009f68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6126: 009f789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6127: 008eec84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6128: 009f87d0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6129: 0043f1d1 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6130: 009f6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6131: 003ab6bd 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6132: 009a395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6133: 009acc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6134: 0025b789 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6135: 009a7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6136: 0085b574 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6137: 009ae3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6138: 009f6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6139: 0057be35 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6139: 0057be4d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6140: 009f654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6141: 0099eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6142: 00239395 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6143: 008e7b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6144: 009a0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6145: 009f7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6146: 009f6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6156,15 +6156,15 @@ │ │ │ │ 6152: 002fbfe9 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6153: 0099ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6154: 009a8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6155: 0046dfdd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6156: 0037f315 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6157: 00453065 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6158: 002c62c1 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6159: 0062f3e9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6159: 0062f401 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6160: 009a7e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6161: 00299551 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6162: 009abe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6163: 0099ca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6164: 002995a9 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6165: 0099b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6166: 00299609 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6174,23 +6174,23 @@ │ │ │ │ 6170: 009f6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6171: 009f6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6172: 0029976d 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6173: 002997f5 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6174: 009f67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6175: 009f729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ 6176: 00900e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_l_s │ │ │ │ - 6177: 00694211 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6177: 00694229 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6178: 009f8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6179: 0058d5c5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6179: 0058d5dd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6180: 00307815 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6181: 0034a3c9 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6182: 0040a25d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6183: 009b188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6184: 009af368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6185: 0061eb95 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6185: 0061ebad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6186: 009f76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6187: 009f631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6188: 009a30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6189: 0099fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6190: 00911d18 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6191: 004cb965 652 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_b │ │ │ │ 6192: 0043430d 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6198,45 +6198,45 @@ │ │ │ │ 6194: 009f5cb0 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6195: 009b0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6196: 0099d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6197: 004cbded 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_d │ │ │ │ 6198: 002aab75 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6199: 0099e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6200: 0025f1a9 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6201: 006bc365 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6201: 006bc37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6202: 009a38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6203: 009b07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6204: 0069e279 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6205: 00663a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6204: 0069e291 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6205: 00663aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6206: 0099fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ 6207: 004cbbf1 330 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_h │ │ │ │ - 6208: 00646521 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6208: 00646539 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6209: 009ad9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6210: 009ab0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6211: 00682531 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6212: 0056fd55 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6213: 0061ef81 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6211: 00682549 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6212: 0056fd6d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6213: 0061ef99 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6214: 009a74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6215: 009f8b97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6216: 00460641 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6217: 009a74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6218: 00610e01 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6218: 00610e19 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6219: 009f7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6220: 008f8990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_entryhi │ │ │ │ - 6221: 0062b29d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6221: 0062b2b5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6222: 009a0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6223: 009f741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6224: 002f7bc9 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6225: 00628365 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6225: 0062837d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6226: 004cbd3d 176 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_w │ │ │ │ 6227: 0030596d 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6228: 009a515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6229: 009a41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6230: 009aae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6231: 00646729 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6231: 00646741 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6232: 009f6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6233: 009a5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6234: 00902230 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_d │ │ │ │ 6235: 008ec1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6236: 009ad914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6237: 009f729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6238: 009abb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ @@ -6249,15 +6249,15 @@ │ │ │ │ 6245: 009a44ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6246: 0029b9d1 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6247: 009f84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6248: 009f60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6249: 009f6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6250: 0099faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ 6251: 00900c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_s │ │ │ │ - 6252: 0063baa5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6252: 0063babd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6253: 009f6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6254: 008eb768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6255: 0099db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6256: 009f6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6257: 009f6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6258: 008e95e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6259: 009adb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -6266,78 +6266,78 @@ │ │ │ │ 6262: 009f84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6263: 009aff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6264: 00432a3d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6265: 003ea3d1 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6266: 009ae614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6267: 00452fd1 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6268: 009b1fdc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6269: 00607fb5 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6270: 00646fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6271: 006453ed 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6272: 006abf9d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6269: 00607fcd 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6270: 00646fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6271: 00645405 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6272: 006abfb5 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6273: 009a8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6274: 009019f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_d │ │ │ │ 6275: 009a5e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6276: 003d40f5 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6277: 0068c58d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6277: 0068c5a5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6278: 0040949d 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6279: 0049e175 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6280: 009f6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6281: 00661c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6281: 00661cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6282: 009f6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6283: 009f7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6284: 009a74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6285: 009af878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6286: 005a2b11 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6286: 005a2b29 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6287: 003f67a1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6288: 009b0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6289: 0058c421 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6289: 0058c439 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6290: 0099c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6291: 00340549 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6292: 00432a71 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6293: 00623bbd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6294: 0055b3f5 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6293: 00623bd5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6294: 0055b40d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6295: 009aedcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ 6296: 00900448 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_s │ │ │ │ 6297: 008f2798 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_eq_ph │ │ │ │ - 6298: 0058b149 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6298: 0058b161 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6299: 009f8ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6300: 009a247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6301: 00509db5 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ - 6302: 0053bb21 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6301: 00509dcd 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ + 6302: 0053bb39 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6303: 0033f2e9 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6304: 009afda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_TR_EVENT │ │ │ │ 6305: 00274f15 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6306: 009f75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6307: 009a8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6308: 009f791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6309: 009a63c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6310: 0055b69d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6310: 0055b6b5 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6311: 009aa8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6312: 00417bed 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6313: 00451f5d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6314: 008f8fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cfc1 │ │ │ │ 6315: 0047ebb9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6316: 009af7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6317: 009f7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6318: 004a07ad 46 FUNC GLOBAL DEFAULT 12 helper_mfc0_lladdr │ │ │ │ 6319: 009aeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6320: 0048026d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6321: 009a16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6322: 009f6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6323: 006b3435 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6323: 006b344d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6324: 009f6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6325: 00661739 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6325: 00661751 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6326: 009a822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6327: 0057f2d1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6327: 0057f2e9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6328: 009ae024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6329: 009f65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6330: 0099eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6331: 009ac6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6332: 005298a5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6332: 005298bd 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6333: 0029000d 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6334: 009f6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6335: 00911d60 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6336: 0043dc01 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6337: 0029efbd 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6338: 0099ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6339: 0099ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ @@ -6345,558 +6345,558 @@ │ │ │ │ 6341: 009f71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6342: 009f7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6343: 0026d755 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6344: 0049f065 198 FUNC GLOBAL DEFAULT 12 cpu_mips_store_cause │ │ │ │ 6345: 0099a618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6346: 004ab351 60 FUNC GLOBAL DEFAULT 12 helper_dpsx_w_ph │ │ │ │ 6347: 0099f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ - 6348: 008038a4 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ + 6348: 008038bc 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ 6349: 009f7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6350: 0063af71 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6350: 0063af89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6351: 009f75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6352: 00260041 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6353: 009f7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6354: 00677b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6354: 00677b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6355: 008f3710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_ph │ │ │ │ 6356: 0037d011 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6357: 009f70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6358: 008f3584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_w │ │ │ │ - 6359: 00653195 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6359: 006531ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6360: 00299341 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6361: 009a4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6362: 009b0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6363: 0041931d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ 6364: 008f3164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_lladdr │ │ │ │ - 6365: 0067165d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6366: 006981f1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6365: 00671675 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6366: 00698209 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6367: 009a2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6368: 009f67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6369: 0026c0c1 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6370: 008fdb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhwd │ │ │ │ - 6371: 00696bc5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6371: 00696bdd 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6372: 009f5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6373: 003d3369 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6374: 009f7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6375: 0056deb9 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6375: 0056ded1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6376: 009ac654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6377: 009ab090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6378: 0099b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6379: 009aa200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6380: 009f661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6381: 0099ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6382: 009f6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6383: 009f78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6384: 00660e4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6384: 00660e65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6385: 008aff84 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6386: 009f7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6387: 00661469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6387: 00661481 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6388: 00297195 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6389: 009f6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6390: 0055b49d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6390: 0055b4b5 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6391: 0049d62d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6392: 0068acbd 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6392: 0068acd5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6393: 009aa100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6394: 0059a1b5 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6394: 0059a1cd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6395: 009aa0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6396: 00273e35 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6397: 00465b61 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6398: 00567fad 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6398: 00567fc5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6399: 002a2311 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6400: 008ef7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6401: 009f821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6402: 008b1f30 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6403: 003c758d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6404: 008ece18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6405: 006b186d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6405: 006b1885 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6406: 004184e5 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6407: 009f766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6408: 009f6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6409: 005ba9dd 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6409: 005ba9f5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6410: 008da830 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6411: 009a75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6412: 0067c60d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6412: 0067c625 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6413: 0029667d 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6414: 00553881 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6415: 0061dba9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6414: 00553899 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6415: 0061dbc1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 6416: 004b06f1 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 6417: 0058e775 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6418: 006217ad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6419: 0052ebe1 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6420: 0054a3c5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6417: 0058e78d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6418: 006217c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6419: 0052ebf9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6420: 0054a3dd 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6421: 00451b79 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6422: 0080b258 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6422: 0080b270 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6423: 009f6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6424: 004b662d 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ole │ │ │ │ 6425: 003ede9d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6426: 004485a1 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6427: 003c1255 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6428: 006338bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6429: 005a1385 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6428: 006338d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6429: 005a139d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6430: 002ff23d 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6431: 009f734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6432: 009a23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6433: 008ed760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6434: 008f39a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_ph │ │ │ │ 6435: 004b07a9 180 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 6436: 009a4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ - 6437: 0051930d 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ + 6437: 00519325 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ 6438: 009b2490 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6439: 009f6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6440: 009aa5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6441: 00672a11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6441: 00672a29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6442: 002660bd 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6443: 004b61d1 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_olt │ │ │ │ 6444: 0047a62d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6445: 00605889 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6445: 006058a1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6446: 009f5cac 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6447: 009a98b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6448: 004882ed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6449: 00499b45 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6450: 0062b555 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6451: 0055a761 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6450: 0062b56d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6451: 0055a779 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6452: 009a086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6453: 009f7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6454: 00453741 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6455: 00640d05 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6456: 006bd115 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6455: 00640d1d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6456: 006bd12d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6457: 003f101d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6458: 009f71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6459: 0065cfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6459: 0065cff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6460: 0099b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6461: 003de0f5 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6462: 008b2568 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6463: 00497e2d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6464: 009f65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6465: 00454305 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6466: 009a81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6467: 009f80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6468: 009a0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6469: 009a41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6470: 008f347c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_s_ph │ │ │ │ - 6471: 0057bf35 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6471: 0057bf4d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6472: 00267671 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6473: 003ab74d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6474: 009f620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6475: 00452d11 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6476: 003fb799 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6477: 003e9a89 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6478: 0060eedd 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6478: 0060eef5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6479: 009ae0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6480: 0047ec29 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6481: 009b2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6482: 009f73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6483: 0099f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6484: 003fd1e5 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6485: 009a140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6486: 009f84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6487: 00258499 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6488: 009f6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6489: 006429dd 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6489: 006429f5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6490: 009f64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6491: 008f2b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf0 │ │ │ │ 6492: 00262b25 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6493: 009adaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6494: 008f2bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf1 │ │ │ │ 6495: 008b1860 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6496: 009a61a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6497: 009ac008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6498: 005c6dbd 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6498: 005c6dd5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6499: 0041a90d 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6500: 0099b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6501: 002c8699 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6502: 0099c800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6503: 0047edf1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6504: 004b8dd5 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ueq │ │ │ │ 6505: 009f764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6506: 008ea664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6507: 0047efa5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6508: 009ac5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6509: 0062f4d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6509: 0062f4ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6510: 009f8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6511: 0099de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6512: 0063a11d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6512: 0063a135 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6513: 0034182d 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6514: 009f7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6515: 005af1e9 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6515: 005af201 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6516: 0099cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6517: 00584ca9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6517: 00584cc1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6518: 0045ae79 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6519: 002c98a9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6520: 0067d66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6520: 0067d685 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6521: 009f60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6522: 0099c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6523: 00376e0d 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6524: 009f6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6525: 009f6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6526: 0055b501 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6526: 0055b519 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6527: 009f7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6528: 003f22a5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6529: 009f6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6530: 009acb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6531: 009ae9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6532: 002992c5 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6533: 0062a2cd 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6533: 0062a2e5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6534: 009f817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6535: 00623605 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6535: 0062361d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6536: 009f74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6537: 009ab808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6538: 009f7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6539: 0099f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6540: 00698a11 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6540: 00698a29 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6541: 0099a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6542: 009f8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6543: 0099c3cc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6544: 0065abc5 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6544: 0065abdd 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6545: 004c3189 906 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_b │ │ │ │ 6546: 0099c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6547: 009f6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6548: 0063a6c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6548: 0063a6e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 6549: 004c3795 158 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_d │ │ │ │ 6550: 00902a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_addr_ps │ │ │ │ - 6551: 00693c2d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ - 6552: 00514615 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ + 6551: 00693c45 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6552: 0051462d 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ 6553: 0099b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6554: 0040c481 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6555: 004c3515 416 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_h │ │ │ │ 6556: 008b2874 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6557: 009f7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6558: 006755e9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6558: 00675601 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6559: 009a6538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6560: 0026ac31 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6561: 0099a768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6562: 0037e6b9 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6563: 002c9449 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6564: 009a88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6565: 009f7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6566: 006604d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6566: 006604e9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6567: 009b0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6568: 004443f9 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6569: 004518fd 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6570: 002bf355 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6571: 008fc350 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngle │ │ │ │ 6572: 009f82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6573: 004a3c59 172 FUNC GLOBAL DEFAULT 12 cpu_mips_translate_address │ │ │ │ 6574: 009ad754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6575: 0066aa3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6575: 0066aa55 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6576: 009f7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6577: 009a76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6578: 004c36b5 222 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_w │ │ │ │ 6579: 008f2378 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_sa_w_ph │ │ │ │ 6580: 009f75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6581: 009a0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6582: 009a8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6583: 00607d4d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6583: 00607d65 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6584: 009f7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6585: 0029e419 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6586: 0040d6b9 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6587: 0046870d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6588: 00635c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6589: 00672e29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6588: 00635c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6589: 00672e41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6590: 004b42c1 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_eq │ │ │ │ 6591: 009a8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6592: 00600801 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6592: 00600819 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6593: 00499939 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6594: 003dcc15 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6595: 0058e7d1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6595: 0058e7e9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6596: 002629e5 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6597: 0061a93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 6598: 006a9845 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6597: 0061a955 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6598: 006a985d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6599: 0099c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6600: 002491e9 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6601: 0028e55d 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6602: 00607369 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6602: 00607381 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6603: 009f7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6604: 009f6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6605: 0046b051 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6606: 009a283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6607: 009ad964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6608: 009f83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6609: 009f65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6610: 009f7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6611: 009a3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6612: 005625dd 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6612: 005625f5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6613: 003dfbd5 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6614: 009f84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6615: 006aec85 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6615: 006aec9d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6616: 002f3109 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6617: 008eed08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6618: 004bd03d 1028 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_b │ │ │ │ 6619: 009b0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6620: 009af0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6621: 009f70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6622: 004bd881 220 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_d │ │ │ │ 6623: 003c9585 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6624: 009b1840 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6625: 006a8369 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6625: 006a8381 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6626: 009a791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6627: 004bd441 732 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_h │ │ │ │ 6628: 0026d8b5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 6629: 00661e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6629: 00661e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6630: 009f695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6631: 0043db75 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6632: 007de718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6632: 007de730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6633: 009aaaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6634: 008f7db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_eq │ │ │ │ 6635: 0099ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6636: 009f69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6637: 0067c6d5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6637: 0067c6ed 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6638: 009b134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6639: 009f6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6640: 009f737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 6641: 009a4a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ 6642: 004b9ef1 136 FUNC GLOBAL DEFAULT 12 helper_paddsb │ │ │ │ - 6643: 0065b519 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6643: 0065b531 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6644: 009f6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6645: 004bd71d 356 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_w │ │ │ │ 6646: 002c57c1 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6647: 003cd43d 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6648: 003f67e1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6649: 009b09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6650: 004b9ff5 144 FUNC GLOBAL DEFAULT 12 helper_paddsh │ │ │ │ 6651: 009f7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6652: 006a3261 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6652: 006a3279 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6653: 00434165 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6654: 004abbed 156 FUNC GLOBAL DEFAULT 12 helper_insv │ │ │ │ 6655: 002c5e51 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6656: 009a52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6657: 009ae6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6658: 006426b5 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6658: 006426cd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6659: 009f6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6660: 009f7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6661: 006808dd 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6661: 006808f5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ 6662: 008f4580 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbl │ │ │ │ - 6663: 005a92dd 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6664: 00612b85 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6665: 0069b1f5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6666: 00693b91 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6663: 005a92f5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6664: 00612b9d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6665: 0069b20d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6666: 00693ba9 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6667: 009a23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6668: 0099a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6669: 009f6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6670: 009f7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6671: 0099b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6672: 009f625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 6673: 008f4604 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbr │ │ │ │ - 6674: 00649d15 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6674: 00649d2d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6675: 009f6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6676: 009f7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 6677: 006b5cd9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6677: 006b5cf1 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ 6678: 009063ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcult_df │ │ │ │ - 6679: 005a1135 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6679: 005a114d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6680: 0049e149 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6681: 009f61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6682: 009a4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6683: 009b18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6684: 00249101 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6685: 009f6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6686: 009f73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6687: 0067d75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6687: 0067d775 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6688: 008b29f0 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6689: 0026d1d1 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6690: 0099b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ 6691: 004aa731 64 FUNC GLOBAL DEFAULT 12 helper_precr_sra_r_ph_w │ │ │ │ - 6692: 0067fbe5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6692: 0067fbfd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6693: 003cfd55 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6694: 009acd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6695: 009b05a0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6696: 009b0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6697: 009f8620 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6698: 009f6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6699: 00436741 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6700: 0099ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6701: 009f62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6702: 004ac6b9 4 FUNC GLOBAL DEFAULT 12 helper_rddsp │ │ │ │ 6703: 004aadb5 94 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbl │ │ │ │ 6704: 009b1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6705: 00569865 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6705: 0056987d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6706: 002b4141 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6707: 006a0f19 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6707: 006a0f31 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6708: 009ab8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6709: 00469161 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6710: 006b2275 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6710: 006b228d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6711: 009ad3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6712: 009f6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6713: 009ae474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6714: 004aae15 90 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbr │ │ │ │ 6715: 008f01a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6716: 009d46b8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6717: 0055ce71 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6718: 0056d8bd 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6717: 0055ce89 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6718: 0056d8d5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6719: 009f81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6720: 009b218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6721: 009a5fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6722: 009f73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6723: 009f730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6724: 009aff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6725: 009f7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6726: 009a8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6727: 00671419 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6727: 00671431 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6728: 004da11d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fslt_df │ │ │ │ 6729: 009f711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6730: 009f644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6731: 0046b94d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6732: 009a4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6733: 006b7809 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6733: 006b7821 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6734: 004a977d 92 FUNC GLOBAL DEFAULT 12 cpu_set_exception_base │ │ │ │ 6735: 009f6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6736: 009a275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6737: 002660f9 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6738: 004ba835 6 FUNC GLOBAL DEFAULT 12 helper_punpcklwd │ │ │ │ 6739: 002508b9 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6740: 009f752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6741: 009f8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6742: 00484f39 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6743: 00266afd 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6744: 006b9d09 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6744: 006b9d21 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6745: 009f7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6746: 009f68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6747: 0046b495 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6748: 009f7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6749: 006ad405 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6749: 006ad41d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6750: 009f6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6751: 0068df25 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6752: 0063da45 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6751: 0068df3d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6752: 0063da5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6753: 0042b051 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6754: 0099bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6755: 009a1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6756: 0041385d 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6757: 009f6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6758: 00256f7d 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6759: 004629ed 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6760: 009f71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6761: 009f8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6762: 0061d575 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6762: 0061d58d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6763: 008af474 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6764: 009f69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6765: 009f6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6766: 009f6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6767: 004b1299 188 FUNC GLOBAL DEFAULT 12 helper_float_mulr_ps │ │ │ │ 6768: 00906010 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fslt_df │ │ │ │ 6769: 003cfd69 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6770: 00698261 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6770: 00698279 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6771: 009f62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6772: 00652ced 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6773: 00632705 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6772: 00652d05 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6773: 0063271d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6774: 009a93b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 6775: 00496fcd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6776: 0029ba29 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6777: 009f7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 6778: 0061083d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6778: 00610855 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6779: 009f6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6780: 006421a1 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6780: 006421b9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6781: 009f8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6782: 004502c9 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6783: 0099adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6784: 008fbb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_seq │ │ │ │ 6785: 0085a7b8 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6786: 009a78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6787: 009f5f86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6788: 003a13b9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6789: 009f8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6790: 0099b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6791: 009f7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6792: 0062b661 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6792: 0062b679 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6793: 009af938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6794: 009aa2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6795: 0040cc6d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6796: 009a387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6797: 009f7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6798: 0022c5f5 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6799: 0061ae29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6800: 005a05a9 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6799: 0061ae41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6800: 005a05c1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6801: 0027dee9 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 6802: 004b90b1 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ule │ │ │ │ - 6803: 006ac67d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6803: 006ac695 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6804: 0049de75 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6805: 0061bc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6805: 0061bc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6806: 0099ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6807: 0065d379 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6807: 0065d391 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6808: 00484a49 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6809: 00484ecd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6810: 00661c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6810: 00661c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6811: 009a68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6812: 009b144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6813: 0099ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6814: 008e8d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6815: 0064782d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6815: 00647845 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6816: 00410a19 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6817: 00640021 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6817: 00640039 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6818: 00405a49 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 6819: 004b8f41 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ult │ │ │ │ - 6820: 0065a669 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6821: 006b83e1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6822: 00585055 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6820: 0065a681 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6821: 006b83f9 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6822: 0058506d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ 6823: 008f5894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_yqmask │ │ │ │ - 6824: 005ad2a5 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6824: 005ad2bd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6825: 009f78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6826: 0099d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6827: 009f6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6828: 0046ba61 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6829: 008eaa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6830: 009f74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6831: 004ac4a5 300 FUNC GLOBAL DEFAULT 12 cpu_wrdsp │ │ │ │ 6832: 009a840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6833: 009a533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6834: 003fc7a5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6835: 008e84e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6836: 0057f8c5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6836: 0057f8dd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6837: 003e9d41 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6838: 0099a4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6839: 003fca11 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6840: 00586b61 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6840: 00586b79 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6841: 009a5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6842: 0057e2fd 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6842: 0057e315 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6843: 0037fa21 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6844: 00322ca5 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6845: 008a8f5c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6846: 009f74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6847: 009f7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 6848: 0043c291 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6849: 0062b821 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6849: 0062b839 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6850: 009f7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6851: 009f8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6852: 009f7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6853: 0099be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6854: 009a463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6855: 008f05c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6856: 009f7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6857: 0058e939 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6857: 0058e951 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6858: 009ae7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6859: 009f80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6860: 009f6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6861: 0027e031 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6862: 009aba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6863: 00320b25 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6864: 0099c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6865: 009f725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6866: 0090301c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cc │ │ │ │ 6867: 003d5709 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6868: 009aabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6869: 009d4288 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6870: 009f7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6871: 0056807d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6871: 00568095 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6872: 009a9388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6873: 0064aa69 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6873: 0064aa81 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6874: 009f7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6875: 006ba585 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6875: 006ba59d 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6876: 004b5745 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_le │ │ │ │ 6877: 004083e9 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6878: 0037e921 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6879: 0069d5fd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6879: 0069d615 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ 6880: 004a2275 164 FUNC GLOBAL DEFAULT 12 helper_mftacx │ │ │ │ - 6881: 00625561 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6881: 00625579 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6882: 009f69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6883: 009f5f77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6884: 003dc7ad 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6885: 006baa21 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6885: 006baa39 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6886: 00462ab1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6887: 005a1ce5 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6887: 005a1cfd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6888: 009f8aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6889: 009f80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6890: 0066b4e9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6891: 00551a01 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6890: 0066b501 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6891: 00551a19 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6892: 009f669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6893: 009a4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6894: 004b97d9 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_une │ │ │ │ 6895: 009d5a40 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6896: 009f636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6897: 003491a5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6898: 00484ac9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ @@ -6905,15 +6905,15 @@ │ │ │ │ 6901: 009f73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6902: 003cfd79 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6903: 008f30e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_count │ │ │ │ 6904: 0046d2d5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6905: 009a6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6906: 004b53e9 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_lt │ │ │ │ 6907: 009b1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6908: 0061fcdd 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6908: 0061fcf5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6909: 008b1830 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6910: 00380371 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6911: 009f6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6912: 009f81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6913: 004c7861 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_d │ │ │ │ 6914: 009aafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6915: 00498c79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ @@ -6922,313 +6922,313 @@ │ │ │ │ 6918: 009f685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6919: 008e0f80 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6920: 009b0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6921: 0040e839 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6922: 004c7669 348 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_h │ │ │ │ 6923: 008e0fa0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6924: 009f6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6925: 00562155 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6925: 0056216d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6926: 003a4295 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6927: 009f768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6928: 009adf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6929: 005db97d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6929: 005db995 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6930: 0099d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6931: 003f12dd 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6932: 0062dff9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6932: 0062e011 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6933: 008f83e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_le │ │ │ │ 6934: 009a131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6935: 005d8db9 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6935: 005d8dd1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6936: 009f8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6937: 004db271 696 FUNC GLOBAL DEFAULT 12 helper_msa_fexdo_df │ │ │ │ 6938: 003ffee5 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6939: 009a469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6940: 009f7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6941: 009b0730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6942: 009ab120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6943: 009a3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6944: 004c77c5 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_w │ │ │ │ 6945: 003dff99 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6946: 0054e225 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6946: 0054e23d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6947: 004aa8fd 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbl │ │ │ │ 6948: 009aa790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6949: 0099b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6950: 009b26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6951: 009f7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6952: 009f5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6953: 009b1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 6954: 009f7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6955: 004aa90d 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbr │ │ │ │ 6956: 008f82dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_lt │ │ │ │ - 6957: 00619fb5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6957: 00619fcd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6958: 0099c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6959: 0029eba5 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6960: 0030c1f9 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6961: 009a6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6962: 00320d09 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6963: 00484e49 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6964: 006a2415 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6964: 006a242d 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6965: 009e7fb0 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6966: 009f7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6967: 006b9cf1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6967: 006b9d09 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6968: 009f7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6969: 004a07dd 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_maar │ │ │ │ 6970: 009f7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6971: 003f2eed 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 6972: 003502dd 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6973: 006ba57d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6973: 006ba595 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6974: 009abcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6975: 004ae3f5 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_d │ │ │ │ 6976: 009f626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6977: 009a849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6978: 009a6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6979: 004d9e71 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcueq_df │ │ │ │ 6980: 009a21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 6981: 004abead 60 FUNC GLOBAL DEFAULT 12 helper_cmp_le_ph │ │ │ │ 6982: 002387a5 348 FUNC GLOBAL DEFAULT 12 print_insn_nanomips │ │ │ │ - 6983: 00694109 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6983: 00694121 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6984: 009a9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 6985: 004d1df9 376 FUNC GLOBAL DEFAULT 12 helper_msa_clti_u_df │ │ │ │ 6986: 009f606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6987: 004bb0e5 124 FUNC GLOBAL DEFAULT 12 helper_pmulhuh │ │ │ │ 6988: 009acca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6989: 009f6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 6990: 00475181 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6991: 00618dc1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6991: 00618dd9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 6992: 004969e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6993: 003cf2bd 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6994: 004ae4d9 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_s │ │ │ │ 6995: 009f61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6996: 009f7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6997: 009f7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6998: 005a07f1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 6999: 005145ed 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ + 6998: 005a0809 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6999: 00514605 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ 7000: 0049b01d 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7001: 008ef548 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7002: 009f8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7003: 002a21c1 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7004: 0068cf2d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7005: 0062eed1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7004: 0068cf45 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7005: 0062eee9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7006: 002ed3f5 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7007: 00418791 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7008: 009f6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7009: 009aa5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7010: 009f8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7011: 009a83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7012: 0067bad5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 7013: 0063831d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7012: 0067baed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7013: 00638335 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7014: 009f66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7015: 00599e11 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7015: 00599e29 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7016: 009a76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7017: 009a152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7018: 009f7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7019: 008f03b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7020: 00266b55 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7021: 00498ef1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7022: 009f757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7023: 009a519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7024: 009f76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7025: 00487685 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7026: 009f6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7027: 00341a6d 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7028: 00646cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7028: 00646cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7029: 0099f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7030: 005a2df5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7030: 005a2e0d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7031: 0099cb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7032: 009a299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7033: 0049270d 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7034: 0063f6b5 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7034: 0063f6cd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7035: 002652b1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7036: 00636e91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7036: 00636ea9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7037: 009f6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7038: 0099f440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7039: 009f602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7040: 009a5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7041: 009aa810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7042: 009f72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7043: 009f62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7044: 00553c21 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7044: 00553c39 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7045: 009f61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7046: 008b16b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7047: 009f608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7048: 004da9f1 500 FUNC GLOBAL DEFAULT 12 helper_msa_fdiv_df │ │ │ │ 7049: 009ab6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7050: 00625bed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7050: 00625c05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7051: 00294e31 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7052: 00484b3d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7053: 0057e321 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7053: 0057e339 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7054: 009b0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7055: 009a3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7056: 003ffd41 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7057: 0046d47d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7058: 0099fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7059: 004d3191 484 FUNC GLOBAL DEFAULT 12 helper_msa_sat_u_df │ │ │ │ 7060: 009f7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7061: 00554635 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7061: 0055464d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7062: 009f6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7063: 009f76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7064: 006b2005 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7064: 006b201d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7065: 002c0ca5 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7066: 0045af6d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7067: 0065afbd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7067: 0065afd5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7068: 0028667d 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7069: 008ef8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7070: 005a9355 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7071: 006a0e55 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7070: 005a936d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7071: 006a0e6d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7072: 00453281 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7073: 009f7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7074: 009a149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7075: 00647205 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7075: 0064721d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7076: 009f7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7077: 0044bf59 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7078: 009ae324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7079: 00621c35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7079: 00621c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7080: 009aab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7081: 009f7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7082: 00260fdd 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7083: 0069cfa5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7083: 0069cfbd 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7084: 009f6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7085: 002c0881 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7086: 00268b3d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7087: 0063b281 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7087: 0063b299 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7088: 0099ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7089: 008e71cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 7090: 00693ffd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7090: 00694015 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7091: 009a0060 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7092: 006bddad 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7092: 006bddc5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7093: 0099e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7094: 0099abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7095: 009f6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7096: 003ed40d 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7097: 00607511 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7097: 00607529 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7098: 00469b39 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7099: 006922d5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7099: 006922ed 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7100: 004a9e5d 116 FUNC GLOBAL DEFAULT 12 helper_adduh_qb │ │ │ │ 7101: 009d5800 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7102: 0099d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ - 7103: 00509d45 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ + 7103: 00509d5d 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ 7104: 0034a719 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7105: 0025f549 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7106: 009ae6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7107: 0063c8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7107: 0063c915 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7108: 00263639 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7109: 00608101 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7109: 00608119 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7110: 009f65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7111: 009046cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupl_df │ │ │ │ 7112: 0027dead 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7113: 009b1c18 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7114: 0057d02d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7115: 00697841 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7114: 0057d045 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7115: 00697859 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7116: 00486bc5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7117: 0054b471 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7117: 0054b489 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7118: 0049678d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7119: 00907be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_u_df │ │ │ │ 7120: 008ece9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7121: 0063a891 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7122: 00568c09 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7121: 0063a8a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7122: 00568c21 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7123: 0099d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7124: 008b2308 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7125: 0045b321 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7126: 00622bc1 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7126: 00622bd9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7127: 00906538 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fceq_df │ │ │ │ 7128: 009f7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7129: 00487705 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7130: 0060946d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7130: 00609485 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7131: 009f8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7132: 003a3105 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7133: 009f82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7134: 002990c9 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7135: 0034a8bd 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7136: 0061b621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7136: 0061b639 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7137: 008f9e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcrestart │ │ │ │ 7138: 0099eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7139: 009a7dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7140: 0039f67d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7141: 009aa550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7142: 00617d41 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7143: 0061d71d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7142: 00617d59 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7143: 0061d735 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7144: 009f6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7145: 0047d221 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7146: 009f6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7147: 00436309 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7148: 0065d0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7148: 0065d0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7149: 009a8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7150: 00262ab9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7151: 006a95b9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7152: 007f7260 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7153: 0061c611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7151: 006a95d1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7152: 007f7278 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7153: 0061c629 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7154: 009f71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7155: 009f65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7156: 009f8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7157: 0099c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7158: 009b106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7159: 005547b9 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7159: 005547d1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7160: 009f6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7161: 0099e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7162: 0029d405 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7163: 009f6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7164: 00552335 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7164: 0055234d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7165: 0025f0f9 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7166: 00669d51 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7166: 00669d69 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7167: 002f2781 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7168: 0099bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7169: 009f8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7170: 008e7148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7171: 003f6b41 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7172: 009f74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7173: 009ab360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7174: 0069dead 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7175: 00668c59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7174: 0069dec5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7175: 00668c71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7176: 00307bb5 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7177: 009f6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7178: 0099dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7179: 009f73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7180: 009f7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7181: 00257a0d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7182: 002a86fd 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7183: 008f33f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_ph │ │ │ │ 7184: 009f6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7185: 009f7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7186: 009b1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7187: 009f7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7188: 003ca5f9 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7189: 00551f11 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7189: 00551f29 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7190: 00386925 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7191: 002f20ed 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7192: 0062a945 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7192: 0062a95d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7193: 0099e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7194: 0066dc85 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7195: 0067ede5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7194: 0066dc9d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7195: 0067edfd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7196: 009f69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7197: 006451dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7197: 006451f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7198: 003aa149 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7199: 009aa680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7200: 0056f5d5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7201: 0066e151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7200: 0056f5ed 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7201: 0066e169 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7202: 002758dd 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7203: 005ab0f9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7203: 005ab111 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7204: 0099e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7205: 009f7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7206: 006842e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7206: 006842f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7207: 009f801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7208: 009ad3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7209: 009a9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7210: 004b4cb5 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_sf │ │ │ │ 7211: 00486c45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7212: 009f7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7213: 009a770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7214: 009f6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7215: 003b2355 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7216: 0049411d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7217: 005a0f05 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7217: 005a0f1d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7218: 009ad354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7219: 0099cbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7220: 00623a95 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7221: 0062cb9d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7220: 00623aad 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7221: 0062cbb5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7222: 009f5f57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7223: 005e253d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7223: 005e2555 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7224: 009f7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7225: 004c2fc1 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_d │ │ │ │ 7226: 009b1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7227: 0046dfcd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7228: 009abad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7229: 009a204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7230: 009af9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7237,121 +7237,121 @@ │ │ │ │ 7233: 009ae9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7234: 002660c5 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7235: 004c2ec9 156 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_h │ │ │ │ 7236: 0025f6e1 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7237: 004df7d5 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_b │ │ │ │ 7238: 0099c118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7239: 008e7880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7240: 0059be25 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7240: 0059be3d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7241: 0099fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7242: 004df9c1 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_d │ │ │ │ 7243: 008593f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 7244: 00605139 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7244: 00605151 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7245: 004df851 198 FUNC GLOBAL DEFAULT 12 helper_msa_ld_h │ │ │ │ - 7246: 005a1475 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7246: 005a148d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7247: 009a9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7248: 009f8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7249: 009f6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7250: 006923ed 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7250: 00692405 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7251: 009f8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7252: 0061b38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7252: 0061b3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7253: 00412e5d 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7254: 0099be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7255: 009b0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7256: 00639829 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7257: 005df3b1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7258: 0066d3fd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7256: 00639841 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7257: 005df3c9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7258: 0066d415 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7259: 004c2f65 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_w │ │ │ │ 7260: 00378141 152 FUNC GLOBAL DEFAULT 12 mips_gictimer_init │ │ │ │ 7261: 008f80cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_sf │ │ │ │ 7262: 009a138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7263: 009ac190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7264: 004277ed 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7265: 009f6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7266: 009f65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7267: 0056d9a9 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7267: 0056d9c1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7268: 009f7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7269: 005a5985 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7270: 005ba9e5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7269: 005a599d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7270: 005ba9fd 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7271: 004df919 168 FUNC GLOBAL DEFAULT 12 helper_msa_ld_w │ │ │ │ 7272: 0029aeb5 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7273: 0042a9c1 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7274: 003eb0e1 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7275: 009f68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7276: 009a6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7277: 0042b0bd 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7278: 009f61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7279: 002baa91 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7280: 0056219d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7280: 005621b5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7281: 003e6c7d 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7282: 00495125 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7283: 00645d35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7283: 00645d4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7284: 00450569 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7285: 00693ddd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7285: 00693df5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7286: 003cf48d 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7287: 009f7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7288: 002ebce5 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7289: 00688191 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7289: 006881a9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7290: 009f7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7291: 009a219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7292: 0099ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7293: 00319a35 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7294: 009f65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7295: 006601d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7295: 006601f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7296: 004b4f91 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_seq │ │ │ │ - 7297: 005868a5 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7297: 005868bd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7298: 009f707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7299: 00451285 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7300: 009f7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7301: 003abadd 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7302: 0099ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7303: 0067d541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7304: 00553305 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7303: 0067d559 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7304: 0055331d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7305: 009a6118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7306: 00909004 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_b │ │ │ │ 7307: 009f636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7308: 009f6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7309: 0099c780 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7310: 00373399 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7311: 003494dd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7312: 00260391 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7313: 009f81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7314: 00908e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_d │ │ │ │ 7315: 002bb2cd 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7316: 00646ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7316: 00646cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7317: 009b2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7318: 009f7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ 7319: 00908f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_h │ │ │ │ - 7320: 0060f059 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7321: 00575c69 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7322: 00661af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7320: 0060f071 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7321: 00575c81 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7322: 00661b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7323: 009af8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7324: 00614925 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7324: 0061493d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7325: 009aea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7326: 009b00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7327: 0062ab79 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7328: 00600761 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7327: 0062ab91 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7328: 00600779 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7329: 003dfdad 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7330: 008e70c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7331: 005a2e99 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7332: 006690d9 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7331: 005a2eb1 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7332: 006690f1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7333: 009f641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ 7334: 004b40c5 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_un │ │ │ │ - 7335: 00683ac9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7335: 00683ae1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7336: 009ab250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7337: 009f6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7338: 009a2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7339: 009f65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7340: 009f5ca5 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7341: 009a38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7342: 00908efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_w │ │ │ │ 7343: 003fcead 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7344: 0028e899 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7345: 0059b07d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7346: 006c3cbd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7345: 0059b095 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7346: 006c3cd5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7347: 009f83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7348: 009f696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7349: 002687c5 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7350: 0034a76d 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7351: 0034e3f1 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7352: 00289581 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7353: 009ae144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ @@ -7360,144 +7360,144 @@ │ │ │ │ 7356: 002babed 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7357: 00412841 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7358: 0049afa5 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7359: 003de391 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7360: 009f6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7361: 009a48bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7362: 009ac774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7363: 0064bd81 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7364: 005ac2d5 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7363: 0064bd99 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7364: 005ac2ed 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7365: 009a205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7366: 0026c10d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7367: 009f7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7368: 009f6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7369: 009f7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7370: 00640221 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ - 7371: 00654411 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7372: 006b4f19 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7370: 00640239 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7371: 00654429 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7372: 006b4f31 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7373: 009aac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7374: 009f6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7375: 008f7d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_un │ │ │ │ 7376: 00859378 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7377: 009f71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7378: 00484259 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7379: 0063a7b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 7380: 0058bf59 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7379: 0063a7cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7380: 0058bf71 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7381: 008b1650 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7382: 009f85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7383: 0054e335 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7383: 0054e34d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7384: 003d48d5 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7385: 005a2431 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7385: 005a2449 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7386: 009a220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7387: 009a25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7388: 0099afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7389: 009f731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7390: 009aa080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7391: 0066c9ad 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7391: 0066c9c5 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7392: 002a1859 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7393: 0063e64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7393: 0063e665 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7394: 004ac5d5 228 FUNC GLOBAL DEFAULT 12 cpu_rddsp │ │ │ │ 7395: 0039f321 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7396: 0037f581 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7397: 009f7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7398: 009a2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7399: 005531d1 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7399: 005531e9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7400: 009f8abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7401: 00661cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7401: 00661cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7402: 009ac9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7403: 009f6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7404: 009a021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7405: 0048c3d5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7406: 00604299 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7406: 006042b1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7407: 002c0721 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7408: 003eadad 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7409: 009a3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7410: 009f6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7411: 003c9d19 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7412: 006a07f5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7412: 006a080d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7413: 009a0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7414: 009a5e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7415: 009f651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7416: 009a1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7417: 009a241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7418: 0022c691 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7419: 00555811 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7419: 00555829 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7420: 009aa6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7421: 00475071 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7422: 0049690d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7423: 0060fb01 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7424: 006932d1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 7425: 005d0791 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7426: 0066ea75 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7423: 0060fb19 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7424: 006932e9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7425: 005d07a9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7426: 0066ea8d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7427: 009a9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7428: 006385b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7428: 006385c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7429: 009f6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7430: 0040cc31 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7431: 00583eb9 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7432: 00635b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7433: 0053e4d9 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7431: 00583ed1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7432: 00635b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7433: 0053e4f1 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7434: 003ce885 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7435: 004b5595 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_nge │ │ │ │ 7436: 0099cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7437: 003422ad 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7438: 009f7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7439: 009afb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7440: 009f793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7441: 009f77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7442: 0099e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7443: 009f7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7444: 003df3d5 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7445: 005aa4e5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7445: 005aa4fd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ 7446: 008f5918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeopt │ │ │ │ - 7447: 00697bc9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7447: 00697be1 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 7448: 004b5239 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngl │ │ │ │ - 7449: 0061b6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7449: 0061b6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7450: 003ddb9d 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7451: 0049f4ad 200 FUNC GLOBAL DEFAULT 12 cpu_mips_start_count │ │ │ │ 7452: 0099d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7453: 009a4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7454: 009a448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7455: 009f659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7456: 009f7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7457: 009aa3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7458: 004b58f1 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngt │ │ │ │ 7459: 009b140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7460: 009a7d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7461: 00626945 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7461: 0062695d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7462: 002b6831 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7463: 00555551 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7463: 00555569 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7464: 009f856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7465: 004842d1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7466: 0043dd1d 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7467: 00469f0d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7468: 003b04b5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7469: 009abd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7470: 0061c599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7470: 0061c5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7471: 009a756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7472: 0053ce2d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7472: 0053ce45 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7473: 004add55 204 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_d │ │ │ │ 7474: 00450ccd 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7475: 009f67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7476: 0034fd49 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7477: 002c44dd 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7478: 005cbc7d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7478: 005cbc95 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7479: 009f74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7480: 009f7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7481: 009f678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7482: 002baf29 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7483: 0047e595 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7484: 0041ec95 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7485: 009a1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7486: 0034845d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7487: 003f8b59 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7488: 003cf121 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7489: 003c7fb9 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7490: 009b1180 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7491: 009f76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7492: 0068dec9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7492: 0068dee1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7493: 003df1c9 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7494: 009ab788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7495: 004ad41d 220 FUNC GLOBAL DEFAULT 12 helper_float_cvtpw_ps │ │ │ │ 7496: 003ee87d 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7497: 00497f79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7498: 009aa0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7499: 004ade21 202 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_s │ │ │ │ @@ -7515,16 +7515,16 @@ │ │ │ │ 7511: 004b7dbd 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ueq │ │ │ │ 7512: 009f760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7513: 002c0dd1 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7514: 0022c869 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7515: 009a2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7516: 009ab010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7517: 0025f4e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7518: 00648959 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7519: 0064c6c1 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7518: 00648971 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7519: 0064c6d9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7520: 0099c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7521: 009ac844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7522: 0044bed1 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7523: 009f733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7524: 009f5f2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7525: 0099e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7526: 009b1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ @@ -7533,98 +7533,98 @@ │ │ │ │ 7529: 004d3681 760 FUNC GLOBAL DEFAULT 12 helper_msa_srlri_df │ │ │ │ 7530: 009afd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7531: 0099fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7532: 009a869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7533: 00408299 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7534: 009a6398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7535: 0028e5b1 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7536: 00549b7d 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7537: 0066da05 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7536: 00549b95 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7537: 0066da1d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7538: 008f3ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_ph │ │ │ │ 7539: 009ac614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7540: 0066bfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7541: 0064ab2d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7540: 0066bfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7541: 0064ab45 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7542: 009f63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7543: 002bc025 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7544: 009f68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7545: 009f844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7546: 009f663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7547: 005d0639 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7547: 005d0651 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7548: 004c7bbd 700 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_b │ │ │ │ 7549: 009a7ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7550: 004c8091 190 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_d │ │ │ │ 7551: 003fd9d5 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7552: 00628875 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7553: 0054db85 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7552: 0062888d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7553: 0054db9d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7554: 0029ee39 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7555: 004c7e79 364 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_h │ │ │ │ - 7556: 0050d34d 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ + 7556: 0050d365 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ 7557: 00907d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_s_df │ │ │ │ 7558: 008e698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7559: 00627919 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7560: 006bb111 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7561: 00670515 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7559: 00627931 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7560: 006bb129 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7561: 0067052d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7562: 008f9674 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sueq │ │ │ │ 7563: 0099f8b4 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7564: 00452371 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7565: 009a47fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7566: 003ccef5 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7567: 009f6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7568: 009f6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7569: 005394d5 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7569: 005394ed 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7570: 009f6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7571: 00299019 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7572: 0026acad 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7573: 0066e3a9 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7573: 0066e3c1 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7574: 009f65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7575: 0063e8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7575: 0063e8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7576: 009f61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7577: 005a7885 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7577: 005a789d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7578: 009f7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7579: 00436d89 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7580: 004c7fe5 170 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_w │ │ │ │ 7581: 009a78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7582: 00680f19 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7582: 00680f31 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7583: 009f5f3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7584: 003cfe89 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7585: 009f7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7586: 009a59d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7587: 005559a1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7587: 005559b9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7588: 00307cc1 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7589: 00427201 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7590: 006ad20d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7590: 006ad225 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7591: 009abdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7592: 004b5e39 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_eq │ │ │ │ 7593: 008ecf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7594: 003e12d5 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7595: 009a745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7596: 0025f651 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7597: 0099e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7598: 003eb035 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7599: 0054adc9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7600: 0054b449 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7599: 0054ade1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7600: 0054b461 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7601: 0037cce5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7602: 004c8a65 700 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_b │ │ │ │ 7603: 004c8f39 186 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_d │ │ │ │ 7604: 0099d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7605: 009f6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7606: 009f701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7607: 009f7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7608: 00648295 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7608: 006482ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7609: 0090c6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_b │ │ │ │ 7610: 0099c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7611: 00587e59 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7612: 006184f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7611: 00587e71 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7612: 0061850d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7613: 003cc165 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7614: 004c8d21 364 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_h │ │ │ │ 7615: 009f6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7616: 0099d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7617: 0090c520 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_d │ │ │ │ 7618: 009adae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7619: 0068fdf5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7619: 0068fe0d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7620: 004a07ed 16 FUNC GLOBAL DEFAULT 12 helper_mfhc0_maar │ │ │ │ 7621: 009a73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7622: 0099d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7623: 009a1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7624: 0090c628 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_h │ │ │ │ 7625: 004747c1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7626: 0025fb31 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ @@ -7634,681 +7634,681 @@ │ │ │ │ 7630: 009f731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7631: 009f8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7632: 0048434d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7633: 008f6a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_ebase │ │ │ │ 7634: 003b8349 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7635: 0046e349 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7636: 002bb42d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7637: 00676491 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7637: 006764a9 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7638: 009a62c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7639: 004c8e8d 170 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_w │ │ │ │ 7640: 003a237d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7641: 00677ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7641: 00677b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7642: 009b0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7643: 0099b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7644: 0099b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7645: 0090c5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_w │ │ │ │ 7646: 00499ff9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7647: 009f6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7648: 009f7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7649: 006aa1f5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7649: 006aa20d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7650: 009f6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7651: 0090a294 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_b │ │ │ │ 7652: 009f7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7653: 009f7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7654: 009f7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7655: 003dd069 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7656: 0090a108 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_d │ │ │ │ 7657: 0090c07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_b │ │ │ │ - 7658: 0054ace9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7659: 00693aa9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7660: 006bcb39 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7661: 006958ad 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7658: 0054ad01 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7659: 00693ac1 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7660: 006bcb51 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7661: 006958c5 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7662: 009ac7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7663: 00268a15 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ 7664: 0090bef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_d │ │ │ │ - 7665: 00551ab5 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7665: 00551acd 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7666: 009f6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7667: 0090a210 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_h │ │ │ │ 7668: 00341a25 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7669: 009abf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7670: 00497ba1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7671: 009aa6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7672: 009a8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7673: 0025f4c9 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7674: 0090bff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_h │ │ │ │ 7675: 003cbfc9 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7676: 009a2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7677: 0055aa4d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7677: 0055aa65 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7678: 008e6908 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7679: 0051d1a9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7679: 0051d1c1 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7680: 008af4c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7681: 00563035 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7681: 0056304d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7682: 003ea2dd 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7683: 009f6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7684: 002c6129 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7685: 0058f385 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7685: 0058f39d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7686: 0040f989 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7687: 0099ff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7688: 0028a745 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7689: 0090a18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_w │ │ │ │ 7690: 009b2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7691: 009f8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7692: 0057e2ed 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7692: 0057e305 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7693: 0090bf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_w │ │ │ │ 7694: 009f8b98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7695: 005a2c59 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7695: 005a2c71 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7696: 009ab818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7697: 009f80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 7698: 005ae56d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7699: 0069df4d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7698: 005ae585 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7699: 0069df65 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7700: 009b0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ 7701: 004deb2d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupr_df │ │ │ │ - 7702: 0063a6d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7703: 006bb4e1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7702: 0063a6f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7703: 006bb4f9 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7704: 00297ef5 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7705: 00687a85 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7706: 0064bf89 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7705: 00687a9d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7706: 0064bfa1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7707: 008f1694 132 OBJECT GLOBAL DEFAULT 24 helper_info_ginvt │ │ │ │ 7708: 004a0d15 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcstatus │ │ │ │ 7709: 009f62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7710: 0054fc65 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7711: 005b1ab5 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7710: 0054fc7d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7711: 005b1acd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7712: 00432ca5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7713: 009f80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7714: 009a6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7715: 0099c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7716: 009f8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7717: 009a42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7718: 004b8bd5 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_af │ │ │ │ 7719: 0025b651 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7720: 003b0699 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7721: 009adaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7722: 00673b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7723: 0065cf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7722: 00673b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7723: 0065cf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7724: 00265f2d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7725: 0046a9f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7726: 009f5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7727: 009f5f89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7728: 0099a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7729: 008b2a64 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7730: 005a9cc5 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7730: 005a9cdd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7731: 004851e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7732: 0067b29d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7732: 0067b2b5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7733: 009b2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7734: 009f7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7735: 0099d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7736: 005629e1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7736: 005629f9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7737: 0099f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7738: 006b7935 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7738: 006b794d 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7739: 0037724d 88 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7740: 0060ef39 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7740: 0060ef51 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7741: 0025b6d9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7742: 0099a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7743: 009b0790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7744: 009f66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7745: 009af0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7746: 009b14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7747: 009f79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7748: 00302ff5 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7749: 004a0815 12 FUNC GLOBAL DEFAULT 12 helper_mfhc0_watchhi │ │ │ │ 7750: 0026290d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7751: 009f79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7752: 005cba69 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7752: 005cba81 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7753: 0099e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7754: 009f6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7755: 003ffbfd 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7756: 003ee4c1 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7757: 00485599 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7758: 009abac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7759: 009f7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7760: 003ca689 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7761: 0099c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7762: 006923f5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7762: 0069240d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7763: 00498aa5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7764: 004b9d9d 164 FUNC GLOBAL DEFAULT 12 helper_lwm │ │ │ │ 7765: 009a7ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7766: 005df2b1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7766: 005df2c9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7767: 0029bb65 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7768: 006c31e5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7768: 006c31fd 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7769: 008ff65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_ps │ │ │ │ 7770: 0099a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7771: 009f6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7772: 0099c8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7773: 009a4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7774: 009a827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7775: 008b00d4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7776: 00692395 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7776: 006923ad 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7777: 009f77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7778: 0045168d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7779: 009f73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7780: 0063813d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7780: 00638155 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7781: 009a87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7782: 009a12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7783: 0062f711 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7783: 0062f729 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7784: 008f1d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpax_w_ph │ │ │ │ 7785: 00409611 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7786: 003781d9 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7787: 009f7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7788: 009f7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7789: 00909214 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_b │ │ │ │ 7790: 00909088 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_d │ │ │ │ - 7791: 0066e3ad 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7792: 006657ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7791: 0066e3c5 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7792: 00665805 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7793: 009f6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ 7794: 004b6d41 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngle │ │ │ │ - 7795: 006124d5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7795: 006124ed 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7796: 009f80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7797: 009f8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7798: 00564d21 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7798: 00564d39 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7799: 009f7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7800: 00909190 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_h │ │ │ │ 7801: 009f8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7802: 0052c3c1 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7802: 0052c3d9 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7803: 009f76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7804: 009f7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7805: 0099e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7806: 00628f59 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7806: 00628f71 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7807: 00264df1 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7808: 00646d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7808: 00646d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7809: 0043b941 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7810: 002604b1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7811: 008e6884 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7812: 009f77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7813: 0090910c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_w │ │ │ │ 7814: 009add04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7815: 009f6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7816: 009af428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7817: 00347455 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7818: 009f7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7819: 009f7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7820: 009f7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7821: 0063d429 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 7822: 0061e67d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7823: 0058f2d5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7821: 0063d441 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7822: 0061e695 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7823: 0058f2ed 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7824: 008e9038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7825: 009f5f6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7826: 009f5f42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7827: 0037d149 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7828: 0067fd81 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7828: 0067fd99 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7829: 008e93d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7830: 005f6591 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7830: 005f65a9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7831: 009a099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7832: 009a025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7833: 00692bf9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7834: 0068f15d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7833: 00692c11 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7834: 0068f175 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7835: 004330ed 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7836: 009f8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7837: 009a522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7838: 009f7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7839: 004b80c1 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ule │ │ │ │ 7840: 009f6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7841: 009f7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7842: 009a5f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7843: 0063db59 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7844: 0057d4d1 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7843: 0063db71 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7844: 0057d4e9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7845: 009a851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7846: 00641fb5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7846: 00641fcd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7847: 009f692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7848: 009f77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7849: 00429af9 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7850: 00670f0d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7850: 00670f25 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7851: 00249095 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7852: 009b1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7853: 008f4478 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_ph │ │ │ │ 7854: 00905b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmsub_df │ │ │ │ - 7855: 0056f531 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7855: 0056f549 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7856: 009f69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 7857: 004b7f3d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ult │ │ │ │ - 7858: 0068fe41 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7858: 0068fe59 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7859: 009ad5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7860: 0099a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7861: 009a9848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7862: 008b1a9c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7863: 005691d5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7864: 0069f009 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7863: 005691ed 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7864: 0069f021 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7865: 0025ef5d 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7866: 0046e331 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7867: 009a5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7868: 00260271 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7869: 00621f05 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7869: 00621f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7870: 009a92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7871: 0034fd51 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7872: 009ac4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7873: 009aff34 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7874: 0054de9d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7874: 0054deb5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7875: 0034a395 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7876: 009f6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7877: 009f6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7878: 0090829c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmzi_b │ │ │ │ - 7879: 007f9378 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7879: 007f9390 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7880: 00257441 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7881: 00662bc1 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7882: 0068d361 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7883: 006bb315 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7881: 00662bd9 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7882: 0068d379 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7883: 006bb32d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7884: 009f7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7885: 008f19ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phl │ │ │ │ 7886: 004943b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7887: 009aa710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7888: 0063d68d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7888: 0063d6a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7889: 009f859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7890: 006a9f71 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7890: 006a9f89 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7891: 003e0fa5 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7892: 009f60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7893: 008f43f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_qb │ │ │ │ 7894: 009f63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7895: 008f1928 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phr │ │ │ │ 7896: 009a782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7897: 004a61dd 32 FUNC GLOBAL DEFAULT 12 cpu_mips_soft_irq │ │ │ │ 7898: 0025706d 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7899: 009b0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7900: 009f7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7901: 008f9884 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sule │ │ │ │ 7902: 0049a5cd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7903: 00652d71 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7903: 00652d89 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7904: 009b08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7905: 00631ee9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7906: 0069f07d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7907: 006bcf29 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7905: 00631f01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7906: 0069f095 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7907: 006bcf41 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7908: 009f65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7909: 003fd979 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7910: 006678b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7910: 006678cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7911: 008b2094 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7912: 009f7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7913: 009b189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7914: 0037f239 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7915: 004b780d 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_le │ │ │ │ 7916: 004b8d25 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_eq │ │ │ │ 7917: 009f6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ 7918: 008f977c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sult │ │ │ │ - 7919: 00514639 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ - 7920: 0057f725 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7919: 00514651 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ + 7920: 0057f73d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7921: 009f79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7922: 009aeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 7923: 009053b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsune_df │ │ │ │ - 7924: 006acea5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 7925: 005856ed 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7924: 006acebd 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7925: 00585705 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7926: 009abe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7927: 0067fe01 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7927: 0067fe19 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7928: 009a107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7929: 004b8855 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_une │ │ │ │ 7930: 009f82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7931: 00295ddd 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7932: 0061bda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7932: 0061bdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7933: 004b73b1 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_lt │ │ │ │ - 7934: 005d96fd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7935: 00632aa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7934: 005d9715 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7935: 00632abd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7936: 0099bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7937: 00674519 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7938: 006b09b1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7937: 00674531 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7938: 006b09c9 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7939: 009af7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7940: 009f784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7941: 009f6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7942: 009f6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7943: 005d6439 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7943: 005d6451 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7944: 004185e1 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7945: 009f726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7946: 009aa9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7947: 009f7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7948: 009d578c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7949: 00268e45 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7950: 009f6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7951: 0099ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7952: 0042ba61 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7953: 0033d379 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7954: 009f6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7955: 0066c06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7955: 0066c085 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7956: 00483941 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7957: 0025f909 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7958: 00692a01 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7958: 00692a19 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7959: 0099d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7960: 0047b289 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 7961: 0080b260 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7961: 0080b278 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7962: 0099ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7963: 00296709 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7964: 009f6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7965: 009aa8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7966: 009b1730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7967: 009ad4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7968: 009078d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseti_df │ │ │ │ 7969: 0025f521 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7970: 00609481 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7970: 00609499 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7971: 0042989d 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7972: 009f6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7973: 0045b10d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 7974: 004337f5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7975: 009f7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7976: 009a66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 7977: 0066f501 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7977: 0066f519 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7978: 009f813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7979: 009d46a8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7980: 00620b51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7980: 00620b69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7981: 004132b5 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7982: 00345521 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7983: 009f61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7984: 009f5f62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7985: 009f75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7986: 008f9b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sune │ │ │ │ 7987: 00474671 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7988: 009f77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 7989: 0099ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7990: 0060529d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7991: 0062125d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7990: 006052b5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7991: 00621275 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7992: 0049d61d 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7993: 009b16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7994: 003dd731 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7995: 0049c151 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7996: 003a20e9 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7997: 0099d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7998: 0044f925 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7999: 0099c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8000: 009f79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8001: 00498fe5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8002: 009f7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8003: 009f7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8004: 0069d715 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8004: 0069d72d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8005: 0099bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8006: 00409c89 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8007: 00481fa5 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8008: 009a151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8009: 009f7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8010: 006922d9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8010: 006922f1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8011: 009f8ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8012: 0099d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8013: 009b0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8014: 00569239 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8014: 00569251 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8015: 009a4afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8016: 0054b801 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8016: 0054b819 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8017: 008ed448 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8018: 002f29dd 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8019: 00426789 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8020: 003aaaa1 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8021: 003dc805 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8022: 009d4224 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8023: 009a5e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8024: 0027ddfd 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8025: 002571d1 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8026: 0065cef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8027: 00673f95 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8028: 0063b129 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8026: 0065cf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8027: 00673fad 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8028: 0063b141 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8029: 0099c0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8030: 0068d081 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8030: 0068d099 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8031: 009f6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8032: 00429451 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8033: 00668305 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8033: 0066831d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8034: 00262a85 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8035: 009d3908 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8036: 009a224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8037: 009f8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8038: 009f8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8039: 008a2d90 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8040: 009f850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8041: 009a8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8042: 0063e7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8042: 0063e7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8043: 009a183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8044: 009a518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8045: 008f0cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8046: 005b083d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8046: 005b0855 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8047: 009f745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8048: 00540f39 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8048: 00540f51 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8049: 0049c271 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8050: 00426a11 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8051: 00598bf5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8051: 00598c0d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8052: 0099d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8053: 00675ca1 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8053: 00675cb9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8054: 009f6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8055: 0026703d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8056: 009aa920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8057: 00652df5 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8057: 00652e0d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8058: 009f8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8059: 0055e279 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8059: 0055e291 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8060: 0044f495 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8061: 009f72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8062: 009b2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8063: 009a84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8064: 009a819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8065: 004b83b1 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sueq │ │ │ │ 8066: 003a22a9 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8067: 0036925d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8068: 00484441 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8069: 009f81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8070: 009f7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8071: 009f6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8072: 003a0df5 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8073: 009f6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8074: 006b2309 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8074: 006b2321 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8075: 009f6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8076: 0099aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8077: 008f2a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packrl_ph │ │ │ │ - 8078: 0058f925 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8078: 0058f93d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8079: 00268c81 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8080: 009f5f1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8081: 00268cc1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8082: 009a1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8083: 005a96d9 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8083: 005a96f1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8084: 009b0a90 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8085: 009f633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8086: 006b3139 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8086: 006b3151 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8087: 009f697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8088: 005a12f5 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8088: 005a130d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8089: 003de3b9 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8090: 0042a4b1 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8091: 009ade64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8092: 0099d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8093: 00673d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8094: 0054ccc9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8095: 0068036d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8093: 00673d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8094: 0054cce1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8095: 00680385 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8096: 003ddee5 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8097: 009f671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8098: 005c8479 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8099: 00635605 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8100: 00594fd9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8098: 005c8491 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8099: 0063561d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8100: 00594ff1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8101: 003b279d 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8102: 0061b1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8102: 0061b1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8103: 009f7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8104: 007dc67c 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8104: 007dc694 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8105: 00496ee1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8106: 006a32e1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8106: 006a32f9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8107: 009f7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8108: 009f617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8109: 0052ebb1 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8109: 0052ebc9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8110: 009a244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8111: 009f80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8112: 009a13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8113: 005a553d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8114: 005c75cd 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8113: 005a5555 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8114: 005c75e5 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8115: 003f3765 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8116: 002894a1 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8117: 009f6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8118: 009f8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8119: 009aa590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8120: 0067f87d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8120: 0067f895 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8121: 008eae20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8122: 009a871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8123: 00695a8d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8124: 006aba1d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8123: 00695aa5 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8124: 006aba35 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8125: 002c98b5 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8126: 006102d9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8126: 006102f1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8127: 009f75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8128: 003ba1e5 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8129: 009b0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8130: 008b27ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8131: 0025f4b9 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8132: 00299bb1 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8133: 009f62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8134: 009f8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 8135: 004a021d 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcbind │ │ │ │ 8136: 004bb235 88 FUNC GLOBAL DEFAULT 12 helper_pmovmskb │ │ │ │ - 8137: 0054addd 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8137: 0054adf5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8138: 009a2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8139: 009f83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8140: 005a5535 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8140: 005a554d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8141: 0049fd49 172 FUNC GLOBAL DEFAULT 12 mips_cpu_get_phys_page_debug │ │ │ │ 8142: 003eb6d1 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8143: 009a800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8144: 004aa2cd 94 FUNC GLOBAL DEFAULT 12 helper_subq_ph │ │ │ │ 8145: 009a12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8146: 002b40f5 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8147: 009f6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8148: 009f730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8149: 00676a85 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8149: 00676a9d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8150: 009f6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8151: 008f6578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwctl │ │ │ │ 8152: 009f607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8153: 0029b66d 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8154: 009f753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8155: 009a5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8156: 004d3979 736 FUNC GLOBAL DEFAULT 12 helper_msa_binsli_df │ │ │ │ 8157: 009a474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8158: 009ae1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8159: 009f78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8160: 009aa670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8161: 0054b5ed 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8161: 0054b605 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8162: 009b2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8163: 009f7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8164: 009f68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8165: 00680ff5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8166: 0054f4e1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8165: 0068100d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8166: 0054f4f9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8167: 004844c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8168: 009f68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8169: 00585b79 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8169: 00585b91 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8170: 0046ac0d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8171: 009a6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8172: 0024af11 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8173: 009f6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8174: 009f7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8175: 003c0d51 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8176: 006732f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8176: 00673309 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8177: 009f74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8178: 00655c41 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8178: 00655c59 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8179: 009f712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8180: 0067d811 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8180: 0067d829 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8181: 004d9a75 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_b │ │ │ │ 8182: 009a444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8183: 009f835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8184: 004937ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8185: 002bb18d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8186: 009f81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8187: 00533875 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8187: 0053388d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8188: 009a3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8189: 006136f5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8189: 0061370d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8190: 0049c4dd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8191: 008f7e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ueq │ │ │ │ 8192: 009b12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8193: 00485d59 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8194: 004d9a91 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_h │ │ │ │ 8195: 009f6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8196: 009f6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8197: 009b1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8198: 009a9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8199: 0022cc29 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8200: 0057bea9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8200: 0057bec1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8201: 008b1db8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8202: 009ab688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8203: 003491c1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8204: 009f7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8205: 009f7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8206: 009acce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8207: 009a3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8208: 009f6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8209: 009f7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8210: 00486601 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8211: 009f6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8212: 007bdeac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8212: 007bdec4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ 8213: 004d9aad 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_w │ │ │ │ - 8214: 006649bd 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8215: 005d10d1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8216: 0063e4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8214: 006649d5 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8215: 005d10e9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8216: 0063e4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8217: 009a0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8218: 002644ed 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8219: 00497129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8220: 008ead9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ 8221: 004b9001 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_le │ │ │ │ - 8222: 0069306d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8222: 00693085 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8223: 004147d9 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8224: 0060534d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8224: 00605365 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8225: 009af978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8226: 002f8871 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8227: 009f7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8228: 009f78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8229: 0065518d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8229: 006551a5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8230: 009b03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8231: 00661685 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8231: 0066169d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8232: 009f747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8233: 005cfd51 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8233: 005cfd69 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8234: 0099da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8235: 0099fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8236: 004b6ba1 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_sf │ │ │ │ 8237: 009f7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8238: 008f0124 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8239: 009f796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8240: 009f84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8241: 004b8e99 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_lt │ │ │ │ 8242: 0049217d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8243: 009f6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8244: 0063626d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8244: 00636285 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8245: 009f6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8246: 00692805 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8246: 0069281d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8247: 009a2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8248: 009afaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8249: 0063a1e1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8249: 0063a1f9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8250: 009b2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8251: 009a6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8252: 009adb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8253: 009f6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8254: 006b67d9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8254: 006b67f1 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8255: 009aad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8256: 009f6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ - 8257: 006428f1 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8257: 00642909 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8258: 003f5595 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8259: 009f6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8260: 009f789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8261: 008593a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8262: 009adac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8263: 00681eed 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8264: 006a91a1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8263: 00681f05 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8264: 006a91b9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8265: 009aa060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8266: 009f735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8267: 009a17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8268: 009a20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8269: 0041bd89 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8270: 00643b99 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8270: 00643bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8271: 0049a4f9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8272: 009ad4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8273: 0058f16d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8273: 0058f185 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8274: 003e9b59 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8275: 009af5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8276: 00298271 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8277: 004936f1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8278: 0041b5ed 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8279: 0099df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8280: 0062d101 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8280: 0062d119 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8281: 0033e159 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8282: 00265639 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8283: 009f7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8284: 0026c45d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8285: 006443ed 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8285: 00644405 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8286: 009f62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8287: 0099bfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8288: 009f7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8289: 009a3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8290: 0099ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8291: 009f6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8292: 007bdad4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8292: 007bdaec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8293: 009f8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8294: 00437419 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8295: 009a276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8296: 009b12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8297: 009f83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8298: 004b98a9 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ne │ │ │ │ 8299: 009aeb44 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8300: 00674ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8300: 0067500d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8301: 004b34d9 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_seq │ │ │ │ 8302: 00484551 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8303: 005c9185 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8303: 005c919d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8304: 009a240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8305: 0046cce5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8306: 0041cc3d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8307: 004b0915 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 8308: 004b1409 184 FUNC GLOBAL DEFAULT 12 helper_float_max_d │ │ │ │ 8309: 009afeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8310: 002c434d 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ @@ -8319,178 +8319,178 @@ │ │ │ │ 8315: 0022aff1 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8316: 009a802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8317: 00405afd 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8318: 00902d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_ps │ │ │ │ 8319: 009f61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8320: 0025f531 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8321: 0045b011 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8322: 005540c9 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8322: 005540e1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8323: 009a6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8324: 009a212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8325: 009f75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8326: 009f6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8327: 004b09cd 180 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 8328: 009a45ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8329: 005a5905 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8329: 005a591d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8330: 004b1355 180 FUNC GLOBAL DEFAULT 12 helper_float_max_s │ │ │ │ 8331: 009f767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8332: 004b5c45 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_un │ │ │ │ 8333: 00433745 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8334: 00268d81 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8335: 009f7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8336: 009f70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8337: 009aa350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8338: 0099a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8339: 009a168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8340: 005570a1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8340: 005570b9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8341: 00453999 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8342: 009f75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8343: 00670771 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8344: 0063a511 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8343: 00670789 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8344: 0063a529 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8345: 009ad774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8346: 009f7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8347: 00474e51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8348: 009f609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8349: 0040c539 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8350: 0099b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8351: 008ead18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8352: 003507d5 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8353: 009a7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8354: 009f7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8355: 009f5f7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8356: 003ce965 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8357: 009f6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8358: 007de720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8359: 00564c31 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8358: 007de738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8359: 00564c49 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8360: 009f832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8361: 009ae264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8362: 00248ee5 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8363: 00568ef5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8363: 00568f0d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8364: 004b9715 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_or │ │ │ │ 8365: 009f655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8366: 009a0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8367: 009f76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8368: 009f698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8369: 003dfa75 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8370: 009f6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8371: 0040c29d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8372: 009f76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8373: 009f72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8374: 00480e29 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8375: 009f66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8376: 00612c3d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8376: 00612c55 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8377: 009f7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8378: 0067beed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8378: 0067bf05 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8379: 009f805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8380: 008ecd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8381: 00509ffd 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ - 8382: 0060364d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8381: 0050a015 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ + 8382: 00603665 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8383: 004ba995 124 FUNC GLOBAL DEFAULT 12 helper_pavgb │ │ │ │ 8384: 004b86b5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sule │ │ │ │ 8385: 009f5f2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8386: 0034798d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8387: 006885bd 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8387: 006885d5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8388: 003cd4b1 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8389: 0028e10d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8390: 003f64d9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8391: 009a6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8392: 009f62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8393: 004ba919 124 FUNC GLOBAL DEFAULT 12 helper_pavgh │ │ │ │ - 8394: 006747b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8394: 006747c9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8395: 009f6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8396: 005d163d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8397: 0059b62d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8396: 005d1655 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8397: 0059b645 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8398: 003c07a5 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8399: 008ac700 3312 OBJECT GLOBAL DEFAULT 21 mips_defs │ │ │ │ 8400: 0099cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8401: 009f6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8402: 002c4391 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8403: 003139e1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8404: 009f6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8405: 003df17d 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8406: 003eb3e5 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8407: 0099cbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8408: 002f3ab9 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ 8409: 004b8531 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sult │ │ │ │ - 8410: 0060fc69 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8410: 0060fc81 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ 8411: 008f3f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_ph │ │ │ │ - 8412: 00583bd9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8413: 0068c36d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8412: 00583bf1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8413: 0068c385 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8414: 009f82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8415: 009aa1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8416: 009f61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8417: 009f7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8418: 008affe4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8419: 0067dd45 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8419: 0067dd5d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8420: 00239549 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8421: 008f2ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tccontext │ │ │ │ 8422: 009f7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8423: 009f8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8424: 00480d69 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8425: 0099c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8426: 00617fed 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8426: 00618005 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8427: 00297269 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8428: 0025eae9 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8429: 0099d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8430: 009f7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8431: 003dd999 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8432: 003fdb01 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8433: 009f67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8434: 0056eee1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8434: 0056eef9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8435: 009aee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8436: 009a0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8437: 00638845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8437: 0063885d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8438: 009a096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8439: 0054a601 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8440: 00636ab1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8439: 0054a619 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8440: 00636ac9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8441: 009ac744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8442: 009ade24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8443: 009a75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8444: 0064375d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8445: 0059402d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8444: 00643775 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8445: 00594045 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8446: 00440785 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8447: 009ed828 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8448: 009f77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8449: 0062f87d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8450: 005aa3e1 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8449: 0062f895 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8450: 005aa3f9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8451: 009f83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8452: 0099bf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8453: 009f6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8454: 009f6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8455: 00288bb1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8456: 009f7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8457: 0099c088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8458: 0025b2c9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8459: 0066957d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8460: 005b13d1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8459: 00669595 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8460: 005b13e9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8461: 009aeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8462: 009f7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8463: 004b3a31 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_nge │ │ │ │ 8464: 008e8900 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8465: 009b2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8466: 009f7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 8467: 0052144d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8467: 00521465 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8468: 009f7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8469: 00623281 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8469: 00623299 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8470: 009f7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8471: 00405801 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8472: 006223e5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8472: 006223fd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8473: 009f6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8474: 009f66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8475: 009a9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8476: 005643f5 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8476: 0056440d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8477: 009f6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8478: 004b371d 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngl │ │ │ │ 8479: 009f8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8480: 0026bf21 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8481: 009a60b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8482: 002c8fd5 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8483: 009a753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8484: 006bed25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8485: 006b9db5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8484: 006bed3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8485: 006b9dcd 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8486: 009f7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8487: 00422829 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8488: 009a2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8489: 009f6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8490: 009a110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8491: 009f846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8492: 009f6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ @@ -8498,138 +8498,138 @@ │ │ │ │ 8494: 008e80c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8495: 004b3d45 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngt │ │ │ │ 8496: 009f6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8497: 009aca44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8498: 009f7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8499: 0099e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8500: 008afa40 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8501: 006886b5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8501: 006886cd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8502: 008e0fb0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8503: 006429ed 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8503: 00642a05 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8504: 009f628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8505: 004b8a7d 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sune │ │ │ │ 8506: 008e0fd0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8507: 002ed3dd 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8508: 008e1010 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8509: 003482bd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8510: 009f7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8511: 00605711 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8511: 00605729 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8512: 009b1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8513: 0069963d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8514: 0063b4e5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8513: 00699655 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8514: 0063b4fd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8515: 0099a468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8516: 009f605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8517: 002fbca1 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8518: 009a91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8519: 0068d679 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8519: 0068d691 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8520: 008f8048 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ule │ │ │ │ 8521: 0046f92d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8522: 009adfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8523: 00259991 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8524: 0063cb01 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8524: 0063cb19 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8525: 009f6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8526: 009b1a50 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8527: 0058cfb1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8527: 0058cfc9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8528: 004694fd 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8529: 009f8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8530: 00349585 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8531: 0058e72d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 8532: 006b9d1d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8531: 0058e745 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8532: 006b9d35 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8533: 009a63a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8534: 0061a3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8534: 0061a3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8535: 009f665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8536: 008f7f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ult │ │ │ │ 8537: 0041852d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8538: 009a775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8539: 00564d19 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8539: 00564d31 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8540: 009a94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8541: 009a7cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8542: 0034873d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8543: 0061b135 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8543: 0061b14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8544: 002ffd75 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8545: 009aaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8546: 009f7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8547: 009f84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8548: 006b9c71 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8549: 006b4759 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8548: 006b9c89 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8549: 006b4771 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8550: 009a12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8551: 006822fd 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8551: 00682315 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8552: 009f724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8553: 009f81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8554: 008f20e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_s_w_ph │ │ │ │ 8555: 009a23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8556: 009b0a64 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8557: 009a825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8558: 009f6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8559: 004867e9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8560: 0025b379 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8561: 00646d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8562: 00638935 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8561: 00646da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8562: 0063894d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8563: 00452c7d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8564: 0068c67d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8564: 0068c695 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8565: 00267d85 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8566: 0068d5a1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8567: 0058cff5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8566: 0068d5b9 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8567: 0058d00d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8568: 009f85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8569: 009f616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8570: 009f6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8571: 009f6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8572: 009a0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8573: 0025dc59 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8574: 002c9bdd 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8575: 009f79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8576: 0026b711 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8577: 009f7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8578: 00662831 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8578: 00662849 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8579: 00298eb9 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8580: 0099b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8581: 009d4b18 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8582: 009aa4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8583: 006756e5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8583: 006756fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8584: 002f8a7d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8585: 009f6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8586: 009b01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8587: 0063ead9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8588: 00606879 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8587: 0063eaf1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8588: 00606891 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8589: 003e11e5 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8590: 009f749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8591: 0047d2b5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8592: 00530efd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8592: 00530f15 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8593: 004c273d 736 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_b │ │ │ │ 8594: 002f8291 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8595: 006ab7f5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8595: 006ab80d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8596: 004c2c25 150 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_d │ │ │ │ 8597: 003dd79d 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8598: 002875c5 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8599: 0030c259 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8600: 0069ffcd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8601: 0065d01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8602: 00617dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8600: 0069ffe5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8601: 0065d035 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8602: 00617ddd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8603: 004c2a1d 348 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_h │ │ │ │ 8604: 009ac130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8605: 006285dd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8605: 006285f5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8606: 009b149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8607: 008b2b8c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8608: 00474a71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8609: 0099fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8610: 004b0b39 184 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 8611: 009b0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8612: 009a8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8613: 009ae4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8614: 00468219 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8615: 004aad55 24 FUNC GLOBAL DEFAULT 12 helper_shra_ph │ │ │ │ 8616: 009a51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8617: 005f167d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8617: 005f1695 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8618: 0099fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8619: 006135a9 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8619: 006135c1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8620: 009f6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8621: 004c2b79 172 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_w │ │ │ │ 8622: 009a26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8623: 008ed0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8624: 00673cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8624: 00673cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8625: 002f2929 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8626: 009f81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8627: 0045b6e1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8628: 009f6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8629: 0099b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8630: 002c008d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8631: 004b0bf1 180 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ @@ -8638,107 +8638,107 @@ │ │ │ │ 8634: 004d252d 196 FUNC GLOBAL DEFAULT 12 helper_msa_ldi_df │ │ │ │ 8635: 009f7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8636: 009f7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8637: 008fa460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtthi │ │ │ │ 8638: 009f7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8639: 009a4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8640: 003ddf39 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8641: 006887a5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8642: 00655481 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8641: 006887bd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8642: 00655499 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8643: 0026b8e1 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8644: 0034e48d 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8645: 00682b39 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8645: 00682b51 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8646: 009a40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8647: 00582edd 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8647: 00582ef5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8648: 009f71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8649: 00323b75 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8650: 009b1b70 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8651: 0061dd91 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8651: 0061dda9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8652: 004aaa05 70 FUNC GLOBAL DEFAULT 12 helper_shra_qb │ │ │ │ 8653: 008b32b4 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8654: 009f70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8655: 009b1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8656: 009ab898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8657: 008eb2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8658: 0029f011 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8659: 00499d7d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8660: 005aebe1 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8660: 005aebf9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8661: 008ec974 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8662: 009f7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8663: 0065d389 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8663: 0065d3a1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8664: 0049ac31 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8665: 009f60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8666: 0066b5d1 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8666: 0066b5e9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8667: 009f7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8668: 009a1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8669: 004b8c75 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_un │ │ │ │ 8670: 002c318d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8671: 007df18c 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8671: 007df1a4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8672: 0046c90d 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8673: 0099fb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8674: 004c004d 124 FUNC GLOBAL DEFAULT 12 helper_msa_bsel_v │ │ │ │ 8675: 0029a65d 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8676: 009f7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8677: 006bd909 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8678: 006674a1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8677: 006bd921 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8678: 006674b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8679: 00411e5d 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8680: 009f65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8681: 009a6278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8682: 008eb4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8683: 0080b230 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8683: 0080b248 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8684: 009a5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8685: 009f8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8686: 009a3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8687: 009f83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8688: 004bd95d 964 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_b │ │ │ │ 8689: 009f5f24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8690: 009f678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8691: 009b1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8692: 006596d9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8693: 0053de05 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8692: 006596f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8693: 0053de1d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8694: 0099c1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8695: 004be10d 212 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_d │ │ │ │ 8696: 009a0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 8697: 004fde39 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ + 8697: 004fde51 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ 8698: 003b26b9 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8699: 0063ccc1 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8699: 0063ccd9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8700: 009add34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8701: 0058e455 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8701: 0058e46d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8702: 009ad494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8703: 004bdd21 662 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_h │ │ │ │ 8704: 009f672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ 8705: 008f746c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_f │ │ │ │ - 8706: 0069de29 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8706: 0069de41 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8707: 0099f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8708: 00655ab1 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8709: 00632129 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8710: 0064cf75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8708: 00655ac9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8709: 00632141 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8710: 0064cf8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8711: 009a4b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8712: 0099dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8713: 009addf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8714: 009f694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8715: 009a752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8716: 006bece9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8716: 006bed01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8717: 0025b425 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8718: 004962f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8719: 006c2015 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8719: 006c202d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8720: 009f6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8721: 002b4001 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8722: 004d9c8d 36 FUNC GLOBAL DEFAULT 12 helper_msa_cfcmsa │ │ │ │ 8723: 009a855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8724: 00597995 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8724: 005979ad 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8725: 0046fbc5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8726: 009f7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8727: 009f75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8728: 00422ad1 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8729: 00582ebd 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8729: 00582ed5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8730: 009f6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8731: 009f6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8732: 0047ff21 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8733: 00647511 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8733: 00647529 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8734: 009a9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8735: 009aac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8736: 004bdfb9 338 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_w │ │ │ │ 8737: 009f6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8738: 0099aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8739: 009f81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8740: 009f72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -8749,728 +8749,728 @@ │ │ │ │ 8745: 009aa230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8746: 009f6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8747: 00419189 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8748: 009aa310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8749: 009f82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8750: 0026e105 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8751: 009af1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8752: 0058dac1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8752: 0058dad9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8753: 009f6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8754: 009a90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8755: 00575b95 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8755: 00575bad 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8756: 009a29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8757: 004805c5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8758: 0099b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8759: 009051a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubr_q_df │ │ │ │ 8760: 009f8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8761: 009f6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8762: 009f7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8763: 009acd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 8764: 005c8899 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8765: 005855ad 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8766: 006440d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8764: 005c88b1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8765: 005855c5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8766: 006440ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8767: 0046b1b9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 8768: 0063d171 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8768: 0063d189 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8769: 009f62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8770: 00678ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8771: 006b62a1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8770: 00678cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8771: 006b62b9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8772: 0043dbb9 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8773: 00649339 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8774: 00674139 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8773: 00649351 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8774: 00674151 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8775: 009a19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8776: 004a9869 32 FUNC GLOBAL DEFAULT 12 cpu_supports_isa │ │ │ │ 8777: 009ad444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8778: 006a9015 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8778: 006a902d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8779: 009b1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8780: 009f8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8781: 009f6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8782: 009f6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8783: 00672335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8783: 0067234d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8784: 009f6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8785: 00540df1 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8785: 00540e09 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8786: 009f7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8787: 00480249 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8788: 009abef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8789: 009f704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8790: 002fa4fd 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8791: 009b1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8792: 0043d895 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8793: 00268ab9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8794: 0043d245 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8795: 0099f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8796: 0099aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8797: 0080b238 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8797: 0080b250 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8798: 009a6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8799: 009a211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8800: 009afb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8801: 009f83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8802: 009f701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8803: 009f6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8804: 009a125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8805: 00416ed5 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8806: 009a9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8807: 003f2121 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8808: 0056d8ad 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8808: 0056d8c5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8809: 0099da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 8810: 00672951 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 8810: 00672969 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 8811: 009f6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8812: 008fc6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_f │ │ │ │ 8813: 0099d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8814: 009a3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 8815: 002612c5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8816: 0028e729 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8817: 009f7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8818: 0047fc51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8819: 008b1bc0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8820: 009f8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8821: 0058c85d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8821: 0058c875 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8822: 009a28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8823: 009f6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8824: 00651991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8825: 0066edcd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8824: 006519a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8825: 0066ede5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8826: 0026d02d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8827: 006284ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8827: 006284c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8828: 00267ccd 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8829: 006437d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8830: 00667e69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8831: 0067d631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8829: 006437ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8830: 00667e81 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8831: 0067d649 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8832: 009b069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8833: 0099fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8834: 009adc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8835: 006bb369 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8835: 006bb381 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8836: 0028357d 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8837: 009a6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ 8838: 009a9948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8839: 0033fa8d 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8840: 0027aef5 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8841: 00677981 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8841: 00677999 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8842: 0026934d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8843: 0046aa3d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 8844: 00503571 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ + 8844: 00503589 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ 8845: 009a69d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ 8846: 008fa3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttlo │ │ │ │ 8847: 008fe6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pasubub │ │ │ │ - 8848: 006a73e1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8848: 006a73f9 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8849: 00488c05 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8850: 006ba1c9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8850: 006ba1e1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8851: 003e69e1 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8852: 0059b219 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 8853: 00672899 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 8852: 0059b231 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8853: 006728b1 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 8854: 009f82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8855: 009a8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8856: 00256131 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8857: 003e12c1 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 8858: 00306515 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8859: 0025e195 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8860: 0047dd55 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8861: 004a9e29 28 FUNC GLOBAL DEFAULT 12 helper_addqh_r_w │ │ │ │ 8862: 009f82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8863: 00452f1d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8864: 0049a029 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8865: 009f7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8866: 008ea1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8867: 009adad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8868: 005a025d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8868: 005a0275 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8869: 0099e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8870: 0059b6c5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8870: 0059b6dd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8871: 009f8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8872: 009f828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8873: 0099b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8874: 009f6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8875: 0099bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8876: 009af778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 8877: 00677f5d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8878: 0064b4a1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8879: 00635a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8877: 00677f75 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8878: 0064b4b9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8879: 00635aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8880: 009ae8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8881: 009f5fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8882: 00346bfd 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8883: 0059b1d5 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8883: 0059b1ed 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8884: 008f3dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_qb │ │ │ │ 8885: 009ab708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8886: 0099ff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8887: 008e9da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8888: 00636e0d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8888: 00636e25 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8889: 009a17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8890: 009a0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 8891: 0061da55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 8891: 0061da6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 8892: 009a02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8893: 009f6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8894: 009f7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8895: 00569545 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8895: 0056955d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8896: 0046e341 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8897: 00688839 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8898: 0068dfed 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8897: 00688851 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8898: 0068e005 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8899: 009f7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8900: 003417b5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8901: 0046fb79 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8902: 00663045 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8902: 0066305d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8903: 00349be5 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8904: 0080b1fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8905: 006ad0d9 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8904: 0080b214 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8905: 006ad0f1 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8906: 0099c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8907: 0024a411 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8908: 009f69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8909: 009f6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8910: 0099b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8911: 00259809 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8912: 0025a119 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8913: 008b21d8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8914: 005214cd 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8914: 005214e5 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8915: 009f76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8916: 0064e629 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8917: 0066e705 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8916: 0064e641 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8917: 0066e71d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8918: 009f7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8919: 009b12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8920: 009a7b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8921: 008e4818 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8922: 0099f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8923: 003cd2c9 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8924: 003dd439 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8925: 00649961 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8925: 00649979 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8926: 009f69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8927: 00576305 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8927: 0057631d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8928: 009f699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8929: 00495399 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8930: 00681459 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8930: 00681471 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8931: 004ab04d 48 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phl │ │ │ │ 8932: 00488c81 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8933: 006741f5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8933: 0067420d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8934: 00298191 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8935: 00495c85 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8936: 0068d6ed 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8936: 0068d705 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8937: 00425eb5 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8938: 004ab07d 54 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phr │ │ │ │ 8939: 009a7dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8940: 0069f089 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8940: 0069f0a1 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8941: 009f6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8942: 009ab728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8943: 0033aecd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8944: 009f715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8945: 009f6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8946: 009f7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8947: 0040eb2d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8948: 00299145 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8949: 0039f411 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8950: 00480a45 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8951: 0099d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8952: 00676cbd 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8952: 00676cd5 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8953: 0025e76d 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8954: 002b8e5d 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8955: 00444549 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8956: 0054adc1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8956: 0054add9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8957: 009f6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8958: 009f6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8959: 004a16c5 96 FUNC GLOBAL DEFAULT 12 helper_mtc0_hwrena │ │ │ │ 8960: 009f8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8961: 005a1425 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8961: 005a143d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8962: 008ea13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8963: 0099d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8964: 009b2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8965: 00549bbd 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8965: 00549bd5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8966: 009a3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8967: 00568d91 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8967: 00568da9 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8968: 003ced25 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8969: 0029c335 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8970: 009a83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8971: 009f6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8972: 0099fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8973: 009f5f82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8974: 009aae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8975: 003ccc89 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8976: 00910b08 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8977: 009f682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8978: 0066a465 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8978: 0066a47d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8979: 002c5f25 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8980: 009a744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8981: 009af9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8982: 009b248c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8983: 0054b671 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8984: 0065f781 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8983: 0054b689 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8984: 0065f799 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8985: 00296405 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8986: 008e9d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8987: 0099f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8988: 009f7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 8989: 0046e339 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 8990: 004c7079 116 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_d │ │ │ │ 8991: 00344805 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 8992: 00681239 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8992: 00681251 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8993: 009ab7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8994: 008af9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8995: 004c6ebd 292 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_h │ │ │ │ 8996: 003ea00d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8997: 009f72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8998: 004d3f35 2892 FUNC GLOBAL DEFAULT 12 helper_msa_mul_q_df │ │ │ │ 8999: 009adda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9000: 009f727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9001: 00297459 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9002: 0065730d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9003: 00549b29 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9004: 00555161 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9002: 00657325 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9003: 00549b41 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9004: 00555179 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9005: 008b1ca0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9006: 00681b11 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9006: 00681b29 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9007: 002f30c9 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9008: 00659e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9009: 00692565 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9008: 00659e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9009: 0069257d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9010: 009f8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9011: 00481d31 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9012: 009f80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9013: 009f7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9014: 00665199 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9014: 006651b1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9015: 00268a79 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9016: 005d9de1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9016: 005d9df9 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9017: 009f6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9018: 005a0e45 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9018: 005a0e5d 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9019: 00248fd1 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9020: 0026b591 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9021: 00349171 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9022: 009f80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9023: 003400bd 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9024: 004c6fe1 150 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_w │ │ │ │ - 9025: 0065f4a9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9025: 0065f4c1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9026: 009f655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9027: 00480115 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9028: 00627509 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9029: 006085b1 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9028: 00627521 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9029: 006085c9 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9030: 009b1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9031: 00651a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9031: 00651a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9032: 003f2c6d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9033: 002bc299 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9034: 009f727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9035: 009a9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9036: 006c0535 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9036: 006c054d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9037: 00488985 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9038: 009f7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9039: 0099f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9040: 009a87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9041: 0099cad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9042: 009f6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9043: 009ad324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9044: 009f72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9045: 009a4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9046: 0054fd11 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9046: 0054fd29 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9047: 009a1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9048: 003c6dc5 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9049: 002edd79 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9050: 00267089 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9051: 009f6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9052: 009f719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9053: 0033b009 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9054: 009f7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9055: 009a3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9056: 009f6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9057: 009f6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9058: 006abacd 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9058: 006abae5 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9059: 009f5ef0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9060: 002fffc1 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9061: 009a26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9062: 0053def9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9062: 0053df11 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9063: 002ed0b9 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9064: 00530e11 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9064: 00530e29 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9065: 009f7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ - 9066: 004ec411 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ + 9066: 004ec429 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ 9067: 004abc89 38 FUNC GLOBAL DEFAULT 12 helper_cmpgu_eq_qb │ │ │ │ 9068: 009f7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9069: 009a90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9070: 003ca6c1 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9071: 006545f9 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9072: 0066e5a9 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9071: 00654611 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9072: 0066e5c1 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9073: 004a21d1 164 FUNC GLOBAL DEFAULT 12 helper_mfthi │ │ │ │ 9074: 008a2f64 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9075: 0064727d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9076: 0063e959 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9075: 00647295 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9076: 0063e971 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9077: 00480bc9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9078: 009f6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9079: 0053bb35 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9080: 00603ae5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9079: 0053bb4d 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9080: 00603afd 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9081: 009f65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9082: 009f6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9083: 009f62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9084: 009af458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9085: 004262b5 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9086: 009aac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9087: 00567cfd 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9088: 0069dee9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9087: 00567d15 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9088: 0069df01 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9089: 009ac9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9090: 006a93e9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9091: 00661b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9090: 006a9401 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9091: 00661b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9092: 009a08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9093: 004a1231 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschedule │ │ │ │ - 9094: 006b01e9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9094: 006b0201 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9095: 009a49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9096: 009b1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9097: 00488d01 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9098: 009f7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9099: 00551a69 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9099: 00551a81 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9100: 00429ef5 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9101: 0063c72d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9102: 005c8aad 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9101: 0063c745 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9102: 005c8ac5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9103: 009f6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9104: 00267591 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9105: 006bd5f1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9105: 006bd609 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9106: 009f7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9107: 009f7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9108: 009d4968 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9109: 009add54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9110: 006403a1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9110: 006403b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9111: 009a2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9112: 009a62d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9113: 00483d69 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9114: 006343a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9114: 006343bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9115: 009f769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9116: 005f14a5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9116: 005f14bd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9117: 0099eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9118: 0099efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ 9119: 008f1b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpa_w_ph │ │ │ │ - 9120: 0062ebc9 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9120: 0062ebe1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9121: 004547f9 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9122: 0026b5a1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9123: 007de704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9123: 007de71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9124: 0025eccd 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9125: 006bb1c9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9125: 006bb1e1 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9126: 00336dbd 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9127: 0067d9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9128: 006bb5c5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9127: 0067d9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9128: 006bb5dd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9129: 008f260c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_eq_qb │ │ │ │ 9130: 003096ed 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9131: 00552ee1 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9131: 00552ef9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9132: 003476a1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9133: 00625365 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9133: 0062537d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9134: 009f632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9135: 00282fd1 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9136: 005aa6d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9137: 00646ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9136: 005aa6e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9137: 00646ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9138: 008ea0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9139: 002f7681 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9140: 003095cd 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9141: 00617105 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9141: 0061711d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9142: 003e63ad 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9143: 0099e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9144: 008b2a18 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9145: 00556cc9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9145: 00556ce1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9146: 009f790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9147: 002a184d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9148: 009a848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9149: 00679781 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9149: 00679799 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9150: 00321619 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9151: 0099c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9152: 009f7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9153: 0030a519 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 9154: 008e9c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9155: 0037e9d1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9156: 0099ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9157: 005ab1d9 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9158: 0058e8c9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9157: 005ab1f1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9158: 0058e8e1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9159: 0099b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9160: 009f6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9161: 0048fd71 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9162: 003bb811 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9163: 009a443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9164: 009ae504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9165: 0055cd35 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9165: 0055cd4d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9166: 0043edf9 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9167: 009f72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9168: 00452245 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9169: 009b23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9170: 009f8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 9171: 004ca889 668 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_b │ │ │ │ - 9172: 00664cf9 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9173: 00626dbd 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9174: 006878f5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9175: 0064384d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9172: 00664d11 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9173: 00626dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9174: 0068790d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9175: 00643865 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9176: 004cac95 142 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_d │ │ │ │ 9177: 009a2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9178: 009a085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9179: 005a1b79 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9180: 00602b29 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9181: 0060fa11 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9179: 005a1b91 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9180: 00602b41 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9181: 0060fa29 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9182: 009f74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9183: 009ac3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9184: 009b159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9185: 004cab25 256 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_h │ │ │ │ - 9186: 0065e7e9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9186: 0065e801 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9187: 009f8ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9188: 004c5a55 1552 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_b │ │ │ │ - 9189: 006b5c51 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9189: 006b5c69 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9190: 004c6551 240 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_d │ │ │ │ 9191: 009f719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9192: 009f66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9193: 00451ca1 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9194: 009f66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9195: 0069de51 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9195: 0069de69 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 9196: 004c6065 834 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_h │ │ │ │ 9197: 004ab221 68 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbl │ │ │ │ - 9198: 006c31dd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9199: 0068f88d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9198: 006c31f5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9199: 0068f8a5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9200: 0044c22d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9201: 006b09d9 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9201: 006b09f1 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9202: 0049ca4d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9203: 0067ddc9 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9203: 0067dde1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9204: 00303381 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9205: 0099c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9206: 009f7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9207: 0099f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9208: 002c5b4d 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9209: 004cac25 110 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_w │ │ │ │ 9210: 009f77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9211: 009f6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 9212: 004ab265 70 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbr │ │ │ │ - 9213: 006b3535 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9213: 006b354d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9214: 0045339d 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9215: 009f6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9216: 009f6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9217: 009f7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9218: 009b111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9219: 00498125 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9220: 0064062d 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9221: 00584309 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9220: 00640645 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9221: 00584321 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9222: 0033b145 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9223: 0043c149 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9224: 0064649d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9225: 0067d271 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9224: 006464b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9225: 0067d289 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9226: 009b18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9227: 008b2ab8 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9228: 004c63a9 422 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_w │ │ │ │ 9229: 0099cae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9230: 009b2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9231: 009a2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9232: 0090b62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_b │ │ │ │ 9233: 009f85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9234: 0090b4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_d │ │ │ │ 9235: 009f8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9236: 009a2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9237: 00651af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9237: 00651b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9238: 009f7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9239: 0055673d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9239: 00556755 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9240: 0046aea1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9241: 0090b5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_h │ │ │ │ 9242: 009a6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9243: 009f8aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9244: 009f8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9245: 006204fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9245: 00620515 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9246: 0090cacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_b │ │ │ │ 9247: 004aa1e5 96 FUNC GLOBAL DEFAULT 12 helper_addu_s_ph │ │ │ │ 9248: 009f8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9249: 0046b129 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9250: 008ecfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9251: 0090c940 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_d │ │ │ │ - 9252: 006aae95 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9252: 006aaead 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9253: 0090ca48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_h │ │ │ │ 9254: 009f75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9255: 003f8e49 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9256: 00484fd5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9257: 00643799 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9258: 00644195 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9257: 006437b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9258: 006441ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9259: 008f5600 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrqu_s_qb_ph │ │ │ │ 9260: 009f6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9261: 0090b524 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_w │ │ │ │ - 9262: 0080b1f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9262: 0080b208 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9263: 003f0871 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9264: 004a06a5 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_cause │ │ │ │ 9265: 008fc038 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ueq │ │ │ │ 9266: 009f6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9267: 009f7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9268: 00268935 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9269: 008b96b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9270: 003c8c31 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9271: 009a897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9272: 009f78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9273: 0032429d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9274: 006bc9e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9274: 006bc9f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9275: 009a4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9276: 0090c9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_w │ │ │ │ 9277: 009f6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9278: 0043f4a5 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9279: 008b2764 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9280: 009a3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9281: 00483d75 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9282: 009f84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9283: 004a86a1 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9284: 009f85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9285: 004557a1 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9286: 00621211 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9286: 00621229 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9287: 0046adf9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9288: 009f8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9289: 007bd83c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9289: 007bd854 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9290: 009a64d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9291: 004aa245 136 FUNC GLOBAL DEFAULT 12 helper_addu_s_qb │ │ │ │ 9292: 008efc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9293: 006b1d61 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9294: 0056add1 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9293: 006b1d79 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9294: 0056ade9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9295: 0099af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9296: 009a020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9297: 004a212d 164 FUNC GLOBAL DEFAULT 12 helper_mftlo │ │ │ │ - 9298: 00555cb5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9299: 0058f175 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9298: 00555ccd 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9299: 0058f18d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9300: 009ae4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9301: 0099f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9302: 009f78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9303: 00554215 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9303: 0055422d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9304: 004b4979 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ole │ │ │ │ 9305: 009f8b9c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9306: 004445f5 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9307: 0062e75d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9307: 0062e775 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9308: 004da299 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcune_df │ │ │ │ 9309: 00259b25 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9310: 009f7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9311: 00626145 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9311: 0062615d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9312: 009af698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9313: 00630f89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9313: 00630fa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9314: 009f686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9315: 009a13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9316: 0062af99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9317: 0059aee9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9316: 0062afb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9317: 0059af01 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9318: 0049c42d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9319: 009af228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9320: 0099c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9321: 009f77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ 9322: 004b461d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_olt │ │ │ │ - 9323: 006b9c05 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9323: 006b9c1d 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9324: 009ae5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9325: 009f70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9326: 009f857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9327: 006140e9 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9327: 00614101 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9328: 009f64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9329: 0062dbd9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9329: 0062dbf1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9330: 0049805d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9331: 009f8b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9332: 009f708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9333: 0064b749 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9333: 0064b761 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9334: 009f673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9335: 0054e2e1 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9335: 0054e2f9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9336: 00484645 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9337: 009a456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9338: 009f7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9339: 00480191 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9340: 00268ecd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9341: 009a114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9342: 006bd329 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9342: 006bd341 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9343: 00342641 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9344: 009f73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9345: 009a032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9346: 0099ca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9347: 006980ad 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9347: 006980c5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9348: 009f8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9349: 0053e37d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9350: 00619a1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9349: 0053e395 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9350: 00619a35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9351: 009f709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9352: 0044ea25 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9353: 009f794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9354: 009a891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9355: 009abb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9356: 0044fad5 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9357: 009aac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9358: 009f7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9359: 0099b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9360: 006bb9f5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9360: 006bba0d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9361: 009f663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9362: 009f5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9363: 009f6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9364: 009f6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9365: 0055fddd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9365: 0055fdf5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9366: 0099c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9367: 009f601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9368: 009f6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9369: 0032081d 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9370: 009f6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9371: 0068071d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9371: 00680735 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9372: 0046f595 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9373: 00344789 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9374: 009a1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9375: 003fcae5 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9376: 009f5f33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9377: 009f6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9378: 0046b68d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9379: 009a0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9380: 00612b1d 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9380: 00612b35 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9381: 009b0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9382: 00420935 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9383: 00299335 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9384: 0054c83d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9385: 00556d89 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9384: 0054c855 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9385: 00556da1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9386: 0031be19 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9387: 0099d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9388: 002b4049 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9389: 004a0fa5 144 FUNC GLOBAL DEFAULT 12 helper_mtc0_tchalt │ │ │ │ 9390: 009f68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9391: 0099fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9392: 00439321 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9393: 009f666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9394: 0062e235 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9395: 007df184 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9394: 0062e24d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9395: 007df19c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9396: 00265389 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9397: 0099e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9398: 009f65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9399: 003f7571 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9400: 00620c15 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9400: 00620c2d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9401: 009ad484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9402: 009f762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9403: 0046f529 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9404: 009a789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9405: 008efbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9406: 004846bd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ 9407: 004ac30d 212 FUNC GLOBAL DEFAULT 12 helper_extpdp │ │ │ │ - 9408: 006a1c61 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9408: 006a1c79 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9409: 0099f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9410: 009a3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9411: 009a9888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9412: 009b2498 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9413: 009a14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9414: 002a80e9 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9415: 009f6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9416: 009f8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9417: 0099d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9418: 009af6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9419: 0061caa1 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9419: 0061cab9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9420: 00345159 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9421: 009a6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9422: 0099c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9423: 009f6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9424: 0099f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9425: 009a8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9426: 0044e999 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9427: 008f8d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftgpr │ │ │ │ 9428: 0099f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9429: 009f6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9430: 0054ada1 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9430: 0054adb9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9431: 004993e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9432: 006821b9 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9432: 006821d1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9433: 00905644 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcne_df │ │ │ │ 9434: 00488f91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9435: 00258a69 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 9436: 0068e579 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9436: 0068e591 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9437: 009a267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9438: 00253be9 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9439: 0099dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9440: 009afa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9441: 006290d5 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9441: 006290ed 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9442: 0099ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9443: 006b4bc5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9443: 006b4bdd 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9444: 009f83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9445: 003096b5 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9446: 009ae464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9447: 0031a551 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9448: 009aad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9449: 009f67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9450: 00260191 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9451: 005a3e29 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9451: 005a3e41 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9452: 009aa0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9453: 006ba18d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9453: 006ba1a5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9454: 009f74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9455: 009f83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9456: 00405c7d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9457: 00279f4d 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9458: 009f6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9459: 00321661 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9460: 009f8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9461: 009a5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9462: 009f77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9463: 002c4a9d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9464: 0043f4ed 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9465: 006542e1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9465: 006542f9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9466: 009a0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9467: 009f6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9468: 009f76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9469: 009a61e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9470: 009f819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9471: 009f6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9472: 004263d5 196 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ @@ -9484,19 +9484,19 @@ │ │ │ │ 9480: 009f6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9481: 009f8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9482: 009f60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9483: 009aa4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9484: 0037ff8d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9485: 00902af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mulr_ps │ │ │ │ 9486: 009adfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9487: 005ce991 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9488: 00587fbd 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9489: 006b08a5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9487: 005ce9a9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9488: 00587fd5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9489: 006b08bd 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9490: 004628dd 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9491: 0062c971 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9491: 0062c989 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9492: 009f7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9493: 002539f9 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9494: 009aaf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9495: 00286815 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9496: 003dd85d 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9497: 00499f91 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9498: 009f7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9505,39 +9505,39 @@ │ │ │ │ 9501: 009f7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9502: 009b0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9503: 008b28bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9504: 009a1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9505: 009f63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9506: 009b20cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9507: 003f1335 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9508: 00564a71 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9509: 0054add5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9508: 00564a89 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9509: 0054aded 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9510: 009af1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9511: 003dedd5 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9512: 00258b21 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9513: 00664911 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9514: 00568c79 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9513: 00664929 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9514: 00568c91 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9515: 009f80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9516: 008e9140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9517: 00673ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9517: 00673afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9518: 009f6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9519: 009f852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9520: 005d4f35 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9521: 00623fad 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9520: 005d4f4d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9521: 00623fc5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9522: 00468631 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9523: 002b5d25 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9524: 009b1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9525: 009f6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9526: 00673e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9526: 00673e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9527: 009f84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9528: 0066f9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9528: 0066fa0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9529: 009a6408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9530: 0068d2f9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9530: 0068d311 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9531: 009f63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9532: 0067eea5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9532: 0067eebd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9533: 009a3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9534: 00278999 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9535: 009f622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9536: 009f6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9537: 009f63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9538: 008e8da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9539: 009f7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9548,105 +9548,105 @@ │ │ │ │ 9544: 009f68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9545: 009adab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9546: 0090b080 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_d │ │ │ │ 9547: 00484739 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9548: 009f7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9549: 008fc248 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ule │ │ │ │ 9550: 009f7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9551: 006babf1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9551: 006bac09 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9552: 009f7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9553: 0090b188 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_h │ │ │ │ 9554: 00490015 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9555: 009a464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9556: 0067f799 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9557: 006bce49 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9556: 0067f7b1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9557: 006bce61 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9558: 009f62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9559: 009f7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9560: 00450875 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9561: 005a2bc1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9561: 005a2bd9 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9562: 009ad8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9563: 00499179 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9564: 005b24b1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9564: 005b24c9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9565: 009f7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9566: 003e116d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9567: 0029a0b9 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9568: 009f7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9569: 004d16e9 332 FUNC GLOBAL DEFAULT 12 helper_msa_subvi_df │ │ │ │ 9570: 008f11f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_rs_w │ │ │ │ 9571: 0099ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9572: 005326e1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9572: 005326f9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9573: 0099b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9574: 009a261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9575: 0054ae1d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9575: 0054ae35 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9576: 00487909 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9577: 008af9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9578: 003abcb5 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9579: 008fc140 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ult │ │ │ │ - 9580: 00664d85 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9580: 00664d9d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 9581: 0090b104 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_w │ │ │ │ - 9582: 0064d5cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9582: 0064d5e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9583: 0099e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9584: 00552415 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9584: 0055242d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9585: 0099c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9586: 009a2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9587: 009ae744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9588: 005534bd 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9589: 00540ed9 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9588: 005534d5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9589: 00540ef1 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9590: 0099df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9591: 00468759 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9592: 00553421 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9592: 00553439 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9593: 009f6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9594: 009f617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9595: 009f6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9596: 0040bf51 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9597: 0027e095 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9598: 009a288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9599: 009a9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9600: 00677a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9601: 0065faf1 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9600: 00677a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9601: 0065fb09 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9602: 009f773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9603: 009f5f75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 9604: 006b9ee5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9604: 006b9efd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9605: 0049713d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9606: 0057f149 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9606: 0057f161 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9607: 008f1610 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitswap │ │ │ │ 9608: 004bffc1 140 FUNC GLOBAL DEFAULT 12 helper_msa_bmz_v │ │ │ │ 9609: 009adb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9610: 006a8b39 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 9611: 00509d09 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ + 9610: 006a8b51 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9611: 00509d21 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ 9612: 009aa900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9613: 0067cac1 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9614: 0061b969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9615: 00683725 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9613: 0067cad9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9614: 0061b981 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9615: 0068373d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9616: 009aec4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9617: 009b155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9618: 003f8bad 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9619: 009a67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9620: 006b0e85 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9620: 006b0e9d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9621: 009f6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9622: 009f7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9623: 009f67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9624: 00670885 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9624: 0067089d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9625: 0038130d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9626: 009f80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9627: 0025fe6d 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9628: 003518e5 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9629: 0061e915 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9630: 0065eff1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9631: 006b4a61 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9629: 0061e92d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9630: 0065f009 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9631: 006b4a79 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9632: 009f6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9633: 00454f1d 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9634: 009f6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9635: 006939bd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9635: 006939d5 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9636: 0099a5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9637: 009f8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9638: 009af688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9639: 002a87e1 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9640: 003e3501 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9641: 005a6335 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9641: 005a634d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9642: 009f6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9643: 009aaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9644: 009a26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9645: 0099c018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9646: 009f6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9647: 0047dc4d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9648: 009f66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9656,147 +9656,147 @@ │ │ │ │ 9652: 00258bd5 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9653: 009f6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9654: 009a29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9655: 0049dd29 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9656: 008af6a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9657: 009a07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9658: 009f8aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9659: 0065c211 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9659: 0065c229 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9660: 009a772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9661: 0042238d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9662: 0079cb40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9662: 0079cb58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9663: 0099e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9664: 0064d181 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9664: 0064d199 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9665: 0046b8dd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9666: 0041bc71 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9667: 009f6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9668: 00268081 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9669: 0047e1bd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9670: 009f6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9671: 00346a89 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9672: 006b586d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9672: 006b5885 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9673: 0099b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9674: 00485269 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9675: 004a23bd 168 FUNC GLOBAL DEFAULT 12 helper_mttgpr │ │ │ │ 9676: 009f7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9677: 009f63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9678: 00652b09 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9679: 006435f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9678: 00652b21 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9679: 0064360d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9680: 009f6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9681: 007de73c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9681: 007de754 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9682: 009f6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9683: 00322759 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9684: 009ab1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9685: 008ed028 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9686: 002b6915 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9687: 004c3835 614 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_b │ │ │ │ 9688: 009f689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9689: 004c3c2d 162 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_d │ │ │ │ 9690: 009aabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9691: 009f6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9692: 009f6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9693: 003bbad1 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ 9694: 004c3a9d 256 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_h │ │ │ │ - 9695: 006b5fd1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9695: 006b5fe9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9696: 002fad49 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9697: 0061a799 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9697: 0061a7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9698: 009f80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9699: 009f7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9700: 009f6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9701: 00264465 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9702: 00451cd9 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9703: 004a9fd9 98 FUNC GLOBAL DEFAULT 12 helper_addq_ph │ │ │ │ 9704: 009f82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9705: 0053ce1d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9705: 0053ce35 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9706: 009f8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9707: 009a3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9708: 0067d8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9708: 0067d8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9709: 004af8a1 10 FUNC GLOBAL DEFAULT 12 helper_float_abs_ps │ │ │ │ 9710: 008f3374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_debug │ │ │ │ - 9711: 00673d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9711: 00673d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9712: 004c3b9d 144 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_w │ │ │ │ 9713: 00351031 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9714: 002c60a1 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9715: 009f6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9716: 0049c8e5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9717: 00575dd9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9717: 00575df1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9718: 003ca3b1 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9719: 009f6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9720: 009f8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9721: 0049dc61 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9722: 0053c7e9 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9722: 0053c801 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9723: 009abbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9724: 0099b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9725: 0066f725 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9725: 0066f73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9726: 009aa490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9727: 00909634 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_and_v │ │ │ │ 9728: 0046bda1 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9729: 009a9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9730: 0067736d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9730: 00677385 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9731: 009f7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9732: 006ac245 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9732: 006ac25d 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9733: 009b2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9734: 009f774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9735: 0063cf65 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9735: 0063cf7d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9736: 009f712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9737: 009f7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9738: 005d9d15 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9739: 006c20c9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9740: 00680cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9738: 005d9d2d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9739: 006c20e1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9740: 00680d0d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9741: 0025c1b9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9742: 0028e4e1 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9743: 009f65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9744: 00912168 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9745: 009f7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9746: 00495f05 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9747: 009f5f46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9748: 009f755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9749: 009ae534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ - 9750: 004fcbc1 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ + 9750: 004fcbd9 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ 9751: 009f6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9752: 003f2271 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9753: 009f72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9754: 0053d1f1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9754: 0053d209 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9755: 00907e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_u_df │ │ │ │ 9756: 009f71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9757: 009f664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9758: 009a886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9759: 004a1a21 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_epc │ │ │ │ 9760: 009f7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9761: 00483775 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9762: 00294d81 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9763: 009f72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9764: 003ac0ad 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9765: 00613665 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9765: 0061367d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9766: 00433e21 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9767: 0069f041 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9767: 0069f059 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9768: 00266bf9 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9769: 009b1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9770: 005c870d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9770: 005c8725 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9771: 009f5f28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9772: 009ab020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9773: 0099f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9774: 006ab1bd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9774: 006ab1d5 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9775: 009f6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9776: 0085d5d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9777: 009f7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9778: 006bd519 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9779: 005f1bb5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9778: 006bd531 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9779: 005f1bcd 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9780: 003ac191 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9781: 0066c591 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9781: 0066c5a9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9782: 009f6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9783: 0099cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9784: 003a5591 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9785: 009aae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9786: 0065c819 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9787: 0057d479 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9786: 0065c831 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9787: 0057d491 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9788: 009aea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 9789: 00342215 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9790: 009a6248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9791: 006757a9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9791: 006757c1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9792: 003ac119 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9793: 0099ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9794: 008e75ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9795: 00450039 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9796: 00487e39 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9797: 0048b7b9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9798: 009a09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9804,202 +9804,202 @@ │ │ │ │ 9800: 009abdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9801: 00418599 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9802: 00369255 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9803: 003eab15 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9804: 00408df9 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9805: 004697f9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9806: 009f80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9807: 005a570d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9807: 005a5725 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9808: 009f64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9809: 009f7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9810: 009aa500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9811: 009f7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9812: 00693979 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9812: 00693991 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9813: 0029bc29 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9814: 009f7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9815: 009f772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9816: 003a0db5 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9817: 009f60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9818: 009f6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9819: 006b9c69 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9819: 006b9c81 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9820: 0022c9c5 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9821: 003eab25 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9822: 00377e5d 218 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_sh_count │ │ │ │ 9823: 002789bd 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9824: 0053e9a9 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9825: 0067c5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9824: 0053e9c1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9825: 0067c615 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9826: 009f62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9827: 0047dcb5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9828: 009ad954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9829: 00452e31 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9830: 009b1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9831: 00534bb1 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9831: 00534bc9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9832: 0099b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9833: 009a6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9834: 009f83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 9835: 00699999 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9836: 005a0899 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9835: 006999b1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9836: 005a08b1 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9837: 009b2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9838: 00249b2d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9839: 0068d26d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9839: 0068d285 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9840: 009b244c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9841: 009a6428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9842: 009a3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 9843: 009f8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9844: 0033c0c1 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9845: 00678fd5 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9845: 00678fed 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9846: 002496c9 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9847: 008b9708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9848: 009ab310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9849: 009f8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9850: 006963d5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9850: 006963ed 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9851: 004da24d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcor_df │ │ │ │ 9852: 00264b39 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9853: 0046aef5 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9854: 0047e0f9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9855: 0069cab5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9856: 0062478d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9855: 0069cacd 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9856: 006247a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9857: 009f8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9858: 005a026d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9858: 005a0285 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9859: 003c49f9 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9860: 009e6260 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9861: 009aee2c 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9862: 006aa231 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9862: 006aa249 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9863: 009a4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9864: 009f8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9865: 00911c10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9866: 009f8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9867: 00904960 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsqrt_df │ │ │ │ 9868: 009a3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9869: 009ab080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9870: 0034b0c9 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9871: 003c1521 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9872: 008e7568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9873: 00625771 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9873: 00625789 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9874: 003fc9bd 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9875: 009b2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9876: 009a68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9877: 004985b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9878: 009f5f37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9879: 0057cb01 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9880: 0062cbf1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9879: 0057cb19 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9880: 0062cc09 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9881: 009f6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9882: 009f823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9883: 009f7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9884: 0047aec9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9885: 00583f8d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9885: 00583fa5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9886: 002aaa6d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9887: 009f6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9888: 00691ba5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9889: 0067d901 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9888: 00691bbd 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9889: 0067d919 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9890: 009f89e8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9891: 008b1da0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9892: 006a4c91 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9892: 006a4ca9 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9893: 002509f1 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9894: 0099b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9895: 006753ed 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9895: 00675405 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9896: 008e73dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9897: 0067f245 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9897: 0067f25d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9898: 009f5f78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9899: 00490139 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9900: 006a29c1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 9901: 00565785 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9900: 006a29d9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9901: 0056579d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9902: 008e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9903: 009f6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9904: 009a9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9905: 009f824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9906: 00533211 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9907: 0061d115 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9906: 00533229 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9907: 0061d12d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9908: 004b1a75 214 FUNC GLOBAL DEFAULT 12 helper_float_madd_ps │ │ │ │ 9909: 00249341 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9910: 00659ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9910: 00659ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9911: 0099b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9912: 004959dd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9913: 006a9789 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9913: 006a97a1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9914: 0026c28d 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9915: 008fb7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ueq │ │ │ │ 9916: 003c9901 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 9917: 009a7b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9918: 00655589 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9918: 006555a1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9919: 009f7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9920: 0054d925 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9920: 0054d93d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9921: 009b0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9922: 009a730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9923: 009acbf4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9924: 009f852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9925: 0099fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9926: 0026b40d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9927: 003479a9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9928: 008b2854 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9929: 0054e1fd 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9929: 0054e215 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9930: 009f6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9931: 004cee09 100 FUNC GLOBAL DEFAULT 12 helper_msa_nor_v │ │ │ │ 9932: 00454e6d 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 9933: 008fe7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmovmskb │ │ │ │ 9934: 009f6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9935: 009f6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 9936: 0041eec1 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9937: 0066d981 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9937: 0066d999 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9938: 009f7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 9939: 00341541 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9940: 009f7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9941: 005a96c9 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9941: 005a96e1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9942: 00305a45 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9943: 00680e4d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9943: 00680e65 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9944: 0099ca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9945: 009f82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9946: 009a83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9947: 0063cdc9 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9947: 0063cde1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9948: 0099f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9949: 009f7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9950: 0046cf7d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9951: 00625355 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9952: 005381fd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9953: 0057dd21 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9951: 0062536d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9952: 00538215 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9953: 0057dd39 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9954: 009f7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9955: 0061e851 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9955: 0061e869 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9956: 009f7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 9957: 004bff45 124 FUNC GLOBAL DEFAULT 12 helper_msa_bmnz_v │ │ │ │ 9958: 003ffc39 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9959: 009f6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9960: 009a460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9961: 00668981 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9961: 00668999 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9962: 009f7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9963: 009b1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9964: 009f7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9965: 00396df1 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9966: 00614afd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9966: 00614b15 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9967: 0048a609 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9968: 004839a9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9969: 009f6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 9970: 0064effd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9970: 0064f015 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9971: 009abdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9972: 009f5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9973: 00351ae9 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9974: 00607071 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9974: 00607089 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9975: 0033b299 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9976: 0065eb39 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9976: 0065eb51 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9977: 008e7358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9978: 009f6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9979: 009f6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 9980: 005a9f4d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9981: 00697bc5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9980: 005a9f65 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9981: 00697bdd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9982: 009f6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 9983: 00493e79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9984: 00486761 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 9985: 0046f5c9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9986: 0069491d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9987: 00644f71 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9986: 00694935 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9987: 00644f89 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9988: 009f785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9989: 005aa2d9 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ - 9990: 00509fd1 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ + 9989: 005aa2f1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9990: 00509fe9 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ 9991: 0049c1b1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 9992: 009f7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9993: 002b0f45 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 9994: 00690de5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9994: 00690dfd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9995: 009b0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9996: 009f6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9997: 00389c55 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9998: 009f74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9999: 009a8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10000: 009a297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10001: 009a5f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ @@ -10007,233 +10007,233 @@ │ │ │ │ 10003: 00299329 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10004: 009f7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10005: 008e74e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10006: 009012b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_d │ │ │ │ 10007: 0099fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10008: 00431425 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10009: 002684d1 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10010: 0063bcb1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10011: 00647c4d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10012: 00568d89 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10013: 0061d72d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10010: 0063bcc9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10011: 00647c65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10012: 00568da1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10013: 0061d745 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10014: 009a7d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10015: 0054ab6d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10015: 0054ab85 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10016: 00342bad 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10017: 009b2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10018: 006493a1 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10018: 006493b9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10019: 009a23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10020: 009f8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10021: 0058b335 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10021: 0058b34d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10022: 003207e5 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10023: 009f80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10024: 0067ff55 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10024: 0067ff6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10025: 009f6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10026: 0033c2a5 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10027: 009f6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10028: 0099bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10029: 009f7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10030: 00437479 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10031: 00612c29 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10031: 00612c41 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10032: 00495775 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10033: 003f14e5 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10034: 009f74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10035: 009a1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10036: 008e7ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10037: 009f64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10038: 003dd7f5 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10039: 009a3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10040: 009a5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10041: 0099c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10042: 00648d09 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10042: 00648d21 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10043: 0037ddad 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10044: 008ffd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_s │ │ │ │ 10045: 009a2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10046: 009f6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10047: 009aab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10048: 009a889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10049: 009ac404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10050: 00683435 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10050: 0068344d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10051: 009a785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10052: 0099b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10053: 009f5da4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10054: 00582c11 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10054: 00582c29 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10055: 009b0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10056: 009a12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10057: 009a4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10058: 004c7b3d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_d │ │ │ │ 10059: 008e1050 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10060: 008e1070 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10061: 004c78fd 386 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_h │ │ │ │ 10062: 008e10e0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10063: 009f68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10064: 009f63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10065: 0043ec31 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10066: 005cfdb9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10067: 0061a901 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10068: 00640b9d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10066: 005cfdd1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10067: 0061a919 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10068: 00640bb5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10069: 009f7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10070: 0068006d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10070: 00680085 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10071: 009f7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10072: 005846e9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10072: 00584701 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10073: 009f6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10074: 003ee7ed 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10075: 009f8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10076: 003ffdb5 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10077: 009f750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10078: 0065f845 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10078: 0065f85d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10079: 009f6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10080: 009f6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10081: 009f7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10082: 004c7a81 186 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_w │ │ │ │ 10083: 009a174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10084: 0068661d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10085: 00655b19 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10084: 00686635 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10085: 00655b31 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10086: 009f7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10087: 008fa148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_status │ │ │ │ 10088: 009af448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10089: 0022ae1d 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10090: 0063918d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10090: 006391a5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10091: 009a765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10092: 00494541 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ 10093: 004b4d95 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngle │ │ │ │ - 10094: 005e0ee9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10094: 005e0f01 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10095: 004686bd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10096: 00269055 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10097: 003421d1 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10098: 009f7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10099: 005a107d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10099: 005a1095 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10100: 00266b0d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10101: 0099ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10102: 00494f6d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10103: 006ba6a9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10103: 006ba6c1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10104: 009f79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10105: 009f5f3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10106: 002679e5 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10107: 005a5185 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10107: 005a519d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10108: 009f77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10109: 008b1ba8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10110: 004821cd 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10111: 009f7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10112: 009f61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10113: 009a4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10114: 005880a9 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10114: 005880c1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10115: 009f6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10116: 009f623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10117: 009a57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10118: 0099c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10119: 0061c6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10119: 0061c6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10120: 009a0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10121: 009ae4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10122: 006b70c5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10122: 006b70dd 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10123: 009a79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10124: 009f801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10125: 009f6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10126: 009d4980 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10127: 009f5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10128: 009d495c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10129: 008e72d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10130: 0066cb25 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10130: 0066cb3d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10131: 009f6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10132: 008edc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10133: 0046f849 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10134: 009f84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10135: 00680f29 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10135: 00680f41 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10136: 0090511c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fill_df │ │ │ │ 10137: 009f6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10138: 0099afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10139: 008b9870 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10140: 006460d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10140: 006460ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10141: 004b04cd 184 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 10142: 003490d5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10143: 009ae0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10144: 0043f6f9 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10145: 009f6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10146: 0047e631 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10147: 0069effd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10147: 0069f015 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10148: 0047d861 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10149: 005c86f9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10149: 005c8711 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10150: 0046a425 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10151: 006be9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10151: 006be9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10152: 00313bb9 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10153: 00494e95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10154: 009f7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10155: 0062ddd1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10155: 0062dde9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10156: 00275049 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10157: 0068896d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10157: 00688985 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10158: 0099e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10159: 0028754d 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10160: 003e20b5 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10161: 00483d01 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10162: 009f754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10163: 004b0585 180 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 10164: 0068ce79 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10164: 0068ce91 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10165: 00462679 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10166: 009f800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10167: 003e20fd 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10168: 009b233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10169: 006467f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10170: 007fab00 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10169: 00646809 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10170: 007fab18 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10171: 009b1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10172: 0057c061 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10172: 0057c079 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10173: 009f7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10174: 0057c525 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10174: 0057c53d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10175: 003a8029 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10176: 008ee33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10177: 009afae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10178: 009f7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10179: 0053eaa1 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10179: 0053eab9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10180: 009f7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10181: 009f5f56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10182: 009f60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10183: 004b28f1 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_eq │ │ │ │ 10184: 009f7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ 10185: 004a0809 10 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchhi │ │ │ │ - 10186: 0061a505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10186: 0061a51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10187: 009f6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10188: 009f8acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10189: 00488525 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10190: 009a8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10191: 00644ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10192: 0062e8d5 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10193: 0080b228 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10191: 00644f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10192: 0062e8ed 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10193: 0080b240 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10194: 009f7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10195: 0099c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10196: 0061b29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10196: 0061b2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10197: 009f61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ 10198: 004df255 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_u_df │ │ │ │ - 10199: 006701cd 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10199: 006701e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10200: 00468d59 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10201: 0089e230 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10202: 004951f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10203: 009a4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10204: 00646afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10204: 00646b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10205: 002c50e1 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10206: 0058f709 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 10207: 0053bf1d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10208: 00698571 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10206: 0058f721 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10207: 0053bf35 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10208: 00698589 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10209: 009adff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10210: 009a414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10211: 0047e031 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10212: 009a5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10213: 009f6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10214: 009a0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10215: 0066a111 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10215: 0066a129 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10216: 008b297c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10217: 00664c11 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10218: 0067d799 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10219: 006952b1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10217: 00664c29 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10218: 0067d7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10219: 006952c9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10220: 009a8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10221: 009a0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10222: 0063b04d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10223: 006487f9 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10224: 005a98c9 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10222: 0063b065 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10223: 00648811 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10224: 005a98e1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10225: 009f6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10226: 00509cb5 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ - 10227: 00687be1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10228: 00620fa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10226: 00509ccd 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ + 10227: 00687bf9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10228: 00620fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10229: 009a81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10230: 008e6800 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10231: 0099c7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10232: 009f7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10233: 004df601 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_u_df │ │ │ │ 10234: 008fba08 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ule │ │ │ │ 10235: 009f7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ @@ -10242,206 +10242,206 @@ │ │ │ │ 10238: 0047beb9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10239: 0099ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10240: 0037b175 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10241: 009a2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10242: 0046cf21 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10243: 008b1ae0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10244: 009b0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10245: 00634005 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10246: 0062f245 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10245: 0063401d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10246: 0062f25d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10247: 009acd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10248: 009f7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10249: 009f8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10250: 00377399 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10251: 0037f189 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10252: 009f845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10253: 008fb900 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ult │ │ │ │ - 10254: 006ba7b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10254: 006ba7c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10255: 00483ac5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10256: 009a4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10257: 0099b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10258: 0069268d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10259: 00603301 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10258: 006926a5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10259: 00603319 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10260: 0029af09 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10261: 009f6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10262: 0058b0bd 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10262: 0058b0d5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10263: 009f7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10264: 0068e5e5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10264: 0068e5fd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10265: 004633dd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10266: 007de740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10266: 007de758 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10267: 009aa7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10268: 009a3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10269: 00269559 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10270: 009f7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10271: 006225f1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10271: 00622609 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10272: 009aaf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10273: 009062a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcule_df │ │ │ │ 10274: 003bbac9 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10275: 00340c79 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10276: 004b2f7d 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ole │ │ │ │ 10277: 00412605 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10278: 009a179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10279: 009ac754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10280: 009f7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10281: 005a2ca1 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10281: 005a2cb9 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10282: 003c94c1 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10283: 0034fba5 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10284: 0026adc1 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10285: 009adbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10286: 009f7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10287: 004b41c5 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_eq │ │ │ │ - 10288: 00563235 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10288: 0056324d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10289: 009f7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 10290: 00901f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_d │ │ │ │ - 10291: 006490a9 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10291: 006490c1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10292: 004b2c69 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_olt │ │ │ │ 10293: 00351c79 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10294: 009a21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10295: 006779bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10295: 006779d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10296: 0046ef2d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10297: 0062fb31 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10297: 0062fb49 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10298: 009a43bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10299: 00495449 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10300: 005ac579 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10300: 005ac591 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10301: 004755c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10302: 0033fd35 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10303: 004920bd 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10304: 009f67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10305: 00483d39 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10306: 00539fe5 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10307: 0068f095 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10306: 00539ffd 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10307: 0068f0ad 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10308: 009009f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_s │ │ │ │ - 10309: 005dfe11 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10309: 005dfe29 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10310: 004a5e39 332 FUNC GLOBAL DEFAULT 12 bl_gen_write_ulong │ │ │ │ 10311: 0099fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10312: 0061bc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10312: 0061bc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10313: 00256c4d 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10314: 008b1e54 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10315: 009f6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10316: 00259441 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10317: 009adcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10318: 009f7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10319: 0061e3f5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10319: 0061e40d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10320: 009f714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10321: 0058f4b9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10321: 0058f4d1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10322: 004da1b5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsle_df │ │ │ │ 10323: 009f7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10324: 009f7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10325: 006455f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10326: 006186c9 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10325: 0064560d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10326: 006186e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10327: 009f6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10328: 009f6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10329: 009a78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10330: 009f6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10331: 009f855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10332: 009f7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10333: 009a6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10334: 009a2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10335: 0067e845 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10336: 005a5979 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10335: 0067e85d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10336: 005a5991 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10337: 0031a731 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10338: 009ad3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10339: 009f72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10340: 0099b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10341: 0046c019 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10342: 004958f5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 10343: 008f52e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_qb_ph │ │ │ │ - 10344: 0057fa99 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10344: 0057fab1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10345: 009f6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10346: 006a737d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10346: 006a7395 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10347: 009f5f41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10348: 0026c7d1 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10349: 009f5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10350: 004a1181 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tccontext │ │ │ │ 10351: 009f6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10352: 0065ef2d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10352: 0065ef45 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10353: 0099ff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10354: 009f7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10355: 009f5eec 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ - 10356: 005146a9 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ + 10356: 005146c1 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ 10357: 009f6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10358: 00492cb9 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10359: 009a5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10360: 0063d3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10360: 0063d405 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10361: 008b2a8c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10362: 003f6721 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10363: 009f70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10364: 005d6485 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10364: 005d649d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10365: 009f71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10366: 009ac8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10367: 009f7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10368: 008b2b38 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10369: 006846bd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10369: 006846d5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10370: 009f8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10371: 002b1399 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10372: 0099de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10373: 00905f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsle_df │ │ │ │ 10374: 009a5e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10375: 006257f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10376: 0063c321 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10375: 0062580d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10376: 0063c339 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10377: 009a798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10378: 009f68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10379: 0099abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10380: 004c3131 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_d │ │ │ │ 10381: 009f78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10382: 009f7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10383: 009a58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10384: 009f795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10385: 009b101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10386: 00618e25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10386: 00618e3d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10387: 003c6981 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10388: 004c3019 188 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_h │ │ │ │ 10389: 004ce8e9 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_b │ │ │ │ 10390: 00262965 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10391: 009f7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10392: 00433ba5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10393: 00494109 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10394: 004a07fd 12 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchlo │ │ │ │ 10395: 004cea4d 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_d │ │ │ │ 10396: 009b0700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10397: 005a58a9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10397: 005a58c1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10398: 009ab0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10399: 009a396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10400: 004ce9a1 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_h │ │ │ │ 10401: 00904648 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupr_df │ │ │ │ 10402: 009f6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10403: 003f736d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10404: 004292d1 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10405: 009a7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10406: 009f74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10407: 00483bc1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10408: 0099b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10409: 0061984d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10410: 00628901 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10409: 00619865 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10410: 00628919 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10411: 009f67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10412: 0068f96d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10413: 0061c8e1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10412: 0068f985 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10413: 0061c8f9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10414: 004c30d5 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_w │ │ │ │ 10415: 0028dc55 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10416: 00697e7d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10416: 00697e95 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10417: 00463489 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10418: 009a4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10419: 0041729d 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10420: 003dd9fd 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10421: 00463739 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10422: 00302d75 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10423: 009f60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10424: 00302ddd 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10425: 00676961 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10425: 00676979 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10426: 009a08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10427: 00302e65 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10428: 004cea11 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_w │ │ │ │ 10429: 0047fcd9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10430: 0026cf7d 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10431: 009f7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10432: 0067d5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10432: 0067d5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10433: 003dd7bd 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10434: 0063ab15 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10434: 0063ab2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10435: 00427401 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10436: 005a0f29 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10436: 005a0f41 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10437: 004d2db5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bnegi_df │ │ │ │ 10438: 008b2944 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10439: 009b21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10440: 009f7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10441: 009f87b8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10442: 009ab110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10443: 004b43c1 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ueq │ │ │ │ @@ -10455,82 +10455,82 @@ │ │ │ │ 10451: 0046306d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10452: 008ef1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10453: 0026af85 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10454: 004332e5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10455: 009f66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10456: 003defa9 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10457: 009f64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10458: 0066e2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10459: 005a0c39 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10458: 0066e2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10459: 005a0c51 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10460: 0099c7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10461: 009abeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10462: 007fb44c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10462: 007fb464 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10463: 009a208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10464: 009aac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10465: 0025be99 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10466: 009f8808 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10467: 0068e5f1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 10468: 0054adfd 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10469: 006469d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10467: 0068e609 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10468: 0054ae15 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10469: 006469e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10470: 009f7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10471: 0062b3e1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10471: 0062b3f9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10472: 00453f5d 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10473: 00256d71 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10474: 009abd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10475: 009f698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10476: 0099cbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10477: 00651319 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10477: 00651331 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10478: 009af238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10479: 0068729d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10480: 00654e31 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10479: 006872b5 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10480: 00654e49 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10481: 009a6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ 10482: 008fe0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqb │ │ │ │ - 10483: 00607a81 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10484: 005634b9 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10483: 00607a99 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10484: 005634d1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10485: 009f7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ 10486: 008fdfac 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqh │ │ │ │ 10487: 004448d5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10488: 009f64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10489: 004127a9 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10490: 009d4990 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10491: 003d3361 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10492: 009f6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10493: 0029ec45 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10494: 009a24ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10495: 00629615 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10495: 0062962d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10496: 009d4194 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10497: 00909a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_b │ │ │ │ 10498: 009aa890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10499: 009098c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_d │ │ │ │ 10500: 009f5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10501: 009a62b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10502: 003c9c49 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10503: 0029912d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10504: 005dbac1 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10504: 005dbad9 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10505: 008fe240 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllh │ │ │ │ 10506: 009099d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_h │ │ │ │ 10507: 00450a71 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10508: 002edda9 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10509: 008fdea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqw │ │ │ │ 10510: 008e080c 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10511: 006ade59 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10511: 006ade71 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10512: 009aa010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10513: 009f6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10514: 009f6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ 10515: 004b3bf1 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_le │ │ │ │ - 10516: 00509da9 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ - 10517: 0062f391 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10516: 00509dc1 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ + 10517: 0062f3a9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10518: 009b1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10519: 009f61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10520: 004856a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10521: 009ada44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10522: 006176d5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10522: 006176ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10523: 009f612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10524: 008b31ec 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10525: 006636f5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10525: 0066370d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10526: 008fe1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllw │ │ │ │ 10527: 009f61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10528: 009b0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10529: 0090994c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_w │ │ │ │ 10530: 0044f9f5 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10531: 009f6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10532: 009ab748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ @@ -10538,58 +10538,58 @@ │ │ │ │ 10534: 004b38dd 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_lt │ │ │ │ 10535: 009f68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10536: 009f7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10537: 004843cd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10538: 00485f31 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10539: 009ad694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10540: 00429e35 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10541: 0060f0e1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10541: 0060f0f9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10542: 009a6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10543: 0063d779 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10543: 0063d791 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10544: 009f8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10545: 003a4f71 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10546: 0065dc4d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10546: 0065dc65 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10547: 008e485c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10548: 004de2d1 584 FUNC GLOBAL DEFAULT 12 helper_msa_frcp_df │ │ │ │ 10549: 004d9d8d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcaf_df │ │ │ │ 10550: 009a6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10551: 00405d3d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10552: 00483c6d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10553: 009ae514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10554: 003c1311 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10555: 00537e2d 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10555: 00537e45 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10556: 009f66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ 10557: 009068d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sldi_df │ │ │ │ - 10558: 00655345 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10558: 0065535d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10559: 008fc5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_le │ │ │ │ 10560: 009ac180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10561: 002be639 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10562: 00550099 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10563: 0068246d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10562: 005500b1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10563: 00682485 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10564: 009f761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10565: 009f777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10566: 008e8c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10567: 009ab858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10568: 0099ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10569: 00622b3d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10569: 00622b55 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10570: 009a90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10571: 003a0e3d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10572: 009a6438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10573: 0099ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10574: 009f8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10575: 003aae75 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10576: 008fd1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddusb │ │ │ │ 10577: 0099a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10578: 00600625 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10579: 00695c89 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10578: 0060063d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10579: 00695ca1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10580: 0049c269 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10581: 00637011 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10582: 0064a099 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10583: 0065d095 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10584: 0058f66d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10581: 00637029 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10582: 0064a0b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10583: 0065d0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10584: 0058f685 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10585: 0030739d 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10586: 008fc4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_lt │ │ │ │ 10587: 008fcfb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddush │ │ │ │ 10588: 0099c1f8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10589: 003ca7ad 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10590: 008e845c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10591: 00377ff9 14 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_vp_compare │ │ │ │ @@ -10598,405 +10598,405 @@ │ │ │ │ 10594: 008f4370 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_w │ │ │ │ 10595: 009f7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10596: 004da415 500 FUNC GLOBAL DEFAULT 12 helper_msa_fadd_df │ │ │ │ 10597: 00904858 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frcp_df │ │ │ │ 10598: 009adc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10599: 009f8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10600: 009a307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10601: 005baa29 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10601: 005baa41 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10602: 009089d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_b │ │ │ │ 10603: 0099e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10604: 002f2509 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10605: 00908848 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_d │ │ │ │ 10606: 0099c990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10607: 00416a39 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10608: 004ac475 48 FUNC GLOBAL DEFAULT 12 helper_mthlip │ │ │ │ 10609: 009f819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 10610: 00908950 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_h │ │ │ │ - 10611: 0066ac59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10611: 0066ac71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10612: 009f7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10613: 00909e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_b │ │ │ │ 10614: 004b5649 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_le │ │ │ │ 10615: 009f7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ 10616: 00909ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_d │ │ │ │ - 10617: 00608039 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10618: 005546c5 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10619: 0057a6b5 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10617: 00608051 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10618: 005546dd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10619: 0057a6cd 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10620: 009a95a8 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10621: 009f7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10622: 003e1131 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10623: 0080b23c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10623: 0080b254 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10624: 008edc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10625: 004975a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10626: 00909df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_h │ │ │ │ 10627: 009a841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10628: 009ac088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10629: 009a101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10630: 002c3859 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10631: 00451a6d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10632: 00660121 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10632: 00660139 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10633: 009f6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10634: 0067f01d 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10634: 0067f035 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10635: 0026d7c5 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10636: 0063d465 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10637: 0061c64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10636: 0063d47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10637: 0061c665 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 10638: 004afa35 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_d │ │ │ │ 10639: 009088cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_w │ │ │ │ - 10640: 005856a9 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10640: 005856c1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10641: 009b23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10642: 004b52ed 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_lt │ │ │ │ 10643: 0033d611 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10644: 006abfc1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10644: 006abfd9 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10645: 009f78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10646: 0061d651 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10646: 0061d669 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10647: 008b0114 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10648: 00909d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_w │ │ │ │ 10649: 0099ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10650: 0068d8a5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10650: 0068d8bd 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10651: 009ae6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10652: 0069127d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10652: 00691295 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10653: 009a9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10654: 009a7d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10655: 009f78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10656: 0062d9c1 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10656: 0062d9d9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10657: 009a759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10658: 009f7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10659: 009173a0 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10660: 009a475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10661: 0047dde9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 10662: 004afaf1 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_s │ │ │ │ - 10663: 0053ca1d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10663: 0053ca35 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10664: 0043fa31 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10665: 008fab14 132 OBJECT GLOBAL DEFAULT 24 helper_info_eret │ │ │ │ 10666: 003ea635 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10667: 00584d85 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10667: 00584d9d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10668: 008ee3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10669: 002881c9 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10670: 009f6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10671: 00297f65 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10672: 003fb95d 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10673: 0063b5fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10674: 0061aded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10673: 0063b615 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10674: 0061ae05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10675: 009a451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10676: 0047ddb9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 10677: 006830d9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10677: 006830f1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10678: 009a272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10679: 00600349 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10679: 00600361 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10680: 004360c9 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10681: 003ee779 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10682: 009f73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10683: 004186dd 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10684: 009b0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10685: 00612d59 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10685: 00612d71 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10686: 003ba4fd 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10687: 009f7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10688: 00905ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexp2_df │ │ │ │ 10689: 009ae0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10690: 009f6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10691: 0028dd65 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10692: 006bb285 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10693: 0052ea85 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10694: 00695249 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10695: 0053e391 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10692: 006bb29d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10693: 0052ea9d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10694: 00695261 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10695: 0053e3a9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10696: 002655f1 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10697: 009f5f66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10698: 0062c485 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10698: 0062c49d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10699: 002fab19 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10700: 00463c31 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10701: 009ac4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10702: 004aad3d 22 FUNC GLOBAL DEFAULT 12 helper_shrl_ph │ │ │ │ 10703: 00298d9d 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10704: 008b1708 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10705: 003c1215 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10706: 00680b15 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10706: 00680b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10707: 00911d3c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10708: 0053f2a1 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10708: 0053f2b9 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10709: 009f6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10710: 00499f5d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10711: 009f83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10712: 0063ed6d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10712: 0063ed85 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10713: 009a66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10714: 009f778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10715: 0059b091 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10715: 0059b0a9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10716: 009f6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10717: 009a6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10718: 00646e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10718: 00646e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10719: 009f7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10720: 00657c29 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10721: 00554af5 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10720: 00657c41 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10721: 00554b0d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10722: 009f821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10723: 003e9cc5 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10724: 009a20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10725: 009f7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10726: 00320d11 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10727: 008e6fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10728: 0025f049 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10729: 003ba17d 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10730: 009a4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10731: 009f6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10732: 005af3fd 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10733: 0053d179 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10734: 0069467d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10732: 005af415 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10733: 0053d191 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10734: 00694695 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10735: 002c0a6d 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10736: 009f6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10737: 003ffee9 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10738: 009ae734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10739: 009f8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10740: 009af6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10741: 009a304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10742: 0069e4b5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10742: 0069e4cd 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10743: 009af958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10744: 006480b5 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10744: 006480cd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10745: 009f6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10746: 0099d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 10747: 004aa9cd 56 FUNC GLOBAL DEFAULT 12 helper_shrl_qb │ │ │ │ - 10748: 0057cfc5 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10748: 0057cfdd 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10749: 002b6969 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10750: 00697af1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10750: 00697b09 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10751: 004838ed 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10752: 003e3055 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10753: 0099a548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10754: 00425c39 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10755: 00567f59 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10755: 00567f71 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10756: 0031a945 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10757: 009f61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10758: 009f665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10759: 009ad6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10760: 0053de29 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10760: 0053de41 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10761: 009f63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10762: 002c9019 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10763: 0099cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10764: 0033d431 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10765: 009f73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10766: 0056747d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10766: 00567495 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10767: 009a0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10768: 0068e7e5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10769: 0063adb9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10768: 0068e7fd 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10769: 0063add1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10770: 00497369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10771: 006bea55 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10771: 006bea6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10772: 009f6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10773: 0041849d 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10774: 003c1235 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10775: 009b1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10776: 009f6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10777: 004b4a79 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ule │ │ │ │ 10778: 00418671 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10779: 009ab190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10780: 009f7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10781: 009f78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10782: 009f5f5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10783: 009035c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 10784: 00902860 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_ps │ │ │ │ - 10785: 00670b59 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10785: 00670b71 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10786: 002bf9e5 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10787: 0063250d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10787: 00632525 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10788: 004963cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10789: 009f6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10790: 00541b81 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10790: 00541b99 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10791: 0035a619 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10792: 009f71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10793: 0099acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10794: 003dd0dd 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10795: 009f711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10796: 00647499 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10797: 0053cea9 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10796: 006474b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10797: 0053cec1 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10798: 009adc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10799: 009abfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10800: 002958bd 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ 10801: 004b471d 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ult │ │ │ │ - 10802: 00568b61 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10803: 00680bd9 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10802: 00568b79 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10803: 00680bf1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10804: 009a506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10805: 004945e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10806: 009f7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10807: 009f8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10808: 009ad5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10809: 009f7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10810: 009f6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10811: 006bc845 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10811: 006bc85d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10812: 009f623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10813: 006341d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10813: 006341ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10814: 009f82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10815: 009ae774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10816: 006a7d6d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10816: 006a7d85 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10817: 002960f5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10818: 006a7bb1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10818: 006a7bc9 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ 10819: 004a14c5 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl0 │ │ │ │ - 10820: 0061dfb9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10820: 0061dfd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10821: 004a14dd 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl1 │ │ │ │ - 10822: 00647061 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10822: 00647079 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10823: 004a14f5 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl2 │ │ │ │ 10824: 008e6f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10825: 0099b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10826: 002be819 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10827: 009f6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10828: 009f6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10829: 006ba65d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10829: 006ba675 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10830: 009f6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10831: 0046af79 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10832: 0062f46d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10832: 0062f485 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10833: 009f7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10834: 009aada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10835: 009a8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10836: 0080b200 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10837: 006aa785 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10836: 0080b218 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10837: 006aa79d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10838: 009f6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10839: 009b1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 10840: 00273ef5 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10841: 009f6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10842: 0099f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10843: 00582ded 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10843: 00582e05 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10844: 009adfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10845: 0099a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10846: 00648d8d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10846: 00648da5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10847: 00311185 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10848: 009a252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10849: 0063f86d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10849: 0063f885 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10850: 003ea329 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10851: 009f7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10852: 006a9aed 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10852: 006a9b05 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10853: 009f758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10854: 0066381d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10854: 00663835 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10855: 009f740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10856: 00567bd9 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10856: 00567bf1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10857: 009f663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10858: 005625e9 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10859: 0067707d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10858: 00562601 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10859: 00677095 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10860: 004b3271 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_sf │ │ │ │ 10861: 009f7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10862: 009f6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10863: 0033c5cd 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10864: 009a159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10865: 008afa70 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10866: 003eab05 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10867: 009f7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10868: 008af62c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10869: 00341211 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10870: 009af0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10871: 00680139 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10871: 00680151 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10872: 009f69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10873: 0055e1b5 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10873: 0055e1cd 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10874: 009f7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10875: 009a520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10876: 009047d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frint_df │ │ │ │ 10877: 009a6388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10878: 009b1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10879: 0029f4e1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10880: 00587905 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10880: 0058791d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10881: 00454931 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10882: 0022c05d 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10883: 0063cc3d 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10883: 0063cc55 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10884: 009f5e50 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10885: 009a37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 10886: 009f742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10887: 0062eced 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10887: 0062ed05 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10888: 004a1edd 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_framemask │ │ │ │ 10889: 009ac414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10890: 009b206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 10891: 0067008d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10892: 006147d1 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10893: 00530ef5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10894: 006c1f95 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10891: 006700a5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10892: 006147e9 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10893: 00530f0d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10894: 006c1fad 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10895: 0099b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10896: 009f67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10897: 003dd74d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 10898: 009077c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsli_df │ │ │ │ - 10899: 0063f461 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10899: 0063f479 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10900: 009f5edc 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10901: 006b3579 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10901: 006b3591 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10902: 009f683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10903: 009f61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10904: 002ca329 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10905: 008fc2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_sf │ │ │ │ 10906: 004abbcd 30 FUNC GLOBAL DEFAULT 12 helper_bitrev │ │ │ │ - 10907: 005a2305 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10907: 005a231d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10908: 00372cbd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10909: 009adfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10910: 0049afe9 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10911: 009f6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10912: 009f8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10913: 0099c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10914: 00654521 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10914: 00654539 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10915: 009a754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10916: 009a24bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10917: 009f69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10918: 009f69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10919: 006b2939 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10919: 006b2951 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10920: 0042b9f1 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10921: 0029696d 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10922: 004d56e5 36 FUNC GLOBAL DEFAULT 12 helper_msa_sld_df │ │ │ │ 10923: 0043e941 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10924: 009ac764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10925: 003394cd 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10926: 009f782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10927: 00859288 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10928: 009a46bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10929: 008e63ac 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10930: 009a25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10931: 0066c489 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10931: 0066c4a1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10932: 0026d5a5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10933: 002887c9 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 10934: 00564d75 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10935: 00555301 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10934: 00564d8d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10935: 00555319 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10936: 0099f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10937: 00680995 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10937: 006809ad 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10938: 00499c75 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10939: 0043c421 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10940: 0062e999 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10940: 0062e9b1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10941: 0028e9c5 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10942: 009ac684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10943: 009f6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10944: 009f74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10945: 009b09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10946: 008ef230 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ 10947: 008f5054 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_ph │ │ │ │ - 10948: 005dbb4d 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10949: 0053d125 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10948: 005dbb65 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10949: 0053d13d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10950: 009b26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10951: 004691ad 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10952: 00584049 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10952: 00584061 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10953: 003f9cc5 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 10954: 009f6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 10955: 005a11f1 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10956: 0054aded 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10955: 005a1209 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10956: 0054ae05 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10957: 009ad764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10958: 0022ae51 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10959: 0069c7ed 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10960: 006ad061 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10959: 0069c805 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10960: 006ad079 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10961: 008e6eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10962: 009a496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10963: 004b4bd9 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_sf │ │ │ │ 10964: 009f8b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10965: 009f64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10966: 009aaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10967: 00288149 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10968: 004b2701 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_un │ │ │ │ 10969: 002fae91 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10970: 00542499 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10970: 005424b1 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10971: 008e0044 4 OBJECT GLOBAL DEFAULT 24 mips_opcodes │ │ │ │ 10972: 0099ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10973: 005cda7d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10973: 005cda95 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10974: 009a0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10975: 009f8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10976: 009f6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10977: 009ab9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ 10978: 004a0421 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tccontext │ │ │ │ - 10979: 00576481 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10979: 00576499 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 10980: 0046b349 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10981: 009f61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10982: 0061807d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10982: 00618095 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10983: 009a832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10984: 002c08d9 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10985: 009a3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 10986: 009aac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 10987: 008f4f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_qb │ │ │ │ 10988: 003a3f3d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 10989: 0054fc91 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10989: 0054fca9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10990: 009f6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10991: 00610979 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10991: 00610991 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 10992: 004758f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10993: 009a535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10994: 009f7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10995: 009f71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10996: 0041d385 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 10997: 0099f3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10998: 003dfe85 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11010,77 +11010,77 @@ │ │ │ │ 11006: 009f7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11007: 009f73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11008: 00260809 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11009: 008e9350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11010: 008af5dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11011: 008fbf30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_un │ │ │ │ 11012: 009f68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11013: 005d8e79 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11013: 005d8e91 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11014: 009d36a4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11015: 008af5b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11016: 009f8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11017: 009a73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11018: 009a1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11019: 005acc4d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11019: 005acc65 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11020: 009f6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11021: 009f778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11022: 009ae384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11023: 0033c781 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11024: 009a8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11025: 0067dc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11025: 0067dc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11026: 0099b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11027: 008f72e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taghi │ │ │ │ 11028: 009f60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11029: 00902f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cpunum │ │ │ │ 11030: 009f7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11031: 005d93a1 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11031: 005d93b9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11032: 0099bf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11033: 003d8d09 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11034: 009f8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11035: 0042a5c1 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11036: 00530ef9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11036: 00530f11 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11037: 0044e561 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11038: 009f7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11039: 009f832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11040: 009f7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11041: 009aa4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11042: 00640f15 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11043: 0062c325 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11042: 00640f2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11043: 0062c33d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11044: 009f830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11045: 0061b315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11045: 0061b32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11046: 009f7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11047: 009a309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11048: 0028fa45 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11049: 0068cee9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11049: 0068cf01 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11050: 009b26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11051: 00903544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fork │ │ │ │ 11052: 009a523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11053: 009f5f76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11054: 005370d5 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11055: 006beb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11056: 00647619 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11054: 005370ed 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11055: 006beb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11056: 00647631 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11057: 009f7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11058: 009ae0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11059: 003b918d 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11060: 009f6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11061: 004b3fc9 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_un │ │ │ │ 11062: 009aa7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11063: 006624ed 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11064: 00624449 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11063: 00662505 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11064: 00624461 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11065: 0027a151 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11066: 0099baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11067: 0033c861 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11068: 0068200d 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11068: 00682025 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11069: 0026b8e9 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11070: 002a0651 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11071: 0099c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11072: 009f641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11073: 0031a72d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11074: 003ddc15 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11075: 0058e74d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11075: 0058e765 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11076: 004af4f9 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_d │ │ │ │ 11077: 0099d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11078: 009f76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11079: 0099bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11080: 009a4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11081: 009ad394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11082: 009f7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11091,96 +11091,96 @@ │ │ │ │ 11087: 009f7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11088: 009ac954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11089: 0028a555 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11090: 0043d859 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11091: 0046c4d1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11092: 0099d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11093: 009f72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11094: 00552e25 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11094: 00552e3d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11095: 009f7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11096: 004af5e1 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_s │ │ │ │ 11097: 00454699 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11098: 002fc095 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11099: 0058ff15 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11099: 0058ff2d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11100: 00494cdd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11101: 009a186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11102: 004968f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 11103: 006ba539 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 11103: 006ba551 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11104: 0099a718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11105: 009a6598 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11106: 0043d9e1 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11107: 006387cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11108: 0061c035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11107: 006387e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11108: 0061c04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11109: 009f7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11110: 006488d5 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11110: 006488ed 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11111: 009f7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11112: 008ff554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_s │ │ │ │ - 11113: 00669a21 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11113: 00669a39 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11114: 00451489 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11115: 0037fd0d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11116: 009ab030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11117: 0067fc75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11117: 0067fc8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11118: 009f6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11119: 009a781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11120: 003fc8d9 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11121: 009f835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11122: 00636b35 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11122: 00636b4d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11123: 009f647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11124: 009f818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11125: 008b1ef0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11126: 009f80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11127: 009a4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 11128: 00693de5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11128: 00693dfd 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11129: 00483e69 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11130: 0099d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11131: 0066b8d9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11131: 0066b8f1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11132: 0022aea1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11133: 006b0315 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11133: 006b032d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11134: 009f604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11135: 009f68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11136: 009a53ac 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11137: 0099a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11138: 005a0d79 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11139: 0068f0c5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11138: 005a0d91 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11139: 0068f0dd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11140: 009f8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11141: 0063ced1 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11142: 0063e7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11141: 0063cee9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11142: 0063e809 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11143: 002685b1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11144: 0066b32d 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11144: 0066b345 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11145: 009a3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11146: 009f6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11147: 009f76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11148: 00552045 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11149: 0059a31d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11148: 0055205d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11149: 0059a335 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11150: 009a6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11151: 009a2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11152: 009add64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11153: 009f7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11154: 009aba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11155: 008594f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11156: 009a2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11157: 009a4a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11158: 009f83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11159: 0099ffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11160: 00911c88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11161: 00673e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11161: 00673e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11162: 009a5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11163: 009ab270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11164: 00452065 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11165: 0041cc51 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11166: 009f74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11167: 0061090d 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11167: 00610925 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11168: 00349ab9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11169: 006ba929 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11169: 006ba941 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11170: 009f62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11171: 0099d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11172: 009a118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11173: 009f7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11174: 0099eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11175: 00628829 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11175: 00628841 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11176: 009a10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11177: 00295ccd 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11178: 009a4aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11179: 009f5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11180: 00419029 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11181: 00485491 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11182: 009b1750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11188,192 +11188,192 @@ │ │ │ │ 11184: 002638bd 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11185: 009f6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 11186: 009f7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11187: 00401131 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11188: 0025f4d1 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11189: 0044fdf5 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11190: 00859260 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11191: 006b4c9d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11191: 006b4cb5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11192: 009f7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11193: 0099cac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11194: 0068e455 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11194: 0068e46d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11195: 003f3b6d 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11196: 003ca655 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11197: 009f6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11198: 009f795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11199: 0052eb8d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11199: 0052eba5 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11200: 009f78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11201: 00299d11 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11202: 002661e1 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11203: 005aa6e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11203: 005aa701 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11204: 009b108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11205: 009f6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11206: 0043dac9 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11207: 0063ea55 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11207: 0063ea6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11208: 009f5f21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11209: 0099d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11210: 00697f61 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11210: 00697f79 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11211: 0099f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11212: 009f62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11213: 00622321 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11213: 00622339 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11214: 009f82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11215: 003bf6a5 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11216: 00483ee1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11217: 009f8ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11218: 008f71d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taglo │ │ │ │ 11219: 009abe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11220: 0099e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11221: 006ac129 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11221: 006ac141 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11222: 004038bd 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11223: 00494a7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11224: 003f26d5 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11225: 009f73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11226: 00418f75 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11227: 002edc8d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11228: 0054dc39 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11228: 0054dc51 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11229: 0038117d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11230: 00573de9 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11230: 00573e01 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11231: 0099f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11232: 009f71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11233: 009a0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11234: 009af538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11235: 008b1804 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11236: 009b00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11237: 0037e2e9 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11238: 00569405 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11238: 0056941d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11239: 009f6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11240: 0062058d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11240: 006205a5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11241: 0099ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11242: 009a5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11243: 0054dd85 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11243: 0054dd9d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11244: 009f6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11245: 009ad7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11246: 004965f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11247: 009f60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11248: 005d4a95 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11249: 006b77f9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11248: 005d4aad 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11249: 006b7811 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11250: 009f8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11251: 00629541 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11251: 00629559 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11252: 0099abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11253: 002c5e11 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11254: 00295659 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11255: 0099cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11256: 005ac275 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11256: 005ac28d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11257: 009f6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11258: 00568001 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11258: 00568019 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11259: 009f625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11260: 009f842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11261: 009a7dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11262: 009a48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11263: 009a83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11264: 0054ab1d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11264: 0054ab35 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11265: 009f6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11266: 009f813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11267: 009a290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11268: 00427685 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11269: 00489f19 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11270: 008e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11271: 00489f75 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11272: 009f5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11273: 002c0c15 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11274: 009f697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11275: 00322731 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11276: 006423e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11277: 00647d61 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11276: 006423fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11277: 00647d79 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11278: 009f7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11279: 00412d55 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11280: 009f671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ - 11281: 00799cdc 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ + 11281: 00799cf4 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ 11282: 0099ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11283: 009b1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11284: 0062d07d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11284: 0062d095 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11285: 009a3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11286: 009f6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11287: 00284789 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11288: 009f6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11289: 009f7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11290: 00618345 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11291: 007f92b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11290: 0061835d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11291: 007f92d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11292: 009f7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11293: 009f85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11294: 005624e5 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11294: 005624fd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11295: 003f5a85 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11296: 005901ed 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11296: 00590205 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11297: 009f6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11298: 005d40a5 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11298: 005d40bd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11299: 0099d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11300: 009a9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11301: 0056478d 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11302: 00651d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11303: 0058d07d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11301: 005647a5 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11302: 00651d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11303: 0058d095 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11304: 009f6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11305: 0061be91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11306: 00641de5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11305: 0061bea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11306: 00641dfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11307: 00262be9 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11308: 006ad259 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11309: 0066a671 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11308: 006ad271 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11309: 0066a689 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11310: 0041876d 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11311: 0061fd75 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11311: 0061fd8d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11312: 0025e245 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11313: 002f2561 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11314: 007f7600 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11314: 007f7618 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11315: 003772a5 244 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ 11316: 004a1e35 40 FUNC GLOBAL DEFAULT 12 helper_mtc0_maari │ │ │ │ - 11317: 00553e4d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11317: 00553e65 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11318: 0099c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11319: 0034e445 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11320: 0042aac9 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11321: 009a8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11322: 0055e195 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11323: 0065f2b5 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11322: 0055e1ad 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11323: 0065f2cd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11324: 0090eee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_b │ │ │ │ 11325: 0090ed58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_d │ │ │ │ 11326: 009b1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11327: 009f5f19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11328: 0061becd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11329: 006451bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11328: 0061bee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11329: 006451d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11330: 009a15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11331: 009b1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11332: 00584c59 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11332: 00584c71 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11333: 004ab159 58 FUNC GLOBAL DEFAULT 12 helper_mulsa_w_ph │ │ │ │ 11334: 0090ee60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_h │ │ │ │ 11335: 009b2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11336: 009f5f3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11337: 0099d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11338: 00433d75 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11339: 00416451 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11340: 00618285 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11341: 006a0d89 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11342: 0052dcc1 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11343: 00623145 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11340: 0061829d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11341: 006a0da1 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11342: 0052dcd9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11343: 0062315d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11344: 009a9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11345: 009a42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11346: 004b7b9d 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_af │ │ │ │ 11347: 009b0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11348: 002c0cb1 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11349: 009f7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11350: 009a6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11351: 006b46a9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11351: 006b46c1 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11352: 008b9780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11353: 0027de19 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11354: 00282f99 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11355: 009f6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 11356: 0058bd21 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11356: 0058bd39 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11357: 0090eddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_w │ │ │ │ - 11358: 0069fe89 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11358: 0069fea1 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11359: 009f7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11360: 00263edd 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11361: 00645079 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11361: 00645091 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11362: 009b152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11363: 0099f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11364: 004092f9 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11365: 009f7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11366: 006aa795 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11366: 006aa7ad 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11367: 009aa190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11368: 00699989 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11368: 006999a1 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11369: 00438e29 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11370: 008edd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11371: 004bf5f9 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_b │ │ │ │ 11372: 009f7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11373: 009f8b9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11374: 009af328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11375: 004bfdbd 392 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_d │ │ │ │ @@ -11391,262 +11391,262 @@ │ │ │ │ 11387: 009f80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11388: 002577ed 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11389: 008fd034 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddh │ │ │ │ 11390: 0099f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11391: 009f8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11392: 009f6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11393: 009f711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11394: 0065cf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11394: 0065cf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11395: 003a23c9 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11396: 0058441d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11396: 00584435 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 11397: 004bfca5 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_w │ │ │ │ - 11398: 00638359 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11398: 00638371 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11399: 008eb7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11400: 0047da0d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11401: 009f82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11402: 002f4475 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11403: 008b2198 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11404: 0068e499 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11405: 005aa5d1 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11404: 0068e4b1 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11405: 005aa5e9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11406: 008fd0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddw │ │ │ │ 11407: 0048b435 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11408: 003a3a49 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11409: 009f6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11410: 008ee444 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11411: 0025e82d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11412: 009f87c8 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11413: 009f8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11414: 005d0f21 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 11415: 00523a51 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ + 11414: 005d0f39 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11415: 00523a69 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ 11416: 00492aed 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11417: 0052991d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11418: 0067fcd9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11417: 00529935 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11418: 0067fcf1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11419: 003f0bad 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11420: 00590179 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11420: 00590191 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11421: 009f6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11422: 009a0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11423: 009a3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11424: 009f7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11425: 0055233d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11425: 00552355 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11426: 003ac205 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11427: 003f6821 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11428: 00346329 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11429: 008b1e68 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11430: 009f6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11431: 0046dbf1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11432: 005557b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11432: 005557d1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11433: 0099ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11434: 003096f1 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11435: 008a6f68 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11436: 009f7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11437: 009f7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11438: 009a3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11439: 003ac305 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11440: 003f62a9 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11441: 006bd645 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11441: 006bd65d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11442: 0099edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11443: 009f7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11444: 009b1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11445: 009b02b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11446: 00530e81 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11446: 00530e99 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11447: 009f7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11448: 009f812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11449: 009f6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11450: 009f7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11451: 0041907d 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11452: 009f7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11453: 003ac279 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11454: 003fc7c5 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11455: 0026cb95 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11456: 0048fca5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11457: 009b1bc4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11458: 004949bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11459: 006ad17d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11459: 006ad195 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11460: 0099f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11461: 009f7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11462: 009f8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 11463: 009a5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11464: 003e9315 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11465: 006a0061 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11466: 00607ee1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11465: 006a0079 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11466: 00607ef9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11467: 009f7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11468: 0049b19d 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11469: 009b0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11470: 0054ae05 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11471: 0065ad15 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11470: 0054ae1d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11471: 0065ad2d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11472: 009a77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11473: 009074b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_df │ │ │ │ 11474: 004b29ed 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ueq │ │ │ │ - 11475: 006b6e91 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11475: 006b6ea9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11476: 009f6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11477: 009f62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11478: 0099de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11479: 008b1c8c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11480: 003fd1f9 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11481: 009aa580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11482: 009f7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11483: 00649bad 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11483: 00649bc5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11484: 009aaa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11485: 009f7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11486: 009b1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11487: 0063a881 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11487: 0063a899 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11488: 009f72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11489: 009a5fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11490: 009b0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11491: 006b062d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11491: 006b0645 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11492: 009a088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11493: 004ba299 144 FUNC GLOBAL DEFAULT 12 helper_psubusb │ │ │ │ - 11494: 00642421 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11495: 00636f55 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11494: 00642439 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11495: 00636f6d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11496: 008e12cc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11497: 004ba3b9 120 FUNC GLOBAL DEFAULT 12 helper_psubush │ │ │ │ 11498: 004099f5 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11499: 009f744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11500: 009f5f73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11501: 0067d6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11501: 0067d6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11502: 0099df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11503: 002664dd 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11504: 00486871 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11505: 0043e431 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11506: 009a0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11507: 0099d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11508: 009f811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11509: 0099dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11510: 003de42d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11511: 0048a69d 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11512: 00553161 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11512: 00553179 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11513: 009f820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11514: 009a41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11515: 0099caa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11516: 002f3235 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 11517: 009f8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11518: 0035a26d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11519: 009f6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11520: 0099d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11521: 0099c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11522: 008f3cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_ph │ │ │ │ - 11523: 00509ca9 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ + 11523: 00509cc1 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ 11524: 004b7cfd 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_eq │ │ │ │ 11525: 0025b4d1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11526: 009b0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11527: 00494bfd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11528: 0099db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11529: 006bb48d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11529: 006bb4a5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11530: 009a9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11531: 009f6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11532: 007bd644 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11532: 007bd65c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11533: 009a09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11534: 0025ed95 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11535: 0047e819 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11536: 0099a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11537: 0099c960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11538: 009a6d4c 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11539: 00550285 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11539: 0055029d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11540: 00908be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_b │ │ │ │ 11541: 009f7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11542: 006a816d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11542: 006a8185 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 11543: 009a6268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11544: 00908a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_d │ │ │ │ 11545: 009f78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11546: 002626e9 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11547: 008b2b04 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11548: 009a4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11549: 009f802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11550: 00908b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_h │ │ │ │ 11551: 009ab2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11552: 007de768 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11552: 007de780 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11553: 009f825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11554: 003491f1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11555: 0046fad1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11556: 0066bf7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11556: 0066bf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11557: 009f7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11558: 007de760 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11558: 007de778 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 11559: 008f3bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_qb │ │ │ │ - 11560: 00664ef1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11560: 00664f09 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11561: 0046dcd5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11562: 004a0aa9 152 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpeconf0 │ │ │ │ 11563: 009a503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11564: 00438e79 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11565: 003c5065 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11566: 009f6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11567: 005a0f11 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11567: 005a0f29 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11568: 009f7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11569: 009aa140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11570: 00908adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_w │ │ │ │ 11571: 009f759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11572: 009a39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11573: 0043d879 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11574: 009f5ca8 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11575: 006275cd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11575: 006275e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11576: 0049fb55 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11577: 002bcde1 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11578: 009b2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11579: 009076c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_s_df │ │ │ │ 11580: 009f7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11581: 009f791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11582: 00568ce5 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11582: 00568cfd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11583: 003ea739 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11584: 00687fa1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11584: 00687fb9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 11585: 004b1f81 188 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_d │ │ │ │ 11586: 009acbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11587: 009a100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11588: 0058c3b5 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11589: 00648809 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11588: 0058c3cd 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11589: 00648821 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11590: 009f72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11591: 009f6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11592: 0099eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11593: 005a7799 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11593: 005a77b1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11594: 009f71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11595: 009f648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11596: 009ab978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11597: 009f68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11598: 006239e5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11598: 006239fd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11599: 00266dbd 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11600: 005a9e39 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11600: 005a9e51 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11601: 009f6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11602: 0048a30d 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11603: 009f6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11604: 009aa910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11605: 0022ca15 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11606: 005bb49d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11606: 005bb4b5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11607: 0099e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ - 11608: 00514569 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ + 11608: 00514581 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ 11609: 009b1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11610: 00622ddd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11610: 00622df5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11611: 004b203d 186 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_s │ │ │ │ 11612: 009ad744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11613: 009a4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11614: 004ad9d1 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_d │ │ │ │ 11615: 0099d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11616: 00646a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11617: 00629d91 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11616: 00646a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11617: 00629da9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11618: 009f5889 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11619: 009f7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11620: 009aed3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11621: 00542801 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11621: 00542819 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11622: 009f7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11623: 004abd31 86 FUNC GLOBAL DEFAULT 12 helper_cmpu_eq_qb │ │ │ │ - 11624: 006ba7fd 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11624: 006ba815 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11625: 009ad514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11626: 009a9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11627: 009f6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11628: 008eee10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11629: 00322169 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11630: 006336e1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11630: 006336f9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11631: 008d18a0 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11632: 00621e35 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11632: 00621e4d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11633: 004adab5 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_s │ │ │ │ 11634: 009f73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11635: 009f732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11636: 008e1120 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11637: 008e1180 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11638: 008e1190 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11639: 0048a149 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11640: 0049b135 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11641: 00564769 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11641: 00564781 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11642: 004ac74d 32 FUNC GLOBAL DEFAULT 12 mips_exception_name │ │ │ │ 11643: 008fd97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklbh │ │ │ │ 11644: 009a2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11645: 008f3794 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phl │ │ │ │ 11646: 009f6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11647: 009f7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11648: 009adc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ @@ -11654,284 +11654,284 @@ │ │ │ │ 11650: 008f3818 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phr │ │ │ │ 11651: 009a40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11652: 004094e5 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11653: 009f67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11654: 008f8ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_ebase │ │ │ │ 11655: 009a63e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11656: 008ef2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11657: 006bc8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11658: 006ba55d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11659: 0061adb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11660: 0053ce41 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11661: 00684a85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11662: 00624851 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11657: 006bc8fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11658: 006ba575 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11659: 0061adc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11660: 0053ce59 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11661: 00684a9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11662: 00624869 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11663: 0099d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11664: 009f73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11665: 005a10a1 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11665: 005a10b9 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11666: 009f647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11667: 00625e79 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11668: 005f15e9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11669: 0064435d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11667: 00625e91 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11668: 005f1601 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11669: 00644375 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11670: 0099cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11671: 009a0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11672: 006abac1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11672: 006abad9 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11673: 0025b591 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11674: 0099c9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11675: 009f67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11676: 002672dd 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11677: 0033ce7d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11678: 009f8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11679: 008a9c38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11680: 002c3851 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11681: 009f6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11682: 009f7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11683: 009f6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11684: 0099db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11685: 0069121d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11685: 00691235 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11686: 009af798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11687: 009f84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11688: 0099be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11689: 003395d5 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 11690: 009f664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11691: 009f76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11692: 006c31c5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11692: 006c31dd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11693: 009ac4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11694: 008e8e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11695: 0099ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11696: 009aafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11697: 008b19e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 11698: 0065ad69 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11698: 0065ad81 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ 11699: 004baf75 124 FUNC GLOBAL DEFAULT 12 helper_psrah │ │ │ │ - 11700: 00607b01 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11700: 00607b19 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11701: 0099f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11702: 009f6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11703: 0079c1c0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11704: 00568e2d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11703: 0079c1d8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11704: 00568e45 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11705: 003f0575 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 11706: 009f7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11707: 0080b25c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11708: 0063eb5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11707: 0080b274 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11708: 0063eb75 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11709: 009f6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11710: 009b2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11711: 0055a811 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11711: 0055a829 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11712: 009f617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11713: 009a9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11714: 002c9ba1 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ 11715: 004bae61 20 FUNC GLOBAL DEFAULT 12 helper_psraw │ │ │ │ - 11716: 0065a9a1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11716: 0065a9b9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11717: 003401f5 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11718: 0048c40d 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11719: 009b19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11720: 00643505 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11720: 0064351d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11721: 0041b605 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11722: 009a230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11723: 0054e8a5 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11723: 0054e8bd 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11724: 009f70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11725: 009f7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11726: 00661d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11726: 00661d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11727: 0041287d 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11728: 009ed820 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11729: 009f6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11730: 00480279 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11731: 009f7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11732: 003c47dd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11733: 009f7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11734: 009f8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11735: 009afc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11736: 0058d0ed 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11736: 0058d105 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11737: 009f6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11738: 009a010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11739: 009f7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11740: 00638485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11740: 0063849d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11741: 009aa030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11742: 009b236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11743: 0047d7d1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11744: 005a2f71 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11744: 005a2f89 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11745: 009b0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11746: 0022cb49 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ - 11747: 0063658d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11747: 006365a5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11748: 0046fa29 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11749: 009f5ed5 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11750: 006bc9f1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11750: 006bca09 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11751: 0099d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11752: 009b1c44 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11753: 009a5948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11754: 009f7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11755: 00682f61 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11755: 00682f79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11756: 009f6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11757: 004a15c5 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwsize │ │ │ │ 11758: 008afa28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11759: 009a47ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11760: 009a5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11761: 0043da31 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11762: 0085a89c 64 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ 11763: 004b3015 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ule │ │ │ │ - 11764: 0069cd41 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11764: 0069cd59 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11765: 002fc3f1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11766: 0063e4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11766: 0063e4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11767: 009f6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11768: 009aa390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11769: 00901af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_d │ │ │ │ 11770: 009f817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11771: 00659fe1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11771: 00659ff9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11772: 00462ecd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11773: 009f6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11774: 00465ab1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11775: 009f679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11776: 009ae2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11777: 009f6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11778: 0040e8a5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11779: 009f776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11780: 00313265 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11781: 0061b441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11781: 0061b459 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11782: 00405a99 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11783: 009a84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11784: 006048b5 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11784: 006048cd 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11785: 009f6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11786: 004b2d01 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ult │ │ │ │ 11787: 0049cad5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11788: 009a135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11789: 009f7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11790: 009a9438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11791: 008f6260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_wired │ │ │ │ 11792: 004035ad 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11793: 009f7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11794: 009a23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11795: 00900550 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_s │ │ │ │ 11796: 003f8be9 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11797: 009f5f7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11798: 00602989 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11798: 006029a1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11799: 009f7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11800: 009f6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11801: 009f7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11802: 009abb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11803: 009afc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11804: 0069d3c9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11804: 0069d3e1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11805: 009f78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11806: 008edd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11807: 006a07cd 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11807: 006a07e5 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11808: 0029ded9 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11809: 0025b0d1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11810: 009b1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11811: 009f7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11812: 009f7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11813: 009f5f64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11814: 009f61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11815: 002c8d65 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11816: 0033fc39 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11817: 009a5fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11818: 003ee7a1 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 11819: 009f7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11820: 0065f8c9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11821: 0069cded 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 11822: 00641a2d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11820: 0065f8e1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11821: 0069ce05 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11822: 00641a45 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11823: 009f67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11824: 003b2439 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11825: 009f6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11826: 009f6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11827: 0046f695 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11828: 0067c2c1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11828: 0067c2d9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11829: 009a9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11830: 004b8005 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_le │ │ │ │ 11831: 0047e4ed 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11832: 003c8ff5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11833: 00264575 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11834: 0099de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11835: 0054adc5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11836: 00640465 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11835: 0054addd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11836: 0064047d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11837: 009f6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11838: 0053dbf9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11838: 0053dc11 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11839: 004517a9 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11840: 009ac904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11841: 009a80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11842: 008eb870 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11843: 009a85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11844: 0047e971 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11845: 00416f4d 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11846: 0059b511 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11847: 0063d4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11846: 0059b529 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11847: 0063d4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11848: 0099fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11849: 00264e71 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11850: 005a3269 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11850: 005a3281 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11851: 009f82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11852: 009ae4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11853: 0066acd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11853: 0066ace9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11854: 009f7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11855: 008ee4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11856: 00274075 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11857: 0067801d 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11857: 00678035 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11858: 009a9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11859: 004b7e89 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_lt │ │ │ │ 11860: 009a2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11861: 009b0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11862: 0047e915 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11863: 00412e49 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11864: 0062df75 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11864: 0062df8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11865: 009f7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11866: 009a3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11867: 002bac19 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11868: 00412c39 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11869: 009f7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11870: 009f7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11871: 009a467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11872: 009a481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11873: 0099f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11874: 009f74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11875: 0099c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11876: 009f6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11877: 009f79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11878: 004191fd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11879: 00661fb1 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11880: 006a038d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11879: 00661fc9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11880: 006a03a5 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11881: 009f8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11882: 00638539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11882: 00638551 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11883: 009af6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11884: 0027de09 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11885: 0046f8b1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11886: 009a1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11887: 009f80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11888: 003002e9 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11889: 009ad7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11890: 0028d02d 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11891: 0099d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11892: 00450fa1 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11893: 009f787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11894: 009f8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11895: 0033f465 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11896: 009f69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11897: 005572e9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11897: 00557301 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11898: 009af968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11899: 009aa440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ 11900: 004aee3d 206 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_d │ │ │ │ - 11901: 006bb879 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11901: 006bb891 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11902: 003c12b5 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11903: 00581e69 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11903: 00581e81 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11904: 0025b179 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11905: 008f5aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcbind │ │ │ │ 11906: 004168a5 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11907: 00556f55 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11907: 00556f6d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11908: 009f5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11909: 003f1305 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11910: 004acbc1 624 FUNC GLOBAL DEFAULT 12 helper_ctc1 │ │ │ │ 11911: 00295c19 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11912: 006ab8b9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11913: 0061ab95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11912: 006ab8d1 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11913: 0061abad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11914: 009a029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11915: 0099c178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11916: 009a234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11917: 00262a15 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11918: 009ab868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11919: 0065f539 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11919: 0065f551 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11920: 009a16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11921: 004aef0d 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_s │ │ │ │ 11922: 009a4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11923: 009a62a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11924: 00462f35 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11925: 009ab928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11926: 00697a39 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11926: 00697a51 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11927: 009f7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11928: 00248d89 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11929: 004b88e5 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ne │ │ │ │ 11930: 009f5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11931: 0099dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11932: 004aae71 122 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_ph │ │ │ │ 11933: 009f78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ @@ -11940,83 +11940,83 @@ │ │ │ │ 11936: 00463ed5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11937: 0031a771 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11938: 008b1b28 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11939: 009b20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11940: 009f7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 11941: 004b75dd 330 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_nge │ │ │ │ 11942: 008fd874 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklhw │ │ │ │ - 11943: 006aa235 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11943: 006aa24d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11944: 009b065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11945: 009a2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11946: 009f5f5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11947: 0026d985 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ 11948: 004b7179 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngl │ │ │ │ - 11949: 006457c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11949: 006457dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11950: 009f70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11951: 009f6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11952: 009f74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 11953: 004329e9 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11954: 00643255 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11955: 0068fa7d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11954: 0064326d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11955: 0068fa95 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11956: 003730a9 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11957: 009f7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 11958: 004b7a45 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngt │ │ │ │ 11959: 0099cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11960: 00643631 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11960: 00643649 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11961: 009f63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11962: 0061d055 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11963: 005541d1 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11962: 0061d06d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11963: 005541e9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11964: 0099f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11965: 003ca749 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11966: 009a0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11967: 0069ea2d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11968: 005a0c95 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11967: 0069ea45 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11968: 005a0cad 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 11969: 00454dbd 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 11970: 00469d11 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11971: 009f6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11972: 009f658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11973: 009f7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11974: 006ae1bd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11974: 006ae1d5 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11975: 00859538 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11976: 009a88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11977: 0046d2a9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11978: 00369279 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11979: 009adf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11980: 0065152d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 11980: 00651545 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 11981: 009f6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11982: 009a7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 11983: 004b8785 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_or │ │ │ │ - 11984: 005329d9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11984: 005329f1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11985: 009f718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11986: 009b20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 11987: 0099bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11988: 009a495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11989: 0063a7a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11989: 0063a7bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11990: 0025f4e1 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 11991: 008fa880 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinvf │ │ │ │ 11992: 00462105 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11993: 00668001 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11993: 00668019 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 11994: 004a0a19 144 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpecontrol │ │ │ │ - 11995: 006289c1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11996: 0063e5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11995: 006289d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11996: 0063e5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11997: 009f705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11998: 0066e36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11998: 0066e385 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 11999: 0041f469 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12000: 009aab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12001: 009f6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12002: 009f61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12003: 0029f4fd 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12004: 0062807d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12004: 00628095 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12005: 0030330d 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12006: 009a3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12007: 009aa410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12008: 009f847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12009: 009a163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12010: 00348bb9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12011: 00551b05 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12011: 00551b1d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12012: 009f7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12013: 003ea6c1 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12014: 002970c5 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12015: 0099cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12016: 003f3ddd 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12017: 002aab25 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12018: 009f6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -12026,200 +12026,200 @@ │ │ │ │ 12022: 00422ad5 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12023: 008f04c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12024: 002bad81 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12025: 009ac634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12026: 009f674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12027: 0025b221 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12028: 00260911 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12029: 00616fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12030: 00662e51 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12029: 00616ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12030: 00662e69 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12031: 009b13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12032: 009a425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12033: 009f6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12034: 006b9e59 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12034: 006b9e71 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12035: 008d37b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12036: 00607f39 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12036: 00607f51 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12037: 009f820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12038: 0062c7d9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12038: 0062c7f1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12039: 004177fd 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12040: 005c7925 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12040: 005c793d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12041: 00258321 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12042: 009a52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12043: 009ad524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12044: 0069ddb9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12044: 0069ddd1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12045: 009f72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12046: 0068d039 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12047: 006646a5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12046: 0068d051 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12047: 006646bd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12048: 00441665 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12049: 009f7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12050: 008f7574 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_eq │ │ │ │ 12051: 009f81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12052: 009f6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12053: 003b9bfd 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12054: 0056213d 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12055: 00687d59 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12056: 0061bbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12057: 00584c2d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12054: 00562155 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12055: 00687d71 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12056: 0061bbd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12057: 00584c45 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12058: 00497bb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12059: 0099d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12060: 003ea609 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12061: 0046fb9d 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12062: 0066678d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12062: 006667a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12063: 00497f95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12064: 009f7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12065: 009f5ca2 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12066: 0099d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12067: 004d2ab5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bclri_df │ │ │ │ 12068: 008eee94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12069: 009f7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12070: 009ae8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12071: 009f7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12072: 0090fe5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_ps │ │ │ │ 12073: 009b219c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12074: 009f79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12075: 00663535 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12075: 0066354d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12076: 009f6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12077: 004335c5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12078: 0061e1a5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12079: 005650ed 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12080: 005a1c5d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12078: 0061e1bd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12079: 00565105 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12080: 005a1c75 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12081: 00259381 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12082: 002fc319 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12083: 006ad2b1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12083: 006ad2c9 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12084: 009f82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12085: 009f7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12086: 009f6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12087: 00348379 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12088: 006725f5 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12088: 0067260d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12089: 009f7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12090: 00581b71 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12091: 006272d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12090: 00581b89 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12091: 006272e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12092: 009abec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12093: 009b0580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12094: 009a93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12095: 00553201 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12096: 006966d5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12095: 00553219 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12096: 006966ed 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12097: 009a273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12098: 0029949d 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12099: 0047d93d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12100: 009f5f61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12101: 003e12c9 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ - 12102: 00803968 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ + 12102: 00803980 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ 12103: 009f72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12104: 009f7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12105: 008ef338 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12106: 0046e7d5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12107: 009f6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12108: 00605599 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12108: 006055b1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12109: 009f7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12110: 009aace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12111: 002a2371 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12112: 009f8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12113: 005a58b9 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12113: 005a58d1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12114: 009ae864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12115: 009a3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12116: 0046d3b1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12117: 009f606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12118: 0046a581 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12119: 0022bd55 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12120: 003095f5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12121: 0041dd55 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12122: 004811a5 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12123: 0039fde9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ - 12124: 00509ed5 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ + 12124: 00509eed 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ 12125: 009a264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12126: 00673db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12127: 0058f45d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12126: 00673dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12127: 0058f475 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12128: 009f608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12129: 009af758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12130: 009f804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12131: 003d52c5 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12132: 0034fa05 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12133: 009f61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12134: 006b6cfd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12135: 005a597d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12134: 006b6d15 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12135: 005a5995 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12136: 003077c9 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12137: 004c8151 666 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_b │ │ │ │ 12138: 009aa650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12139: 004c85f5 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_d │ │ │ │ 12140: 009ae724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12141: 009f7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12142: 009a85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12143: 004c83ed 334 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_h │ │ │ │ 12144: 009a445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12145: 00298b51 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12146: 0034f861 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12147: 0047df05 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12148: 009f7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12149: 002f2b7d 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12150: 0069d679 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12150: 0069d691 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12151: 009f8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12152: 009f8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12153: 00259681 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12154: 009f85f8 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12155: 009f715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12156: 009b1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12157: 008b1dcc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12158: 00249a1d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12159: 005aa355 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12159: 005aa36d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12160: 009aecbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12161: 009f836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12162: 004c853d 182 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_w │ │ │ │ 12163: 009ab350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12164: 009f5f2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12165: 00568cad 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12166: 0061ac85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12165: 00568cc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12166: 0061ac9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12167: 009f8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12168: 009a738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12169: 008b328c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12170: 008f02b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12171: 00475429 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12172: 00636449 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12172: 00636461 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12173: 009a69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12174: 0059b5d9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12174: 0059b5f1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12175: 009f81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12176: 004afdd5 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_d │ │ │ │ 12177: 0025f511 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12178: 004c8ff5 666 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_b │ │ │ │ 12179: 004c9499 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_d │ │ │ │ 12180: 002b5b79 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12181: 0090c49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_b │ │ │ │ 12182: 00419245 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12183: 0090c310 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_d │ │ │ │ 12184: 004c9291 336 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_h │ │ │ │ 12185: 009a392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12186: 005685f5 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12186: 0056860d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12187: 009af638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12188: 004a0039 128 FUNC GLOBAL DEFAULT 12 cpu_mips_get_random │ │ │ │ 12189: 009ad624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12190: 0090c418 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_h │ │ │ │ 12191: 009f7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12192: 0063e105 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12192: 0063e11d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12193: 0025cce1 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12194: 009f85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12195: 003a14d1 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12196: 0036c205 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12197: 00341741 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12198: 0062ccd9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12198: 0062ccf1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12199: 0042afa1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12200: 0065d161 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12200: 0065d179 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12201: 004afe91 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_s │ │ │ │ 12202: 0099fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12203: 0064f415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12204: 00643889 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12203: 0064f42d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12204: 006438a1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12205: 004baef5 128 FUNC GLOBAL DEFAULT 12 helper_psrlh │ │ │ │ 12206: 00403899 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12207: 009b13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12208: 00310d89 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12209: 006ad975 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12209: 006ad98d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12210: 009f6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12211: 004c93e1 184 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_w │ │ │ │ 12212: 009f6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12213: 009f62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12214: 006b4f95 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12214: 006b4fad 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12215: 009af488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12216: 009a476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12217: 0099d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12218: 009f5ee4 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12219: 0090c394 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_w │ │ │ │ 12220: 009b07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12221: 00239265 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12228,58 +12228,58 @@ │ │ │ │ 12224: 009abf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12225: 009f6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12226: 009a416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12227: 009f6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12228: 009af148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12229: 009f75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ 12230: 004bae49 24 FUNC GLOBAL DEFAULT 12 helper_psrlw │ │ │ │ - 12231: 00618f85 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12231: 00618f9d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12232: 0090be6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_b │ │ │ │ - 12233: 00697301 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12233: 00697319 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12234: 009ad8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12235: 0054adcd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12235: 0054ade5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12236: 009f6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12237: 0090bce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_d │ │ │ │ 12238: 009f5f45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12239: 009a103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12240: 009a21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12241: 0048a2c5 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12242: 0090bde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_h │ │ │ │ 12243: 0099c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12244: 009f6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12245: 009f77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12246: 002654a9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12247: 003a51b9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12248: 006af315 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12249: 0063e521 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12248: 006af32d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12249: 0063e539 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12250: 009a46dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12251: 009a64a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12252: 009f82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12253: 009f67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12254: 009a4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12255: 009f8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12256: 009f795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12257: 009f87bc 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12258: 00476c01 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12259: 005a0901 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12259: 005a0919 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12260: 009f710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 12261: 0090bd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_w │ │ │ │ - 12262: 0061c46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12263: 00624fb5 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12262: 0061c485 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12263: 00624fcd 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12264: 009f7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12265: 009f716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12266: 00584b3d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12266: 00584b55 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12267: 009a14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12268: 005c9245 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12268: 005c925d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12269: 009b1e38 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12270: 008f7b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_nge │ │ │ │ 12271: 004da039 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsun_df │ │ │ │ 12272: 008f6158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwfield │ │ │ │ 12273: 008f3500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_w │ │ │ │ - 12274: 00567f19 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12274: 00567f31 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12275: 004b7c45 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_un │ │ │ │ 12276: 009ac4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12277: 0046f091 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12278: 009f73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12279: 009018e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_d │ │ │ │ 12280: 009f6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12281: 0046b501 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ @@ -12291,130 +12291,130 @@ │ │ │ │ 12287: 00339e45 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12288: 009f848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12289: 009b0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12290: 004c6b55 124 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_d │ │ │ │ 12291: 009f746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12292: 009f7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ 12293: 004a1ce5 30 FUNC GLOBAL DEFAULT 12 helper_mtc0_config0 │ │ │ │ - 12294: 00620a25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12294: 00620a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12295: 004a1d05 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_config2 │ │ │ │ 12296: 004c690d 380 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_h │ │ │ │ 12297: 004abf61 226 FUNC GLOBAL DEFAULT 12 helper_extr_w │ │ │ │ 12298: 009f7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ 12299: 004a1d1d 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_config3 │ │ │ │ 12300: 008f8780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tchalt │ │ │ │ - 12301: 0057f7c1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12301: 0057f7d9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ 12302: 008f7c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngt │ │ │ │ 12303: 004a1d45 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_config4 │ │ │ │ - 12304: 006a3a29 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12304: 006a3a41 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12305: 004a1d61 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_config5 │ │ │ │ 12306: 009f8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12307: 003bbb49 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12308: 00900340 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_s │ │ │ │ 12309: 009f658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12310: 00287451 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12311: 0099fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12312: 009f7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12313: 006ab761 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12313: 006ab779 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12314: 008f5e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_context │ │ │ │ 12315: 00493aad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12316: 009f7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12317: 00678539 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12318: 0054eaad 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12317: 00678551 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12318: 0054eac5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12319: 009a2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12320: 009f6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12321: 006b68e5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12321: 006b68fd 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12322: 009f7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12323: 009f6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12324: 003fba79 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12325: 00607da9 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12325: 00607dc1 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12326: 009f77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12327: 006adde5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12327: 006addfd 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12328: 004c6a89 204 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_w │ │ │ │ 12329: 009a96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12330: 00632c75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12330: 00632c8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12331: 0024d075 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12332: 009aaf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12333: 0090619c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsun_df │ │ │ │ 12334: 0099afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12335: 009f842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12336: 009f8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12337: 009a457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12338: 0064c8a9 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12339: 006af6c5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12338: 0064c8c1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12339: 006af6dd 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12340: 0090c8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_b │ │ │ │ 12341: 0099b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12342: 00575d9d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12342: 00575db5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12343: 009ac944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12344: 0090c730 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_d │ │ │ │ 12345: 004a0e01 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcbind │ │ │ │ 12346: 009f776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12347: 0026a811 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12348: 00630539 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12349: 006a6765 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12348: 00630551 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12349: 006a677d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12350: 004681ed 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12351: 003f265d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12352: 00688a49 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12352: 00688a61 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12353: 0090c838 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_h │ │ │ │ 12354: 009f8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12355: 0061b47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12355: 0061b495 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12356: 004a2319 164 FUNC GLOBAL DEFAULT 12 helper_mftdsp │ │ │ │ - 12357: 0061c305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12357: 0061c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12358: 00265525 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12359: 0099cab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12360: 0090aad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_d │ │ │ │ 12361: 00346955 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12362: 009f5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12363: 0067603d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12363: 00676055 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12364: 0099ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12365: 0049d20d 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12366: 0065560d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12366: 00655625 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12367: 009f63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12368: 009a0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12369: 009abc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12370: 0069a079 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12370: 0069a091 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12371: 0090abdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_h │ │ │ │ - 12372: 0052c029 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12372: 0052c041 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12373: 009f8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12374: 0055a5b1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12374: 0055a5c9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12375: 009f8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12376: 009f7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12377: 003f4c71 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12378: 00673035 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12378: 0067304d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12379: 0037d811 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12380: 0090c7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_w │ │ │ │ - 12381: 006aac61 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12381: 006aac79 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12382: 009a45cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12383: 00639585 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12383: 0063959d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12384: 009f8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12385: 00911c58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12386: 009b0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12387: 00643811 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12387: 00643829 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12388: 0025f501 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12389: 0068d209 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12389: 0068d221 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12390: 009f7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12391: 009f62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12392: 009f69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12393: 009f6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12394: 0053e3f1 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12394: 0053e409 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12395: 0090ab58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_w │ │ │ │ 12396: 004b6e41 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_seq │ │ │ │ 12397: 008b2b1c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12398: 009af888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12399: 0047b109 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12400: 0042077d 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12401: 00670a9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12401: 00670ab5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12402: 009f7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12403: 008f7ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_le │ │ │ │ 12404: 0037d215 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 12405: 006ad4b1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12406: 00671555 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12405: 006ad4c9 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12406: 0067156d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12407: 0043da49 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12408: 0099f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12409: 00608f7d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12409: 00608f95 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12410: 009a236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12411: 0035866d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12412: 0099af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12413: 009f7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12414: 009f5f22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12415: 0048a2fd 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12416: 0099e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12428,596 +12428,596 @@ │ │ │ │ 12424: 0099fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12425: 009f83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12426: 009f7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12427: 009a804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12428: 009f6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12429: 004ab431 186 FUNC GLOBAL DEFAULT 12 helper_dpaqx_s_w_ph │ │ │ │ 12430: 009f7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12431: 007bd844 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12431: 007bd85c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12432: 009d46d0 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12433: 008b1eb0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12434: 008fb774 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_eq │ │ │ │ 12435: 009f77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12436: 009f8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12437: 0048561d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12438: 009a436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12439: 009f7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12440: 009f6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12441: 0056af69 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12442: 006888d9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12441: 0056af81 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12442: 006888f1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12443: 009a0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12444: 00450fc9 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12445: 00670af1 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12445: 00670b09 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12446: 003b99dd 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12447: 004847c9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ 12448: 0090175c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_d │ │ │ │ - 12449: 006292e9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12450: 0069da95 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12449: 00629301 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12450: 0069daad 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12451: 009a21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12452: 009f6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12453: 00319f75 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12454: 00485ea5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12455: 009f65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12456: 00678b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12456: 00678b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12457: 009f61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12458: 00635fd1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12458: 00635fe9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12459: 009b141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12460: 009001b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_s │ │ │ │ 12461: 009b061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12462: 006ad9dd 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12462: 006ad9f5 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12463: 008b28a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12464: 009a453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12465: 003f74bd 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12466: 0049684d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12467: 002f43e9 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12468: 009b139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12469: 009a5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12470: 003a1b01 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12471: 006b42f5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12471: 006b430d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12472: 009f8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12473: 009a5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12474: 009f6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12475: 0067db59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12475: 0067db71 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12476: 008e0690 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12477: 005adc71 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12477: 005adc89 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12478: 002f3d35 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12479: 009a094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12480: 006a1df9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12480: 006a1e11 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12481: 00483b0d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12482: 00381855 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12483: 009f8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12484: 0064a981 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12485: 007bd448 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12486: 006a045d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12484: 0064a999 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12485: 007bd460 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12486: 006a0475 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12487: 009af318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12488: 008b17b8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12489: 009f7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12490: 008fa778 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwi │ │ │ │ 12491: 009f6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12492: 0099b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12493: 008b3234 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12494: 006871d5 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12494: 006871ed 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12495: 009a5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12496: 00554885 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12496: 0055489d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12497: 008fa904 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwr │ │ │ │ 12498: 009a511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12499: 00635eb1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12499: 00635ec9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12500: 009f7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12501: 009f7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12502: 0064b1c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12503: 0056907d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12502: 0064b1dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12503: 00569095 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 12504: 008f2f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschedule │ │ │ │ - 12505: 0059a0f1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12505: 0059a109 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12506: 004a3d05 2588 FUNC GLOBAL DEFAULT 12 mips_cpu_do_interrupt │ │ │ │ 12507: 00469cc9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12508: 00436c01 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12509: 006a0809 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12509: 006a0821 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12510: 0025f509 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12511: 0047e9e9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12512: 008ebea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12513: 009b2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12514: 009b0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12515: 009f6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12516: 009f88c8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12517: 00668879 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12517: 00668891 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12518: 009a02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12519: 002842d1 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12520: 009f7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12521: 009f6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12522: 009a4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12523: 0061ad75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12523: 0061ad8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12524: 009f7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12525: 009f646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12526: 0067d39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12526: 0067d3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12527: 003dd3f9 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12528: 009a156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12529: 0099c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12530: 0067d505 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12531: 006bcdf5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12530: 0067d51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12531: 006bce0d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12532: 009f835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12533: 0066d945 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12533: 0066d95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12534: 009f7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12535: 009f702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12536: 0058dcb1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12537: 00672541 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12538: 00695af5 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12536: 0058dcc9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12537: 00672559 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12538: 00695b0d 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12539: 009f8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12540: 009b2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12541: 009f7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 12542: 005a3719 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12542: 005a3731 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12543: 009ae674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12544: 009f73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12545: 009a740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12546: 004939d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12547: 0046f7e1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12548: 009ae224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12549: 00911c28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12550: 009af138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12551: 0066f7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12551: 0066f7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12552: 009af658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12553: 008eb8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12554: 009f72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12555: 009f747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12556: 00696a3d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12556: 00696a55 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12557: 00433a39 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12558: 00514565 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ + 12558: 0051457d 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ 12559: 003f2ba5 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12560: 009afe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12561: 0067c23d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12561: 0067c255 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12562: 009b1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12563: 0061a39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12564: 005d8f61 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12563: 0061a3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12564: 005d8f79 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12565: 009a6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12566: 0041ed91 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12567: 009a859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12568: 005a1d71 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12568: 005a1d89 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12569: 009a9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12570: 009a02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12571: 008ea3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12572: 0025e3a5 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12573: 009f8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12574: 0099d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12575: 0069c18d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12575: 0069c1a5 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12576: 0099b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12577: 0048c445 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12578: 0048a069 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12579: 00258261 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12580: 0084ffd8 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12581: 0067f0dd 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12581: 0067f0f5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12582: 009f70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12583: 009f8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12584: 0056aeed 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12584: 0056af05 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12585: 009a5e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12586: 009a2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12587: 009f6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12588: 006388f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12588: 00638911 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12589: 00431d41 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12590: 009a303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12591: 009a6448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12592: 0025fd59 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12593: 009aaa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12594: 009f7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12595: 0054c721 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12595: 0054c739 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12596: 008ff4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_ps │ │ │ │ 12597: 00418701 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12598: 00673c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12598: 00673c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12599: 009f6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12600: 008fda84 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklwd │ │ │ │ 12601: 009b1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12602: 009f7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12603: 00598de5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12603: 00598dfd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12604: 0040a2e9 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12605: 0040e105 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12606: 0022c1f9 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12607: 009f81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12608: 00681931 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12608: 00681949 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12609: 009b1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12610: 009afd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12611: 004ec48d 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ - 12612: 0065b725 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12613: 005411b5 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12611: 004ec4a5 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ + 12612: 0065b73d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12613: 005411cd 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12614: 009f7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12615: 009f794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12616: 0043f451 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12617: 009015d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_d │ │ │ │ 12618: 009f766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12619: 006bfd59 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12619: 006bfd71 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12620: 00412e55 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12621: 006bc1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12621: 006bc1cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12622: 009f7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12623: 009f70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12624: 00636509 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12625: 0058428d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12624: 00636521 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12625: 005842a5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12626: 009f6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ 12627: 004a1fe9 74 FUNC GLOBAL DEFAULT 12 helper_mtc0_errctl │ │ │ │ - 12628: 0064fe51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12628: 0064fe69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12629: 00483a81 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12630: 0049a681 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 12631: 009f63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12632: 009aafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12633: 005a5855 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12633: 005a586d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12634: 009f6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12635: 00668215 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12635: 0066822d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12636: 00900028 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_s │ │ │ │ 12637: 0099f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12638: 006bd001 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12638: 006bd019 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12639: 009f7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12640: 009f7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12641: 0046e16d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12642: 0057ee01 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12642: 0057ee19 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12643: 0049e645 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12644: 003788e1 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 12645: 006b6851 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12645: 006b6869 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12646: 0047a749 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12647: 00646b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12648: 006635f9 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12649: 00668449 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12647: 00646b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12648: 00663611 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12649: 00668461 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12650: 008ea34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12651: 009f8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12652: 009a735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12653: 0099edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12654: 00661bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12654: 00661bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12655: 004958e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12656: 0029f4e9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12657: 009f7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12658: 00486ec5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12659: 006b23c9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12659: 006b23e1 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12660: 0033e01d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12661: 009f7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12662: 009b0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12663: 0099a8a8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12664: 009f84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12665: 009f7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12666: 00626881 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12666: 00626899 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12667: 009f857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12668: 00638665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12668: 0063867d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12669: 002c5b91 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12670: 0029b89d 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12671: 00629011 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12671: 00629029 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12672: 009f8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12673: 0025d2a5 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12674: 0048a0c5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12675: 0066a2f5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12675: 0066a30d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12676: 009b126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12677: 009f8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12678: 009b1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12679: 008f7154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_errctl │ │ │ │ 12680: 0099b764 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12681: 0061a7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12681: 0061a7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12682: 009f648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 12683: 00537b99 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 12683: 00537bb1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 12684: 0099a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12685: 009f83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12686: 009f8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12687: 0099e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12688: 00646c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12688: 00646c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12689: 009a7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12690: 009f6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12691: 008f788c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_sf │ │ │ │ 12692: 009f6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12693: 006b3a15 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12694: 0069d9b1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12693: 006b3a2d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12694: 0069d9c9 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12695: 009a9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12696: 009a209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12697: 009a842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12698: 009f6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12699: 002605d9 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12700: 009f85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12701: 00419341 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12702: 008fbda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_le │ │ │ │ 12703: 009f7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12704: 0044f525 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12705: 009f649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12706: 0053e569 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12706: 0053e581 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12707: 009f6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12708: 0063ce4d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12708: 0063ce65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12709: 002c0c61 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12710: 009b07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12711: 004845cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12712: 009f82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12713: 0029de95 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12714: 006814e9 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12714: 00681501 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12715: 0029920d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12716: 009a24cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12717: 009f675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12718: 009f72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12719: 009f735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12720: 0067ce1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12721: 0067d451 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12722: 006ba6f5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12720: 0067ce35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12721: 0067d469 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12722: 006ba70d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12723: 008fbc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_lt │ │ │ │ 12724: 009f7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12725: 009f7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12726: 00549ae1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12726: 00549af9 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12727: 009adb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12728: 00274fcd 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12729: 008f51e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_modsub │ │ │ │ 12730: 0099d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12731: 009b2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12732: 009f7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12733: 0047e21d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12734: 00694885 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12734: 0069489d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12735: 004871d1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12736: 0025baf9 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12737: 0060f9c1 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12738: 00655261 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12739: 0067c055 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12737: 0060f9d9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12738: 00655279 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12739: 0067c06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12740: 0099f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12741: 005761bd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12741: 005761d5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12742: 009f7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12743: 009a91e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12744: 00562b9d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12744: 00562bb5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12745: 009a7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12746: 008b16e8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12747: 009a4a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12748: 002c8bc9 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12749: 009f7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12750: 009f7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12751: 0031948d 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12752: 0061aa2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12752: 0061aa45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12753: 003eb11d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12754: 0099d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12755: 009f6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12756: 009e6490 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12757: 005df2f1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12757: 005df309 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12758: 0099d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12759: 009f77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12760: 009f79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12761: 006ac741 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12761: 006ac759 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12762: 003d4e09 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12763: 009f7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12764: 0064631d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12764: 00646335 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12765: 0040916d 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12766: 009f6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12767: 00679535 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12768: 00635251 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12767: 0067954d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12768: 00635269 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12769: 009f6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12770: 008ef4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12771: 00638bbd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12771: 00638bd5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12772: 0029afd9 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12773: 00483b7d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12774: 0043d1fd 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12775: 009f66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12776: 009f690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12777: 00640dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12777: 00640de5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12778: 009039e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshiu │ │ │ │ 12779: 0037f899 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12780: 003d8e51 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12781: 009f725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12782: 009f7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12783: 0025d885 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12784: 00668ec1 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12784: 00668ed9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12785: 003aa661 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12786: 008eef18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12787: 00499e69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12788: 009ad5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12789: 00643d49 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12789: 00643d61 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12790: 004956a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12791: 0099d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12792: 008ea2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12793: 0099b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12794: 008f74f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_un │ │ │ │ 12795: 009f836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12796: 009ad824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12797: 0099b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12798: 009f74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12799: 0054dd79 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12799: 0054dd91 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12800: 009a9478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12801: 004397d9 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12802: 0054adbd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12802: 0054add5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12803: 009f7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12804: 0099e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12805: 00351de5 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12806: 00685031 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12807: 006bc239 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12806: 00685049 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12807: 006bc251 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12808: 00321de9 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12809: 00451301 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12810: 009f7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12811: 0047da49 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12812: 00451645 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12813: 009a3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12814: 006b450d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12815: 0055a4ad 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12816: 0069d419 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12817: 00569591 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12814: 006b4525 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12815: 0055a4c5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12816: 0069d431 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12817: 005695a9 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12818: 0099c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12819: 00266fc5 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12820: 007de71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 12821: 006b36b1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12820: 007de734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12821: 006b36c9 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12822: 003a5fd9 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12823: 006362f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12823: 0063630d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12824: 0099f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12825: 003dfb5d 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12826: 008b1d5c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12827: 006a0f1d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12827: 006a0f35 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12828: 00419655 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12829: 009a3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12830: 009f748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12831: 009f6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ 12832: 008f31e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_maar │ │ │ │ - 12833: 006517ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12833: 00651805 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12834: 00268f55 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12835: 0068df3d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12835: 0068df55 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12836: 0040364d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12837: 0030968d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12838: 003ca405 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12839: 005ada55 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12839: 005ada6d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12840: 008afa64 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12841: 004166b5 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12842: 009f7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12843: 009f85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12844: 009f6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12845: 009ac794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12846: 0049e065 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12847: 008b2a50 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12848: 009f8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12849: 005a9d91 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12849: 005a9da9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12850: 00415c75 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12851: 002bb255 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12852: 009a6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12853: 009f6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12854: 00680e3d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12854: 00680e55 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12855: 00491e85 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12856: 00646719 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12856: 00646731 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12857: 008eff98 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12858: 00249349 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12859: 006b276d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12859: 006b2785 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12860: 009f6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12861: 009f6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12862: 009a0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12863: 009a58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12864: 009af7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12865: 009a259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12866: 009f849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12867: 009f7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12868: 0064c149 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12868: 0064c161 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12869: 009f710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12870: 009f8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12871: 009aa980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12872: 00611fc1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12872: 00611fd9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12873: 00412b99 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 12874: 008fbb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngle │ │ │ │ - 12875: 00602fe1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12875: 00602ff9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12876: 009afe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12877: 0064ba29 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12877: 0064ba41 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12878: 008b17f4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12879: 00663299 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12879: 006632b1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12880: 009b230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12881: 00678f51 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12882: 00553725 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12881: 00678f69 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12882: 0055373d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12883: 009f6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12884: 0099b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12885: 00347ea5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12886: 0066aab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12886: 0066aacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ 12887: 00905224 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddr_q_df │ │ │ │ - 12888: 006b4ec9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12888: 006b4ee1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12889: 004874fd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12890: 008e6c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12891: 00256211 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12892: 009f7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 12893: 009f720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12894: 0057a4dd 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12894: 0057a4f5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12895: 0028a7dd 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12896: 009f6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12897: 0024a759 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12898: 009033b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvpe │ │ │ │ - 12899: 0065aed9 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12900: 005a1389 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12901: 00607d8d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12899: 0065aef1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12900: 005a13a1 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12901: 00607da5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12902: 003a1729 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12903: 009ae114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12904: 0029af65 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12905: 009f82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12906: 00662791 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12906: 006627a9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12907: 004417d1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12908: 009ae854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12909: 009a4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12910: 0066e331 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12910: 0066e349 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12911: 009a5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 12912: 0099b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 12913: 005a09ad 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12913: 005a09c5 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12914: 003edeed 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12915: 009f70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12916: 0033ca9d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12917: 00484051 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12918: 009f7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12919: 009a5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 12920: 009a459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12921: 009f7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12922: 003f7e09 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12923: 00678bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12923: 00678c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12924: 009a45fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12925: 00486d45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12926: 009f7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12927: 0040eab9 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12928: 008afa58 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12929: 009f6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12930: 00908194 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_shf_df │ │ │ │ 12931: 00275799 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12932: 00289e41 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12933: 0068d639 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12934: 0067b485 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12935: 0064b67d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12933: 0068d651 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12934: 0067b49d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12935: 0064b695 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12936: 009a123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12937: 00634575 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12938: 005694d5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12937: 0063458d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12938: 005694ed 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12939: 009a0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12940: 00369265 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12941: 0053e459 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12941: 0053e471 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12942: 009f6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12943: 009f7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12944: 0069a141 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12944: 0069a159 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12945: 0099dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12946: 006637b9 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12947: 00563729 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12946: 006637d1 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12947: 00563741 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12948: 008b2e68 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12949: 0069c10d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12949: 0069c125 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12950: 009f7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 12951: 0058e439 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12951: 0058e451 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12952: 003fc26d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12953: 0055fae5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12954: 005631b9 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12953: 0055fafd 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12954: 005631d1 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12955: 004ad90d 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_d │ │ │ │ 12956: 0029f505 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12957: 004500a9 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12958: 0061d2d9 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12958: 0061d2f1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12959: 00485dd5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12960: 00266195 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 12961: 0065413d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12961: 00654155 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12962: 009a5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12963: 009aa320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12964: 0025f551 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12965: 002f6f0d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12966: 009a07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12967: 008eb240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12968: 00673ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12968: 00673ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12969: 009a6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12970: 00673681 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12970: 00673699 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12971: 009f685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12972: 009f6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12973: 006a3041 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12973: 006a3059 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12974: 00267b99 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12975: 0048667d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12976: 004ad84d 192 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_s │ │ │ │ 12977: 002c8cc1 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12978: 002bbc19 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12979: 00617b55 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12979: 00617b6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12980: 002c0971 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12981: 003cfd8d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12982: 00528f25 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12982: 00528f3d 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12983: 008e7250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12984: 009b0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12985: 008f0544 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12986: 009f5f49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12987: 009f84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12988: 009a746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12989: 002bef49 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12990: 0061303d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12990: 00613055 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12991: 009f7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 12992: 003e98a1 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12993: 00556bc5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12993: 00556bdd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12994: 0099ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12995: 003e0731 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12996: 009a9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 12997: 002bc5f9 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12998: 002628bd 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12999: 0054cb89 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12999: 0054cba1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13000: 0099de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13001: 008e6a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13002: 008efe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13003: 004192b1 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13004: 009f61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13005: 009f60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13006: 008ebb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13007: 0039f781 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13008: 009a755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13009: 0063b899 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13009: 0063b8b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13010: 009f7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13011: 0067dae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13012: 005a15fd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13011: 0067daf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13012: 005a1615 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13013: 004840d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13014: 008eb978 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13015: 009f6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13016: 009a9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13017: 009f8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13018: 009a0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13019: 00487049 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -13026,66 +13026,66 @@ │ │ │ │ 13022: 0099b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13023: 003775bd 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13024: 0099b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13025: 009a38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13026: 004c4881 464 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_b │ │ │ │ 13027: 009f723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ 13028: 004c4b99 118 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_d │ │ │ │ - 13029: 006b8259 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13029: 006b8271 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13030: 009a48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13031: 009f838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13032: 009f613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13033: 002a23d9 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13034: 003ea7d1 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13035: 0065569d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13035: 006556b5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13036: 009a50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13037: 009a4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13038: 008fba8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_sf │ │ │ │ 13039: 00432dfd 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13040: 004c4a51 208 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_h │ │ │ │ 13041: 009f7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13042: 00322ed5 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13043: 004b0a81 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_ps │ │ │ │ 13044: 00452191 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13045: 007f91e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13045: 007f91f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13046: 0025e8ed 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13047: 008b1df8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13048: 003ca379 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13049: 002627c9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13050: 009f63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13051: 009a7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13052: 0044f3b1 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13053: 0099e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13054: 009f7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13055: 0063d331 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13055: 0063d349 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13056: 0099b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13057: 009f7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13058: 009ab778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13059: 009a0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13060: 009f5f85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13061: 009f8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13062: 009a5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13063: 0063b1f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13063: 0063b20d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13064: 009f660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13065: 009af468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13066: 004c4b21 120 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_w │ │ │ │ 13067: 0099acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13068: 008eb1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13069: 006877ad 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13069: 006877c5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13070: 009f72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13071: 009f7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13072: 009f85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13073: 0099f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13074: 003fce1d 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13075: 009a45bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13076: 006c1d15 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13076: 006c1d2d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13077: 004a8655 76 FUNC GLOBAL DEFAULT 12 get_cps_irq │ │ │ │ 13078: 009a4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13079: 009f74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13080: 0067d93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13080: 0067d955 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13081: 009a45dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13082: 009a96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13083: 009ab8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13084: 009f657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13085: 009a6518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13086: 009a0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13087: 009f847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13093,489 +13093,489 @@ │ │ │ │ 13089: 009f8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13090: 009b138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13091: 00405711 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13092: 004584c5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13093: 00257d1d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13094: 003377d1 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13095: 0044c409 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13096: 006b1d5d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13096: 006b1d75 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13097: 0022b0f9 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13098: 009ae844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13099: 009f69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13100: 009f7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13101: 008e7040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13102: 009b1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13103: 00646a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13103: 00646a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13104: 009a534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13105: 0060eed1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13105: 0060eee9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13106: 009aa770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13107: 009f85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13108: 0025de15 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13109: 00617ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13109: 00617add 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13110: 009f7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13111: 003f5c25 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13112: 009f7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13113: 009f645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13114: 0068d871 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13114: 0068d889 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13115: 009a033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ - 13116: 00564a65 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ + 13116: 00564a7d 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ 13117: 009a40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13118: 009f6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13119: 009a6068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13120: 009f788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13121: 009b2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13122: 009f754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13123: 0058b079 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13123: 0058b091 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13124: 009b1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13125: 002bce1d 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13126: 002685a5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13127: 006b05bd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13127: 006b05d5 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13128: 00344d49 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13129: 00907ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_slli_df │ │ │ │ 13130: 0099d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13131: 003d363d 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13132: 003c4951 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13133: 00494be9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13134: 002bae05 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13135: 0099aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13136: 0048798d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13137: 006ad98d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13137: 006ad9a5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13138: 009f6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13139: 0063dc65 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13139: 0063dc7d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13140: 008f0334 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13141: 00652a51 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13141: 00652a69 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13142: 004ab8f9 134 FUNC GLOBAL DEFAULT 12 helper_dpsq_sa_l_w │ │ │ │ 13143: 00904cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_b │ │ │ │ - 13144: 00662621 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13145: 0064caa1 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13144: 00662639 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13145: 0064cab9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13146: 009a29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ 13147: 008fb6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_un │ │ │ │ 13148: 00904b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_d │ │ │ │ - 13149: 0063690d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ - 13150: 0050dee9 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ + 13149: 00636925 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13150: 0050df01 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ 13151: 00348735 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13152: 002bec59 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13153: 00638f29 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13154: 0061b4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13153: 00638f41 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13154: 0061b50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13155: 009a9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13156: 0069e319 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13156: 0069e331 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13157: 00904c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_h │ │ │ │ 13158: 009a2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13159: 009f8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13160: 00341d69 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13161: 009f62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13162: 006767a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13162: 006767bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13163: 004ad365 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtps_pw │ │ │ │ 13164: 00463969 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13165: 0068dbf1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13165: 0068dc09 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13166: 003e3579 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13167: 00484161 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13168: 0099c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13169: 009aa940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13170: 0099a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13171: 006825b5 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13171: 006825cd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13172: 009f60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13173: 009f79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13174: 00487369 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13175: 006296d9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13175: 006296f1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13176: 002c8459 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13177: 00904bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_w │ │ │ │ - 13178: 005144f1 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ + 13178: 00514509 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ 13179: 008ea5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13180: 009a741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13181: 009aa1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13182: 004a1729 114 FUNC GLOBAL DEFAULT 12 helper_mtc0_entryhi │ │ │ │ 13183: 009f6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13184: 006472f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13185: 00665421 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13186: 0058cf55 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13184: 0064730d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13185: 00665439 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13186: 0058cf6d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13187: 004a1b29 52 FUNC GLOBAL DEFAULT 12 helper_mtc0_ebase │ │ │ │ 13188: 008fad24 132 OBJECT GLOBAL DEFAULT 24 helper_info_di │ │ │ │ 13189: 009f7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13190: 008f1ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_sa_l_w │ │ │ │ 13191: 0035089d 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13192: 008e5b00 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13193: 0099c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13194: 0061bf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13194: 0061bf21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13195: 0042ade5 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13196: 009ae6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13197: 009f6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13198: 009ae004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13199: 00625a31 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13199: 00625a49 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13200: 0043dea1 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13201: 008ff974 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_ps │ │ │ │ - 13202: 006ab959 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13202: 006ab971 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13203: 009a0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13204: 008eb138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13205: 003dfc0d 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13206: 009adb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13207: 0063ff5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13207: 0063ff75 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13208: 009b2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13209: 009f7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13210: 009aa0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13211: 0035a419 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13212: 0099a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13213: 009f768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13214: 009f626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13215: 00584a8d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13215: 00584aa5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13216: 002662d1 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13217: 00626f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13217: 00626f25 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13218: 009f6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13219: 009f660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13220: 009f630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13221: 0049f575 148 FUNC GLOBAL DEFAULT 12 cpu_mips_stop_count │ │ │ │ 13222: 00496ef5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13223: 00487c19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13224: 0034b1c5 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13225: 0068a445 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13225: 0068a45d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13226: 0026951d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13227: 0066c0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13227: 0066c0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13228: 009f87b4 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13229: 00586ac9 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13229: 00586ae1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13230: 008fada8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ei │ │ │ │ 13231: 009b0760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13232: 006518a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13232: 006518b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13233: 002a0641 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13234: 0049c2b1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13235: 009af568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13236: 009a508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13237: 009f8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13238: 00661829 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13238: 00661841 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13239: 0049251d 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13240: 0037cedd 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13241: 00345579 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13242: 009f77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13243: 003ca2d5 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13244: 0061ed31 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13245: 0066c121 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13244: 0061ed49 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13245: 0066c139 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13246: 0033c5c9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13247: 0026d889 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13248: 003c60bd 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13249: 009f81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13250: 009ae0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13251: 0033e299 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13252: 0029ca89 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13253: 009f67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13254: 0041c359 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13255: 00606a15 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13256: 00661865 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13255: 00606a2d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13256: 0066187d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13257: 0044c6d1 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13258: 00599741 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13258: 00599759 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13259: 009a2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13260: 008eef9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13261: 00288231 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13262: 008fcda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_nge │ │ │ │ 13263: 008ea55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13264: 00498361 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13265: 004948e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13266: 00444621 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13267: 00626d05 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13268: 00603969 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13269: 00669051 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13267: 00626d1d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13268: 00603981 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13269: 00669069 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13270: 003483a5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13271: 009ad684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13272: 009f6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13273: 009abfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13274: 009a8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13275: 004102b1 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13276: 00638ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13277: 0067e471 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13276: 00638afd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13277: 0067e489 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13278: 008fcc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngl │ │ │ │ - 13279: 00668341 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13279: 00668359 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13280: 009a130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13281: 009f743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13282: 009af6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 13283: 009f85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13284: 006226d1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13284: 006226e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13285: 009f6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13286: 0099f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ 13287: 008fcea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngt │ │ │ │ - 13288: 005b1d3d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13288: 005b1d55 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13289: 0022ba5d 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13290: 0025ff91 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13291: 002ba9c1 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13292: 0061fff1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13292: 00620009 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13293: 009a98c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13294: 009f7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13295: 002f3041 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13296: 009f7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13297: 009f6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13298: 0047e27d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13299: 00556281 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13299: 00556299 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13300: 009f737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13301: 009f739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13302: 009f80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13303: 00687c79 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13303: 00687c91 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13304: 004d3375 780 FUNC GLOBAL DEFAULT 12 helper_msa_srari_df │ │ │ │ 13305: 009a0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13306: 004a9889 96 FUNC GLOBAL DEFAULT 12 cpu_type_supports_isa │ │ │ │ 13307: 009f6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13308: 00901c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_d │ │ │ │ 13309: 009f8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13310: 009f6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 13311: 004a5f85 224 FUNC GLOBAL DEFAULT 12 bl_gen_write_u32 │ │ │ │ - 13312: 006a305d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13312: 006a3075 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13313: 009b0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13314: 009f807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 13315: 006412d1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13316: 00655325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13317: 0058d13d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13315: 006412e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13316: 0065533d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13317: 0058d155 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13318: 009f769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13319: 003cf155 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13320: 0061af91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 13321: 00817760 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 13320: 0061afa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13321: 00817778 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 13322: 009ad884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13323: 006775a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13324: 00550185 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13323: 006775bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13324: 0055019d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13325: 009b13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13326: 009f8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13327: 0025f4b1 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13328: 009a222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13329: 005826b5 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13329: 005826cd 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13330: 008b1888 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13331: 009f712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13332: 008b169c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13333: 00900658 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_s │ │ │ │ - 13334: 005524e1 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13334: 005524f9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13335: 0099f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13336: 009b2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13337: 009f7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13338: 0099b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13339: 005688b5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13340: 0056cfe1 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13339: 005688cd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13340: 0056cff9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13341: 009aca54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13342: 005af4f5 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13343: 0068e5d9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13342: 005af50d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13343: 0068e5f1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13344: 009b27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13345: 009f815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13346: 00678935 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13346: 0067894d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13347: 009f6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13348: 0099d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13349: 009b0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13350: 009f85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13351: 004d1835 368 FUNC GLOBAL DEFAULT 12 helper_msa_ceqi_df │ │ │ │ 13352: 002c8c19 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13353: 0069859d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13353: 006985b5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13354: 003f24f9 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13355: 009f825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13356: 009aff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13357: 009f7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13358: 008af9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13359: 00473fb5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13360: 00304221 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13361: 009b26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13362: 0058e835 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13362: 0058e84d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13363: 009f82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13364: 009f64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13365: 003f6db5 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13366: 009aedfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13367: 009f8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13368: 00487ed9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13369: 006bd98d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13370: 006a0a2d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13371: 0068dd29 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13369: 006bd9a5 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13370: 006a0a45 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13371: 0068dd41 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13372: 009f7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13373: 009f77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13374: 005d4b15 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13374: 005d4b2d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13375: 009aa760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13376: 009f6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13377: 0054e179 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13377: 0054e191 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13378: 009f7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13379: 006aa7d5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13380: 006ba385 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13381: 00625f61 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13382: 00688275 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13383: 005aa6d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13379: 006aa7ed 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13380: 006ba39d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13381: 00625f79 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13382: 0068828d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13383: 005aa6f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13384: 009f7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13385: 009ab6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13386: 008ede14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13387: 0099b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13388: 009a5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13389: 00267351 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13390: 009f5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13391: 009f613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13392: 006212ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13392: 00621305 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13393: 003f2fd9 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 13394: 00907df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceqi_df │ │ │ │ - 13395: 006bc1a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13395: 006bc1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13396: 00434009 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13397: 00267215 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13398: 00643721 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13398: 00643739 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13399: 009a3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13400: 009f6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13401: 00618355 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13401: 0061836d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13402: 009b0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13403: 00654f0d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13403: 00654f25 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13404: 009a75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13405: 0059b5f1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13405: 0059b609 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13406: 008b1660 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13407: 009f7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13408: 008ea4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13409: 0066cb8d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13410: 006436e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13409: 0066cba5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13410: 006436fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13411: 009f7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13412: 00417305 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13413: 006810e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13413: 006810f9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13414: 004a2081 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datahi │ │ │ │ 13415: 003ddb01 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13416: 0099e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13417: 007bd988 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13417: 007bd9a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13418: 0099d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13419: 0099c8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13420: 0099c9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13421: 00567dd1 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13421: 00567de9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13422: 009a509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13423: 00536145 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13423: 0053615d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13424: 00267485 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13425: 009aacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13426: 00485721 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13427: 004aa03d 156 FUNC GLOBAL DEFAULT 12 helper_addq_s_ph │ │ │ │ 13428: 009aa820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13429: 008ee54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13430: 009f82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13431: 0065290d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13431: 00652925 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13432: 009a255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13433: 009a10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13434: 0047db31 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13435: 00584b05 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13436: 00639749 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13435: 00584b1d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13436: 00639761 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13437: 002a064d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13438: 004d13f5 64 FUNC GLOBAL DEFAULT 12 helper_msa_bmzi_b │ │ │ │ 13439: 009f6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13440: 00303ff1 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13441: 009f71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13442: 009f670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13443: 009f63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13444: 00485fad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 13445: 00903964 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchi │ │ │ │ - 13446: 0068cead 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13446: 0068cec5 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13447: 009f7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13448: 003414d5 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 13449: 0061fb11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13449: 0061fb29 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13450: 004a6065 164 FUNC GLOBAL DEFAULT 12 bl_gen_write_u64 │ │ │ │ 13451: 0099f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13452: 005d35c5 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13452: 005d35dd 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13453: 003fc5d5 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13454: 009f6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13455: 005e01f5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13455: 005e020d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13456: 008f7364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datahi │ │ │ │ 13457: 009f67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13458: 009a3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13459: 009a0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13460: 0099fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13461: 009f6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13462: 009f8b9c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13463: 00669739 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13464: 00688355 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13463: 00669751 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13464: 0068836d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13465: 009a82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13466: 009aaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13467: 009aa6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13468: 008e8c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13469: 00675dc9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13469: 00675de1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13470: 009a4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13471: 00612f1d 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13471: 00612f35 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13472: 009b299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13473: 009aa950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13474: 0099ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13475: 0099e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13476: 0043e251 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13477: 009f6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13478: 0099f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13479: 009b15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13480: 0046817d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13481: 008ebc0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13482: 003484d9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13483: 009f7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13484: 008e83d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13485: 0099bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13486: 0057da99 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13486: 0057dab1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13487: 0099ba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13488: 006a73a1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13488: 006a73b9 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13489: 009f7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13490: 009ada34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13491: 009f6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13492: 008fd664 132 OBJECT GLOBAL DEFAULT 24 helper_info_pshufh │ │ │ │ 13493: 009a6238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ 13494: 004a9c61 108 FUNC GLOBAL DEFAULT 12 msa_reset │ │ │ │ - 13495: 005a2ef9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13495: 005a2f11 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13496: 009a0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13497: 0034a5f5 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ - 13498: 004e9615 10380 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ + 13498: 004e9615 10404 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ 13499: 009f68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13500: 009a529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13501: 009aaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13502: 0099c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13503: 0068e259 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13504: 00617231 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13503: 0068e271 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13504: 00617249 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13505: 003a24d5 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13506: 0099ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13507: 009f7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13508: 009f6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13509: 006a9e49 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13509: 006a9e61 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13510: 002bb205 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13511: 006a008d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13512: 0062fbf9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13511: 006a00a5 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13512: 0062fc11 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13513: 002bc131 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13514: 0099ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13515: 009b212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13516: 00650889 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13517: 0061841d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13516: 006508a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13517: 00618435 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13518: 009f81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13519: 009f7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13520: 009f60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13521: 009a142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13522: 009f846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13523: 005a0fd9 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13523: 005a0ff1 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13524: 009f7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13525: 0055b059 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13526: 006ac659 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13527: 005ae0bd 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13525: 0055b071 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13526: 006ac671 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13527: 005ae0d5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13528: 0049d3d9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13529: 009a815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13530: 00321809 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13531: 0038cba1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13532: 009f76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13533: 00428dc5 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13534: 008b2ef4 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13535: 005a9fb9 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13535: 005a9fd1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13536: 009f6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13537: 009f8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13538: 009a6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13539: 009aec8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13540: 0061bff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13540: 0061c011 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13541: 0049fb09 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13542: 009f7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13543: 00583e59 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13543: 00583e71 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13544: 009aa2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13545: 0099c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13546: 006c3a8d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13546: 006c3aa5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ 13547: 004acacd 244 FUNC GLOBAL DEFAULT 12 helper_cfc1 │ │ │ │ - 13548: 006bbf81 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13549: 007f92e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13548: 006bbf99 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13549: 007f9300 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13550: 009f8b99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13551: 006a312d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13551: 006a3145 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13552: 009a85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13553: 009ab8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13554: 009f6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13555: 009ae104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13556: 009b0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13557: 009f76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13558: 0066f6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13558: 0066f701 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13559: 003d4b95 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13560: 009f6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13561: 0055aa11 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13561: 0055aa29 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13562: 008f0ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ll │ │ │ │ 13563: 00349521 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13564: 00436b51 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13565: 002f2785 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13566: 0054f4c5 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13566: 0054f4dd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13567: 003ca131 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13568: 009f84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13569: 009f74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13570: 0064770d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13570: 00647725 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13571: 0099c9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13572: 009087c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_b │ │ │ │ 13573: 00908638 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_d │ │ │ │ 13574: 009f5f26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13575: 008b2838 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13576: 0099d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13577: 00908740 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_h │ │ │ │ @@ -13585,18 +13585,18 @@ │ │ │ │ 13581: 009f8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13582: 0047ffc9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13583: 009f71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13584: 00340209 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13585: 009f7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13586: 009f62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13587: 009b2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13588: 00654bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13588: 00654bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13589: 009f64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13590: 006a8d49 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13591: 0064edf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13590: 006a8d61 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13591: 0064ee09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13592: 009af998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13593: 0099d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13594: 0099b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13595: 009f71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13596: 009f73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13597: 009a69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13598: 009f6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -13604,265 +13604,265 @@ │ │ │ │ 13600: 009b0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13601: 009f70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13602: 003497c5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13603: 00475319 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13604: 009086bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_w │ │ │ │ 13605: 009f723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13606: 009a024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13607: 00688435 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13607: 0068844d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13608: 004a2069 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datalo │ │ │ │ 13609: 009f87cd 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13610: 00599a15 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13610: 00599a2d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13611: 0049c515 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13612: 009f71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13613: 0099a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13614: 009a77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13615: 00306205 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13616: 004337d1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13617: 009aaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13618: 009f7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13619: 009f79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13620: 006c19d1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13620: 006c19e9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13621: 002660f5 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13622: 005df171 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13622: 005df189 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13623: 0099d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13624: 004ad4f9 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_d │ │ │ │ 13625: 003c0c1d 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13626: 009f61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13627: 00557535 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13627: 0055754d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13628: 009a37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13629: 009ac474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13630: 006a6edd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13630: 006a6ef5 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13631: 009abab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13632: 0042a111 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13633: 004ad661 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_l │ │ │ │ 13634: 009f732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13635: 0099d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13636: 006bc005 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13637: 0068d9e1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13636: 006bc01d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13637: 0068d9f9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13638: 0049545d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13639: 009a3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13640: 00323e09 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13641: 009f692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13642: 00410149 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13643: 009f6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13644: 009f7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13645: 009f6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13646: 009f7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13647: 006779f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13647: 00677a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13648: 009f7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13649: 009a3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 13650: 009ae714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13651: 009f676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13652: 009a4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13653: 004ad5ad 178 FUNC GLOBAL DEFAULT 12 helper_float_cvts_w │ │ │ │ 13654: 009f7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13655: 008f725c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datalo │ │ │ │ - 13656: 0058c8f9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13656: 0058c911 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13657: 009f7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13658: 009f679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13659: 0054f5cd 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13659: 0054f5e5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13660: 009f6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13661: 009a2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13662: 009f78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13663: 0043dfe9 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13664: 0067146d 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13664: 00671485 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13665: 003f3509 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13666: 0055610d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13666: 00556125 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13667: 008efa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13668: 008da660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13669: 005a9c19 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13670: 0061e2e1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13669: 005a9c31 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13670: 0061e2f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13671: 009f5f5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13672: 009a2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13673: 009ae624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13674: 009f7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13675: 009afef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13676: 0043f855 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13677: 00514685 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ - 13678: 00584a1d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13679: 0065cd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13680: 006bec35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13677: 0051469d 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ + 13678: 00584a35 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13679: 0065cda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13680: 006bec4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13681: 009f7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13682: 009a5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13683: 006bd7b9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13683: 006bd7d1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 13684: 008f6680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_count │ │ │ │ 13685: 008f4268 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_ph │ │ │ │ - 13686: 00674c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13687: 00621fc9 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13686: 00674c45 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13687: 00621fe1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13688: 008ef3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13689: 00562c25 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13689: 00562c3d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13690: 009a2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13691: 009a7c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13692: 0099c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13693: 00482231 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 13694: 009a7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13695: 00638791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13696: 00562a55 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13697: 006583b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 13698: 00672729 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 13695: 006387a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13696: 00562a6d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13697: 006583d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13698: 00672741 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 13699: 0099c128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13700: 009f808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13701: 005a2a71 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13701: 005a2a89 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13702: 0085a488 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13703: 00636bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13703: 00636c09 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13704: 009f610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13705: 00554155 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13705: 0055416d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13706: 00473fd5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13707: 0054ad99 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13707: 0054adb1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13708: 008fe138 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtb │ │ │ │ 13709: 009f7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13710: 0055ebd9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13710: 0055ebf1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13711: 004b6711 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ole │ │ │ │ 13712: 009f7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13713: 005a16bd 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13714: 00687465 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 13715: 006b2545 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13713: 005a16d5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13714: 0068747d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13715: 006b255d 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 13716: 00424069 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13717: 0099fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13718: 0069d02d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13718: 0069d045 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13719: 008fe030 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgth │ │ │ │ 13720: 004a1639 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwctl │ │ │ │ 13721: 004b0fbd 204 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_d │ │ │ │ 13722: 009f7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 13723: 0043dfa1 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13724: 009f6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13725: 0022c991 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13726: 002c6361 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13727: 00303fcd 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13728: 009f80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13729: 00416529 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13730: 0080b218 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13730: 0080b230 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13731: 004b62b5 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_olt │ │ │ │ 13732: 009f653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13733: 0040fc3d 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13734: 009a6568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 13735: 00340d39 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13736: 00621d4d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13737: 0058d42d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13736: 00621d65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13737: 0058d445 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13738: 004182e9 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13739: 009a844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13740: 0068de6d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13740: 0068de85 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13741: 009f682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13742: 009f6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13743: 009f6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13744: 0057a179 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13744: 0057a191 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13745: 008fdf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtw │ │ │ │ 13746: 003f50f5 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13747: 009f66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13748: 00670d95 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13748: 00670dad 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13749: 009a281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13750: 009f74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13751: 009a398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13752: 004756d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13753: 009ae404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13754: 009b03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 13755: 004ad111 186 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_l │ │ │ │ - 13756: 0066446d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13756: 00664485 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13757: 009a0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13758: 0058f9ed 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13758: 0058fa05 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13759: 004b1089 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_s │ │ │ │ 13760: 009a0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13761: 009a78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13762: 009122b0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13763: 009f8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13764: 009f60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13765: 0066daa5 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13765: 0066dabd 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13766: 003aa1d5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ - 13767: 005140a5 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ + 13767: 005140bd 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ 13768: 009b26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13769: 009a13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13770: 004858b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13771: 00674b71 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13771: 00674b89 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13772: 0099c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ 13773: 004acfa1 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_s │ │ │ │ - 13774: 00678d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13775: 0066f1f5 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13776: 0053cb69 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13777: 005c8b21 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13774: 00678d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13775: 0066f20d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13776: 0053cb81 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13777: 005c8b39 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13778: 009f6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13779: 00696665 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13779: 0069667d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13780: 0099a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13781: 00607891 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13781: 006078a9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13782: 004ad059 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_w │ │ │ │ 13783: 00266a29 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13784: 00563185 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13785: 0065875d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ - 13786: 00519385 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ + 13784: 0056319d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13785: 00658775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13786: 0051939d 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ 13787: 009ab908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13788: 0053ce75 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13788: 0053ce8d 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13789: 009f8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 13790: 004ae239 224 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_d │ │ │ │ - 13791: 00582d61 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13791: 00582d79 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13792: 00486149 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13793: 00626bfd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13794: 005a2d61 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13793: 00626c15 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13794: 005a2d79 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13795: 009a5e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13796: 00453131 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ 13797: 008f1508 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrdsp │ │ │ │ - 13798: 0059ffd5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13798: 0059ffed 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13799: 009a733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13800: 009a6048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13801: 009f80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13802: 009f785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13803: 009a7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13804: 009a120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13805: 003ddbe9 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13806: 002bf2c9 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13807: 004ae319 220 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_s │ │ │ │ 13808: 004de6ed 592 FUNC GLOBAL DEFAULT 12 helper_msa_flog2_df │ │ │ │ 13809: 009b1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13810: 004a1f31 168 FUNC GLOBAL DEFAULT 12 helper_mttc0_debug │ │ │ │ - 13811: 00532a49 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13812: 0062371d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13811: 00532a61 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13812: 00623735 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13813: 008e8a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13814: 009ac874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13815: 009f5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13816: 0025fa1d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13817: 009acaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13818: 0040917d 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13819: 0062abc9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13819: 0062abe1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 13820: 008e65f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13821: 009f7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13822: 003fd651 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13823: 009b20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13824: 00645331 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13824: 00645349 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13825: 009aea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13826: 002f3329 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13827: 009f7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13828: 009b2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13829: 00562281 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13829: 00562299 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13830: 0099d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13831: 009f7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13832: 009a0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13833: 009f6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13834: 009b0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13835: 008e824c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13836: 00532ac1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13836: 00532ad9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13837: 008b9730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13838: 009f82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13839: 009f756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13840: 003fc2dd 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13841: 006ba1c5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13841: 006ba1dd 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13842: 009adf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13843: 009f84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13844: 0099eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13845: 009a3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13846: 002f7081 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13847: 009aa630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13848: 009b298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13849: 009f8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13850: 006b045d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13851: 006c385d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13850: 006b0475 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13851: 006c3875 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13852: 0099c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13853: 00265801 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13854: 009f7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13855: 009a9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ 13856: 008fa2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_debug │ │ │ │ - 13857: 0067c019 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13857: 0067c031 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13858: 009f5cb3 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 13859: 009f6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13860: 0047fecd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13861: 0026b339 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13862: 004a9db5 40 FUNC GLOBAL DEFAULT 12 helper_absq_s_w │ │ │ │ 13863: 009ab8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13864: 00426499 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ @@ -13878,22 +13878,22 @@ │ │ │ │ 13874: 0099c920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13875: 008ac3fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_mips_cpu │ │ │ │ 13876: 009f8abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13877: 004b27fd 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_eq │ │ │ │ 13878: 009b12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13879: 009a893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13880: 009a9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 13881: 00694999 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13881: 006949b1 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13882: 009a87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13883: 009a786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13884: 009f79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13885: 009f6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13886: 00671389 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13886: 006713a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13887: 009f7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13888: 006a1d59 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13888: 006a1d71 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13889: 0028ffc9 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13890: 009f849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13891: 009f6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13892: 004d9e25 76 FUNC GLOBAL DEFAULT 12 helper_msa_fceq_df │ │ │ │ 13893: 009b04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13894: 009f8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13895: 009a736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -13907,320 +13907,320 @@ │ │ │ │ 13903: 009ae294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13904: 00418de9 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13905: 0099cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13906: 008ee5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13907: 0099fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13908: 009a0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13909: 009f8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13910: 006a3e21 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13910: 006a3e39 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13911: 009f7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13912: 009f6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13913: 003f4ef5 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13914: 002638a5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13915: 009f610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13916: 009aebdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13917: 0043c215 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13918: 00417165 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13919: 004ec4fd 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ - 13920: 005f19f5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13919: 004ec515 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ + 13920: 005f1a0d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13921: 009f61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13922: 009ac4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13923: 0099abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13924: 009aa5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13925: 0063e599 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13925: 0063e5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13926: 009b0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13927: 00257c19 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13928: 0062f779 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 13929: 006bd261 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13928: 0062f791 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13929: 006bd279 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13930: 003ccf39 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13931: 009f7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13932: 002595c1 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13933: 009f5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13934: 009f68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13935: 009f757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13936: 006b2221 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13936: 006b2239 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13937: 0034fe29 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13938: 009accb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13939: 008b1798 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13940: 00299885 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13941: 009f62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13942: 009f760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13943: 009f6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13944: 009a2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13945: 00673071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13946: 006ba891 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13947: 006071e9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13948: 0057cac9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13945: 00673089 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13946: 006ba8a9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13947: 00607201 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13948: 0057cae1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13949: 009f6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13950: 009f79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13951: 009a228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13952: 006a1fc9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13952: 006a1fe1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13953: 0025ae31 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13954: 00595355 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13954: 0059536d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13955: 009f84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13956: 009a86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13957: 0044c3a9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13958: 0099e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13959: 009085b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_move_v │ │ │ │ 13960: 009abd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13961: 00550209 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13961: 00550221 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13962: 009b1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13963: 009ab100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13964: 006a7751 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13964: 006a7769 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13965: 009f7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13966: 009f79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13967: 009f8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13968: 009f7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13969: 009f7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13970: 00463895 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13971: 009f8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13972: 009a6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13973: 0033676d 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13974: 0066b18d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13974: 0066b1a5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13975: 009f68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13976: 0052c4f1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13976: 0052c509 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13977: 008f18a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phl │ │ │ │ 13978: 0033c1fd 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13979: 009a737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13980: 0022cadd 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 13981: 009f7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13982: 003dfaf5 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13983: 009f76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13984: 006ac479 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13984: 006ac491 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13985: 008f1820 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phr │ │ │ │ 13986: 009a68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13987: 008b22dc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13988: 0067e721 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13988: 0067e739 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13989: 003fd1f5 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13990: 0042ad85 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13991: 006b2469 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13991: 006b2481 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13992: 009b27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13993: 008ab310 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13994: 006a0d35 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13994: 006a0d4d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13995: 0099e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13996: 004533d9 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13997: 005db8a1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13997: 005db8b9 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13998: 009f7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13999: 009b0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14000: 004681e1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14001: 004a9e01 40 FUNC GLOBAL DEFAULT 12 helper_addqh_r_ph │ │ │ │ 14002: 002664f9 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14003: 009f8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14004: 009ab738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14005: 0049c52d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14006: 00497e19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14007: 009b2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14008: 009f82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14009: 00661e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14009: 00661e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14010: 00483b31 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14011: 009f84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14012: 00679f55 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14012: 00679f6d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14013: 009a121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14014: 009a803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14015: 008af980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14016: 003bb75d 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14017: 005a2115 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14017: 005a212d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14018: 00462f69 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14019: 0099dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14020: 009f6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14021: 006392b1 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14021: 006392c9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14022: 009f7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14023: 009f819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14024: 009f84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14025: 0064118d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14025: 006411a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14026: 009f839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14027: 009f8a60 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14028: 00621479 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14028: 00621491 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14029: 009f80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14030: 0063d889 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14030: 0063d8a1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14031: 0099fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14032: 0068fbd1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14032: 0068fbe9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14033: 009f6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14034: 004085a5 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14035: 00485a41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14036: 009ae694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14037: 009ac7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14038: 0022cabd 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14039: 00416175 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14040: 009f7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14041: 009f807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14042: 009b1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14043: 006bcf39 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14043: 006bcf51 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14044: 009a502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14045: 009b0720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14046: 0047a70d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14047: 0061a541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14047: 0061a559 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14048: 009f6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14049: 009f6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14050: 009f7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14051: 0033db11 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14052: 0099d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14053: 002790e9 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14054: 009f71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14055: 009f643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14056: 0044c541 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14057: 008f7784 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ole │ │ │ │ 14058: 009f676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14059: 0067e9a9 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14060: 006805a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14059: 0067e9c1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14060: 006805c1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14061: 009ad734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14062: 009f7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14063: 009f7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14064: 0033c7d9 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14065: 003fd5a1 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14066: 004862d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14067: 009f7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14068: 00268bc1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14069: 004ddcc5 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_u_df │ │ │ │ - 14070: 0055fedd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14070: 0055fef5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14071: 009ac494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14072: 0063c55d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14073: 0054f3fd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14072: 0063c575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14073: 0054f415 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14074: 009f60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14075: 009f634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14076: 0069ec79 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14077: 00648449 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14076: 0069ec91 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14077: 00648461 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14078: 004a179d 160 FUNC GLOBAL DEFAULT 12 helper_mttc0_entryhi │ │ │ │ 14079: 009f70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14080: 00320d05 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14081: 009f620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14082: 0025ee5d 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14083: 0029e6d1 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14084: 009f7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14085: 002ffc5d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14086: 009aa720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14087: 008f767c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_olt │ │ │ │ 14088: 00474bd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14089: 005a0165 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14090: 0067876d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14089: 005a017d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14090: 00678785 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14091: 009a796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14092: 008f6914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsctl │ │ │ │ 14093: 0040bddd 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14094: 009f5dcc 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14095: 006bea19 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14095: 006bea31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ 14096: 009094a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xor_v │ │ │ │ - 14097: 00693ae5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14097: 00693afd 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14098: 009f7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14099: 009d4698 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14100: 0042be0d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14101: 009f7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14102: 009f611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14103: 00499709 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14104: 009a4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14105: 009f6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14106: 00641c15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14106: 00641c2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14107: 009af8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14108: 005a51c9 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14108: 005a51e1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14109: 009f62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14110: 00648321 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14110: 00648339 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14111: 009f81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14112: 009ada04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14113: 004416cd 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14114: 009aae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14115: 00625629 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14116: 00699909 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14117: 00621a29 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14115: 00625641 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14116: 00699921 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14117: 00621a41 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14118: 009f7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14119: 0049a589 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14120: 0068d481 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14120: 0068d499 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14121: 002f31bd 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14122: 009f7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14123: 0029b615 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14124: 0049e92d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14125: 006451ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14125: 00645205 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14126: 004638c9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14127: 003ea251 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14128: 009f7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14129: 0099e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14130: 00672c1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14130: 00672c35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14131: 0033d59d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14132: 0049d411 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14133: 0047a811 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14134: 009f793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14135: 009a207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14136: 00655e5d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14137: 0061c1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14136: 00655e75 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14137: 0061c1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14138: 0048392d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14139: 009acb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14140: 0099fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14141: 00492ff1 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14142: 009f6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14143: 00409e45 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14144: 00644655 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14144: 0064466d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14145: 009a8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14146: 009a85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14147: 009addb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14148: 004994f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14149: 009f7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14150: 008ed130 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14151: 009f84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14152: 009ae814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14153: 009f77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14154: 00602cc9 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14155: 0056992d 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14154: 00602ce1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14155: 00569945 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14156: 0048fc59 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14157: 0099f3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14158: 009f7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14159: 00412b4d 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14160: 009af338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14161: 008b97d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14162: 0089ef68 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14163: 0085cd38 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14164: 009b1e0c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14165: 009f5ae4 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr31 │ │ │ │ - 14166: 006ad1d9 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14167: 006b3025 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14166: 006ad1f1 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14167: 006b303d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14168: 009a079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14169: 00475a01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14170: 009f7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ 14171: 004aa8bd 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbl │ │ │ │ - 14172: 006bd481 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14173: 00674871 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14174: 0057bdc1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14172: 006bd499 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14173: 00674889 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14174: 0057bdd9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14175: 009ad654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14176: 008f54f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_ph_w │ │ │ │ 14177: 009aad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14178: 0052e765 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14178: 0052e77d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14179: 0045b785 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14180: 009f76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14181: 009ab320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14182: 00627f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14182: 00627f35 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14183: 004aa8cd 18 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbr │ │ │ │ 14184: 0047b325 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14185: 005da4bd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14186: 00661a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14185: 005da4d5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14186: 00661a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14187: 009f6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14188: 00480255 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14189: 008ef440 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14190: 00651be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14191: 005b1395 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14190: 00651c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14191: 005b13ad 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14192: 009f677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14193: 009f660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14194: 00492a6d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14195: 00275911 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14196: 009a27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14197: 009f7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14198: 0054b8b9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14199: 00627e99 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14198: 0054b8d1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14199: 00627eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14200: 00426b85 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14201: 009f6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14202: 009f7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14203: 009f7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14204: 006791a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14204: 006791c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14205: 008b1f1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14206: 009abe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14207: 0060184d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14208: 006844b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14207: 00601865 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14208: 006844c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14209: 004b3af9 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_le │ │ │ │ 14210: 009a253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14211: 0099ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14212: 00369259 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14213: 009ae2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14214: 008e4a50 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14215: 0056e8e5 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14215: 0056e8fd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14216: 009f6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14217: 009aed6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14218: 00341f01 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14219: 009f6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14220: 0090a8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_b │ │ │ │ 14221: 0099ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14222: 0036926d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ @@ -14230,150 +14230,150 @@ │ │ │ │ 14226: 003edf1d 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14227: 0099cb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14228: 0090a840 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_h │ │ │ │ 14229: 009a5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14230: 009a814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14231: 0099b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14232: 009f7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14233: 0061e529 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14233: 0061e541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14234: 00298329 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14235: 004b37e5 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_lt │ │ │ │ 14236: 00418835 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14237: 003eacc1 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14238: 004a0c71 12 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeopt │ │ │ │ 14239: 008ebc90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14240: 0099e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14241: 00697bd1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14242: 0060fb79 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14243: 0054ded5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14241: 00697be9 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14242: 0060fb91 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14243: 0054deed 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14244: 009b10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14245: 006ab859 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14246: 005aa6b9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14245: 006ab871 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14246: 005aa6d1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14247: 00483fdd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14248: 00675d05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14248: 00675d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14249: 0090a7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_w │ │ │ │ 14250: 004d15a9 320 FUNC GLOBAL DEFAULT 12 helper_msa_addvi_df │ │ │ │ - 14251: 0080b250 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14252: 00669f99 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14251: 0080b268 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14252: 00669fb1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14253: 009f6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14254: 009f7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14255: 009f8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14256: 009a6528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14257: 00289535 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14258: 008ed868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14259: 009f765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14260: 009aa110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14261: 009f64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14262: 0029b949 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14263: 00553b9d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14264: 007f91c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14263: 00553bb5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14264: 007f91e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14265: 009f73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14266: 0042ac49 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14267: 0054c9a5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14267: 0054c9bd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14268: 009a72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14269: 009f76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14270: 0065e1ad 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14270: 0065e1c5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14271: 0040a2f9 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14272: 0099b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14273: 008b278c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14274: 006523b9 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14274: 006523d1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14275: 009b110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14276: 0049a645 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14277: 009a9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14278: 009f7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14279: 0055aecd 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14279: 0055aee5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14280: 003cf181 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14281: 0067d235 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14281: 0067d24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14282: 009f68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14283: 008e484c 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14284: 009f7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14285: 005979a5 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14285: 005979bd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14286: 009f6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14287: 009aaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14288: 009f8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14289: 009f5f36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14290: 009a98d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14291: 0060fca1 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14291: 0060fcb9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14292: 009f6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14293: 009a438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14294: 006a3df9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14294: 006a3e11 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14295: 002a14d9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14296: 009f8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14297: 009f8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14298: 003dfa91 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14299: 006b5c89 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14299: 006b5ca1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14300: 009f7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14301: 008edfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14302: 009f6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14303: 009f7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14304: 009afac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14305: 006b5859 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14305: 006b5871 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14306: 002ea34d 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14307: 0033bf8d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14308: 006b59d1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14309: 0055b529 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14308: 006b59e9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14309: 0055b541 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14310: 0099d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14311: 005997b5 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14311: 005997cd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14312: 009a488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14313: 009f6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14314: 0049f295 240 FUNC GLOBAL DEFAULT 12 cpu_mips_get_count │ │ │ │ 14315: 009aa130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14316: 003ddeb5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14317: 009b29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14318: 0099b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14319: 0065bac9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14319: 0065bae1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14320: 00269001 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14321: 0082d8dc 60732 OBJECT GLOBAL DEFAULT 21 mips_builtin_opcodes │ │ │ │ 14322: 009a732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14323: 0099e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14324: 004520b9 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14325: 009f6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14326: 006a9f4d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14327: 00646395 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14326: 006a9f65 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14327: 006463ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ 14328: 0090e8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_b │ │ │ │ - 14329: 00627775 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14329: 0062778d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14330: 009b04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14331: 003a1535 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14332: 003fc501 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14333: 0068ef41 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14334: 0061e371 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14333: 0068ef59 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14334: 0061e389 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14335: 009ab6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14336: 0090e728 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_d │ │ │ │ 14337: 002f93f9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14338: 0053610d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14338: 00536125 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14339: 009ad664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14340: 009f7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14341: 009f7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14342: 008f70d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_performance0 │ │ │ │ 14343: 003ddf75 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14344: 009a6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14345: 0090e830 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_h │ │ │ │ 14346: 009b068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14347: 003fc405 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14348: 005373ed 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14348: 00537405 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14349: 003ddd09 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14350: 009a2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14351: 009f705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14352: 0099eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14353: 00692a7d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14354: 0079d014 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14353: 00692a95 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14354: 0079d02c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14355: 009ac934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14356: 004807a5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14357: 008b31a8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14358: 009f6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14359: 009f8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14360: 0043dd81 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14361: 009f75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14362: 009f6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14363: 0035a1e5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14364: 009f6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14365: 009b2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14366: 0090e7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_w │ │ │ │ 14367: 009f60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14368: 0054c9e5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14368: 0054c9fd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14369: 00273cf9 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14370: 0025f4f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14371: 0049ece1 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14372: 009f6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14373: 0049ce25 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14374: 009f721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14375: 008f158c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rddsp │ │ │ │ @@ -14383,307 +14383,307 @@ │ │ │ │ 14379: 009f7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14380: 00341851 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14381: 004a1e71 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchhi │ │ │ │ 14382: 009f5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14383: 009f7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14384: 009ae084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14385: 003f5db5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14386: 006bc195 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14386: 006bc1ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14387: 009b12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14388: 003800a1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14389: 008b1e0c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14390: 0040a2d5 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14391: 009a0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14392: 009f830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14393: 009ab1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14394: 0028579d 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14395: 0066fc19 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14395: 0066fc31 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14396: 0025f559 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14397: 006ba569 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14397: 006ba581 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14398: 009f7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14399: 009f8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14400: 009f7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14401: 003fd301 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14402: 00646f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14402: 00646f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14403: 009f5f6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14404: 009f60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14405: 0069eaad 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14405: 0069eac5 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14406: 009f8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14407: 009af258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14408: 009f7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14409: 009d468c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14410: 0025ff89 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14411: 009aad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14412: 00638da5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14413: 00674dd9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14412: 00638dbd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14413: 00674df1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14414: 009a742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14415: 009f7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14416: 0055b5a5 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14417: 00601729 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14416: 0055b5bd 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14417: 00601741 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14418: 009f6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14419: 00584161 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14419: 00584179 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14420: 009f8ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14421: 004a1e11 34 FUNC GLOBAL DEFAULT 12 helper_mthc0_maar │ │ │ │ 14422: 009ab1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14423: 009f75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14424: 009f7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14425: 00256e9d 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14426: 00634aed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14426: 00634b05 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14427: 009af1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14428: 009f6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14429: 0069337d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14429: 00693395 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14430: 009f7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14431: 009f5854 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14432: 0067e01d 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14432: 0067e035 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14433: 002eb015 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14434: 0079d010 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14434: 0079d028 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14435: 00469955 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14436: 009a91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14437: 0099fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14438: 009b127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14439: 002babd1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14440: 009f75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14441: 002ed56d 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14442: 009f83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14443: 0026a711 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14444: 0022e0d9 6 FUNC GLOBAL DEFAULT 12 print_insn_little_mips │ │ │ │ 14445: 004558d9 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14446: 0040c895 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14447: 009aa840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 14448: 0066ad0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14448: 0066ad25 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14449: 0099e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14450: 006ba575 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14451: 005ca6c9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14452: 00655f69 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14450: 006ba58d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14451: 005ca6e1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14452: 00655f81 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14453: 009a3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 14454: 0066f941 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14455: 00687ce9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14454: 0066f959 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14455: 00687d01 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14456: 009f7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14457: 009ad424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14458: 009f7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14459: 00481401 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14460: 0064a5f9 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14460: 0064a611 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14461: 004d7541 2672 FUNC GLOBAL DEFAULT 12 helper_msa_msub_q_df │ │ │ │ 14462: 0049de41 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14463: 009abb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14464: 009a9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14465: 006b9ba1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14465: 006b9bb9 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14466: 009f73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14467: 009f6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14468: 002f0c59 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14469: 009a6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14470: 00450a8d 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14471: 009a202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14472: 009f715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14473: 009f7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14474: 003ce56d 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14475: 004b3e0d 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_f │ │ │ │ - 14476: 00552069 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14476: 00552081 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14477: 009f6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_LEDS_DSTATE │ │ │ │ 14478: 009f782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14479: 0099a538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14480: 009aec7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14481: 009a6338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14482: 009f814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14483: 009b060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14484: 00625d61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14484: 00625d79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14485: 009f6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14486: 009a0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14487: 006a9a45 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14488: 00541b0d 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14487: 006a9a5d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14488: 00541b25 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14489: 0025d841 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14490: 0042b0ad 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14491: 004966b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14492: 009f8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14493: 0099b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14494: 0066e1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14494: 0066e1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14495: 009f6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14496: 009f6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14497: 0043f0b5 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14498: 0026af4d 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14499: 0054ca65 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14499: 0054ca7d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14500: 009f6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14501: 0055211d 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14502: 0062d645 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14501: 00552135 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14502: 0062d65d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14503: 00279345 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14504: 00273f01 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14505: 009a426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14506: 0046ca05 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14507: 009f7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14508: 00679ee9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14508: 00679f01 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14509: 009f7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14510: 009a37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_EVENT │ │ │ │ 14511: 009f7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14512: 008f536c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_qb_ph │ │ │ │ 14513: 009f6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14514: 0054ad89 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14514: 0054ada1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14515: 009a157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 14516: 0061966d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14517: 00565101 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14516: 00619685 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14517: 00565119 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14518: 0099c1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14519: 003e6b21 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14520: 003a1e29 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14521: 002bf87d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14522: 009f6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14523: 0051afb9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14524: 006a3279 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14523: 0051afd1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14524: 006a3291 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14525: 009f8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14526: 009acbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14527: 00582a89 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14527: 00582aa1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14528: 009a014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14529: 009aae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14530: 009aed8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14531: 009aab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14532: 005645dd 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14532: 005645f5 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14533: 009f77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14534: 009ab938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14535: 0055b101 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14535: 0055b119 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14536: 008f8888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschedule │ │ │ │ 14537: 009ade74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14538: 00274cb1 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14539: 009f5e08 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14540: 004b3199 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_sf │ │ │ │ - 14541: 0055b5e5 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14541: 0055b5fd 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14542: 0044c4a5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14543: 00903a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshi │ │ │ │ 14544: 009a7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14545: 009f8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14546: 0069c715 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14546: 0069c72d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14547: 008fcb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngle │ │ │ │ - 14548: 0061a721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14548: 0061a739 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14549: 003e02c1 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14550: 009f67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14551: 002baced 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14552: 009f6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14553: 004cf10d 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_b │ │ │ │ 14554: 004cf28d 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_d │ │ │ │ - 14555: 005c7845 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14556: 00584375 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14555: 005c785d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14556: 0058438d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14557: 004cf1cd 132 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_h │ │ │ │ 14558: 009f7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14559: 0046d00d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14560: 00346b85 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14561: 004192f9 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ 14562: 004a1e5d 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchlo │ │ │ │ - 14563: 00638395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14563: 006383ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14564: 009f6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14565: 009a4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14566: 0099b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 14567: 006725b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 14567: 006725d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 14568: 0099d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14569: 009f7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14570: 003ebc79 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 14571: 0057efc1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14571: 0057efd9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14572: 00498899 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14573: 004b2455 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_f │ │ │ │ 14574: 004cf251 58 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_w │ │ │ │ - 14575: 0056888d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14575: 005688a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14576: 009b154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14577: 009a2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14578: 006451ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14579: 00568f7d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14578: 006451c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14579: 00568f95 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14580: 0044c3d9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14581: 009f6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14582: 003bbba9 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14583: 008f1dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_sa_l_w │ │ │ │ 14584: 009a9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 14585: 005a96cd 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14586: 006a361d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14585: 005a96e5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14586: 006a3635 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14587: 008b1cf4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14588: 008b2fe0 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14589: 009a28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14590: 0099db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14591: 007de728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14591: 007de740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14592: 009a870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14593: 005ceb21 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14593: 005ceb39 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14594: 009f75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14595: 00659ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 14596: 0080b1ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14597: 007de724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14595: 00659cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14596: 0080b204 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14597: 007de73c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14598: 009a6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14599: 0054b5e9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14600: 006a16a5 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14601: 0061a8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14599: 0054b601 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14600: 006a16bd 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14601: 0061a8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14602: 009f6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14603: 005a3c85 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14603: 005a3c9d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14604: 009f8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14605: 009f62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14606: 006922dd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14606: 006922f5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14607: 004bb17d 124 FUNC GLOBAL DEFAULT 12 helper_pasubub │ │ │ │ 14608: 009f5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14609: 008e92cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14610: 009b21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14611: 009e63e8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14612: 009f7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14613: 003de171 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14614: 0057d7c1 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14614: 0057d7d9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14615: 009f7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14616: 004986b5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14617: 003ca459 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14618: 0099d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14619: 009f8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14620: 008ed1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14621: 0099a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14622: 009a250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14623: 009a482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14624: 0046a2b9 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14625: 0099a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14626: 0055a555 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14626: 0055a56d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14627: 0049bca1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14628: 009f66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14629: 009a0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14630: 009f66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14631: 003f27e9 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14632: 009f6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14633: 009a5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14634: 00647115 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14634: 0064712d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14635: 009a43ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14636: 0066f031 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14636: 0066f049 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14637: 008eb9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14638: 0099f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14639: 009ac994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14640: 009a5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14641: 0069da15 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14641: 0069da2d 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14642: 009f7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14643: 009f63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14644: 009f6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14645: 008fb4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_nge │ │ │ │ 14646: 009f83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14647: 004b260d 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_un │ │ │ │ 14648: 003001cd 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14649: 009f806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14650: 00493799 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14651: 009af188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14652: 007bd840 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14652: 007bd858 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14653: 002c98ad 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14654: 009f60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14655: 008fb3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngl │ │ │ │ 14656: 0044c2f5 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14657: 006771f5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14657: 0067720d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14658: 004d9b49 208 FUNC GLOBAL DEFAULT 12 helper_msa_insve_df │ │ │ │ 14659: 009a7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14660: 0066cc4d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14660: 0066cc65 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14661: 004508dd 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14662: 00914194 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14663: 009b0320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14664: 009f63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14665: 009f7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 14666: 009ad984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14667: 009a6178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14668: 008fb5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngt │ │ │ │ 14669: 009f77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14670: 0046853d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14671: 00617d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14671: 00617d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14672: 0022c10d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14673: 0025f6b1 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ 14674: 00903d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_maccu │ │ │ │ - 14675: 00649dd5 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14676: 0066b0cd 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14677: 006aa141 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14678: 0055b721 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14675: 00649ded 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14676: 0066b0e5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14677: 006aa159 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14678: 0055b739 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14679: 009aa1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14680: 00409e39 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 14681: 00475bb1 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 14682: 0049c4a1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14683: 009f73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14684: 009afa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14685: 004641d1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -14697,242 +14697,242 @@ │ │ │ │ 14693: 009ac694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14694: 009a7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14695: 009a7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14696: 008ebd14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14697: 009b2e50 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14698: 009f7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 14699: 009ad534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 14700: 0066f0cd 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 14701: 005df331 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14702: 00546bad 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14703: 0055ce09 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14704: 0056244d 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14700: 0066f0e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14701: 005df349 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14702: 00546bc5 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14703: 0055ce21 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14704: 00562465 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14705: 009a2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14706: 0090742c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_df │ │ │ │ 14707: 004ac3e1 146 FUNC GLOBAL DEFAULT 12 helper_shilo │ │ │ │ 14708: 002edb4d 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14709: 0085ab88 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14710: 0033be21 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14711: 009f7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14712: 002664ed 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14713: 008a77c4 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14714: 003484f5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14715: 008ed8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14716: 008b17cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14717: 0046a039 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14718: 009f750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 14719: 0069fee9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14719: 0069ff01 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14720: 008b1d38 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14721: 0064818d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14721: 006481a5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14722: 009f7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14723: 004af8c9 184 FUNC GLOBAL DEFAULT 12 helper_float_recip_d │ │ │ │ 14724: 009f74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14725: 009f647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14726: 009f74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14727: 009f7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14728: 0059032d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14728: 00590345 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14729: 009f6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14730: 009f6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14731: 0064b4f5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14732: 0053bafd 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14731: 0064b50d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14732: 0053bb15 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14733: 008f3920 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_ph │ │ │ │ 14734: 00474f61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14735: 009f650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14736: 009a6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14737: 006a012d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14737: 006a0145 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14738: 009f631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14739: 009f8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14740: 0044fb81 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14741: 006a6ba5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14741: 006a6bbd 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14742: 00288795 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14743: 0099edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14744: 003c9971 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 14745: 00656fdd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14745: 00656ff5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14746: 009a9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ 14747: 004af981 180 FUNC GLOBAL DEFAULT 12 helper_float_recip_s │ │ │ │ - 14748: 005dbe2d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14748: 005dbe45 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14749: 009a16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14750: 0054df39 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14750: 0054df51 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14751: 009af0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14752: 009b16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14753: 00341c5d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14754: 003a8175 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14755: 008ec65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14756: 0099ca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14757: 009f81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14758: 004961a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14759: 00909424 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_b │ │ │ │ 14760: 009f6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14761: 009a7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14762: 009b0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14763: 0049ddc5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ 14764: 00909298 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_d │ │ │ │ - 14765: 006b9cd9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14765: 006b9cf1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14766: 0099b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14767: 00568e8d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14768: 005ac5ad 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14767: 00568ea5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14768: 005ac5c5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14769: 0046ec25 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14770: 009f6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14771: 009093a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_h │ │ │ │ 14772: 008ee024 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14773: 009f6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14774: 006912b5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14774: 006912cd 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14775: 009f7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14776: 009a39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14777: 009a6298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14778: 003e9bc5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14779: 009a9498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 14780: 009a6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 14781: 00668bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14782: 006b5849 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14783: 006810d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14781: 00668bed 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14782: 006b5861 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14783: 006810e9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14784: 003e95cd 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14785: 0054b871 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14785: 0054b889 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14786: 0099e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14787: 008ff44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 14788: 008f1718 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_qb │ │ │ │ 14789: 0085c2e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14790: 009f8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14791: 009a499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14792: 009a6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14793: 0099f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14794: 00255835 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14795: 0099cb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ 14796: 0090931c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_w │ │ │ │ - 14797: 00624ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14797: 00624f09 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14798: 009f7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14799: 00642789 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14799: 006427a1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14800: 004128d1 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14801: 009f72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14802: 009f6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14803: 0099e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14804: 00628571 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14804: 00628589 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14805: 003401f9 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14806: 004505f9 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14807: 0099aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14808: 00258eb5 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14809: 0089e4ec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14810: 008ff3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 14811: 0099d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14812: 0099ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14813: 0057f9d1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14813: 0057f9e9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14814: 009f7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14815: 0099ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14816: 00268af9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14817: 0046b86d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14818: 00268189 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14819: 009af358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14820: 00266645 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14821: 009f85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14822: 0049b509 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14823: 009a25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14824: 009af868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14825: 008fa7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinv │ │ │ │ 14826: 009f709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14827: 009f81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14828: 00652fe1 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14829: 005d993d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14828: 00652ff9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14829: 005d9955 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14830: 009a22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14831: 004943a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14832: 0047467d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14833: 009f6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14834: 00600575 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14834: 0060058d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14835: 00413119 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14836: 00599285 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14836: 0059929d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14837: 002c8b69 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14838: 0034000d 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14839: 009f7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14840: 003469cd 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14841: 004946bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14842: 0099bf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14843: 0051afbd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14843: 0051afd5 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14844: 004d2251 372 FUNC GLOBAL DEFAULT 12 helper_msa_mini_s_df │ │ │ │ 14845: 008b2a78 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14846: 009abf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14847: 0061e7ed 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14847: 0061e805 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14848: 0046a151 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14849: 009f740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14850: 009f6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14851: 009f85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14852: 00386be1 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 14853: 009b2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 14854: 005ac5f1 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14855: 005f14d5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14856: 0064c33d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14854: 005ac609 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14855: 005f14ed 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14856: 0064c355 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14857: 0091207c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14858: 009f76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14859: 009a27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14860: 009f7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14861: 009f7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14862: 003b8ec5 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14863: 009ad974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14864: 005688a1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14864: 005688b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14865: 0099a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14866: 003fd34d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14867: 009f64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14868: 0099b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14869: 002c3241 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14870: 006382e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14870: 006382f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14871: 009ae1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14872: 009f6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14873: 009aa8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14874: 00347b4d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14875: 0046e6b9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14876: 004aa3c5 48 FUNC GLOBAL DEFAULT 12 helper_subq_s_w │ │ │ │ - 14877: 00681005 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14877: 0068101d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14878: 0099f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14879: 0099ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14880: 004979fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14881: 009f834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14882: 008ef020 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14883: 0054eaf5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14883: 0054eb0d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14884: 0099c038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14885: 0042bd95 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14886: 002c5ed5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14887: 005a2eed 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14887: 005a2f05 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14888: 009f8ab6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14889: 009f732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14890: 0058c2b9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14890: 0058c2d1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14891: 009f611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14892: 0099b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14893: 004a55a5 876 FUNC GLOBAL DEFAULT 12 mips_semihosting │ │ │ │ 14894: 009f6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14895: 009b0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14896: 002bfcb9 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14897: 00342c49 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14898: 009f7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14899: 009f7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14900: 0066b781 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14900: 0066b799 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14901: 009a126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14902: 00646995 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14902: 006469ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14903: 009f5f81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14904: 0049d975 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14905: 0027007d 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14906: 0054eff1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14906: 0054f009 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14907: 009f831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14908: 009f827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14909: 009ad504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14910: 009f6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14911: 009f65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14912: 0099a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14913: 009f762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 14914: 00608201 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14914: 00608219 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14915: 009f7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14916: 009b23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14917: 009a418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14918: 009b102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14919: 009f6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14920: 009f8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14921: 009a185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14922: 009aacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14923: 009a57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14924: 00307c05 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14925: 003490bd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14926: 0025a359 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14927: 0067dbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14927: 0067dbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14928: 009045c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffql_df │ │ │ │ 14929: 009f75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14930: 009f8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14931: 00284a09 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14932: 00258f81 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14933: 009f8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14934: 009f7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -14944,30 +14944,30 @@ │ │ │ │ 14940: 00475b35 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14941: 009a7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14942: 009abc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14943: 009a82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14944: 009f76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14945: 009f5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14946: 00268fe1 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14947: 0067121d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14947: 00671235 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14948: 008efd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14949: 009f6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14950: 009f7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 14951: 009a158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14952: 003d4979 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14953: 0062ad49 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14953: 0062ad61 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14954: 009a48cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14955: 009f64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14956: 009b2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14957: 00319761 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14958: 00289521 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14959: 009a386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14960: 002bf945 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14961: 00618e79 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14962: 006ac405 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14961: 00618e91 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14962: 006ac41d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14963: 00468a15 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14964: 009f736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14965: 00319525 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14966: 009f7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14967: 009a3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 14968: 0046eabd 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14969: 0099e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ @@ -14975,171 +14975,171 @@ │ │ │ │ 14971: 009ac6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14972: 009f6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14973: 008f9ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpeconf0 │ │ │ │ 14974: 0090f0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_b │ │ │ │ 14975: 0026b225 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14976: 0090ef68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_d │ │ │ │ 14977: 009f7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14978: 0062aead 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14978: 0062aec5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14979: 009f7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14980: 006811ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14981: 0055e685 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14980: 006811c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14981: 0055e69d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14982: 009af918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14983: 0049dd5d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14984: 0090f070 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_h │ │ │ │ 14985: 009aaab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14986: 0061b7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14986: 0061b7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14987: 009a50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14988: 009f7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14989: 009a2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14990: 0054e0bd 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 14991: 00663fb1 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14990: 0054e0d5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14991: 00663fc9 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14992: 0099fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14993: 009f7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14994: 009d48d4 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14995: 009ac484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14996: 0069e1d1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14997: 00613a09 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14998: 005aa649 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14996: 0069e1e9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14997: 00613a21 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14998: 005aa661 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 14999: 003e654d 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15000: 0063fa11 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15000: 0063fa29 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15001: 0025ba49 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15002: 009ed841 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 15003: 006b1b8d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15003: 006b1ba5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15004: 0090efec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_w │ │ │ │ - 15005: 006727ad 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15005: 006727c5 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15006: 009af738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15007: 009ad644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15008: 003b97c5 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15009: 00486cc5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15010: 00696921 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15010: 00696939 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15011: 009f83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15012: 004a12d5 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschefback │ │ │ │ 15013: 009f6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15014: 0029cd05 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15015: 0085b75c 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15016: 006927f5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15016: 0069280d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15017: 009f5f88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15018: 004371e1 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15019: 009ab7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15020: 00662d2d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15020: 00662d45 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15021: 0099af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15022: 0041cff5 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15023: 003c99e5 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15024: 009ac3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15025: 009f7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15026: 009acd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15027: 009a817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15028: 00692a51 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15028: 00692a69 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15029: 009f5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15030: 009f6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ 15031: 009059e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftq_df │ │ │ │ - 15032: 0061bddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15032: 0061bdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15033: 00433f45 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15034: 00617e49 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15034: 00617e61 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15035: 0033af7d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15036: 0046f6fd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15037: 0057f20d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15037: 0057f225 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15038: 009f83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15039: 0025884d 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15040: 009f5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15041: 0054017d 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15042: 0055a93d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15041: 00540195 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15042: 0055a955 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15043: 003801b5 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15044: 00380059 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15045: 00651b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15046: 0058d4d1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15047: 0069c1d9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15045: 00651b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15046: 0058d4e9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15047: 0069c1f1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15048: 0099d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15049: 009a3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15050: 00576219 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15051: 00642845 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15052: 005a34c5 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15050: 00576231 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15051: 0064285d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15052: 005a34dd 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15053: 009b1140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15054: 003d50b1 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15055: 003b83f9 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15056: 009ad8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15057: 00569921 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15057: 00569939 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15058: 00430b19 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15059: 008f064c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15060: 008fca04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ole │ │ │ │ 15061: 009f6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15062: 009a1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15063: 009f78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15064: 009f6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15065: 006b4091 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15065: 006b40a9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15066: 0025da9d 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15067: 008b1f8c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15068: 009f8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15069: 009a821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15070: 009f7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15071: 006bdb7d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15071: 006bdb95 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15072: 00469e41 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15073: 005aa231 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15073: 005aa249 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15074: 009d4690 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15075: 009ae794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15076: 009aeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15077: 009f6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15078: 00638a55 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15079: 005bb831 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15080: 006add51 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15078: 00638a6d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15079: 005bb849 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15080: 006add69 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15081: 009adc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15082: 0099add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15083: 008fc8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_olt │ │ │ │ 15084: 004cb0d1 326 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_b │ │ │ │ - 15085: 0065336d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15086: 0067d721 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15085: 00653385 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15086: 0067d739 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15087: 008eba80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15088: 009f7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15089: 005acc95 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15089: 005accad 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15090: 004cb319 110 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_d │ │ │ │ - 15091: 0069d0d9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15091: 0069d0f1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15092: 009a829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15093: 009b2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15094: 003fdc91 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15095: 004cb219 158 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_h │ │ │ │ 15096: 009f71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15097: 008efd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15098: 009f7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15099: 00486fc5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15100: 006780bd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15101: 00654f99 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15100: 006780d5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15101: 00654fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15102: 002bc501 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15103: 009f73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15104: 0066c405 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15104: 0066c41d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15105: 008e9b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15106: 009a13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15107: 003dd871 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15108: 0029b01d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15109: 0046be81 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15110: 0065c041 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15110: 0065c059 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15111: 0028a419 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15112: 009f7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15113: 004cb2b9 96 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_w │ │ │ │ - 15114: 0067cc11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15114: 0067cc29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15115: 009f6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15116: 009f7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 15117: 0068ddc9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15118: 005a06a1 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15119: 006134e9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15117: 0068dde1 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15118: 005a06b9 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15119: 00613501 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15120: 003ddd2d 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15121: 009f6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15122: 00298ba9 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15123: 009f6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15124: 009a5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15125: 002f87c5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15126: 009f624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15127: 00647d71 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15127: 00647d89 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15128: 0033b0b9 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15129: 009f5f67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15130: 009a536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15131: 009aca94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15132: 009a018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15133: 005a12a9 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15134: 005332a9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15133: 005a12c1 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15134: 005332c1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15135: 009f6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15136: 0049c3c5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15137: 0029a5c5 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15138: 0046826d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15139: 009a68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15140: 00258905 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15141: 0033f545 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15151,59 +15151,59 @@ │ │ │ │ 15147: 008f4dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_ph │ │ │ │ 15148: 004cdab1 1352 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_b │ │ │ │ 15149: 009a166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15150: 009b1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15151: 0089fc50 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15152: 0028a2c5 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15153: 004ce439 234 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_d │ │ │ │ - 15154: 00692b79 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15154: 00692b91 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15155: 004a0cad 102 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcstatus │ │ │ │ - 15156: 0066ae21 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15157: 006297d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15156: 0066ae39 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15157: 006297ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15158: 009f7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15159: 004b2391 196 FUNC GLOBAL DEFAULT 12 helper_float_msubf_d │ │ │ │ 15160: 009abf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15161: 004cdff9 734 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_h │ │ │ │ 15162: 009b16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15163: 0029ac79 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15164: 003f1069 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15165: 009f69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15166: 009a834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15167: 00474c61 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15168: 0099c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15169: 006963a5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15169: 006963bd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15170: 009f618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15171: 009f8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15172: 009ae494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15173: 009aa870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15174: 0053276d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15174: 00532785 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15175: 009f773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15176: 004b508d 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_seq │ │ │ │ 15177: 004b22e1 176 FUNC GLOBAL DEFAULT 12 helper_float_msubf_s │ │ │ │ 15178: 004ce2d9 350 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_w │ │ │ │ 15179: 009f7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15180: 003ca821 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15181: 00622c95 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15181: 00622cad 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15182: 0099ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15183: 009f7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15184: 009f7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15185: 004265a1 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15186: 006838f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15186: 00683911 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15187: 0089e8a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15188: 0099f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15189: 0063d0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15190: 006be965 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15191: 0067e3e5 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15192: 0062b75d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15189: 0063d0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15190: 006be97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15191: 0067e3fd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15192: 0062b775 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15193: 009f837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15194: 009af908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15195: 009ac8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15196: 006006f9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15196: 00600711 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15197: 008e9b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15198: 0061b801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15198: 0061b819 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15199: 008e0218 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15200: 009f7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15201: 009a8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15202: 009f7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15203: 00249bb9 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15204: 008afa4c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15205: 009f7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15211,788 +15211,788 @@ │ │ │ │ 15207: 009b0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15208: 003eaf09 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15209: 008f043c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15210: 009f7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15211: 0099f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15212: 003ebd59 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15213: 008ec6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15214: 00678d99 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15214: 00678db1 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15215: 009f85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15216: 003e6989 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15217: 00434279 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15218: 009f73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15219: 004449c5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15220: 009f6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15221: 005857a9 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15221: 005857c1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15222: 0049c951 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15223: 009f6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15224: 009b21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15225: 0059030d 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15225: 00590325 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15226: 009a439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15227: 009f6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15228: 006742b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15228: 006742c9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15229: 009f648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15230: 0046bcb9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15231: 0079c940 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15231: 0079c958 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15232: 008af9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15233: 00256035 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15234: 004ec3d5 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ - 15235: 0053de55 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15234: 004ec3ed 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ + 15235: 0053de6d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15236: 009a820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15237: 009a2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ 15238: 009f8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_C0_DSTATE │ │ │ │ - 15239: 00658ac5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15239: 00658add 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15240: 003f8fe1 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15241: 009aed5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15242: 0056ade5 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15242: 0056adfd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15243: 009f6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15244: 003e0379 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15245: 003ee1d9 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15246: 00639ab1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15247: 0064862d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15246: 00639ac9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15247: 00648645 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15248: 009b04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15249: 003b92a9 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15250: 0058baf5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15250: 0058bb0d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15251: 009f8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15252: 004872d9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15253: 009f8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15254: 009f78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15255: 0061e9a5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15256: 00658cc1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15255: 0061e9bd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15256: 00658cd9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15257: 009f803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15258: 009b19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15259: 009f852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15260: 0063d97d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15260: 0063d995 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ 15261: 004c8671 494 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_b │ │ │ │ - 15262: 00643541 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15262: 00643559 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15263: 00437731 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15264: 009f5cb2 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15265: 004c89e9 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_d │ │ │ │ 15266: 003a1945 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15267: 006a3271 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15268: 005f1c11 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15267: 006a3289 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15268: 005f1c29 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15269: 0099b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15270: 005db851 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15271: 0059033d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15270: 005db869 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15271: 00590355 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15272: 004c8861 258 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_h │ │ │ │ 15273: 00366bc1 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15274: 004c7305 140 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_d │ │ │ │ 15275: 009a5ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15276: 00678c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15277: 00663d79 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15276: 00678c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15277: 00663d91 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15278: 008b2350 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15279: 009f7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15280: 0043bfe9 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15281: 00699741 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15281: 00699759 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15282: 004c70ed 398 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_h │ │ │ │ - 15283: 006af661 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15283: 006af679 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 15284: 004b1d95 188 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_d │ │ │ │ - 15285: 00645b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15285: 00645b7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15286: 009f77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15287: 009f80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15288: 0037cdad 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15289: 009f8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15290: 0055fd45 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15291: 0069e481 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15290: 0055fd5d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15291: 0069e499 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15292: 009a472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15293: 0033b205 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15294: 0099dc48 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15295: 004a095d 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpecontrol │ │ │ │ 15296: 003ddc2d 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15297: 009030a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_ccres │ │ │ │ 15298: 009f6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15299: 009f76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15300: 0046b2d1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15301: 009f6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15302: 009f7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15303: 002589b9 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15304: 00562cb9 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15304: 00562cd1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15305: 004c8965 130 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_w │ │ │ │ 15306: 00497831 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15307: 009ab1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15308: 00433c25 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15309: 0099bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15310: 0063acdd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15310: 0063acf5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15311: 009ac864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15312: 009a7c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15313: 0037d075 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ 15314: 00902f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_synci_step │ │ │ │ 15315: 004c727d 136 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_w │ │ │ │ - 15316: 00614475 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15317: 007de708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15316: 0061448d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15317: 007de720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ 15318: 004b1e51 186 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_s │ │ │ │ - 15319: 0058259d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15320: 0055a6e1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15319: 005825b5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15320: 0055a6f9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15321: 0099a5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ 15322: 004c9515 494 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_b │ │ │ │ - 15323: 0068f71d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15324: 00693d3d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15325: 00654c79 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15323: 0068f735 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15324: 00693d55 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15325: 00654c91 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15326: 009f7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15327: 004c988d 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_d │ │ │ │ 15328: 00299f85 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15329: 00626fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15330: 0061ac0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15329: 00626fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15330: 0061ac25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15331: 009f6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15332: 0055e375 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15333: 0055aa31 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15332: 0055e38d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15333: 0055aa49 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15334: 0090c28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_b │ │ │ │ 15335: 004a183d 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_compare │ │ │ │ 15336: 009a8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15337: 0090c100 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_d │ │ │ │ 15338: 009f7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15339: 00595465 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15339: 0059547d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15340: 004c9705 260 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_h │ │ │ │ 15341: 002c83c5 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15342: 00556409 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15342: 00556421 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15343: 009a4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15344: 009f6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15345: 009ae064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15346: 009f6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15347: 009f7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15348: 009f788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15349: 009a08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15350: 009f74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15351: 009f831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15352: 00444831 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15353: 0090c208 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_h │ │ │ │ 15354: 009a165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15355: 0058e9ed 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15355: 0058ea05 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15356: 009f80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15357: 0099eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15358: 006ae221 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15358: 006ae239 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15359: 00497681 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15360: 004c9809 130 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_w │ │ │ │ 15361: 009f7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15362: 009f7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15363: 009a8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15364: 008ed238 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15365: 009f829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15366: 0090c184 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_w │ │ │ │ 15367: 009f780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15368: 009af4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15369: 00481ea9 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15370: 005d0131 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15370: 005d0149 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15371: 009ad384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15372: 009b2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15373: 00433669 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15374: 007f91f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15374: 007f9210 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15375: 008ef0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15376: 009f7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15377: 00418695 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15378: 004b0021 186 FUNC GLOBAL DEFAULT 12 helper_float_rint_d │ │ │ │ 15379: 0090bc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_b │ │ │ │ 15380: 008e9a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15381: 006add3d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15381: 006add55 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15382: 0090bad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_d │ │ │ │ 15383: 009f7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15384: 00495835 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ - 15385: 004ebf35 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ + 15385: 004ebf4d 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ 15386: 009a3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15387: 009f687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15388: 0090bbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_h │ │ │ │ 15389: 009f8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15390: 0099c158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15391: 004535ad 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15392: 0099e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15393: 009ade94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15394: 00412ba9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15395: 009ae834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15396: 0069d8cd 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15396: 0069d8e5 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15397: 009f6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15398: 004b00dd 178 FUNC GLOBAL DEFAULT 12 helper_float_rint_s │ │ │ │ - 15399: 006a8ef5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15400: 00647595 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15399: 006a8f0d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15400: 006475ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15401: 003df0e9 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15402: 0063d1f5 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15402: 0063d20d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15403: 003ab621 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15404: 009b0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15405: 0063e311 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15405: 0063e329 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15406: 009b0bd8 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15407: 008d3938 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15408: 009f7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15409: 008e06cc 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15410: 009a129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15411: 0090bb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_w │ │ │ │ 15412: 009f792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15413: 0099e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15414: 009adfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15415: 009f8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15416: 0058c7c9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15416: 0058c7e1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15417: 009f73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15418: 009a2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15419: 008f4898 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbla │ │ │ │ - 15420: 005a0f7d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15420: 005a0f95 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15421: 009f849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15422: 002637bd 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15423: 009a5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15424: 009afb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15425: 009f6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15426: 0022bea9 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15427: 006ae0c5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15428: 00697bcd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15427: 006ae0dd 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15428: 00697be5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15429: 009f688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15430: 006236c9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15430: 006236e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15431: 0099bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15432: 009a52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15433: 0099af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15434: 004b1575 184 FUNC GLOBAL DEFAULT 12 helper_float_maxa_d │ │ │ │ 15435: 009f847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15436: 0061f235 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15436: 0061f24d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15437: 0022bd21 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15438: 0067fc85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15438: 0067fc9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15439: 009f6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15440: 0063af61 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15440: 0063af79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15441: 0043daa9 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15442: 009f639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15443: 004750f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15444: 003361dd 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ 15445: 004b14c1 180 FUNC GLOBAL DEFAULT 12 helper_float_maxa_s │ │ │ │ - 15446: 006617b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15446: 006617c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15447: 003221e9 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15448: 00369275 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15449: 003dcaf9 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15450: 009f6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15451: 003f6109 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15452: 009f6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15453: 009f5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15454: 009ad7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15455: 0099fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15456: 00433ea1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15457: 0043e3b1 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15458: 00667c91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15458: 00667ca9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15459: 009a2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15460: 009a089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15461: 0027542d 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15462: 009f8b96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15463: 009b1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15464: 009a0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15465: 00695d31 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15465: 00695d49 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15466: 00905f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsult_df │ │ │ │ 15467: 009a2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15468: 009a390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15469: 008ed970 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15470: 009d46a0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15471: 00546b61 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15471: 00546b79 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15472: 0099b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15473: 008af564 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15474: 0062c229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15474: 0062c241 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15475: 004d1311 50 FUNC GLOBAL DEFAULT 12 helper_msa_ori_b │ │ │ │ 15476: 009aaa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15477: 004820c9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15478: 003eaf11 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15479: 0099ff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15480: 0061a57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15481: 00653131 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15482: 00617bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15483: 00618b99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15480: 0061a595 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15481: 00653149 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15482: 00617bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15483: 00618bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15484: 009f703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15485: 00638449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15485: 00638461 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15486: 003e9905 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15487: 009f6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15488: 0049e665 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15489: 009f60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15490: 00655335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15490: 0065534d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15491: 009b0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15492: 0053cdcd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15492: 0053cde5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15493: 0025c8b5 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15494: 0090a948 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_d │ │ │ │ 15495: 003dda71 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15496: 004607c1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15497: 008e48bc 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15498: 009f661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15499: 00657dfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15499: 00657e15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15500: 0090aa50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_h │ │ │ │ 15501: 00320d91 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15502: 009f66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15503: 00671aa1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15504: 006796c1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15505: 00568d45 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15503: 00671ab9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15504: 006796d9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15505: 00568d5d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15506: 009f72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15507: 009f6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15508: 009f5f59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15509: 0099dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15510: 009afab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15511: 0033d5bd 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15512: 004a13c9 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_memorymapid │ │ │ │ 15513: 0029bd01 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15514: 005a98bd 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15515: 005f1a79 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15516: 00684e61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15514: 005a98d5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15515: 005f1a91 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15516: 00684e79 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15517: 003067fd 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15518: 0090a9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_w │ │ │ │ 15519: 003e000d 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15520: 008ee0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ 15521: 004b5f39 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ueq │ │ │ │ - 15522: 00644abd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15522: 00644ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15523: 009a5bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15524: 005aa539 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15524: 005aa551 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15525: 009b109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15526: 009f767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15527: 002c63a1 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15528: 009f7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15529: 009f6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15530: 002c09fd 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15531: 009afed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15532: 009f6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15533: 006601e9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15533: 00660201 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15534: 009f7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15535: 00661abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15535: 00661ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15536: 0049dcf5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15537: 009f631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15538: 0069cf39 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15539: 0056343d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15538: 0069cf51 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15539: 00563455 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15540: 00903334 132 OBJECT GLOBAL DEFAULT 24 helper_info_dmt │ │ │ │ 15541: 004849d1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15542: 0031bd49 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15543: 004942c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15544: 002be545 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15545: 009b1d10 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15546: 0047fb75 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15547: 009f72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15548: 009f7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15549: 009f8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15550: 00669c0d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15550: 00669c25 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15551: 009f6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15552: 003f12e5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15553: 004161cd 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15554: 0053de21 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15554: 0053de39 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 15555: 004221a9 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15556: 009f7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15557: 0043f949 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15558: 009a19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ 15559: 004841e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15560: 00651739 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15561: 0057a111 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15562: 0066f8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15560: 00651751 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15561: 0057a129 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15562: 0066f8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15563: 0099b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15564: 004869c5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15565: 009f7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15566: 00698901 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15567: 006b45d5 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15566: 00698919 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15567: 006b45ed 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15568: 009f68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15569: 008e90bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15570: 009a5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15571: 0099ffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15572: 00631731 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15572: 00631749 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15573: 009af118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15574: 005aa4cd 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15574: 005aa4e5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15575: 009f6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15576: 005a2c29 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15577: 0053c729 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15578: 006590e5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15579: 0061f96d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15576: 005a2c41 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15577: 0053c741 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15578: 006590fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15579: 0061f985 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15580: 0099af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 15581: 00803a54 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ + 15581: 00803a6c 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ 15582: 009f736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15583: 0025ce05 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15584: 009f6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15585: 003fc421 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15586: 002837fd 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15587: 0048cf6d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15588: 00567d45 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15589: 007f9258 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15588: 00567d5d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15589: 007f9270 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15590: 0099a518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15591: 003e0699 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15592: 00492601 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15593: 009a96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15594: 009f7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 15595: 0091204c 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15596: 0090ecd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_b │ │ │ │ 15597: 009f68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15598: 005ceea5 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15599: 005df1b1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15598: 005ceebd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15599: 005df1c9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15600: 00451b4d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15601: 0061bb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15601: 0061bb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15602: 0090eb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_d │ │ │ │ 15603: 009f8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15604: 0056e951 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15604: 0056e969 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15605: 0090ec50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_h │ │ │ │ 15606: 009a7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15607: 009f5f72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 15608: 0099a528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15609: 009f8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15610: 004279d1 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15611: 0067e275 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15612: 00599de1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15611: 0067e28d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15612: 00599df9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15613: 0099c7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15614: 003ea811 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 15615: 0041395d 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15616: 009a10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15617: 009f7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ - 15618: 004fcc31 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ + 15618: 004fcc49 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ 15619: 009f6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15620: 009f7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15621: 00698399 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15622: 0066206d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15623: 005ac9c9 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15624: 00537051 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15621: 006983b1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15622: 00662085 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15623: 005ac9e1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15624: 00537069 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15625: 00344235 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15626: 0054f569 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15627: 00581c59 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15626: 0054f581 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15627: 00581c71 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15628: 0090ebcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_w │ │ │ │ 15629: 009aeccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15630: 009aadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15631: 00405dd5 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15632: 004ac045 212 FUNC GLOBAL DEFAULT 12 helper_extr_r_w │ │ │ │ 15633: 009f781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15634: 009f6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15635: 009f659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15636: 009a9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15637: 0099b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15638: 009f66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15639: 009027dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_ps │ │ │ │ 15640: 0025c3c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15641: 006668c9 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15641: 006668e1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15642: 009abf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15643: 002841f1 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15644: 003442a5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15645: 0054e1d5 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15645: 0054e1ed 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15646: 0042a609 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15647: 009a9868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15648: 00673f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15649: 00661255 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15648: 00673f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15649: 0066126d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15650: 009f772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15651: 009f837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15652: 0068f829 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15652: 0068f841 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15653: 00485381 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15654: 0099d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15655: 0066c725 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15655: 0066c73d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15656: 008e483c 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15657: 0099b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15658: 009a762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 15659: 009f77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15660: 00540ff9 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15661: 0055b819 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15660: 00541011 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15661: 0055b831 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15662: 009af388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15663: 002bac41 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15664: 009adc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15665: 0068178d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15666: 00584905 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15665: 006817a5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15666: 0058491d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15667: 0049a6d1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15668: 009b0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15669: 006b1719 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15669: 006b1731 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15670: 009ab7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15671: 009f74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15672: 009adbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15673: 009a29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15674: 009f79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15675: 0043b8b9 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15676: 005a9265 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15676: 005a927d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15677: 009f8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15678: 0062c2ed 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15679: 0064ec19 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15680: 0061a415 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15681: 00643e51 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15682: 0064101d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15678: 0062c305 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15679: 0064ec31 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15680: 0061a42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15681: 00643e69 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15682: 00641035 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15683: 0099e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15684: 009f6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15685: 009f67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15686: 0099fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15687: 003ea821 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15688: 002a0645 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15689: 009a9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15690: 009adef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15691: 003445fd 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15692: 005a01a5 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15693: 0061856d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15692: 005a01bd 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15693: 00618585 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15694: 008fc7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_eq │ │ │ │ 15695: 0099d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15696: 00659d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15696: 00659da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15697: 009f6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15698: 00692ba5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15698: 00692bbd 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15699: 0099ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15700: 00550119 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15700: 00550131 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15701: 009a66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15702: 008f42ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_w │ │ │ │ 15703: 0099f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 15704: 009b1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 15705: 0058bf11 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15705: 0058bf29 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15706: 003a2429 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15707: 002b1071 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15708: 008b1fd8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15709: 009f7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15710: 009f73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15711: 009f5f34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15712: 00617405 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15712: 0061741d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15713: 008f491c 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbra │ │ │ │ 15714: 002b15f9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15715: 003c8fed 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15716: 009f6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15717: 0068fb0d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15717: 0068fb25 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15718: 009f7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15719: 009a5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15720: 009023bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_d │ │ │ │ 15721: 009aa240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15722: 00283009 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15723: 00641219 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15723: 00641231 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15724: 009f62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15725: 0063c9f9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15725: 0063ca11 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15726: 0099a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15727: 009ad794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15728: 002c3951 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15729: 00405b79 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15730: 006619cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15730: 006619e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15731: 009f6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15732: 00530f5d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15732: 00530f75 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15733: 009f8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15734: 009f6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15735: 009a433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15736: 009aca34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15737: 0025d501 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15738: 009ab0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15739: 009a49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15740: 0022c795 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15741: 0061d1b1 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15741: 0061d1c9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15742: 009f6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15743: 009af858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15744: 009f6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15745: 009f7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15746: 00900e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_s │ │ │ │ 15747: 008ee9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15748: 005a31f5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15748: 005a320d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15749: 00262751 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15750: 009f5cbd 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15751: 00911cc8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15752: 009f8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15753: 009f735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15754: 006b4fed 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15754: 006b5005 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15755: 009f6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15756: 0054ad85 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15756: 0054ad9d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15757: 009f7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15758: 0037d0e1 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15759: 0099c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15760: 009f7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15761: 0047a259 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15762: 009a777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 15763: 009aa400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15764: 009f7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15765: 009f625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15766: 006261c9 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15766: 006261e1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15767: 002f2771 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15768: 0058dbc1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 15769: 00677d0d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15768: 0058dbd9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15769: 00677d25 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15770: 0099f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15771: 0068d111 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15771: 0068d129 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15772: 0049ede1 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg1_to_phys │ │ │ │ 15773: 009f60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15774: 00405bc1 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 15775: 0061a451 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15775: 0061a469 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15776: 009f6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15777: 00444411 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15778: 009f5f32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15779: 006385ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15779: 00638605 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15780: 009ac7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15781: 009f6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 15782: 009f7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15783: 00377521 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15784: 008b2580 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15785: 006130a5 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15786: 006bc535 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15785: 006130bd 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15786: 006bc54d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15787: 009f72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15788: 0099d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ - 15789: 004fcc41 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ + 15789: 004fcc59 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ 15790: 009f64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ 15791: 008fa4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttacx │ │ │ │ - 15792: 00649f45 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15792: 00649f5d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15793: 008b1bfc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15794: 009a783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15795: 006965b9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15795: 006965d1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15796: 008b202c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15797: 00681c21 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15798: 00583e09 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15797: 00681c39 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15798: 00583e21 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15799: 0099f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15800: 0067d2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15801: 006bb6d9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15800: 0067d301 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15801: 006bb6f1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15802: 009f7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ 15803: 004afba9 184 FUNC GLOBAL DEFAULT 12 helper_float_recip1_d │ │ │ │ - 15804: 006ac175 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15804: 006ac18d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15805: 004a302d 236 FUNC GLOBAL DEFAULT 12 helper_cache │ │ │ │ 15806: 009a811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15807: 009ac038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15808: 009f7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15809: 00662885 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15809: 0066289d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15810: 009f60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15811: 003f6f41 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15812: 009f82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15813: 009f6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15814: 004da0d1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsueq_df │ │ │ │ 15815: 009f5f70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15816: 00496b81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15817: 002f7031 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15818: 0047b4b1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15819: 0063f521 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15820: 00569fd1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15821: 00584f7d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15819: 0063f539 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15820: 00569fe9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15821: 00584f95 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15822: 009f83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15823: 004afc61 180 FUNC GLOBAL DEFAULT 12 helper_float_recip1_s │ │ │ │ 15824: 009b0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15825: 009f7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 15826: 004a0925 54 FUNC GLOBAL DEFAULT 12 helper_mtc0_mvpcontrol │ │ │ │ 15827: 009b135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15828: 009f628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15829: 009afea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15830: 009a3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15831: 0061b5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15831: 0061b5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15832: 003f726d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 15833: 0064c619 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15833: 0064c631 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15834: 0043d8dd 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15835: 009afd9c 12 OBJECT GLOBAL DEFAULT 24 target_mips_tcg_trace_events │ │ │ │ 15836: 008b2ec8 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15837: 00347ac1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15838: 0029a2d1 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15839: 009f6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15840: 006a8a15 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15840: 006a8a2d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15841: 0041ccf5 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15842: 009f603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15843: 009a40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15844: 005aa4dd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15844: 005aa4f5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15845: 0099c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15846: 009f5f4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15847: 009b147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15848: 009f6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15849: 008af49c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15850: 009a494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15851: 0049c0a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 15852: 006880b5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15852: 006880cd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15853: 0029a939 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15854: 009a64f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15855: 0054c849 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15855: 0054c861 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15856: 003417f1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15857: 009a214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15858: 00487785 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15859: 005cc3d5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15860: 006a48c5 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15859: 005cc3ed 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15860: 006a48dd 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15861: 0099afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 15862: 004b6801 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ule │ │ │ │ - 15863: 0063d519 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15864: 00589779 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15865: 005aa075 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15863: 0063d531 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15864: 00589791 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15865: 005aa08d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15866: 004969d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15867: 008ed2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15868: 0099d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15869: 009ac1a0 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15870: 0066f761 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15870: 0066f779 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15871: 003d4ae1 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15872: 00640809 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15872: 00640821 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15873: 009a75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15874: 009f7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15875: 009f6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15876: 0064d9e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15876: 0064d9fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15877: 009af1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15878: 008f2504 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_lt_qb │ │ │ │ 15879: 0099a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15880: 008b1acc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15881: 0099b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15882: 0041d1d5 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15883: 009a1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15884: 005d9a1d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15884: 005d9a35 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15885: 009f78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15886: 00417cd1 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15887: 004b63a5 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ult │ │ │ │ 15888: 00454359 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 15889: 009f837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15890: 00358719 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15891: 009a3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15892: 0066b421 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15892: 0066b439 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15893: 009f7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15894: 0053e365 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15894: 0053e37d 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15895: 009a42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15896: 0037f041 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15897: 009f7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15898: 004699e9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15899: 009042ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_b │ │ │ │ 15900: 009af9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15901: 009ac604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15902: 00646dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15902: 00646de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15903: 00306309 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ 15904: 00903f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_d │ │ │ │ - 15905: 006ab101 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15905: 006ab119 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15906: 009f61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15907: 009041a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_h │ │ │ │ 15908: 009f68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15909: 009a2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15910: 009b15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15911: 008e9c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15912: 0099fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15913: 009f63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15914: 00474fe9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15915: 009a07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15916: 009f84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15917: 007f9330 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15917: 007f9348 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15918: 009f7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15919: 003fc661 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15920: 008f0dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_swl │ │ │ │ 15921: 008f1064 132 OBJECT GLOBAL DEFAULT 24 helper_info_swm │ │ │ │ 15922: 009f7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15923: 009f6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15924: 0057d121 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15924: 0057d139 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15925: 009f67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15926: 008f0e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_swr │ │ │ │ 15927: 008ada74 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15928: 0040c68d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 15929: 00481bad 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15930: 0090409c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_w │ │ │ │ 15931: 003d4845 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15932: 003a3f19 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15933: 009f6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15934: 00630d49 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15934: 00630d61 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15935: 009f76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15936: 00563775 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15936: 0056378d 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 15937: 009a271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15938: 009f6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15939: 009af5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15940: 009f61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15941: 003dcc89 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ - 15942: 00502089 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ + 15942: 005020a1 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ 15943: 009a6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15944: 009f8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15945: 003e983d 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15946: 0099f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15947: 00306439 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 15948: 005a2cbd 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15948: 005a2cd5 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15949: 003f3e01 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15950: 0058e891 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15950: 0058e8a9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15951: 009b29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15952: 009a7e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15953: 0042c481 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15954: 009f7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15955: 00620dcd 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15955: 00620de5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15956: 003f4031 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15957: 00659ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15957: 00659f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15958: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15959: 003aaf3d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15960: 0099f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15961: 0067a695 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15961: 0067a6ad 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15962: 009f8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15963: 002836f5 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15964: 0054f665 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15964: 0054f67d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15965: 0026c851 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15966: 009f79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15967: 00410671 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15968: 0043bd39 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15969: 009f7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15970: 009a41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15971: 006439f9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15972: 0062d7f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15973: 006c1add 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15971: 00643a11 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15972: 0062d80d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15973: 006c1af5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15974: 008ed9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 15975: 003eb9ed 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15976: 006ab8ad 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15976: 006ab8c5 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15977: 009a67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15978: 002bced9 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15979: 009f6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15980: 009a63b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15981: 009f7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15982: 0090322c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvp │ │ │ │ 15983: 0099d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15984: 009f651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15985: 009f666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15986: 003f6551 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15987: 00665ca5 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15987: 00665cbd 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 15988: 004204e9 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15989: 0049c605 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15990: 009f64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15991: 009ac3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15992: 009f7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15993: 009f8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15994: 004a0419 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tccontext │ │ │ │ @@ -16024,178 +16024,178 @@ │ │ │ │ 16020: 009a095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16021: 009a9398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16022: 0037e9d9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16023: 009a5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16024: 008fce24 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_le │ │ │ │ 16025: 0099f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16026: 009f74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16027: 00640ad5 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16027: 00640aed 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16028: 009f7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16029: 00668f91 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16029: 00668fa9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16030: 0041d1fd 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16031: 00695a91 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16031: 00695aa9 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16032: 009f7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16033: 008b177c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16034: 009f63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16035: 0033c6e9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16036: 0063ab25 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16037: 0061abd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16038: 005685c5 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16036: 0063ab3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16037: 0061abe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16038: 005685dd 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16039: 009f63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16040: 006328d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16040: 006328ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16041: 009f7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16042: 00465c99 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16043: 009f829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16044: 009a4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16045: 0046de3d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16046: 0058d6d9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16046: 0058d6f1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16047: 009af648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16048: 00599651 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16048: 00599669 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16049: 00275871 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16050: 009f6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16051: 009f7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16052: 009b2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16053: 00614a6d 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16053: 00614a85 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16054: 0026887d 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16055: 004a036d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tchalt │ │ │ │ 16056: 008fcd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_lt │ │ │ │ 16057: 009f7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16058: 0056ea81 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16058: 0056ea99 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16059: 009f84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16060: 007f9150 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16060: 007f9168 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16061: 0099e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16062: 009f5f52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16063: 0061de55 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16064: 00568e79 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16063: 0061de6d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16064: 00568e91 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16065: 009f7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16066: 004dabe5 548 FUNC GLOBAL DEFAULT 12 helper_msa_fmadd_df │ │ │ │ 16067: 009a239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16068: 003fcb4d 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16069: 0044b685 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16070: 009f78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16071: 009f758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16072: 009ad714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16073: 00348961 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16074: 009a85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16075: 009f6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16076: 0043e949 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16077: 006373d1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16077: 006373e9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16078: 009b22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16079: 009f670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16080: 009f6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16081: 009af4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16082: 009f7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16083: 00646359 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16083: 00646371 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16084: 009f814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16085: 009afe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16086: 009f687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16087: 009b0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16088: 0099ca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16089: 003e3605 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16090: 00626081 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16090: 00626099 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16091: 009f691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16092: 009f85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16093: 009f5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16094: 00608631 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16094: 00608649 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16095: 009f7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16096: 004a0729 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_status │ │ │ │ 16097: 009f83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16098: 0099f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16099: 009a7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16100: 009aa1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16101: 005c8989 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16101: 005c89a1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16102: 00496d45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16103: 009a5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16104: 009f83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16105: 0099fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16106: 008f2e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tchalt │ │ │ │ 16107: 0099c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16108: 006550c9 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16108: 006550e1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16109: 009f63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16110: 0069f54d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16111: 0062f8d1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16110: 0069f565 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16111: 0062f8e9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16112: 009f66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16113: 002b0e61 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16114: 009f6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16115: 009f7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16116: 0054adf5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16116: 0054ae0d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16117: 009f66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ 16118: 008fdc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgb │ │ │ │ 16119: 004cea79 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_b │ │ │ │ - 16120: 006939b1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16120: 006939c9 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16121: 004cebdd 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_d │ │ │ │ - 16122: 00558c01 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16122: 00558c19 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16123: 009f7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16124: 0034a6e5 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16125: 002be5f5 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16126: 004a2fa9 132 FUNC GLOBAL DEFAULT 12 helper_deret │ │ │ │ 16127: 009a3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16128: 008f0c88 64 OBJECT GLOBAL DEFAULT 24 malta_compat │ │ │ │ 16129: 004ceb31 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_h │ │ │ │ 16130: 008fdb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgh │ │ │ │ 16131: 009f5f18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16132: 009f6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16133: 0099e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16134: 005a3561 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16134: 005a3579 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16135: 009b1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16136: 0037d895 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16137: 00552bb5 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16138: 0058f28d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16137: 00552bcd 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16138: 0058f2a5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16139: 009f7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16140: 00639b91 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16140: 00639ba9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16141: 009aa9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16142: 003b9add 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16143: 00496191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16144: 003dd519 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16145: 0049c095 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16146: 00275805 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16147: 00451d35 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16148: 00453afd 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16149: 002c63d9 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16150: 00267629 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16151: 008f281c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_lt_ph │ │ │ │ 16152: 004ceba1 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_w │ │ │ │ 16153: 009d5a8c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16154: 0061af55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16155: 007bd444 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16154: 0061af6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16155: 007bd45c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16156: 003d1a09 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16157: 009f6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16158: 008f6890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_intctl │ │ │ │ 16159: 009f5f55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16160: 00405a09 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16161: 009f6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16162: 008af95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16163: 009f81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16164: 009a883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16165: 0057a579 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16165: 0057a591 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16166: 009a9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16167: 009b29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16168: 0031a871 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16169: 00320845 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16170: 009b1f38 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16171: 009f7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16172: 009aea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16173: 006a0801 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16173: 006a0819 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16174: 009f6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16175: 009a0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16176: 009a6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16177: 009f6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16178: 009ae254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16179: 002601e5 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16180: 0080b1f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16180: 0080b210 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16181: 009f6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16182: 004ab0b5 162 FUNC GLOBAL DEFAULT 12 helper_mulsaq_s_w_ph │ │ │ │ 16183: 009f8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16184: 006aed31 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16184: 006aed49 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16185: 009abf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16186: 009f80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16187: 0062150d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16187: 00621525 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16188: 009f753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16189: 00239715 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16190: 0069f7e1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16190: 0069f7f9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16191: 009f707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16192: 009f7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16193: 003f8eb9 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16194: 009f6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16195: 009ae414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16196: 009f7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16197: 00434211 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ @@ -16208,76 +16208,76 @@ │ │ │ │ 16204: 009ad9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16205: 009a9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16206: 008ea244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16207: 009f722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16208: 009f72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16209: 009f763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16210: 003f257d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16211: 00605e99 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16211: 00605eb1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16212: 003f3d89 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16213: 009f798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16214: 00673c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16214: 00673c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16215: 009f610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16216: 009f7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16217: 003eb219 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16218: 0080b21c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16218: 0080b234 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16219: 004626dd 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16220: 009f84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16221: 004ae9d9 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_w_s │ │ │ │ 16222: 004da2e5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcne_df │ │ │ │ 16223: 009f7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16224: 0062b459 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16224: 0062b471 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16225: 009aed0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16226: 009b1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16227: 0099a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16228: 00672649 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16229: 00655bdd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16228: 00672661 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16229: 00655bf5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16230: 0099c950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16231: 0041c465 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16232: 009f7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16233: 009f69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16234: 005382fd 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16235: 00605a05 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16234: 00538315 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16235: 00605a1d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16236: 008f29a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_ph │ │ │ │ 16237: 0099a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16238: 0026d465 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16239: 009031a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_xnp │ │ │ │ - 16240: 0066e241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16240: 0066e259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16241: 009f6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16242: 009f63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16243: 003e3699 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16244: 009f7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16245: 009af408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16246: 002885c1 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16247: 009abf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16248: 00607e89 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16249: 0069dfc9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16248: 00607ea1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16249: 0069dfe1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16250: 009abf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16251: 0059b2c1 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16251: 0059b2d9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16252: 009f7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16253: 006407c5 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16253: 006407dd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16254: 004b35cd 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_seq │ │ │ │ - 16255: 00585e55 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16255: 00585e6d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16256: 00307681 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16257: 00492a19 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16258: 003d35a5 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16259: 005a18f1 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16259: 005a1909 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16260: 0099ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16261: 008e8b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16262: 002f7c51 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16263: 009f6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16264: 003ffc79 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16265: 009a410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16266: 009a9208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16267: 00493b6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16268: 0062c515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16268: 0062c52d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16269: 00412b65 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ 16270: 008f2924 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_qb │ │ │ │ - 16271: 0068fb75 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16272: 00662369 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16271: 0068fb8d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16272: 00662381 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16273: 008e82d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16274: 004bad31 128 FUNC GLOBAL DEFAULT 12 helper_pcmpeqb │ │ │ │ 16275: 0049c385 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16276: 0099aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16277: 009f6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16278: 008b1b14 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16279: 0043bf49 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16294,66 +16294,66 @@ │ │ │ │ 16290: 009a7bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16291: 009f6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16292: 0099ffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16293: 009a9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16294: 009ab1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16295: 0099d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16296: 0099b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16297: 00659f35 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16297: 00659f4d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16298: 0034245d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16299: 006614a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16299: 006614bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16300: 0099fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16301: 0066502d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16301: 00665045 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16302: 009a6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16303: 009aa740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16304: 0066e99d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16304: 0066e9b5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16305: 004d8abd 2872 FUNC GLOBAL DEFAULT 12 helper_msa_msubr_q_df │ │ │ │ 16306: 009a2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16307: 009f7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16308: 004babf9 26 FUNC GLOBAL DEFAULT 12 helper_pcmpeqw │ │ │ │ 16309: 009f63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 16310: 0057ef0d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16310: 0057ef25 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16311: 00415b71 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16312: 0029b4fd 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16313: 0099ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16314: 00346b3d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16315: 0026b0b9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16316: 0099cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16317: 004868e9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ 16318: 00904a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_s_df │ │ │ │ - 16319: 0063d02d 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16320: 005aa365 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16319: 0063d045 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16320: 005aa37d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16321: 00486f45 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16322: 009af848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16323: 009a381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16324: 006473e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16324: 006473fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16325: 009f8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16326: 0099f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16327: 0064fc45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16327: 0064fc5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16328: 003ab965 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16329: 002fae09 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16330: 009a450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16331: 0040c409 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16332: 009f67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16333: 0099c198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16334: 0043be1d 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16335: 008ebd98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16336: 009b18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16337: 0056d2a9 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16337: 0056d2c1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16338: 009b06bc 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16339: 003e0ed5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16340: 009f65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16341: 006468a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16342: 00551c01 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16343: 00581f05 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16341: 006468bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16342: 00551c19 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16343: 00581f1d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16344: 009aa7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16345: 009f5f71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16346: 008fcb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_sf │ │ │ │ 16347: 0027dfe9 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16348: 0061b9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16348: 0061b9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16349: 004dc08d 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_a_df │ │ │ │ 16350: 00468239 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16351: 0099ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16352: 009b1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16353: 0047e445 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16354: 00369281 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16355: 0099ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -16365,67 +16365,67 @@ │ │ │ │ 16361: 0047e7d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16362: 009f70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16363: 009ac5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16364: 004ba085 128 FUNC GLOBAL DEFAULT 12 helper_paddush │ │ │ │ 16365: 0099c9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16366: 00468e95 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16367: 009f7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16368: 0068db01 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16368: 0068db19 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16369: 003e33bd 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16370: 009b214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16371: 003077c1 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16372: 0099e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16373: 009a2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16374: 009f85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16375: 009f74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16376: 009a137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16377: 009f8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16378: 0047e775 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16379: 009ab958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16380: 0034a71d 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16381: 009f8b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16382: 0055b919 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16382: 0055b931 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16383: 0099ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16384: 00474ed9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16385: 0099b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16386: 0032139d 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16387: 009f6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16388: 005623e9 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16389: 00530df5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16390: 0061d489 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16388: 00562401 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16389: 00530e0d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16390: 0061d4a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16391: 009b15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16392: 004ac76d 128 FUNC GLOBAL DEFAULT 12 do_raise_exception_err │ │ │ │ 16393: 00481f51 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16394: 002bce5d 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16395: 00433035 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16396: 0068f905 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16396: 0068f91d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16397: 004a00b9 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpcontrol │ │ │ │ 16398: 00487255 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16399: 0052ea21 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16400: 006280e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16399: 0052ea39 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16400: 00628101 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16401: 00310e11 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16402: 009a46fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16403: 009f81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16404: 009a109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16405: 0099d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16406: 009f7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16407: 00563599 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16407: 005635b1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16408: 009f6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16409: 009d496c 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16410: 009017e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_d │ │ │ │ 16411: 009f7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16412: 00341cf5 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16413: 009a245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16414: 009a8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16415: 009f6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16416: 009f7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16417: 00671159 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16417: 00671171 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16418: 003419dd 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16419: 004521d9 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16420: 0055462d 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16420: 00554645 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16421: 0022c235 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16422: 00900238 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_s │ │ │ │ 16423: 0099a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16424: 009acda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16425: 00296ad1 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16426: 0047f0d1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16427: 003fc459 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16435,39 +16435,39 @@ │ │ │ │ 16431: 009f6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16432: 009f700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16433: 004ba431 144 FUNC GLOBAL DEFAULT 12 helper_psubb │ │ │ │ 16434: 008fc770 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_un │ │ │ │ 16435: 009f7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16436: 00480845 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16437: 003e6bad 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16438: 0054a411 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16438: 0054a429 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16439: 008f00a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16440: 009f72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16441: 004da331 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsor_df │ │ │ │ 16442: 004ba4c1 120 FUNC GLOBAL DEFAULT 12 helper_psubh │ │ │ │ 16443: 009a146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16444: 003a0d3d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16445: 009f7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16446: 008ec7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16447: 009ab648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16448: 006acbe5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16448: 006acbfd 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16449: 009f6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16450: 009f621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16451: 005b2411 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16451: 005b2429 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16452: 009a435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16453: 0099a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16454: 009f839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16455: 008fb144 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ole │ │ │ │ 16456: 00480e89 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16457: 0061842d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16457: 00618445 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16458: 0047c6bd 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16459: 004ba539 10 FUNC GLOBAL DEFAULT 12 helper_psubw │ │ │ │ 16460: 009f820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16461: 004538ed 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16462: 00613b81 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16462: 00613b99 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16463: 003b84d5 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16464: 00906c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_d │ │ │ │ 16465: 0099e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16466: 0043e075 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16467: 009f6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16468: 0099bf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16469: 003e81bd 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ @@ -16482,60 +16482,60 @@ │ │ │ │ 16478: 00342f31 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16479: 008f9eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tchalt │ │ │ │ 16480: 008f6d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_lladdr │ │ │ │ 16481: 008fb03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_olt │ │ │ │ 16482: 0046b201 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16483: 009f6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16484: 009a233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16485: 006276b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16485: 006276c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16486: 004dfb3d 328 FUNC GLOBAL DEFAULT 12 helper_msa_st_h │ │ │ │ - 16487: 00607d99 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16488: 006b27c1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16487: 00607db1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16488: 006b27d9 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16489: 0099da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16490: 0099fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16491: 007de74c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16491: 007de764 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16492: 009a295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16493: 003079fd 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16494: 00631b39 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16494: 00631b51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16495: 00905434 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsor_df │ │ │ │ 16496: 009f6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16497: 003c8051 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 16498: 00906cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_w │ │ │ │ - 16499: 0060541d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16500: 007de744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16499: 00605435 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16500: 007de75c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16501: 008f4790 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbl │ │ │ │ 16502: 0037b235 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16503: 009f7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16504: 00911d48 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16505: 0066004d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16505: 00660065 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16506: 009adea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16507: 0099ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16508: 0099b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16509: 009f800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16510: 0046c185 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 16511: 00622aad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16511: 00622ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16512: 004dfc85 274 FUNC GLOBAL DEFAULT 12 helper_msa_st_w │ │ │ │ 16513: 008f4814 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbr │ │ │ │ 16514: 008f704c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_debug │ │ │ │ 16515: 009f7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16516: 009f76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16517: 00621cf9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16518: 006880ed 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16517: 00621d11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16518: 00688105 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16519: 009aa300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16520: 009f7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16521: 00620ae9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16521: 00620b01 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16522: 009f7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16523: 009abcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16524: 009f694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ - 16525: 005146d1 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ + 16525: 005146e9 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ 16526: 009f6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16527: 003cea11 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16528: 009f8ab7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 16529: 009f678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16530: 006bd849 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16530: 006bd861 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16531: 009f8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16532: 003ca4cd 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 16533: 0090affc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_b │ │ │ │ 16534: 009b15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16535: 0090ae70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_d │ │ │ │ 16536: 009f829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16537: 0099a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ @@ -16543,409 +16543,409 @@ │ │ │ │ 16539: 003f1329 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16540: 009f8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16541: 009b216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16542: 00487581 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16543: 0090af78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_h │ │ │ │ 16544: 00907cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_u_df │ │ │ │ 16545: 009f5f50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16546: 006684e9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16547: 006bc2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16548: 00668d7d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16546: 00668501 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16547: 006bc305 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16548: 00668d95 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16549: 009f7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16550: 009b19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16551: 009f7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16552: 009f68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16553: 0099d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16554: 009f83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 16555: 0064c3d1 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16555: 0064c3e9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16556: 002c98b1 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16557: 00454ab1 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 16558: 00494b3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16559: 009f7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16560: 009ac464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16561: 0099f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16562: 009a07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16563: 0043d329 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16564: 009f6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16565: 0090aef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_w │ │ │ │ 16566: 003a5ef9 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16567: 00673a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16568: 005acad9 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16567: 00673a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16568: 005acaf1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16569: 008f022c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16570: 009a92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16571: 0099d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16572: 009f61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16573: 0025bf19 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16574: 008f3e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_r_qb │ │ │ │ 16575: 009af4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16576: 009f7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16577: 009f6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16578: 009a9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16579: 009f5f35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16580: 009f62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16581: 009f5f6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16582: 004949a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16583: 00554631 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16584: 0054a581 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16583: 00554649 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16584: 0054a599 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16585: 008b173c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16586: 0028e999 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16587: 009ae940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16588: 00659cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16589: 0080b26c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16590: 006a99ad 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16588: 00659cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16589: 0080b284 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16590: 006a99c5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16591: 009a184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16592: 00660aa1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16592: 00660ab9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16593: 009a66f0 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16594: 00568d95 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16594: 00568dad 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16595: 009f6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16596: 009abba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16597: 009f6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16598: 009a2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16599: 009f6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16600: 00635ef5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16600: 00635f0d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16601: 009aaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16602: 005bbab9 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16602: 005bbad1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16603: 009a77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16604: 00418861 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 16605: 009f671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16606: 00344245 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16607: 006bc8d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16607: 006bc8ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16608: 004a2075 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_taghi │ │ │ │ - 16609: 00673f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16609: 00673f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16610: 0049edd5 12 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg0 │ │ │ │ 16611: 009f5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ 16612: 0049eded 16 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg1 │ │ │ │ - 16613: 0066e2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16614: 0066ecf1 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16615: 00628375 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16613: 0066e30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16614: 0066ed09 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16615: 0062838d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16616: 0099fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16617: 0099b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16618: 004375f5 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16619: 009f7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16620: 009ae394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16621: 009b0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16622: 0041f1b5 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16623: 0099a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16624: 009f7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ - 16625: 006816c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16625: 006816e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16626: 009f628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16627: 009f71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16628: 009f64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16629: 009f8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16630: 008f94e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_saf │ │ │ │ 16631: 0047fe21 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16632: 006a04d1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16633: 006ab365 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16634: 00604ed5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16632: 006a04e9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16633: 006ab37d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16634: 00604eed 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16635: 009a1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16636: 00409b15 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 16637: 009f7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16638: 009a7bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16639: 0067c9ed 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16639: 0067ca05 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16640: 004191d9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16641: 0029f4cd 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16642: 007f9348 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16642: 007f9360 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16643: 008b295c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16644: 00654d09 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16644: 00654d21 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16645: 009a878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16646: 0099fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16647: 009a8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16648: 003f358d 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16649: 009f78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16650: 00686575 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16650: 0068658d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16651: 009a23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16652: 0046a891 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16653: 009f6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16654: 009a258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16655: 009f6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16656: 0079cb44 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16657: 0066f851 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16656: 0079cb5c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16657: 0066f869 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16658: 00268e05 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 16659: 0053eaed 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 16659: 0053eb05 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 16660: 0099a5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16661: 00452c8d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16662: 004299a9 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16663: 009f81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16664: 00268c01 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16665: 004982b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16666: 009f765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16667: 009a477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16668: 009a7b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16669: 009f62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16670: 008ed7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16671: 009b02c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16672: 00621371 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16673: 0065ec45 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16672: 00621389 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16673: 0065ec5d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16674: 009f7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16675: 008f4e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_w │ │ │ │ 16676: 0049c13d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16677: 009f75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16678: 009f76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16679: 0037ce89 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16680: 00536639 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16681: 005aabe9 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16680: 00536651 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16681: 005aac01 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16682: 009a9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16683: 009f6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16684: 009f6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16685: 0054ad8d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16685: 0054ada5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16686: 009abd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16687: 009b1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16688: 009a268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16689: 00692635 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16689: 0069264d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16690: 009f6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16691: 009f6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16692: 009f8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16693: 005b1e35 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16693: 005b1e4d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16694: 00260c75 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16695: 006137f5 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16695: 0061380d 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16696: 009f5ed0 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 16697: 004224c9 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16698: 0061b65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16698: 0061b675 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16699: 009f664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16700: 005ae001 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16700: 005ae019 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16701: 009f65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16702: 0042700d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16703: 009f713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16704: 003a1235 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16705: 00652c69 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16706: 00697cc9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16705: 00652c81 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16706: 00697ce1 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16707: 009f62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16708: 00911cb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16709: 0053bd65 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16710: 0065ed05 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16711: 0068cded 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16709: 0053bd7d 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16710: 0065ed1d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16711: 0068ce05 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16712: 009a6af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 16713: 009a6258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16714: 009a5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16715: 009a17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16716: 0064c139 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16717: 0065210d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16718: 0053336d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16716: 0064c151 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16717: 00652125 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16718: 00533385 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16719: 009f7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16720: 009f5f1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16721: 008f8e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfthi │ │ │ │ 16722: 0043da91 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16723: 0057e41d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16723: 0057e435 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16724: 009ad604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16725: 00485931 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16726: 009ae484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16727: 009b143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16728: 009f7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16729: 0099b488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16730: 009f8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16731: 009a5f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16732: 009a302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16733: 004a5c55 316 FUNC GLOBAL DEFAULT 12 bl_gen_jump_to │ │ │ │ - 16734: 00678d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16734: 00678d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16735: 009f7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16736: 0037e335 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16737: 009a774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 16738: 009f6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 16739: 009f781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16740: 004861c5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16741: 009f6044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16742: 009a6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16743: 004ab315 60 FUNC GLOBAL DEFAULT 12 helper_dps_w_ph │ │ │ │ 16744: 009af748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16745: 009f7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16746: 005aa6c5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16746: 005aa6dd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16747: 00406181 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16748: 009f5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16749: 009b2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16750: 009f7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16751: 00662291 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16752: 0064cb31 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16751: 006622a9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16752: 0064cb49 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16753: 0099bfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16754: 009a896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16755: 0099f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16756: 009f7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16757: 009f6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16758: 009f69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16759: 003b2835 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16760: 002395b9 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16761: 009a13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16762: 0036927d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16763: 00349491 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16764: 00313c09 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16765: 006a7f91 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16765: 006a7fa9 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16766: 008b2748 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16767: 003c4791 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16768: 009f6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16769: 009f688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 16770: 0041f159 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16771: 009f624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16772: 0056daa1 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16773: 0061373d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16774: 006391d1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16775: 0065b32d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16772: 0056dab9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16773: 00613755 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16774: 006391e9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16775: 0065b345 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16776: 008e8a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16777: 009f6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16778: 00642e3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16778: 00642e55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16779: 0099db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16780: 009a778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 16781: 009f79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16782: 0099ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16783: 0032e9f9 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16784: 009f8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16785: 009a5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16786: 0046f3f5 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16787: 009f8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16788: 009f5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16789: 005953dd 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16789: 005953f5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16790: 009f614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16791: 008ebe1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16792: 009036d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 16793: 005e31c1 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16793: 005e31d9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16794: 003c5475 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16795: 0099da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16796: 009aaa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16797: 0034f9f9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16798: 009a407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16799: 004c5319 468 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_b │ │ │ │ 16800: 004a2035 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_taglo │ │ │ │ 16801: 008e81c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16802: 004c5635 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_d │ │ │ │ 16803: 009f7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16804: 009a98e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16805: 009f61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16806: 00626675 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16806: 0062668d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16807: 008fa0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_entryhi │ │ │ │ 16808: 004c54ed 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_h │ │ │ │ 16809: 009add24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16810: 004d9f09 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcult_df │ │ │ │ 16811: 004af8ad 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_d │ │ │ │ 16812: 0025b999 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16813: 00474dc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16814: 009f768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16815: 0054cecd 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16816: 00540f99 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16817: 0061c215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16818: 00646e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16819: 005e3121 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16815: 0054cee5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16816: 00540fb1 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16817: 0061c22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16818: 00646e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16819: 005e3139 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16820: 009a92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16821: 009f799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16822: 0025aed9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16823: 0061b351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16823: 0061b369 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16824: 009f63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16825: 009f7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16826: 009aec6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16827: 0060f24d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16828: 0061b171 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16827: 0060f265 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16828: 0061b189 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16829: 004c55bd 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_w │ │ │ │ 16830: 009f7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16831: 0099ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16832: 004af8b5 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_s │ │ │ │ 16833: 009f7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16834: 007f92a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16835: 006a28f5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16834: 007f92b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16835: 006a290d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16836: 0028faf9 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16837: 008f95f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_seq │ │ │ │ 16838: 002fc81d 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16839: 00239129 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16840: 0041b5dd 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16841: 009f6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16842: 00658551 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16842: 00658569 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16843: 009afb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16844: 0061c28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16844: 0061c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16845: 009f69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16846: 009f6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16847: 002bb10d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16848: 007de770 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16848: 007de788 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16849: 00339d5d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ - 16850: 00509d85 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ + 16850: 00509d9d 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ 16851: 002c3861 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16852: 003f26b5 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16853: 009a787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16854: 0090ceec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_b │ │ │ │ 16855: 009b22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16856: 009f7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16857: 0025cb91 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16858: 0090cd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_d │ │ │ │ 16859: 002c38c1 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16860: 008b2bc0 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16861: 0066d06d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16861: 0066d085 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16862: 003a3f65 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16863: 009f7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16864: 00283fe9 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16865: 0090ce68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_h │ │ │ │ 16866: 0099acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16867: 002a5801 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16868: 009f7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16869: 0099bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16870: 0049fc9d 170 FUNC GLOBAL DEFAULT 12 get_physical_address │ │ │ │ 16871: 004dda05 232 FUNC GLOBAL DEFAULT 12 helper_msa_fclass_df │ │ │ │ 16872: 009f8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16873: 009a92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 16874: 0066476d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16875: 0080b1e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16874: 00664785 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16875: 0080b200 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16876: 003a1ea5 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16877: 00584e59 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16877: 00584e71 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16878: 009a7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16879: 00646959 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16879: 00646971 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16880: 009f763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16881: 009f7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16882: 00675f49 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16882: 00675f61 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16883: 0043ddb9 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16884: 009afa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 16885: 0090cde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_w │ │ │ │ 16886: 009f616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16887: 009f6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16888: 0099e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16889: 009a40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16890: 00452fc5 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16891: 009f6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_DISPLAY_DSTATE │ │ │ │ 16892: 009adc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16893: 009ae874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16894: 0059522d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16894: 00595245 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16895: 009f75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16896: 009f70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16897: 0099ff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16898: 00639eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16899: 0069d0e5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16900: 00616f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16898: 00639ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16899: 0069d0fd 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16900: 00616f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16901: 0042b03d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ 16902: 004c04c9 458 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_b │ │ │ │ - 16903: 0051afb1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16903: 0051afc9 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ 16904: 004c0805 154 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_d │ │ │ │ - 16905: 006709dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16905: 006709f5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16906: 009f6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16907: 009ab1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16908: 009a30bc 1792 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16909: 008ae2e4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16910: 004c0695 244 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_h │ │ │ │ 16911: 009b1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16912: 009f798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16913: 0061ec55 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16913: 0061ec6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16914: 009a6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16915: 009f836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16916: 005ab0b1 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16917: 0066244d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16916: 005ab0c9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16917: 00662465 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16918: 0099f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ 16919: 004a208d 160 FUNC GLOBAL DEFAULT 12 helper_mftgpr │ │ │ │ - 16920: 00644ced 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16920: 00644d05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16921: 009b23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16922: 003e11a9 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16923: 009f667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16924: 0025af81 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16925: 009b0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16926: 002792b9 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16927: 00631561 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16927: 00631579 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16928: 008e12c4 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16929: 009f6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16930: 0069eb89 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16930: 0069eba1 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16931: 009f7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16932: 00908530 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_andi_b │ │ │ │ 16933: 0099f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16934: 00551ded 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16935: 00680699 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16936: 0064df21 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16934: 00551e05 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16935: 006806b1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16936: 0064df39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16937: 004d9cb1 220 FUNC GLOBAL DEFAULT 12 helper_msa_fill_df │ │ │ │ 16938: 0099decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16939: 0037ee01 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16940: 0080b214 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16940: 0080b22c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16941: 004c0789 124 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_w │ │ │ │ 16942: 009b27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16943: 009accc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16944: 00249a0d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16945: 00859300 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16946: 009f8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16947: 008f8db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftlo │ │ │ │ @@ -16953,75 +16953,75 @@ │ │ │ │ 16949: 003ead19 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16950: 009f7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16951: 008ea7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16952: 009a28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16953: 009f6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16954: 009a3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16955: 009aa8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16956: 0057eea5 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16956: 0057eebd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16957: 003dd84d 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16958: 00489195 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16959: 005c5f05 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16959: 005c5f1d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16960: 00342d69 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16961: 009b29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16962: 008b1c28 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16963: 00645995 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16963: 006459ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16964: 0099c910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16965: 009aa000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16966: 009f63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16967: 009a0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ 16968: 009afdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_C0_EVENT │ │ │ │ - 16969: 0067c6e5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16969: 0067c6fd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 16970: 0035096d 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16971: 006076dd 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16971: 006076f5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ 16972: 00906430 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclt_df │ │ │ │ - 16973: 0066d6cd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16973: 0066d6e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16974: 009a01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16975: 003cc931 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16976: 009d36b0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16977: 009f7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16978: 00670e7d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16978: 00670e95 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16979: 009f704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16980: 006977f5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16980: 0069780d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16981: 003ffb85 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16982: 009f8ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16983: 00497d5d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16984: 009b0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16985: 00908df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_b │ │ │ │ - 16986: 00650ed1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16986: 00650ee9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16987: 0049363d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16988: 009f622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 16989: 00908c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_d │ │ │ │ 16990: 0041eee9 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16991: 009f69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16992: 006a3e51 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16992: 006a3e69 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16993: 009f7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16994: 005d5249 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16995: 005f4319 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16994: 005d5261 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16995: 005f4331 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16996: 009aecac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16997: 00908d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_h │ │ │ │ - 16998: 0061c3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16999: 00569c31 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16998: 0061c40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16999: 00569c49 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17000: 009b21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17001: 009f66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17002: 005554d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17002: 005554e9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17003: 0099c970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 17004: 00555381 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17004: 00555399 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17005: 009f71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17006: 008e63e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17007: 006265b1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17007: 006265c9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17008: 004757e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 17009: 00565149 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17009: 00565161 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17010: 0049c7c5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17011: 009b241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17012: 00372fa9 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17013: 003f53fd 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17014: 009a2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17015: 002c0d95 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17016: 00618a51 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17016: 00618a69 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17017: 00908cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_w │ │ │ │ 17018: 002c0e89 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17019: 009f85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17020: 009f71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17021: 0048bfe5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17022: 009f8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17023: 009a884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17029,140 +17029,140 @@ │ │ │ │ 17025: 009f85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17026: 009f62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 17027: 003e6bd9 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17028: 009f77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17029: 009aa120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17030: 009ab9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17031: 009f7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17032: 0055d265 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17032: 0055d27d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17033: 0033d069 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17034: 003e3561 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17035: 00499c59 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17036: 009a29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17037: 00681e29 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17037: 00681e41 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17038: 009f855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17039: 009ad344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17040: 008ea76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17041: 009f6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17042: 0090d93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_b │ │ │ │ 17043: 009a3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17044: 009f6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17045: 0090d7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_d │ │ │ │ 17046: 009f6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17047: 004d1f71 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_s_df │ │ │ │ - 17048: 0066baf5 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17049: 006a2465 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17048: 0066bb0d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17049: 006a247d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17050: 008b27b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17051: 009f66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17052: 0090d8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_h │ │ │ │ 17053: 0022bf11 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17054: 009f6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17055: 00620c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17056: 006468e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17055: 00620c95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17056: 006468f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17057: 003a4b2d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17058: 0099c0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17059: 0026b2ad 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17060: 0044eab1 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17061: 0054b615 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17061: 0054b62d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17062: 009f7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17063: 00342721 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17064: 009ae5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17065: 009a7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17066: 0099ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17067: 009a11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17068: 002b7761 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17069: 009aaf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17070: 0057f8d9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17070: 0057f8f1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17071: 009f70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17072: 0058d265 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17072: 0058d27d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17073: 009afad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17074: 004749e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17075: 006b58a9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17076: 0066f6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17075: 006b58c1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17076: 0066f6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17077: 009f770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17078: 009af3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17079: 0090d834 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_w │ │ │ │ 17080: 009f7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17081: 00697381 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17081: 00697399 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17082: 009a2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17083: 00409ae9 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17084: 0099e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17085: 0066e8b5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17085: 0066e8cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17086: 0025b029 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17087: 009b2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17088: 00514585 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ - 17089: 00677bd9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17088: 0051459d 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ + 17089: 00677bf1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17090: 009b2218 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17091: 009f859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17092: 0029e071 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17093: 009f6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17094: 0045183d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17095: 009f6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17096: 007ddaf4 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17096: 007ddb0c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17097: 009b2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17098: 006ab801 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17098: 006ab819 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17099: 0099d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17100: 009f6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17101: 009a3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17102: 005a58e1 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17102: 005a58f9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ 17103: 008f557c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_rs_ph_w │ │ │ │ - 17104: 00677aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17104: 00677ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17105: 009f79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17106: 0069cd4d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17107: 006798a5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 17108: 005aa4d5 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17106: 0069cd65 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17107: 006798bd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17108: 005aa4ed 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17109: 009f7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17110: 009f72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17111: 009af2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17112: 009f7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 17113: 006383d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17113: 006383e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17114: 009f8ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17115: 0065bc61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17115: 0065bc79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17116: 008f9c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpecontrol │ │ │ │ 17117: 009f7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17118: 006840d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17118: 006840ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17119: 009f6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17120: 009ac7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17121: 00662fc1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17121: 00662fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17122: 00492eb1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17123: 009f6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17124: 006b4025 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17124: 006b403d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17125: 009f6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17126: 009f7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17127: 009a885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17128: 0090343c 132 OBJECT GLOBAL DEFAULT 24 helper_info_emt │ │ │ │ 17129: 0034974d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17130: 009f80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17131: 0099ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17132: 0064691d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17133: 00564d69 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17132: 00646935 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17133: 00564d81 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17134: 003cd0e5 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17135: 002ba9b5 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17136: 006730e9 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17136: 00673101 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17137: 0037351d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17138: 009f7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17139: 009f8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17140: 009b2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17141: 009f754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17142: 00638af5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17143: 005a0a01 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17142: 00638b0d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17143: 005a0a19 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17144: 0040ff21 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17145: 0099ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17146: 005e3205 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17146: 005e321d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17147: 00480525 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17148: 00554041 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17148: 00554059 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17149: 002ed3e9 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17150: 005503bd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17150: 005503d5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17151: 009afd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17152: 0028e91d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17153: 009f7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17154: 0049c141 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17155: 0069c281 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17155: 0069c299 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17156: 004cfd19 1590 FUNC GLOBAL DEFAULT 12 helper_msa_srar_b │ │ │ │ - 17157: 005684f5 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17157: 0056850d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17158: 002b2d6d 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17159: 0025a969 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17160: 009f63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17161: 00380119 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17162: 00274f2d 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17163: 004d081d 236 FUNC GLOBAL DEFAULT 12 helper_msa_srar_d │ │ │ │ 17164: 009f78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ @@ -17170,38 +17170,38 @@ │ │ │ │ 17166: 009b22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17167: 009f8b9c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17168: 004d0351 806 FUNC GLOBAL DEFAULT 12 helper_msa_srar_h │ │ │ │ 17169: 004aa6dd 32 FUNC GLOBAL DEFAULT 12 helper_precr_qb_ph │ │ │ │ 17170: 009f6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17171: 009ae884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17172: 00254735 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17173: 0053ce31 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17174: 0068cf6d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17175: 00627fb1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17173: 0053ce49 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17174: 0068cf85 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17175: 00627fc9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17176: 008f9800 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sle │ │ │ │ 17177: 009a6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17178: 0099c7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17179: 0099b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17180: 002be599 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17181: 005863d9 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17182: 00625e25 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17181: 005863f1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17182: 00625e3d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17183: 009a485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ 17184: 004d0679 418 FUNC GLOBAL DEFAULT 12 helper_msa_srar_w │ │ │ │ - 17185: 005f1acd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17185: 005f1ae5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17186: 009f5f3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17187: 009a3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17188: 009f6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17189: 0099a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17190: 004ac229 126 FUNC GLOBAL DEFAULT 12 helper_extr_s_h │ │ │ │ 17191: 0047ea21 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17192: 008ea6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17193: 00262815 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17194: 009a02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17195: 009f8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17196: 005a9735 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17196: 005a974d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17197: 009f74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17198: 009054b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msub_q_df │ │ │ │ 17199: 009f7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17200: 008f96f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_slt │ │ │ │ 17201: 004abe31 64 FUNC GLOBAL DEFAULT 12 helper_cmp_eq_ph │ │ │ │ 17202: 009f8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17203: 009f77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ @@ -17212,61 +17212,61 @@ │ │ │ │ 17208: 009f6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17209: 0047ed69 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17210: 00906220 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsaf_df │ │ │ │ 17211: 009f7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17212: 009f8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17213: 0047eedd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17214: 0099d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17215: 006066dd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17215: 006066f5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17216: 0049dd91 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17217: 009aba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17218: 009a4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17219: 009abaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17220: 0099be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17221: 002f6e89 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17222: 009f85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17223: 009f6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17224: 009f6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17225: 009f7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17226: 005a1a29 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17226: 005a1a41 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17227: 009b228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17228: 0025e4a5 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17229: 009b0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17230: 009a795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17231: 009f72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17232: 008ee654 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17233: 0054fe0d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17233: 0054fe25 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17234: 0099d1dc 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17235: 008b9820 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17236: 009f7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17237: 009aa7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17238: 009f7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17239: 009f78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17240: 008b2320 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17241: 009f69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17242: 009f6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17243: 009a8c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17244: 009acbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17245: 006a9aa9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17245: 006a9ac1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17246: 009a512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17247: 009a828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17248: 0099c098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17249: 009f656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17250: 00425bdd 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17251: 00481b49 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17252: 008f3fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_w │ │ │ │ 17253: 0099aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17254: 002624b5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17255: 0041ed69 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 17256: 0062fb21 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17256: 0062fb39 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17257: 009f8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17258: 009f66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17259: 009f66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17260: 009f76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17261: 0068d55d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17261: 0068d575 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17262: 009f5f8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17263: 0099f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17264: 008f9b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sne │ │ │ │ 17265: 009a5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17266: 003ffef1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17267: 009f74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17268: 009f5f40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ @@ -17275,32 +17275,32 @@ │ │ │ │ 17271: 008e49fc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17272: 0099fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17273: 009a0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17274: 009a21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17275: 009f60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17276: 009a5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17277: 009f84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17278: 0057d2f5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17278: 0057d30d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17279: 002c3869 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17280: 0055ae4d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17281: 00551da9 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17280: 0055ae65 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17281: 00551dc1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17282: 0022cb1d 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17283: 0062bd7d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17284: 005a04e5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17283: 0062bd95 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17284: 005a04fd 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17285: 009a170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17286: 009b2484 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17287: 009f6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17288: 009f6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17289: 0053e581 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17289: 0053e599 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17290: 0090fdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_watchhi │ │ │ │ 17291: 009f82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17292: 00296301 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17293: 006381b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17293: 006381cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17294: 003fc7b5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17295: 0067da69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17295: 0067da81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17296: 009f8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17297: 002965bd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17298: 004880b9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17299: 009f7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17300: 009f84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17301: 009f69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17302: 0099b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17316,120 +17316,120 @@ │ │ │ │ 17312: 009ad8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17313: 009ad374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17314: 009f8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17315: 009f6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17316: 009044bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_s_df │ │ │ │ 17317: 003dc84d 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ 17318: 004aab2d 310 FUNC GLOBAL DEFAULT 12 helper_shll_s_ph │ │ │ │ - 17319: 006ada49 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17319: 006ada61 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17320: 00259741 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17321: 0065aab5 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17321: 0065aacd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17322: 003e6829 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17323: 009afcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17324: 009afcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17325: 0029b1e1 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17326: 009a4a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17327: 009f840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17328: 0025d01d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17329: 008b9898 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ 17330: 004d98dd 32 FUNC GLOBAL DEFAULT 12 helper_msa_sldi_df │ │ │ │ - 17331: 00604bc9 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17332: 00581b35 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17333: 00631371 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17334: 00648bb9 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17331: 00604be1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17332: 00581b4d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17333: 00631389 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17334: 00648bd1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17335: 009f70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17336: 009ae9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17337: 00495205 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17338: 009f6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17339: 008e7a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17340: 0061c071 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17340: 0061c089 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17341: 009aa250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17342: 0069e6bd 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17342: 0069e6d5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17343: 004b0d5d 192 FUNC GLOBAL DEFAULT 12 helper_float_recip2_d │ │ │ │ 17344: 009f76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17345: 00638809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17345: 00638821 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17346: 009f76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17347: 003f3839 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17348: 008e08ac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17349: 00499a4d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17350: 008b23a4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17351: 006361ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17351: 006361c5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17352: 008ea874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17353: 009f6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17354: 0099af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17355: 0049c68d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17356: 009043b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_s_df │ │ │ │ 17357: 009f66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17358: 009f85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17359: 009f71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17360: 0068d161 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17360: 0068d179 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17361: 003e10a9 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17362: 00297455 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17363: 0090a6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_b │ │ │ │ 17364: 002edd19 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17365: 00481ae5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17366: 0090a528 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_d │ │ │ │ 17367: 0028a2bd 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ 17368: 0090a084 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_b │ │ │ │ - 17369: 0061be19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17369: 0061be31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ 17370: 004b0e1d 186 FUNC GLOBAL DEFAULT 12 helper_float_recip2_s │ │ │ │ - 17371: 006b4fdd 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17371: 006b4ff5 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17372: 00909ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_d │ │ │ │ 17373: 009a3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17374: 006a7141 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17374: 006a7159 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17375: 0090a630 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_h │ │ │ │ 17376: 009b0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17377: 00554599 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17377: 005545b1 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17378: 009f7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17379: 0037e5d5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17380: 002c817d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17381: 0090a000 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_h │ │ │ │ 17382: 0030c425 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17383: 0065a381 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17383: 0065a399 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17384: 009a52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17385: 009a400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17386: 00554489 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17386: 005544a1 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17387: 009a3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17388: 00453d45 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17389: 009b2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17390: 003ea7b1 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17391: 009f6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17392: 005890d5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17393: 00669655 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17392: 005890ed 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17393: 0066966d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17394: 009a421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17395: 004ce751 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_b │ │ │ │ 17396: 0090a5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_w │ │ │ │ 17397: 004a15d5 100 FUNC GLOBAL DEFAULT 12 helper_mtc0_wired │ │ │ │ 17398: 0029f4f1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17399: 009f7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17400: 00909f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_w │ │ │ │ 17401: 004ce8bd 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_d │ │ │ │ 17402: 0025c479 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17403: 009f744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17404: 0041eed1 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17405: 00495b91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17406: 004ce809 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_h │ │ │ │ 17407: 0099c008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17408: 00562919 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17408: 00562931 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17409: 009abce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17410: 0099eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17411: 00692745 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17411: 0069275d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17412: 0048c0c5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17413: 008f116c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_r_w │ │ │ │ - 17414: 005b1bcd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17414: 005b1be5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17415: 009f8ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17416: 00673531 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17416: 00673549 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17417: 009f6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17418: 0099c068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17419: 009f6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17420: 009ae184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17421: 009f82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17422: 005a055d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17422: 005a0575 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17423: 009adf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17424: 0061a5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17424: 0061a60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17425: 009f8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17426: 004aa8e1 12 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbla │ │ │ │ 17427: 00485ac1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17428: 004ce87d 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_w │ │ │ │ 17429: 009f73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17430: 009f6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17431: 009b34c0 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -17441,176 +17441,176 @@ │ │ │ │ 17437: 009f7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17438: 0099b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17439: 009f6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17440: 009abf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17441: 008e8fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17442: 0042bcb1 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17443: 009f6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17444: 0068cf71 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17445: 0065cd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17444: 0068cf89 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17445: 0065cd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17446: 009a6168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17447: 009ad4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17448: 009f683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17449: 009f614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17450: 00486361 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17451: 004959c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17452: 009f6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17453: 008ed340 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17454: 009b14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17455: 0057e5c9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17455: 0057e5e1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17456: 003f2719 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17457: 009abe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17458: 009a835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17459: 0053e91d 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17459: 0053e935 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17460: 009f6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17461: 002c60ad 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17462: 009a0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17463: 0047eaed 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17464: 009f67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 17465: 009f5b98 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr0 │ │ │ │ - 17466: 0057b171 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17466: 0057b189 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17467: 009f6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17468: 00675525 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17468: 0067553d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17469: 004831c1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17470: 0099ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17471: 008e887c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17472: 0099dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17473: 009a890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17474: 009f77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17475: 0047edad 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17476: 009f6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17477: 0049c675 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17478: 0047ef41 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17479: 009a2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17480: 006ad835 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17480: 006ad84d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17481: 009b20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17482: 0099ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17483: 009f84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17484: 009f7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17485: 009f7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17486: 0062f395 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17486: 0062f3ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17487: 0099cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17488: 00674a4d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17488: 00674a65 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17489: 009a399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17490: 003f3665 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17491: 0048ca29 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17492: 008e803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17493: 009f6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17494: 0099f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17495: 009b1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17496: 0049648d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17497: 009a9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17498: 009b10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17499: 00652481 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17499: 00652499 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17500: 003a9fdd 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17501: 006b3705 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17501: 006b371d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17502: 009aca04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17503: 0066525d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17504: 0061bad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17503: 00665275 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17504: 0061bae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17505: 008b127c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17506: 009a863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17507: 009f72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17508: 009a147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17509: 002656ad 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17510: 00682769 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17510: 00682781 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17511: 00498d61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17512: 009af9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17513: 009a9808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17514: 0061c125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17514: 0061c13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17515: 009a1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_LEDS_EVENT │ │ │ │ 17516: 009f7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17517: 00299501 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17518: 0049c261 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17519: 009a238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17520: 0029f531 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17521: 009f76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17522: 009f8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17523: 009f83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17524: 0099ffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17525: 005a2cad 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17525: 005a2cc5 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17526: 009a6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17527: 00617885 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17527: 0061789d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17528: 009a6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17529: 009f82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17530: 0065ca25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17530: 0065ca3d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17531: 003de0fd 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ 17532: 008fdd18 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminsh │ │ │ │ - 17533: 00568d3d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17533: 00568d55 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17534: 009a97e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17535: 009f73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17536: 0099f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17537: 009032b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evp │ │ │ │ 17538: 009f83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 17539: 009b2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17540: 009ad864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17541: 00319cd9 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17542: 009f70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17543: 009f60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17544: 0031bbb5 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17545: 0099f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 17546: 006730ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17546: 006730c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17547: 009a2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17548: 00264cf9 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17549: 009f7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 17550: 008eda78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17551: 00481d71 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17552: 003f20ed 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17553: 003dcf35 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17554: 009aa620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17555: 006922a1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17555: 006922b9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17556: 009f68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17557: 009ab838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17558: 003cc169 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17559: 009f7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17560: 00654365 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17560: 0065437d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17561: 0047df69 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17562: 0061b789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17563: 0058c8d1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17562: 0061b7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17563: 0058c8e9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17564: 009f8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17565: 003137a9 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17566: 009f78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17567: 00651829 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17568: 00622d59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17567: 00651841 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17568: 00622d71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17569: 009add74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17570: 009f8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17571: 0099bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17572: 005a1f75 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17572: 005a1f8d 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17573: 00249aa5 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17574: 00908320 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmnzi_b │ │ │ │ 17575: 009a7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17576: 003a5c5d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17577: 00617765 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17577: 0061777d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17578: 0099a4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17579: 009ac834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 17580: 009f6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 17581: 0063710d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17581: 00637125 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17582: 009ad724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17583: 009f607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17584: 00565115 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17584: 0056512d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17585: 009f6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17586: 004195bd 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17587: 008ee1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17588: 008f956c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sun │ │ │ │ - 17589: 00651919 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17589: 00651931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17590: 009f63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17591: 009f64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17592: 009f73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17593: 00417b1d 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17594: 008fde20 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminub │ │ │ │ 17595: 0026c401 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17596: 009a7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17597: 002c908d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17598: 009f77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17599: 0099cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17600: 008edb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17601: 0085c1e8 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17602: 0028845d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17603: 00598041 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17603: 00598059 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17604: 009afc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17605: 006c39a1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17605: 006c39b9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17606: 009aaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17607: 00341899 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17608: 009f6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17609: 009f74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17610: 009f6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17611: 009f6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17612: 008b1cdc 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ @@ -17619,182 +17619,182 @@ │ │ │ │ 17615: 003f8195 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17616: 00491f4d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17617: 008fee1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sueq │ │ │ │ 17618: 009f63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17619: 00378095 170 FUNC GLOBAL DEFAULT 12 mips_gictimer_stop_count │ │ │ │ 17620: 009ac6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17621: 009f797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17622: 0067d57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17623: 006380c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17624: 00697349 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17625: 00659c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17622: 0067d595 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17623: 006380dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17624: 00697361 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17625: 00659c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17626: 009ae574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17627: 0033fd3d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17628: 009f745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17629: 0061fd21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17630: 0061bf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17629: 0061fd39 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17630: 0061bf99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17631: 009a3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17632: 009f6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17633: 00649ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17633: 00649b01 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ 17634: 008fec90 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_saf │ │ │ │ - 17635: 0063d711 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17635: 0063d729 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17636: 002bb48d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17637: 009f7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17638: 008fac1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wait │ │ │ │ 17639: 009f8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17640: 008f2dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcrestart │ │ │ │ - 17641: 0053df75 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17641: 0053df8d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17642: 00455035 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17643: 009f815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17644: 009f6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17645: 009f6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17646: 009acd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17647: 003493c9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17648: 005aae61 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17649: 0063b03d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17648: 005aae79 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17649: 0063b055 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17650: 00463ed9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17651: 009f6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17652: 00463ee1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17653: 009f739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17654: 009a833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17655: 0034f921 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17656: 00463f0d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17657: 00259e39 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17658: 009f7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17659: 00463f79 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17660: 00463fe9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17661: 00647331 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17661: 00647349 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17662: 009f7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17663: 009f7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17664: 0046405d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17665: 009f6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17666: 004640d5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17667: 00468171 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17668: 0064519d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17668: 006451b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17669: 00464151 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17670: 0034a221 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17671: 00465c2d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17672: 009a0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17673: 0041c5d1 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17674: 004178d9 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17675: 009a6088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17676: 0025e9f1 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17677: 004278bd 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17678: 004952dd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17679: 0065fd79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17679: 0065fd91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17680: 009f830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17681: 0047ea81 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17682: 009f6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17683: 0058503d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17683: 00585055 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17684: 009f654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17685: 00473fc1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17686: 004aa8ed 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbra │ │ │ │ 17687: 009f6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17688: 0040f9e9 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17689: 003d4369 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17690: 009f6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17691: 002f23c5 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17692: 009ada64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17693: 009f67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17694: 0061a48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17694: 0061a4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17695: 003c07f1 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17696: 009f6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17697: 009adc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17698: 0099c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17699: 009af0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17700: 0066fcb9 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17700: 0066fcd1 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ 17701: 0090364c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rotx │ │ │ │ - 17702: 0055b7d5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17703: 00680455 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17704: 00693239 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17702: 0055b7ed 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17703: 0068046d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17704: 00693251 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17705: 009f6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17706: 005a317d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17706: 005a3195 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17707: 009f81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17708: 006618a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17708: 006618b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17709: 003422dd 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17710: 0099c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17711: 006122dd 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17712: 0069988d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17713: 00692c9d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17711: 006122f5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17712: 006998a5 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17713: 00692cb5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17714: 009ad3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17715: 0099fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17716: 00692ec9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17716: 00692ee1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17717: 008e5560 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17718: 009aa380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17719: 00643fe9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17719: 00644001 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17720: 0046b6d5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17721: 00487a11 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17722: 0099f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 17723: 005a3e9d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17723: 005a3eb5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17724: 009a0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17725: 0061b0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17725: 0061b0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17726: 002886b1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17727: 009b18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17728: 009f6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17729: 009f6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17730: 009add94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17731: 0099e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17732: 00278fb1 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17733: 002bb4ed 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17734: 0063491d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17734: 00634935 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17735: 009a6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17736: 009a201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17737: 003096dd 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17738: 009ae134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17739: 009f6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17740: 006179a5 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17740: 006179bd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17741: 0025df09 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17742: 0037cc85 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17743: 005595d5 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17743: 005595ed 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17744: 009f6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17745: 0063e8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17745: 0063e8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17746: 009f696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17747: 0047d365 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17748: 008e6dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17749: 009a2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 17750: 009f7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17751: 0042be85 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17752: 00259ef1 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17753: 009a880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17754: 0052c2c5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17755: 005a27fd 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17754: 0052c2dd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17755: 005a2815 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17756: 009b1d64 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17757: 009f6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17758: 009f6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17759: 0068da0d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17759: 0068da25 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17760: 009f7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17761: 009b186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17762: 009aeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 17763: 009f69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17764: 008e677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17765: 0049c215 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17766: 005649c5 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17766: 005649dd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17767: 00463535 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17768: 006bedd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17769: 007de76c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17768: 006bedf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17769: 007de784 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17770: 0028e815 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17771: 009f5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17772: 0099c204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17773: 0064c2b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17773: 0064c2d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17774: 009b0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17775: 006a8b19 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17776: 006aa395 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17775: 006a8b31 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17776: 006aa3ad 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17777: 009f69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17778: 009b0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 17779: 004a39b9 12 FUNC GLOBAL DEFAULT 12 helper_tlbinvf │ │ │ │ - 17780: 006912bd 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17780: 006912d5 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17781: 009f7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17782: 0067e0a9 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17782: 0067e0c1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17783: 009f62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17784: 009f65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17785: 0061b56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17785: 0061b585 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17786: 008b2ac8 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17787: 009a887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17788: 005627e1 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17789: 005aa10d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17788: 005627f9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17789: 005aa125 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17790: 009aed4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17791: 009a200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17792: 009a37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17793: 0033f33d 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17794: 003f4fa1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17795: 009f812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17796: 009f6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17802,89 +17802,89 @@ │ │ │ │ 17798: 009a79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17799: 009a0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17800: 004267e9 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17801: 009a82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17802: 009f6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17803: 0024a679 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17804: 00487c99 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17805: 006bc0d9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17805: 006bc0f1 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ 17806: 004c4c11 414 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_b │ │ │ │ - 17807: 00659e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17807: 00659e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17808: 004c4ef9 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_d │ │ │ │ 17809: 009f6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17810: 006880fd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17810: 00688115 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17811: 004c4db1 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_h │ │ │ │ 17812: 009b05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17813: 009f6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17814: 009f7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17815: 008b20e0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17816: 00629a89 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17817: 005952a1 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17818: 005bb3a9 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17816: 00629aa1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17817: 005952b9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17818: 005bb3c1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17819: 0099cb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17820: 0025bfc1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17821: 0047a4f1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17822: 005c90a5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17823: 0065ea79 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17822: 005c90bd 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17823: 0065ea91 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17824: 009a0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17825: 008b212c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17826: 0049db65 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17827: 005f11d1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17828: 00556bb1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17829: 0053cddd 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17827: 005f11e9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17828: 00556bc9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17829: 0053cdf5 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17830: 009a5f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17831: 008e6d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17832: 009f6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17833: 009f601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17834: 009abb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17835: 009f6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17836: 0099b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17837: 009b0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17838: 00393c91 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17839: 0099d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17840: 004c4e81 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_w │ │ │ │ 17841: 003f11e5 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17842: 003a1b15 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17843: 0054a67d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17843: 0054a695 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17844: 009f6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17845: 009f74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17846: 009f841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17847: 005df231 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17847: 005df249 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17848: 008fed98 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_seq │ │ │ │ 17849: 009aa960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17850: 003d4c95 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17851: 009a6198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17852: 009a81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17853: 009f684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17854: 00253ae9 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ 17855: 009f5b18 128 OBJECT GLOBAL DEFAULT 25 fpu_f64 │ │ │ │ 17856: 004ab4ed 162 FUNC GLOBAL DEFAULT 12 helper_dpsq_s_w_ph │ │ │ │ - 17857: 005cec55 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17858: 006ab06d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17857: 005cec6d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17858: 006ab085 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17859: 008e66f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17860: 009a2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17861: 00417c2d 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17862: 0069ce99 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17862: 0069ceb1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17863: 00298c9d 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17864: 00599ab5 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17864: 00599acd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17865: 0090d30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_b │ │ │ │ - 17866: 00665d69 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17866: 00665d81 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17867: 0033d315 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17868: 00494e81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17869: 0090d180 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_d │ │ │ │ 17870: 009f7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17871: 00289e31 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17872: 009f6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17873: 009f7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17874: 009f6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17875: 0090d288 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_h │ │ │ │ 17876: 009f812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17877: 009a015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17878: 009abd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17879: 0063ef0d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17879: 0063ef25 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17880: 00346771 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17881: 003095c9 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17882: 009f69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17883: 009b0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17884: 009f74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17885: 009a308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17886: 009f686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17893,364 +17893,364 @@ │ │ │ │ 17889: 0099e11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17890: 009aebfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17891: 008f5a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcstatus │ │ │ │ 17892: 0099b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17893: 0099fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17894: 0090d204 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_w │ │ │ │ 17895: 00901d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_d │ │ │ │ - 17896: 00646fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17896: 00647001 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17897: 0047d3c9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17898: 009f6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17899: 0026c8dd 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17900: 009f61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17901: 00901234 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_d │ │ │ │ 17902: 009f6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17903: 009a0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17904: 0052e889 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17905: 0064797d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17904: 0052e8a1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17905: 00647995 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17906: 00259fa5 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17907: 00288c19 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17908: 008f1cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_s_w_ph │ │ │ │ 17909: 009afaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17910: 00494cc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17911: 0062e621 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17912: 0066ea65 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17911: 0062e639 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17912: 0066ea7d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 17913: 00348635 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17914: 009b03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17915: 008ed3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17916: 009a9378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 17917: 00454f21 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 17918: 009f6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17919: 006bc8f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17919: 006bc90d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17920: 00900760 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_s │ │ │ │ 17921: 009f6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17922: 006170c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17922: 006170e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17923: 0025c9a9 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17924: 00661be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17924: 00661c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17925: 009ad544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17926: 008ffc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_s │ │ │ │ 17927: 0025c069 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17928: 009f85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17929: 0063f0ad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17929: 0063f0c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17930: 009f6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17931: 009b0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17932: 004a2e31 196 FUNC GLOBAL DEFAULT 12 helper_eret │ │ │ │ 17933: 009f6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17934: 0049d8d5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 17935: 00646b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17935: 00646b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17936: 0038c8f1 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17937: 009f7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17938: 0062dc99 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17938: 0062dcb1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17939: 009f7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17940: 009f6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17941: 009a513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17942: 0099d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17943: 009f675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17944: 009f6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ 17945: 008ff02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sule │ │ │ │ - 17946: 0064a341 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17946: 0064a359 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17947: 009f6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17948: 009f6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17949: 003a5659 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17950: 009f652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17951: 009f72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17952: 002ecf21 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17953: 009f83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17954: 006444bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17954: 006444d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17955: 009a465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17956: 009f68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 17957: 0063dad5 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17958: 0065edc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17957: 0063daed 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17958: 0065edd9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17959: 009a39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17960: 0099af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17961: 0033addd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17962: 006681d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17963: 006914e1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17962: 006681f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17963: 006914f9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17964: 00487f79 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17965: 0054db35 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17965: 0054db4d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17966: 009a59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17967: 006a1665 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17967: 006a167d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17968: 008fa040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschefback │ │ │ │ 17969: 008fef24 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sult │ │ │ │ 17970: 0040de01 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17971: 00297329 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17972: 009f796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17973: 009aab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17974: 009ae7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17975: 009aee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17976: 009f7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17977: 009f8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17978: 009f6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17979: 009a5f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17980: 009ae5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17981: 00617051 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17981: 00617069 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17982: 0044c801 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 17983: 00600afd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17984: 00637261 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17983: 00600b15 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17984: 00637279 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17985: 008e6ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17986: 009b06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17987: 009b063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17988: 009a2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17989: 009a178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17990: 004dae09 560 FUNC GLOBAL DEFAULT 12 helper_msa_fmsub_df │ │ │ │ 17991: 009f6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17992: 0054ff79 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17993: 006bd191 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17992: 0054ff91 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17993: 006bd1a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17994: 00480f11 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17995: 003576c5 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17996: 009f6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17997: 0026b891 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17998: 00906f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_d │ │ │ │ 17999: 009ac0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18000: 008e6674 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18001: 003a6a79 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18002: 0061b225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 18003: 0057ef65 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18002: 0061b23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18003: 0057ef7d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18004: 009b208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18005: 0025cf11 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18006: 009f681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 18007: 0068dba1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18007: 0068dbb9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 18008: 00907090 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_h │ │ │ │ - 18009: 006a96b9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18009: 006a96d1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18010: 00369261 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18011: 009a4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18012: 009aa460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18013: 0029a4a1 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18014: 008edafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ 18015: 004aba49 136 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phl │ │ │ │ - 18016: 0079ccec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18017: 006a309d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18016: 0079cd04 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18017: 006a30b5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18018: 009aa860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18019: 0099e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18020: 003784a5 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18021: 004abad1 140 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phr │ │ │ │ 18022: 0099d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18023: 0090700c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_w │ │ │ │ 18024: 009a8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18025: 0099f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18026: 009acc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18027: 009a8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18028: 006c38f1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18028: 006c3909 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18029: 008ff2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sune │ │ │ │ 18030: 009b0750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 18031: 004a993d 428 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_read_register │ │ │ │ - 18032: 0067da2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18032: 0067da45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18033: 003c6141 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18034: 009abe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18035: 009a808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18036: 009f7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18037: 009f6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18038: 009f6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18039: 008ec86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18040: 0065cfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18041: 00620201 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18040: 0065cfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18041: 00620219 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18042: 009afa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18043: 008b1e1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18044: 009a148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18045: 006470d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18045: 006470f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18046: 008ee234 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18047: 008f5f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagegrain │ │ │ │ 18048: 002f23a1 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18049: 004da37d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsune_df │ │ │ │ - 18050: 006769e5 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18050: 006769fd 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18051: 009f6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18052: 009a5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18053: 0025c111 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18054: 008e5ab8 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18055: 009f720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18056: 009f6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18057: 0063ac01 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18057: 0063ac19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18058: 0044f529 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18059: 0099cb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18060: 009f769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18061: 00618b35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18061: 00618b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18062: 009f73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18063: 0058ed41 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18064: 006791b9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18063: 0058ed59 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18064: 006791d1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18065: 0099e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18066: 0063c939 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18066: 0063c951 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18067: 002882ed 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18068: 0099ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18069: 009ad804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18070: 003e3779 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18071: 0099e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18072: 009f6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18073: 009f6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18074: 00910100 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18075: 009f6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18076: 00313661 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18077: 009f7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18078: 006b6899 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18078: 006b68b1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18079: 009a850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18080: 0047eab9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18081: 005ab1dd 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18081: 005ab1f5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18082: 008ff7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_ps │ │ │ │ 18083: 009f6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18084: 0029f181 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18085: 00555629 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18086: 0061c0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18085: 00555641 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18086: 0061c101 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18087: 009f7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18088: 009a805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18089: 009a6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ 18090: 004d2c35 384 FUNC GLOBAL DEFAULT 12 helper_msa_bseti_df │ │ │ │ - 18091: 00585bf5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18091: 00585c0d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18092: 009f77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18093: 009a0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18094: 006b3f15 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18094: 006b3f2d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18095: 009a872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18096: 0069f0a1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18096: 0069f0b9 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18097: 004639a9 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18098: 009b2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18099: 009f7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18100: 009a4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18101: 00682135 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18101: 0068214d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18102: 004171a5 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18103: 0063a285 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18103: 0063a29d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18104: 00263755 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18105: 009f7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18106: 009f6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18107: 009f7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18108: 0063666d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18108: 00636685 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18109: 003ce74d 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18110: 0099a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18111: 009ae034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18112: 003f1319 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18113: 0099be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18114: 009f8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18115: 0054dfb5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18115: 0054dfcd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18116: 004177b1 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18117: 004a3b2d 244 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 18118: 009f725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18119: 0049660d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18120: 009f6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18121: 009b1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18122: 009f8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18123: 0099a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18124: 006c230d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18125: 006309b9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18124: 006c2325 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18125: 006309d1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18126: 0099f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18127: 009aabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18128: 009f67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18129: 0099ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18130: 006a3255 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18131: 005a2769 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18130: 006a326d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18131: 005a2781 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18132: 009f7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18133: 0025d615 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18134: 0040657d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18135: 009016d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_d │ │ │ │ 18136: 00901a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_d │ │ │ │ 18137: 009f60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18138: 009f7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18139: 0042939d 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18140: 0080b264 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18140: 0080b27c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18141: 009af218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18142: 009aba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18143: 0046db8d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18144: 0040bcb9 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18145: 009f8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18146: 0059ff85 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18146: 0059ff9d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18147: 009f64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18148: 009a08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18149: 00618531 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18149: 00618549 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18150: 009a6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18151: 008fefa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sle │ │ │ │ - 18152: 0064b3dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18152: 0064b3f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18153: 009a111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18154: 00554ed5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18154: 00554eed 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18155: 009a5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18156: 009f6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18157: 00427935 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18158: 006b5b0d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18158: 006b5b25 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18159: 009aec3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18160: 009ae990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18161: 009d48d8 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18162: 009a751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18163: 00900130 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_s │ │ │ │ 18164: 00487605 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 18165: 009004cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_s │ │ │ │ - 18166: 00555949 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18167: 00649025 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18166: 00555961 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18167: 0064903d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18168: 009f6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18169: 0037e4f5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18170: 00345d89 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18171: 00670831 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18171: 00670849 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18172: 009f6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18173: 0056e3d9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18173: 0056e3f1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18174: 009ae644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18175: 008b2450 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18176: 006ad9a5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18177: 0067ac79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18176: 006ad9bd 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18177: 0067ac91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ 18178: 008feea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_slt │ │ │ │ - 18179: 0061cfd5 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18179: 0061cfed 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18180: 008b2bd4 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18181: 009a4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18182: 009f6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 18183: 006832bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18183: 006832d5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18184: 003c6d51 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18185: 009a6078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18186: 005a3471 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18186: 005a3489 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ 18187: 004cf2b9 378 FUNC GLOBAL DEFAULT 12 helper_msa_sll_b │ │ │ │ - 18188: 0061bb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18188: 0061bb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18189: 002993f1 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18190: 0099e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18191: 009f7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ 18192: 004cf575 146 FUNC GLOBAL DEFAULT 12 helper_msa_sll_d │ │ │ │ - 18193: 006626e1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18193: 006626f9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18194: 009f6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18195: 009f6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18196: 009a3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18197: 004cf435 208 FUNC GLOBAL DEFAULT 12 helper_msa_sll_h │ │ │ │ 18198: 009f75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18199: 009a2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18200: 009f6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18201: 0031bfc1 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18202: 006c23f5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18203: 005a3db1 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18204: 00604a45 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18202: 006c240d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18203: 005a3dc9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18204: 00604a5d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18205: 009aacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18206: 0099f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 18207: 00683cbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18207: 00683cd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18208: 004803e5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18209: 009f6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18210: 009f8ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18211: 00655505 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18211: 0065551d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18212: 00497c79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18213: 009a7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18214: 009a9918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18215: 009f6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18216: 0055aca9 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18216: 0055acc1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18217: 009b1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18218: 009a0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18219: 009aa070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ 18220: 004cf505 110 FUNC GLOBAL DEFAULT 12 helper_msa_sll_w │ │ │ │ - 18221: 00584789 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18221: 005847a1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18222: 0022c431 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18223: 009a6288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18224: 009f64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18225: 00568541 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18226: 0061a191 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18225: 00568559 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18226: 0061a1a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18227: 00904540 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffqr_df │ │ │ │ 18228: 009f699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18229: 00474961 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18230: 006b1a85 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18230: 006b1a9d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18231: 009f6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18232: 002bae51 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18233: 009f6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18234: 009f64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18235: 0047a531 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18236: 00499809 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18237: 00583031 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18237: 00583049 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18238: 009a9878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18239: 0099ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18240: 0047dcf1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18241: 009f6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18242: 00485799 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18243: 009f7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18244: 006bdabd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18245: 0057ecfd 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18244: 006bdad5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18245: 0057ed15 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18246: 009f72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18247: 009af288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18248: 009af708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18249: 003e96dd 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18250: 0037ded5 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18251: 009f6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18252: 009f773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18259,155 +18259,155 @@ │ │ │ │ 18255: 0099b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18256: 009f7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18257: 008ff344 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sne │ │ │ │ 18258: 009f72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18259: 009f70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18260: 00486025 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18261: 0025a055 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18262: 00624385 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18263: 006bde25 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18262: 0062439d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18263: 006bde3d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18264: 009f6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18265: 006646a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18265: 006646c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18266: 008b3274 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18267: 00628ed5 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18268: 00625345 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18267: 00628eed 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18268: 0062535d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18269: 009f6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18270: 009f7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18271: 00289e71 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18272: 008593c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18273: 0029f141 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18274: 00468ff9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18275: 00349bed 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18276: 004995f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18277: 0028a449 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18278: 0067b6bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18279: 0068f7e1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18280: 00697971 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18278: 0067b6d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18279: 0068f7f9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18280: 00697989 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18281: 00249449 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18282: 009a389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18283: 00668a0d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18283: 00668a25 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18284: 004942d5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18285: 009ad704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18286: 009f6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18287: 008e8b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18288: 00463901 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18289: 009f6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18290: 009f68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18291: 006bbe6d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18291: 006bbe85 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18292: 009afa38 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18293: 009f6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18294: 0046d775 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18295: 0067c0cd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18295: 0067c0e5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18296: 009f6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18297: 009f69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18298: 009f7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18299: 002955c9 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18300: 009af108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18301: 006aedf1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18302: 00695151 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18303: 0069db75 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18301: 006aee09 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18302: 00695169 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18303: 0069db8d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18304: 0029eb61 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18305: 006b5bb9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18305: 006b5bd1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18306: 009f81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18307: 0031bc65 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18308: 0061c341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18308: 0061c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18309: 009a0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18310: 008e8354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18311: 0062d8b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18312: 006bc471 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18311: 0062d8d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18312: 006bc489 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18313: 009f7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18314: 004ec2b5 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ - 18315: 00657fcd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18316: 0069d755 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18314: 004ec2cd 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ + 18315: 00657fe5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18316: 0069d76d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18317: 0099f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18318: 003aa18d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18319: 009f6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18320: 009f6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18321: 0062dced 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18322: 005d5aa9 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18321: 0062dd05 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18322: 005d5ac1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18323: 009aeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18324: 009f7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18325: 009a9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18326: 009f7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18327: 004155c1 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18328: 008ff23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sor │ │ │ │ 18329: 009aa340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18330: 00373245 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18331: 005b5c29 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18331: 005b5c41 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18332: 009a0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18333: 009f84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18334: 004b446d 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ueq │ │ │ │ 18335: 004139a5 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18336: 009f7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18337: 006b99e5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18338: 0063e611 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18339: 005b0cf9 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18337: 006b99fd 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18338: 0063e629 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18339: 005b0d11 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18340: 009a1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18341: 009ae2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18342: 0099b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18343: 009f85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18344: 003a520d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18345: 009b34dc 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18346: 009a93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18347: 009f7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18348: 009f726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18349: 006750b9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18350: 0064964d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18349: 006750d1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18350: 00649665 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18351: 009f6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18352: 002bbb91 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18353: 0061e0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18353: 0061e0f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18354: 0029a4f1 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18355: 00258799 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18356: 004a270d 4 FUNC GLOBAL DEFAULT 12 helper_dmt │ │ │ │ 18357: 009f6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18358: 008b9668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18359: 009f73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18360: 00418725 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18361: 0099b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18362: 009f777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18363: 0061a4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18363: 0061a4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18364: 009f8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18365: 005d9889 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18366: 00655d75 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18365: 005d98a1 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18366: 00655d8d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18367: 0049227d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18368: 0045aef5 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18369: 006a260d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18369: 006a2625 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18370: 009a6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18371: 009f7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18372: 009f662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18373: 006b8d11 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18373: 006b8d29 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18374: 009f60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18375: 009a2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18376: 005556f1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18376: 00555709 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18377: 004aac65 140 FUNC GLOBAL DEFAULT 12 helper_shll_s_w │ │ │ │ 18378: 009f7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18379: 009f7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18380: 0059b21d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18380: 0059b235 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18381: 009a28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18382: 009a41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18383: 009f82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18384: 0099f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18385: 0061c431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18385: 0061c449 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18386: 0035188d 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18387: 009a0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18388: 009a0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18389: 009f67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18390: 009f854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18391: 00267d75 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18392: 0099cb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18393: 009a9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18394: 00268b81 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18395: 0044f79d 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18396: 0047fd81 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18397: 00698ab5 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18397: 00698acd 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18398: 009a4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18399: 003f26c5 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18400: 009f61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18401: 009ac644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 18402: 0067d9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18402: 0067da09 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18403: 009a9838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18404: 002a2175 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18405: 009aeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18406: 002c92c1 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18407: 009b217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18408: 00437d3d 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18409: 009f78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -18419,249 +18419,249 @@ │ │ │ │ 18415: 009f73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18416: 004a1aa5 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_ebase │ │ │ │ 18417: 009a764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18418: 009f61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18419: 004c7391 406 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_h │ │ │ │ 18420: 009a89ac 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18421: 009f64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18422: 0064b7d9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18422: 0064b7f1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18423: 009f7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18424: 00377f39 190 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_sh_count │ │ │ │ - 18425: 0061e1f9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18425: 0061e211 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18426: 0026b8ed 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18427: 009b2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18428: 00627dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18428: 00627ded 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18429: 00350269 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18430: 0043f8dd 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18431: 009f6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18432: 00650439 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18432: 00650451 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18433: 009e62a8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18434: 0049e321 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18435: 009f75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18436: 009a76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 18437: 009f6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18438: 009f6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18439: 003ba135 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18440: 0025acd1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18441: 009a9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18442: 005df471 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18442: 005df489 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18443: 00265f91 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18444: 004c7529 182 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_w │ │ │ │ 18445: 009aa800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18446: 0069a335 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18447: 0079c5dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18448: 0069c421 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18449: 0058505d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18446: 0069a34d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18447: 0079c5f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18448: 0069c439 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18449: 00585075 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18450: 00257ea1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18451: 009f7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18452: 0041d019 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18453: 006ae0b5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18453: 006ae0cd 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18454: 004bb1f9 60 FUNC GLOBAL DEFAULT 12 helper_biadd │ │ │ │ 18455: 009a8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18456: 009a6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18457: 0025f7f5 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18458: 0025a499 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18459: 00324629 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18460: 009a434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18461: 009d48d0 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18462: 00536211 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18462: 00536229 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18463: 009addc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18464: 009f618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18465: 00267169 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18466: 003dca49 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18467: 009a269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18468: 0069a2d9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18469: 005419e5 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18468: 0069a2f1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18469: 005419fd 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18470: 009a8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18471: 009f79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18472: 009ade14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18473: 003ab859 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18474: 0099cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18475: 009aa160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18476: 00403c35 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18477: 005af361 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18477: 005af379 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18478: 009f5f7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18479: 009f6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18480: 009a868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18481: 003b26f9 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18482: 003d449d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18483: 0057ee79 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18483: 0057ee91 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18484: 009f7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18485: 009a294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18486: 0099d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18487: 003f1355 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18488: 00609055 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18488: 0060906d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18489: 002bfbd1 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18490: 0057bd25 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18490: 0057bd3d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18491: 002f8955 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18492: 009f72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18493: 003d2829 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18494: 003ffedd 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18495: 009aadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18496: 006564a1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18497: 00530e49 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18498: 0066fa31 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18496: 006564b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18497: 00530e61 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18498: 0066fa49 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18499: 0099c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18500: 008ec2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18501: 0066e18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18502: 006beb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18503: 0062bf45 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18501: 0066e1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18502: 006beb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18503: 0062bf5d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18504: 002edae1 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18505: 00485161 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18506: 009a0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18507: 0066bc05 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18507: 0066bc1d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18508: 009f8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18509: 0037f36d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18510: 002f8c35 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18511: 008b1f60 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18512: 0065cd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18513: 0052bf05 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18512: 0065cd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18513: 0052bf1d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18514: 009f6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18515: 009f8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18516: 009adc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18517: 009f6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18518: 009a858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18519: 0099fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18520: 008ec8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18521: 0033dd69 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18522: 009f7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18523: 00905098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_b │ │ │ │ 18524: 00268dc5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18525: 0061c689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18525: 0061c6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18526: 009f65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18527: 009ab290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18528: 00904f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_d │ │ │ │ 18529: 009af2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18530: 0066160d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18530: 00661625 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18531: 009f626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18532: 0048540d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18533: 006762f5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18533: 0067630d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ 18534: 00905014 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_h │ │ │ │ - 18535: 00601b6d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18535: 00601b85 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18536: 0099f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ - 18537: 004ec1ad 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 18537: 004ec1c5 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 18538: 009afa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18539: 0068e399 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18539: 0068e3b1 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18540: 009a838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18541: 009a296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18542: 0067d361 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18542: 0067d379 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18543: 003cd3c9 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18544: 002ff179 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18545: 0069ed31 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18545: 0069ed49 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18546: 009f5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18547: 00492a35 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18548: 006bc60d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18549: 006218c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18548: 006bc625 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18549: 006218dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18550: 002982e5 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18551: 009f7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18552: 00351741 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18553: 009f78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18554: 0099a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 18555: 00904f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_w │ │ │ │ 18556: 00453b59 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18557: 009aad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18558: 005940c1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18558: 005940d9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18559: 004d1479 304 FUNC GLOBAL DEFAULT 12 helper_msa_shf_df │ │ │ │ 18560: 008b2204 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18561: 009f77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18562: 005dbfd1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18562: 005dbfe9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18563: 0049e395 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18564: 0069c375 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18564: 0069c38d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18565: 008e9980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18566: 009f82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18567: 009a3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 18568: 002980cd 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18569: 009a278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18570: 00563ab5 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18570: 00563acd 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18571: 009f80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18572: 002a7ebd 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18573: 009f66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18574: 00295761 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ 18575: 009079d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srli_df │ │ │ │ - 18576: 00569055 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18577: 005a0e99 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18578: 00553f51 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18579: 006394c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18580: 005626f9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18576: 0056906d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18577: 005a0eb1 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18578: 00553f69 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18579: 006394dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18580: 00562711 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18581: 002c8069 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18582: 009f62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18583: 00238fb5 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18584: 009f6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18585: 009f7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18586: 0099c028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18587: 00639dd9 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18588: 005a1189 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18587: 00639df1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18588: 005a11a1 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18589: 0099ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18590: 0063f8f9 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18590: 0063f911 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18591: 009a449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18592: 009b1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18593: 0066e7ed 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18593: 0066e805 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18594: 003ce7c9 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18595: 009aecdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18596: 009f7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18597: 0052eea1 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ - 18598: 00514715 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ + 18597: 0052eeb9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18598: 0051472d 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ 18599: 009b238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18600: 0053cd6d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18600: 0053cd85 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18601: 009b112c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18602: 009f66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18603: 009a6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18604: 005327a5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18605: 0063a48d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18604: 005327bd 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18605: 0063a4a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18606: 009a61f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18607: 009adf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18608: 006835ad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18608: 006835c5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18609: 009afc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18610: 0099ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18611: 009f63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18612: 008fed14 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sun │ │ │ │ 18613: 00320d2d 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18614: 009b066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18615: 0047b1b9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18616: 009f7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18617: 0099bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18618: 0025f539 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18619: 002959bd 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18620: 00659d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18620: 00659d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18621: 0037f249 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18622: 009b1740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ 18623: 004ad715 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pl │ │ │ │ - 18624: 006a9af9 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18625: 006360f1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18626: 0064ea41 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18624: 006a9b11 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18625: 00636109 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18626: 0064ea59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18627: 009f669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18628: 0069c14d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18628: 0069c165 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18629: 009f6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18630: 009f778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18631: 009b1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18632: 0062bb39 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18633: 0061b83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18632: 0062bb51 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18633: 0061b855 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ 18634: 004ad7b1 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pu │ │ │ │ - 18635: 0053810d 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18636: 00652265 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18635: 00538125 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18636: 0065227d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18637: 0034feb9 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18638: 008b3194 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18639: 0055a609 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18639: 0055a621 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18640: 009a837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18641: 00412bd1 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18642: 008eac94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18643: 00376e39 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18644: 009b19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18645: 009f693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18646: 0049280d 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18647: 009a773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 18648: 009a15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ - 18649: 0053e00d 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18649: 0053e025 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18650: 0026fe55 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18651: 009f69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18652: 003c9459 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18653: 0027df9d 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18654: 0099da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18655: 00553b19 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18656: 00627add 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18655: 00553b31 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18656: 00627af5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18657: 009acd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18658: 009f80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18659: 008e98fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18660: 009014c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_d │ │ │ │ 18661: 004b4b25 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ule │ │ │ │ 18662: 009ab210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18663: 0029a281 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ @@ -18677,334 +18677,334 @@ │ │ │ │ 18673: 009f70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18674: 0099d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18675: 004b47c9 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ult │ │ │ │ 18676: 008fff20 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_s │ │ │ │ 18677: 009f79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18678: 009f6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18679: 009f67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18680: 0061062d 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18681: 005aa35d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18680: 00610645 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18681: 005aa375 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18682: 009f82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18683: 009a52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18684: 009f7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18685: 009f7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18686: 004a0dc9 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcbind │ │ │ │ 18687: 009f69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18688: 0038cab5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18689: 0034a465 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18690: 004ab591 186 FUNC GLOBAL DEFAULT 12 helper_dpsqx_s_w_ph │ │ │ │ 18691: 009ae894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18692: 0066b5c1 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18692: 0066b5d9 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18693: 00496fb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18694: 0099d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18695: 009f816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18696: 003578f5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18697: 003fb7e9 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18698: 0099e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18699: 0099fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18700: 009a5f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18701: 009f7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 18702: 00662821 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18702: 00662839 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18703: 009f7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18704: 00599321 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18704: 00599339 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18705: 003eb8a1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18706: 009f6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 18707: 0099fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18708: 009af378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18709: 00498981 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ 18710: 004b9c2d 184 FUNC GLOBAL DEFAULT 12 helper_swl │ │ │ │ - 18711: 00695a31 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18711: 00695a49 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18712: 003fbc71 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18713: 004b9e41 176 FUNC GLOBAL DEFAULT 12 helper_swm │ │ │ │ 18714: 00320815 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ 18715: 004ab64d 272 FUNC GLOBAL DEFAULT 12 helper_dpaqx_sa_w_ph │ │ │ │ - 18716: 00670d41 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18716: 00670d59 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18717: 008e866c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18718: 009a6468 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18719: 004b9ce5 184 FUNC GLOBAL DEFAULT 12 helper_swr │ │ │ │ - 18720: 005a030d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18721: 005f1495 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18722: 00634cc1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18720: 005a0325 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18721: 005f14ad 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18722: 00634cd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18723: 002bfac1 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18724: 004a9ccd 98 FUNC GLOBAL DEFAULT 12 helper_absq_s_ph │ │ │ │ 18725: 009b151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18726: 007f9288 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18726: 007f92a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18727: 009a5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18728: 009a6028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18729: 003c96e5 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18730: 009f6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18731: 009a80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18732: 00565155 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18732: 0056516d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18733: 00403985 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18734: 009f6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18735: 009a771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 18736: 00487a95 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18737: 0099ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18738: 009f8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18739: 008e7e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18740: 006bb3ed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18741: 005a0b15 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18740: 006bb405 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18741: 005a0b2d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18742: 00475539 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18743: 00911d24 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18744: 0049991d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18745: 0034f795 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18746: 009a0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18747: 00661955 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18748: 0063ae85 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18747: 0066196d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18748: 0063ae9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18749: 003bba9d 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18750: 003e9f61 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18751: 009f6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ - 18752: 007dc7f0 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18752: 007dc808 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18753: 0034e3fd 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18754: 009a3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18755: 009abb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18756: 009a505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18757: 009f85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18758: 00601631 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18758: 00601649 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18759: 009a5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18760: 0049879d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18761: 009b2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18762: 006400a5 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18763: 00669e29 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18762: 006400bd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18763: 00669e41 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18764: 009a65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ 18765: 0090f6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_b │ │ │ │ - 18766: 006a0819 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18766: 006a0831 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18767: 003ba245 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18768: 0090f514 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_d │ │ │ │ 18769: 009e6488 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18770: 004a9d31 132 FUNC GLOBAL DEFAULT 12 helper_absq_s_qb │ │ │ │ 18771: 0029afad 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18772: 009f6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18773: 0099c900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18774: 0057e4a9 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18774: 0057e4c1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18775: 009a3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18776: 009f66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18777: 0090f61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_h │ │ │ │ 18778: 009f5f39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18779: 00552055 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18780: 0062f529 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18779: 0055206d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18780: 0062f541 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18781: 008b1990 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18782: 003d520d 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18783: 00640f99 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18784: 00687f19 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18783: 00640fb1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18784: 00687f31 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18785: 009aec2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18786: 009f859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18787: 0059989d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18788: 006884c9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18789: 006a44fd 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18787: 005998b5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18788: 006884e1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18789: 006a4515 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18790: 0040a1c9 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18791: 009f66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18792: 004a28d5 172 FUNC GLOBAL DEFAULT 12 helper_dvp │ │ │ │ 18793: 002b5d35 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18794: 009f7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18795: 0062ff41 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18795: 0062ff59 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18796: 0033d3d1 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18797: 009a44bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18798: 0037e471 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18799: 0063d555 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18799: 0063d56d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18800: 008e656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18801: 0099c940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18802: 0054fd3d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18802: 0054fd55 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18803: 009f7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18804: 006b617d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18805: 0065d451 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18804: 006b6195 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18805: 0065d469 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18806: 009011b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_d │ │ │ │ 18807: 009f6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18808: 0090f598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_w │ │ │ │ 18809: 009f76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18810: 008e9878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18811: 009f6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18812: 009f73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18813: 005b2559 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18813: 005b2571 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18814: 009f7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18815: 0090133c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_d │ │ │ │ 18816: 009a3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18817: 005aa6c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18818: 0062399d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18817: 005aa6e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18818: 006239b5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18819: 009ac564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18820: 002ed909 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18821: 003f32d9 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 18822: 00563095 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18823: 00606531 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18822: 005630ad 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18823: 00606549 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18824: 009f73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18825: 00699805 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18825: 0069981d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18826: 008ffc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_s │ │ │ │ 18827: 009b27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18828: 0099eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18829: 004506a5 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18830: 00483d11 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18831: 009a305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18832: 008b249c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18833: 009f8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18834: 00320c9d 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18835: 003cc8b1 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18836: 009f6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18837: 00537c45 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18837: 00537c5d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18838: 009f75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18839: 009f706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18840: 0063e6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18840: 0063e6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18841: 009f7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 18842: 0058215d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18842: 00582175 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18843: 009f8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 18844: 0041de5d 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18845: 009f61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18846: 009f8aac 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18847: 009f7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18848: 00340219 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18849: 008ffd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_s │ │ │ │ 18850: 00487d19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18851: 009b18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18852: 009e6414 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18853: 009a81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18854: 006969a1 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18854: 006969b9 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18855: 0099e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18856: 0051e6f9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18856: 0051e711 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18857: 009a5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18858: 009f722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18859: 004aa659 32 FUNC GLOBAL DEFAULT 12 helper_addsc │ │ │ │ 18860: 004ba689 228 FUNC GLOBAL DEFAULT 12 helper_packsshb │ │ │ │ 18861: 00455885 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18862: 009f7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18863: 009f77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18864: 006256ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18864: 00625705 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18865: 009f7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18866: 009f7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18867: 003a5099 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18868: 0049448d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18869: 0055ff31 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18869: 0055ff49 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18870: 00348369 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18871: 003c9649 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18872: 004afd15 192 FUNC GLOBAL DEFAULT 12 helper_float_recip1_ps │ │ │ │ 18873: 003c6115 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18874: 008e77fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18875: 006b3d5d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18876: 005a1259 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18875: 006b3d75 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18876: 005a1271 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18877: 003f1fa5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18878: 009ac160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18879: 009d46c8 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18880: 009f74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18881: 009ae8e4 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18882: 009f6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18883: 007f91b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18884: 006688fd 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18883: 007f91c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18884: 00668915 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18885: 009a2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18886: 004abcb1 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_lt_qb │ │ │ │ 18887: 009a13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18888: 0046a965 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18889: 0069d2f5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18889: 0069d30d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18890: 009f83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18891: 0066f9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18891: 0066f9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18892: 0041bca1 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18893: 009ab220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18894: 009b190c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18895: 009f76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18896: 008e64e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18897: 009aaf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18898: 00582ce9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18898: 00582d01 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18899: 002f23ad 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18900: 009aad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18901: 009a177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18902: 0037e54d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18903: 00697205 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18903: 0069721d 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18904: 009a2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18905: 0057ed59 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18905: 0057ed71 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18906: 003fcbf9 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18907: 009f83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18908: 009b0300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18909: 009f70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18910: 009f7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18911: 009f680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18912: 002c8139 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18913: 009ae664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18914: 007fdd00 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18914: 007fdd18 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18915: 00339aa1 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18916: 009a3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 18917: 009a4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18918: 00313709 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18919: 009f76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18920: 00480665 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18921: 00321751 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18922: 0025f5f1 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18923: 009f650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18924: 008e5588 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18925: 009f6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18926: 0055aeb5 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18926: 0055aecd 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18927: 009f785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18928: 009f70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18929: 0067ef4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18929: 0067ef65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 18930: 0099a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 18931: 0055f9c9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18932: 0066dc01 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18931: 0055f9e1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18932: 0066dc19 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18933: 0033ff09 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18934: 009f8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18935: 008f2690 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_lt_qb │ │ │ │ 18936: 009ac098 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18937: 009f7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18938: 0049d6f5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18939: 006b09cd 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18940: 00555469 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18939: 006b09e5 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18940: 00555481 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18941: 0027dee5 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18942: 0056e77d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18943: 0063d835 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18942: 0056e795 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18943: 0063d84d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18944: 009b07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18945: 00493c2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ 18946: 0090e6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_b │ │ │ │ - 18947: 0079cf04 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18948: 006a3d29 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18947: 0079cf1c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18948: 006a3d41 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18949: 009f6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18950: 0090e518 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_d │ │ │ │ 18951: 009a876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18952: 006171b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18952: 006171d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18953: 0090e620 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_h │ │ │ │ 18954: 0099dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18955: 009af418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18956: 0064547d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18956: 00645495 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18957: 00908428 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nori_b │ │ │ │ 18958: 009b2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18959: 0040ea1d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18960: 0063474d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18960: 00634765 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18961: 009f6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18962: 009f6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18963: 00257f61 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18964: 009a83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18965: 008f1274 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_s_h │ │ │ │ 18966: 009aca64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18967: 008e7778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18968: 009f6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18969: 003c4ec9 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18970: 0090e59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_w │ │ │ │ 18971: 00260d19 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18972: 009f7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18973: 00405609 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18974: 0099d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 18975: 00652bc9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18975: 00652be1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18976: 009a5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18977: 009b107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18978: 0063e689 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18978: 0063e6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18979: 009f69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18980: 009f7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18981: 009f6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18982: 0062cf35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18982: 0062cf4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18983: 009a27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18984: 0028a1c9 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18985: 0099ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18986: 00495d61 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 18987: 005bc1f5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18988: 006266b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18987: 005bc20d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18988: 006266d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18989: 009b215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18990: 0099b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18991: 0033d4bd 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18992: 0099a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18993: 00488019 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18994: 009f716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18995: 009a9908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18996: 008ec344 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18997: 009aacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18998: 00653a55 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18999: 00530f01 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18998: 00653a6d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18999: 00530f19 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19000: 004abf55 10 FUNC GLOBAL DEFAULT 12 helper_packrl_ph │ │ │ │ 19001: 009f821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19002: 0048b749 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19003: 009aae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19004: 009ab330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19005: 0099ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19006: 0043bd69 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19012,24 +19012,24 @@ │ │ │ │ 19008: 009a9958 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19009: 009a497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19010: 009f80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19011: 0029f501 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19012: 009b0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19013: 0025ac21 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 19014: 00901864 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_d │ │ │ │ - 19015: 00617141 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19015: 00617159 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19016: 00481c8d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19017: 009f6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19018: 003ddd0d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19019: 0057f39d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19019: 0057f3b5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19020: 009f8ab8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19021: 009f6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19022: 00257de1 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19023: 009f8ab5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19024: 0069952d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19024: 00699545 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19025: 009ac924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19026: 0099de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19027: 003ddb69 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19028: 0099dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19029: 009f67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19030: 004887e1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19031: 00263811 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19037,154 +19037,154 @@ │ │ │ │ 19033: 004839e9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19034: 009f6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19035: 00468381 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19036: 00259c95 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19037: 009f801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19038: 0046cb4d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19039: 009a898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19040: 0063e869 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19040: 0063e881 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19041: 009002bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_s │ │ │ │ 19042: 009ad6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19043: 008fd4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsb │ │ │ │ 19044: 009f8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19045: 009f6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19046: 006a3a31 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19046: 006a3a49 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19047: 008e6464 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19048: 008b3260 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19049: 009ae524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19050: 009f6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19051: 00433dd9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19052: 008fd2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsh │ │ │ │ 19053: 0099ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19054: 0049cf15 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19055: 006924ed 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19055: 00692505 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19056: 004933f9 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19057: 0099bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19058: 0033e5b9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19059: 00256a85 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19060: 002ca3a1 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19061: 009f6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 19062: 004aa679 54 FUNC GLOBAL DEFAULT 12 helper_addwc │ │ │ │ - 19063: 006a4419 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19063: 006a4431 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19064: 009f5af0 4 OBJECT GLOBAL DEFAULT 25 bcond │ │ │ │ 19065: 009f6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19066: 009a154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19067: 006ab0a9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19067: 006ab0c1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19068: 009f85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19069: 00623c99 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19069: 00623cb1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19070: 009ac914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19071: 005aaeb1 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19071: 005aaec9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19072: 0033fdd5 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19073: 005c5755 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19073: 005c576d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19074: 009a4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19075: 0049c67d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19076: 0061bbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19076: 0061bc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19077: 0046b009 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19078: 004cee6d 104 FUNC GLOBAL DEFAULT 12 helper_msa_or_v │ │ │ │ 19079: 0048c3e5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19080: 004d19a5 368 FUNC GLOBAL DEFAULT 12 helper_msa_clei_s_df │ │ │ │ 19081: 008b1720 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19082: 008f1e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsx_w_ph │ │ │ │ 19083: 009f643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19084: 008b2334 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19085: 009f65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19086: 009f62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19087: 006100d9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19088: 0063fddd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19087: 006100f1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19088: 0063fdf5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19089: 0099fbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19090: 002a7e81 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19091: 009f810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19092: 00606d4d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19092: 00606d65 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19093: 009f7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19094: 003b88c5 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19095: 009f60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19096: 009f75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19097: 00905e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsule_df │ │ │ │ 19098: 009f84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19099: 009a9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19100: 0065ee81 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19100: 0065ee99 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19101: 002c0e2d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19102: 009f7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19103: 009f6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19104: 0058c331 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19104: 0058c349 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19105: 009f7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19106: 003e6a21 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19107: 0099a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19108: 009f807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19109: 009a5e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19110: 004103ed 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19111: 009f5f5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19112: 00656bf9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 19113: 0062ade9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19112: 00656c11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19113: 0062ae01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19114: 004990bd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19115: 008e76f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19116: 0040950d 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19117: 009f69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19118: 0048885d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19119: 004084ad 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19120: 0056db8d 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19120: 0056dba5 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19121: 009f734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19122: 009aae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19123: 009f7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19124: 009a7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19125: 009f8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19126: 003d25c1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19127: 002bbeb1 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19128: 009f74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19129: 003df31d 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19130: 00567c99 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19130: 00567cb1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19131: 00299399 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19132: 009f7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19133: 009f7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19134: 009a7d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19135: 009f76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19136: 0040e2c9 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19137: 003cbd45 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19138: 00499e85 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19139: 009a9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19140: 0058e985 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19141: 00667261 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19140: 0058e99d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19141: 00667279 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19142: 00380821 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19143: 00647fdd 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19143: 00647ff5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19144: 008b31c4 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19145: 009a393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19146: 003216b1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19147: 0049b2e9 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19148: 009aa3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19149: 004208c9 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19150: 009b0710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19151: 0033f629 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19152: 00911d6c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19153: 0099ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19154: 0066ec25 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19154: 0066ec3d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19155: 008b1de0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19156: 009af528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19157: 0080b24c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19157: 0080b264 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19158: 009f809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19159: 009f6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19160: 009a3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19161: 009aba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19162: 0067d5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19162: 0067d60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19163: 0045ae5d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19164: 009b0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19165: 009ae3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19166: 009a861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19167: 006bc905 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19168: 005ca7c9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19167: 006bc91d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19168: 005ca7e1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19169: 009f8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19170: 0028a71d 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19171: 009f77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19172: 009aaa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19173: 009f7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19174: 0046b7c1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19175: 009a9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19176: 009ae244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19177: 009f7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19178: 003a0e79 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19179: 0067db1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19179: 0067db35 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19180: 009f790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19181: 004d6b09 2616 FUNC GLOBAL DEFAULT 12 helper_msa_madd_q_df │ │ │ │ 19182: 009b02f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19183: 0099cb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19184: 009aa2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19185: 003b988d 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19186: 009a6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19193,51 +19193,51 @@ │ │ │ │ 19189: 003c1101 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19190: 0029ed35 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19191: 004276e9 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19192: 0043bb65 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19193: 002fbe29 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19194: 009f654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19195: 004482f9 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19196: 006bb649 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19196: 006bb661 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19197: 009af168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19198: 009f7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19199: 00651c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19200: 006a7e9d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19199: 00651c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19200: 006a7eb5 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19201: 009ae434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19202: 00599801 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19202: 00599819 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19203: 009f635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19204: 009f7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19205: 0099cc10 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19206: 0056d29d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19206: 0056d2b5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19207: 00911c70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19208: 009f7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19209: 008b19a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19210: 009abaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19211: 003d2d45 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19212: 0031a0a5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19213: 009a7d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19214: 009a9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19215: 0046b425 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19216: 0041f73d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19217: 009a9828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19218: 00648ba9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19218: 00648bc1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19219: 009f5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19220: 0058be05 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19220: 0058be1d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ 19221: 004d0c65 802 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_b │ │ │ │ - 19222: 00633019 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19222: 00633031 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19223: 004188d9 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19224: 004d11f1 236 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_d │ │ │ │ 19225: 00268c41 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19226: 00626c81 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19226: 00626c99 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19227: 00439155 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19228: 004d0f89 416 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_h │ │ │ │ 19229: 0046b099 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19230: 009a94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19231: 009f78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19232: 006802e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19232: 006802f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19233: 00433d49 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19234: 009aad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19235: 009f6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19236: 00249021 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19237: 009f7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19238: 009b2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19239: 009f6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ @@ -19246,647 +19246,647 @@ │ │ │ │ 19242: 00497c8d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19243: 009f69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19244: 0099faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19245: 009afc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19246: 002f7fa9 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19247: 00429ded 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19248: 009af198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19249: 006b9445 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19249: 006b945d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19250: 004d1129 198 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_w │ │ │ │ 19251: 0037e181 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19252: 0099e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19253: 009af3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19254: 009aadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19255: 006beacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19255: 006beae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19256: 009a5ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19257: 009a526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19258: 009b0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19259: 0048c8d5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19260: 0065cc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19260: 0065ccb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19261: 004888dd 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19262: 003fce49 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19263: 009f7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19264: 009a78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19265: 0069b065 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19266: 005a3f85 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19267: 006a9d71 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19265: 0069b07d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19266: 005a3f9d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19267: 006a9d89 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19268: 009a4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19269: 009f6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19270: 003dd64d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19271: 00661991 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19271: 006619a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19272: 003dc7e5 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19273: 009ae3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19274: 0069f071 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19274: 0069f089 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19275: 009f7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19276: 002bf1f1 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19277: 0026c6d1 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19278: 00680a59 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19279: 0080b204 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19278: 00680a71 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19279: 0080b21c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19280: 009f6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19281: 0099d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19282: 0099deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19283: 004809e5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19284: 00651a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19285: 0061b0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19286: 0066b6a9 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19284: 00651a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19285: 0061b111 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19286: 0066b6c1 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19287: 003c6199 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19288: 0099a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19289: 008f1bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_s_w_ph │ │ │ │ 19290: 0099cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19291: 009ab968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19292: 009f83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19293: 00410125 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19294: 009a408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19295: 009aed9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19296: 002a1851 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19297: 006a1b55 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19297: 006a1b6d 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19298: 009f7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19299: 0099bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19300: 008b2e98 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19301: 003dfc35 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19302: 002c8f75 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19303: 009a4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19304: 003f2445 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19305: 00587a91 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19305: 00587aa9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19306: 009f6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19307: 009f7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19308: 009a02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19309: 004a1725 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_count │ │ │ │ 19310: 009a21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19311: 009a7b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19312: 0042b995 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19313: 002566e1 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19314: 009af2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19315: 009072a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_d │ │ │ │ 19316: 009f741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19317: 004a9f75 48 FUNC GLOBAL DEFAULT 12 helper_subqh_r_ph │ │ │ │ - 19318: 0069a255 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19318: 0069a26d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19319: 0048fc65 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19320: 003f9081 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19321: 009073a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_h │ │ │ │ 19322: 009a3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19323: 00617645 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19323: 0061765d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19324: 00408ea9 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19325: 009f658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19326: 009f6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19327: 0099c214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19328: 0099ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19329: 008592b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19330: 009ae374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19331: 0099fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19332: 009ac704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19333: 005d9bbd 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19333: 005d9bd5 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19334: 009a15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19335: 009f7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19336: 003f524d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19337: 0043753d 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ 19338: 004a061d 4 FUNC GLOBAL DEFAULT 12 helper_mfc0_count │ │ │ │ - 19339: 00620d41 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19340: 005ba9ed 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19339: 00620d59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19340: 005baa05 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19341: 002c0115 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19342: 00907324 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_w │ │ │ │ 19343: 008ae690 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19344: 006880dd 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19345: 006a4d75 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19344: 006880f5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19345: 006a4d8d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19346: 004a19c1 96 FUNC GLOBAL DEFAULT 12 helper_mttc0_cause │ │ │ │ 19347: 00369249 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19348: 00661d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19348: 00661d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19349: 0048ae2d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19350: 00911f88 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19351: 0099e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19352: 0022b1fd 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19353: 009f792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19354: 008b2b58 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19355: 009f6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19356: 0099e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19357: 003e1f01 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19358: 0061b3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19358: 0061b3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19359: 0099fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19360: 0028a70d 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19361: 003dd769 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19362: 009a61c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19363: 0069c781 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19363: 0069c799 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19364: 009aa370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19365: 0089e1f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19366: 009f7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19367: 009af0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19368: 009a17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19369: 0054bac1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19369: 0054bad9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19370: 0046b5dd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19371: 006a1e71 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19372: 0063d4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19371: 006a1e89 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19372: 0063d4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19373: 009aa7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19374: 003cf209 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19375: 004b2aa9 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ueq │ │ │ │ 19376: 009a6018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19377: 009f6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19378: 0099e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19379: 00646ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19379: 00646f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19380: 009f63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19381: 009f6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19382: 009f7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19383: 009f606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19384: 0061c19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19384: 0061c1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19385: 004ad1cd 204 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_d │ │ │ │ - 19386: 0052e4d5 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19386: 0052e4ed 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19387: 0099af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19388: 008fe450 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrah │ │ │ │ 19389: 009f6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19390: 002583e1 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19391: 009f6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19392: 003aa851 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19393: 009af7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19394: 009a486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19395: 0045265d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19396: 009f7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 19397: 00294c95 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19398: 008b28dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19399: 005ac53d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19399: 005ac555 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19400: 0099a558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19401: 009af9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19402: 004ad299 202 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_s │ │ │ │ - 19403: 00617525 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19403: 0061753d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19404: 003de57d 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ 19405: 008fa1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_cause │ │ │ │ - 19406: 00604415 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19407: 006c34ed 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19406: 0060442d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19407: 006c3505 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19408: 009a9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19409: 005765e5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19409: 005765fd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19410: 0046a0a5 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19411: 008fe3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psraw │ │ │ │ 19412: 009f8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19413: 002567dd 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19414: 009f619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19415: 005a1b89 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19415: 005a1ba1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19416: 0099f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19417: 00426d91 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19418: 00911cd4 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19419: 009a6138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19420: 005d6399 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19420: 005d63b1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19421: 009a20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19422: 006785f9 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19422: 00678611 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19423: 002baba5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19424: 008f5c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tccontext │ │ │ │ 19425: 009a8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19426: 009f5f3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19427: 009f662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19428: 00475869 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19429: 006b154d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19429: 006b1565 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19430: 00492f19 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19431: 00473fd9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19432: 009b1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19433: 009f7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19434: 003f746d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19435: 009ad364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19436: 009f8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19437: 006b9349 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19437: 006b9361 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19438: 009f6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19439: 00493c19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19440: 009a221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19441: 0037f95d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19442: 009b2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19443: 009f5f47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19444: 0099ca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19445: 009aa730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19446: 009f81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19447: 008b1e44 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19448: 009a63d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19449: 00487805 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19450: 009af5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19451: 009f776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 19452: 00673b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19452: 00673b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19453: 009a293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19454: 00378085 4 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_countstop │ │ │ │ 19455: 0044e9ad 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19456: 007f9240 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19456: 007f9258 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19457: 00497909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19458: 007bdeb4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19458: 007bdecc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19459: 009f604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ 19460: 008f2588 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_le_qb │ │ │ │ - 19461: 00582171 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19462: 0061b9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19461: 00582189 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19462: 0061b9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19463: 009a02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19464: 002bedd9 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19465: 007bdeb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19465: 007bdec8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19466: 009f6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19467: 009acdb0 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19468: 0064366d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19468: 00643685 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19469: 00328211 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19470: 009f75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19471: 005ae4ed 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19471: 005ae505 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19472: 009f856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19473: 00429ea9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19474: 0062fa91 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19475: 006a2339 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19474: 0062faa9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19475: 006a2351 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19476: 009a423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19477: 009f7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19478: 006c24ad 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19478: 006c24c5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19479: 00294c9d 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19480: 006623f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19480: 00662411 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19481: 009f5ca7 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19482: 009b2580 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19483: 007bdd64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19483: 007bdd7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19484: 00427621 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19485: 009f7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19486: 00906748 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ctcmsa │ │ │ │ 19487: 0099debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19488: 00492d25 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19489: 004192d5 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19490: 009f85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19491: 009f6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19492: 0053d775 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19492: 0053d78d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19493: 003062e5 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19494: 006a3945 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19495: 00651865 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19494: 006a395d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19495: 0065187d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19496: 00268649 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19497: 009b2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19498: 00497759 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19499: 009f7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19500: 00603155 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19500: 0060316d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19501: 002f1ef9 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19502: 0031108d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19503: 009acd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19504: 0099f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19505: 006c1d0d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19505: 006c1d25 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19506: 009b29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19507: 009f70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19508: 0061acfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19508: 0061ad15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19509: 009ab678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19510: 004934c1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19511: 00691a65 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19511: 00691a7d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19512: 0049306d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19513: 003e6745 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19514: 0063b651 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19514: 0063b669 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19515: 009f82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19516: 009b243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19517: 00310efd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19518: 00638575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19518: 0063858d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 19519: 0041f061 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19520: 009f6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19521: 0099ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19522: 00418749 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19523: 009f6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19524: 006ab805 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19525: 00677ead 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19524: 006ab81d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19525: 00677ec5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19526: 008af6cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19527: 00653991 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19527: 006539a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19528: 00342b11 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19529: 00677775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19530: 006082b1 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19529: 0067778d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19530: 006082c9 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19531: 0099ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19532: 004badb1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgtb │ │ │ │ - 19533: 005a17dd 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19533: 005a17f5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19534: 009f79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19535: 00640c41 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19535: 00640c59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19536: 009f5f7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19537: 0049cdbd 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19538: 009f8970 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19539: 002bc6d1 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19540: 0028a791 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19541: 004bacb1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgth │ │ │ │ 19542: 004d4a81 3172 FUNC GLOBAL DEFAULT 12 helper_msa_mulr_q_df │ │ │ │ 19543: 009b14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19544: 009f739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19545: 006384fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19545: 00638515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19546: 009f71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19547: 0046ea95 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19548: 009a3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19549: 00552c2d 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19549: 00552c45 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19550: 009f7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19551: 008f73e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_index │ │ │ │ 19552: 009f775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19553: 005c026d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19553: 005c0285 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19554: 009f7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19555: 009f8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 19556: 0056937d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19556: 00569395 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19557: 00493dad 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19558: 0066537d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19558: 00665395 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19559: 009afe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19560: 00633e35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19560: 00633e4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19561: 009a5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19562: 009f7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19563: 002580e1 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19564: 00295279 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19565: 004bac15 26 FUNC GLOBAL DEFAULT 12 helper_pcmpgtw │ │ │ │ 19566: 009f6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19567: 0099e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19568: 0055a7f5 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19568: 0055a80d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19569: 009a2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19570: 009f6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19571: 009a7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19572: 00380d05 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19573: 00474345 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19574: 009f77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19575: 009a68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19576: 0099a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19577: 0061b4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19577: 0061b4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19578: 00904aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclass_df │ │ │ │ 19579: 004ba5cd 188 FUNC GLOBAL DEFAULT 12 helper_packsswh │ │ │ │ 19580: 009f646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19581: 0065bdf9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19581: 0065be11 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19582: 0043c079 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19583: 009f5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19584: 0069fe11 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19584: 0069fe29 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19585: 004cef3d 38 FUNC GLOBAL DEFAULT 12 helper_msa_move_v │ │ │ │ 19586: 009f8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19587: 009a799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19588: 009f5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19589: 006581ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19589: 006581c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19590: 009b02e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19591: 009b0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19592: 00568c89 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19592: 00568ca1 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19593: 0026a651 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19594: 0060f091 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19595: 00673431 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19594: 0060f0a9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19595: 00673449 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19596: 004a0ef1 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcrestart │ │ │ │ 19597: 00474d41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19598: 009abea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19599: 009a44cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19600: 0057d695 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19601: 00651cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19600: 0057d6ad 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19601: 00651cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19602: 009f64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19603: 008b26e4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19604: 00674cf1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19604: 00674d09 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19605: 0044c439 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19606: 004aa0d9 54 FUNC GLOBAL DEFAULT 12 helper_addq_s_w │ │ │ │ 19607: 009a5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19608: 009a75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19609: 00664771 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19610: 0069ae61 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19611: 0063ef99 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19609: 00664789 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19610: 0069ae79 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19611: 0063efb1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19612: 009f755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19613: 003e5b31 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19614: 009f6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19615: 00906ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_d │ │ │ │ 19616: 009addd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 19617: 0061a889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19618: 00556759 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19617: 0061a8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19618: 00556771 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19619: 009f81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19620: 00906bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_h │ │ │ │ 19621: 009b2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19622: 009a2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19623: 009f61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19624: 002a5875 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19625: 008b1754 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19626: 006c3469 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19626: 006c3481 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19627: 009f67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19628: 003ee7a5 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 19629: 009f6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19630: 0025bdd9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19631: 009afdc8 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19632: 009a51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19633: 0054fe69 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19633: 0054fe81 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19634: 003de949 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19635: 003bb8a1 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19636: 005dbf59 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19636: 005dbf71 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19637: 009f8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 19638: 0041f201 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19639: 009aa5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19640: 009afcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19641: 0055e845 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19641: 0055e85d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19642: 00906b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_w │ │ │ │ 19643: 008f85f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcstatus │ │ │ │ - 19644: 005d082d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19644: 005d0845 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19645: 002f947d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19646: 00687375 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19646: 0068738d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19647: 00262a49 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19648: 0065d2bd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19648: 0065d2d5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19649: 009ab140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19650: 00623af9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19650: 00623b11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19651: 009f75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19652: 005b1c85 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19652: 005b1c9d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19653: 009f7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19654: 0099e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19655: 0066ffcd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19656: 0067c3ad 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19657: 005c9345 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19655: 0066ffe5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19656: 0067c3c5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19657: 005c935d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19658: 009f64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19659: 009a73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 19660: 0099f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 19661: 0060f16d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19661: 0060f185 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19662: 0048d001 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19663: 009a64b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19664: 006807a1 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19664: 006807b9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19665: 009ad3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19666: 0090adec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_b │ │ │ │ 19667: 0090ac60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_d │ │ │ │ 19668: 009b2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19669: 0043d671 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19670: 009adba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19671: 0061cd01 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19672: 0066af01 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19671: 0061cd19 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19672: 0066af19 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19673: 009f62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ 19674: 0090ad68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_h │ │ │ │ - 19675: 00567e51 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19676: 006aa629 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19675: 00567e69 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19676: 006aa641 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19677: 0099e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19678: 009f76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19679: 009f65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19680: 009a7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19681: 006bed9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19681: 006bedb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19682: 004b30d1 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ule │ │ │ │ 19683: 003eaeb5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19684: 00640ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19684: 00640af1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19685: 009abca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 19686: 0054ae09 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 19686: 0054ae21 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 19687: 009afcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19688: 0066e205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19688: 0066e21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19689: 0099ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19690: 009f613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19691: 0090ace4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_w │ │ │ │ 19692: 00437371 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ 19693: 004b6c4d 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngle │ │ │ │ - 19694: 00627be5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19695: 006a67b9 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19694: 00627bfd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19695: 006a67d1 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19696: 009f8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19697: 0053dc51 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19698: 006ad639 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19697: 0053dc69 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19698: 006ad651 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19699: 004190c5 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19700: 004b2dbd 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ult │ │ │ │ 19701: 004b6f35 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_seq │ │ │ │ 19702: 009f6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19703: 009a22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19704: 0066cf01 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19704: 0066cf19 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19705: 009f6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19706: 00687081 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19706: 00687099 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19707: 009a9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19708: 0041b899 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19709: 006bed61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19709: 006bed79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19710: 009f75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19711: 006402e5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19711: 006402fd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19712: 008ec3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19713: 009a60a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19714: 0099bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19715: 002694a9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19716: 005ae5ed 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19716: 005ae605 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19717: 009b064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19718: 0026d359 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19719: 0099a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19720: 0099eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19721: 009f6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19722: 009ae7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19723: 008f28a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_le_ph │ │ │ │ 19724: 009ab6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19725: 009f6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19726: 0025d865 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19727: 009a5f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19728: 00694a45 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19729: 0067681d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19728: 00694a5d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19729: 00676835 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19730: 009a09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19731: 003e6bc5 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19732: 006c31cd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19732: 006c31e5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19733: 004057f9 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 19734: 009f5f20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19735: 009f7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19736: 0053e575 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19736: 0053e58d 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19737: 009ab698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19738: 009b1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19739: 009b16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19740: 009f6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ 19741: 00908008 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_s_df │ │ │ │ - 19742: 005a1341 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19743: 0061b8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19742: 005a1359 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19743: 0061b8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19744: 009a4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19745: 004536dd 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19746: 00418575 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19747: 0063b331 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19747: 0063b349 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19748: 0048fbf5 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19749: 009a44dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19750: 00438ff1 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19751: 0043f745 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ 19752: 00903d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_macc │ │ │ │ - 19753: 00554cdd 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19753: 00554cf5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19754: 00480345 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19755: 006a46b5 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19755: 006a46cd 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 19756: 009f7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 19757: 0068f9e5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19758: 005952c9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19757: 0068f9fd 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19758: 005952e1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19759: 0047e6cd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19760: 006799fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19760: 00679a15 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19761: 0099bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19762: 0099cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19763: 009a422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19764: 00264071 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19765: 0061b009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19765: 0061b021 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19766: 009a7cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19767: 0063b6a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19768: 0053dc01 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19767: 0063b6bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19768: 0053dc19 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19769: 002bafe9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19770: 0067f941 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19770: 0067f959 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19771: 00310ff1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19772: 009ad5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19773: 009f7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19774: 00450955 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19775: 009f6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19776: 009f73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19777: 009ab2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19778: 0049cf89 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19779: 009a2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19780: 0059039d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19780: 005903b5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19781: 00310e81 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19782: 003b9c71 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19783: 009a5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19784: 009a0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19785: 0099ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19786: 009f6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19787: 009f6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19788: 0066ed01 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 19789: 00644849 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19790: 0054b5e1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19788: 0066ed19 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19789: 00644861 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19790: 0054b5f9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19791: 008f680c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_status │ │ │ │ - 19792: 0065f1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19792: 0065f209 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19793: 009f804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 19794: 00359a0d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19795: 006258e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19795: 00625901 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19796: 00462fd1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19797: 0028fa99 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19798: 009f78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19799: 0040dfb5 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19800: 005996e9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19800: 00599701 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19801: 009f7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19802: 00310425 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19803: 009f7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19804: 00484f45 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19805: 0044f685 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19806: 009f6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19807: 009d4fcc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19808: 009a856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19809: 0025ef75 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19810: 006a1f65 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19810: 006a1f7d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19811: 009f81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19812: 009a4abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19813: 009f8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19814: 00467e19 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19815: 009a128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19816: 00467e4d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 19817: 0029dd4d 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 19818: 00677ded 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19818: 00677e05 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19819: 009f7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19820: 00467e85 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19821: 00467f49 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19822: 00467f89 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19823: 009ab0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19824: 009ae564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19825: 00467fcd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19826: 004a4d99 1464 FUNC GLOBAL DEFAULT 12 mips_cpu_tlb_fill │ │ │ │ - 19827: 0064745d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19827: 00647475 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19828: 009f7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ - 19829: 00509c9d 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ + 19829: 00509cb5 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ 19830: 009ade54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19831: 003e6bb1 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19832: 009f79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19833: 00569929 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19833: 00569941 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19834: 009ab130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19835: 009f71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19836: 009ae3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19837: 009a857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19838: 006763cd 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19839: 006bebbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19838: 006763e5 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19839: 006bebd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19840: 009f67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19841: 00296ff9 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19842: 006424e1 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19842: 006424f9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19843: 009a210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19844: 009f8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19845: 0048fc81 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19846: 009a6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19847: 009a98f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19848: 0060458d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19848: 006045a5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 19849: 00422609 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19850: 009f5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19851: 00644ff5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19852: 0058464d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19851: 0064500d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19852: 00584665 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19853: 009a84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19854: 009a0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19855: 009aad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19856: 0065fe95 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19856: 0065fead 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19857: 008f53f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_ph_w │ │ │ │ 19858: 009a516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19859: 009ae9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19860: 00412bf9 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19861: 009f8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19862: 002c8ec5 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19863: 002c053d 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 19864: 0099d5a0 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19865: 0066b771 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19866: 0055fccd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19865: 0066b789 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19866: 0055fce5 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19867: 009ab9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19868: 00419131 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19869: 0066c211 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 19870: 005a3f11 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19869: 0066c229 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19870: 005a3f29 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19871: 009ae9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19872: 009a4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19873: 008b2484 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19874: 003c7fd1 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19875: 00909844 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_b │ │ │ │ 19876: 00463c79 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19877: 009f6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19878: 009a60e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19879: 009a860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 19880: 009096b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_d │ │ │ │ - 19881: 00534955 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19881: 0053496d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19882: 0090eac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_b │ │ │ │ 19883: 009f6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19884: 003f649d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19885: 009f6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19886: 0090e938 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_d │ │ │ │ 19887: 008fe348 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlh │ │ │ │ 19888: 009f815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ @@ -19894,193 +19894,193 @@ │ │ │ │ 19890: 0047a22d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19891: 009f6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19892: 0044b6cd 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19893: 0041774d 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19894: 0090ea40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_h │ │ │ │ 19895: 0034b139 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19896: 004187d9 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19897: 00661649 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19897: 00661661 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19898: 009f6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19899: 009f6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 19900: 009f5f4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19901: 009f7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 19902: 009f679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19903: 00568c41 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19904: 00579f61 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19905: 006787c1 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19903: 00568c59 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19904: 00579f79 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19905: 006787d9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19906: 008fe2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlw │ │ │ │ 19907: 0090973c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_w │ │ │ │ - 19908: 00584481 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19908: 00584499 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19909: 009a0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19910: 00496c59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19911: 0054b681 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19912: 0068fb41 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19911: 0054b699 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19912: 0068fb59 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19913: 0090e9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_w │ │ │ │ 19914: 009f8ab1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19915: 0027913d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19916: 009b242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19917: 0099c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19918: 004c56ad 488 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_b │ │ │ │ 19919: 004a2711 4 FUNC GLOBAL DEFAULT 12 helper_emt │ │ │ │ 19920: 004c59dd 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_d │ │ │ │ 19921: 009aea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19922: 004d25f1 380 FUNC GLOBAL DEFAULT 12 helper_msa_slli_df │ │ │ │ 19923: 0099cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19924: 00646bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19924: 00646c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19925: 009f7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19926: 005ae419 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19926: 005ae431 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19927: 004c5895 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_h │ │ │ │ 19928: 009f6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19929: 00634e91 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19929: 00634ea9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19930: 0029c621 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19931: 0069d029 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19932: 00693ecd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19931: 0069d041 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19932: 00693ee5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19933: 009f790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19934: 009a2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19935: 004979e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19936: 009f71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19937: 009f6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19938: 0043d179 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19939: 00408d81 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19940: 00569925 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19940: 0056993d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ 19941: 004c5965 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_w │ │ │ │ - 19942: 00573dc9 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19942: 00573de1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19943: 009adf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19944: 00496aa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19945: 0036c709 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19946: 008f9254 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ueq │ │ │ │ 19947: 009ab8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19948: 009a9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19949: 009b2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19950: 009afc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19951: 006aa791 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19952: 0054e2c1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19951: 006aa7a9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19952: 0054e2d9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19953: 009ac824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19954: 002685bd 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19955: 0099a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19956: 009f80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19957: 0090ccdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_b │ │ │ │ - 19958: 005ae209 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19958: 005ae221 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19959: 009f7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19960: 009f794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19961: 0044440d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19962: 0090cb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_d │ │ │ │ 19963: 003e6419 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19964: 002a4721 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19965: 00664fd9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19965: 00664ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19966: 0099a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 19967: 0090cc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_h │ │ │ │ 19968: 009a93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 19969: 009f6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19970: 009f62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19971: 009f7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19972: 0046a9ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19973: 0099b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19974: 0041d239 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19975: 009a9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 19976: 009f6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19977: 009f6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19978: 0061b5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19978: 0061b5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19979: 002590d1 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19980: 005a0629 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19980: 005a0641 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19981: 009f7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19982: 009f7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19983: 009a3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19984: 009f66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19985: 009ab160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19986: 009f6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19987: 009ae344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19988: 0068e411 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19988: 0068e429 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19989: 003f12f5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19990: 003dfeb9 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19991: 0065a181 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19991: 0065a199 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19992: 009f7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19993: 009f6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19994: 009f792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19995: 0057e341 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19995: 0057e359 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19996: 009f58a8 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19997: 0090cbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_w │ │ │ │ 19998: 009f72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19999: 004dde9d 468 FUNC GLOBAL DEFAULT 12 helper_msa_fsqrt_df │ │ │ │ 20000: 009a8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20001: 0099e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20002: 0029f4f9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 20003: 005f154d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20004: 0064e445 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20003: 005f1565 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20004: 0064e45d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20005: 003ba14d 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20006: 0066529d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20006: 006652b5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20007: 009af898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20008: 009ae154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20009: 0065a461 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20010: 0054ce21 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20009: 0065a479 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20010: 0054ce39 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20011: 008af9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20012: 009a112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20013: 00426255 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20014: 009a45ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20015: 009a016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20016: 009f8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20017: 00467ae9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20018: 008f7994 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_seq │ │ │ │ 20019: 003f0589 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20020: 0099b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20021: 006c1cb5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20021: 006c1ccd 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20022: 009a874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20023: 003019f1 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 20024: 0099e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20025: 009a64e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20026: 0041ed19 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20027: 009f79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20028: 009f7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 20029: 0066fa6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20029: 0066fa85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20030: 009abe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20031: 009f7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20032: 0067db95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20032: 0067dbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20033: 0046cbfd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20034: 0099a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20035: 009f805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ 20036: 004b221d 196 FUNC GLOBAL DEFAULT 12 helper_float_maddf_d │ │ │ │ - 20037: 005a00e9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20037: 005a0101 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20038: 009f5b08 16 OBJECT GLOBAL DEFAULT 25 cpu_HI │ │ │ │ - 20039: 006ac385 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20039: 006ac39d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20040: 009f6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20041: 0025f325 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20042: 009a750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20043: 009f5f80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20044: 0057a031 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20044: 0057a049 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20045: 0089f194 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20046: 0032195d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20047: 009f6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20048: 008e9560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20049: 006a7561 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20049: 006a7579 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20050: 0049386d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20051: 0041f9c9 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20052: 00654849 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20052: 00654861 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20053: 0022c631 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20054: 003f4f51 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20055: 009f620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20056: 009a532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20057: 0031390d 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20058: 004b216d 176 FUNC GLOBAL DEFAULT 12 helper_float_maddf_s │ │ │ │ 20059: 009a59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20060: 002f287d 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20061: 003c1285 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20062: 009a50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20063: 0064baed 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20063: 0064bb05 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20064: 009b1150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20065: 005bc0e5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20065: 005bc0fd 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20066: 009b0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20067: 009a2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20068: 008b9848 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20069: 002bc631 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20070: 008f5264 132 OBJECT GLOBAL DEFAULT 24 helper_info_raddu_w_qb │ │ │ │ 20071: 009f81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20072: 0049d851 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20073: 0065ff31 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20073: 0065ff49 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20074: 009b22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20075: 0062cad9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20075: 0062caf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20076: 009f68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20077: 0022a70d 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20078: 002ed385 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20079: 009f6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20080: 009f5f2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20081: 009f638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20082: 009f6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20093,519 +20093,519 @@ │ │ │ │ 20089: 009f7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20090: 0099e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20091: 003f1041 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20092: 009a7e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20093: 009b1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20094: 0049c319 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20095: 009f84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20096: 005d4ae5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20096: 005d4afd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20097: 0026d965 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20098: 009f6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20099: 009083a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xori_b │ │ │ │ 20100: 00346431 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20101: 00691c3d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20101: 00691c55 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20102: 009f83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20103: 009f73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20104: 006a1fa9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20105: 0066c8d9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20104: 006a1fc1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20105: 0066c8f1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20106: 008e476c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20107: 0029eb69 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20108: 0031a06d 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20109: 009a136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20110: 0063994d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20110: 00639965 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20111: 009f6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20112: 00627091 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20112: 006270a9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20113: 0099a938 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20114: 009f7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20115: 0061c701 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20115: 0061c719 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20116: 009f60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20117: 009f6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20118: 009f76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20119: 009f6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20120: 0026a795 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20121: 005c90e9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20121: 005c9101 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20122: 00270129 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20123: 0067ffd9 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20123: 0067fff1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20124: 0099f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20125: 00483d95 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20126: 006435b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20126: 006435d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20127: 002b09d9 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20128: 009a384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20129: 008f8150 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngle │ │ │ │ 20130: 0040f9b1 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20131: 009f6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20132: 0064ad79 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20132: 0064ad91 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20133: 0049f009 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_status │ │ │ │ 20134: 0046cba5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20135: 0040f755 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20136: 009f60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20137: 009a7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20138: 0054e859 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20138: 0054e871 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20139: 009f5ca1 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20140: 00672165 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20140: 0067217d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20141: 009b12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20142: 002591c9 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20143: 009f689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20144: 009f8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20145: 006b4a9d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20145: 006b4ab5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20146: 009f61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20147: 009f7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20148: 00644c21 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20148: 00644c39 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20149: 002a5859 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20150: 009a8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20151: 0037e8a1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20152: 0049504d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20153: 009f6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20154: 00498e41 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 20155: 00916638 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20156: 009f7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 20157: 006ba541 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 20157: 006ba559 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20158: 004b3351 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngle │ │ │ │ 20159: 0029df45 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20160: 008e94dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20161: 00640569 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20161: 00640581 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20162: 009a2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20163: 009f7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20164: 00499825 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20165: 00436011 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20166: 009f5b9c 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr_hi │ │ │ │ 20167: 0090d72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_b │ │ │ │ - 20168: 00612fa5 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20168: 00612fbd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20169: 009f82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20170: 009f6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20171: 009aa9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20172: 0066c849 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20172: 0066c861 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ 20173: 0090d5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_d │ │ │ │ - 20174: 006bd509 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20175: 00648c85 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20174: 006bd521 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20175: 00648c9d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20176: 009f6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20177: 009f6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ 20178: 0090d6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_h │ │ │ │ - 20179: 00637799 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20179: 006377b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20180: 004a13e5 46 FUNC GLOBAL DEFAULT 12 compute_pagemask │ │ │ │ 20181: 009f630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20182: 005c9409 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20182: 005c9421 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20183: 003e665d 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20184: 00859084 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20185: 009f822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20186: 009f6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20187: 009afb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20188: 008f3a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_w │ │ │ │ 20189: 004a02c9 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcrestart │ │ │ │ 20190: 0099d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20191: 009a5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20192: 009a6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20193: 0058ea29 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20193: 0058ea41 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20194: 004ae071 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_d │ │ │ │ 20195: 009f7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20196: 009a60d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20197: 0099fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20198: 005a1b1d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20198: 005a1b35 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20199: 009ae754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20200: 009ae7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20201: 0041bf21 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20202: 008ec44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20203: 0067d84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20203: 0067d865 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20204: 0090d624 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_w │ │ │ │ 20205: 009f6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20206: 009f652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20207: 005c0195 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20207: 005c01ad 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20208: 003e6585 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20209: 009f72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20210: 002a2459 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20211: 0056a485 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20211: 0056a49d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20212: 009f7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20213: 009f62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20214: 004ae155 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_s │ │ │ │ 20215: 009f81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20216: 009f7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20217: 009f7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20218: 00483029 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20219: 0099de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20220: 005a2c85 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20220: 005a2c9d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20221: 0024924d 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20222: 009a6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20223: 005aa6e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20223: 005aa6f9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20224: 00499725 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20225: 006519cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20225: 006519e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20226: 009f6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20227: 009f669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20228: 009a7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20229: 009f605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20230: 009f723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20231: 009f6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20232: 0099fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20233: 0069c7e1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20233: 0069c7f9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20234: 009ad6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20235: 0065ccd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20235: 0065cced 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20236: 0048d0e1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20237: 004a2715 192 FUNC GLOBAL DEFAULT 12 helper_dvpe │ │ │ │ 20238: 002fdb21 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20239: 009f79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20240: 0068b75d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20240: 0068b775 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20241: 00483be5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20242: 009f6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20243: 0062d709 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20244: 00546ad9 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20245: 006af085 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20243: 0062d721 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20244: 00546af1 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20245: 006af09d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20246: 009f79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20247: 009f66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20248: 0064b66d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20248: 0064b685 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20249: 00493291 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20250: 009abc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20251: 004a18fd 132 FUNC GLOBAL DEFAULT 12 helper_mttc0_status │ │ │ │ 20252: 009f85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20253: 0026786d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20254: 009aedec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20255: 006381f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20256: 006541c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20255: 00638209 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20256: 006541e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20257: 009f6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20258: 009aaa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20259: 009f649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20260: 006952b9 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20260: 006952d1 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20261: 009f5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20262: 009f65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20263: 00567ae9 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20263: 00567b01 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20264: 009f6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20265: 009f84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20266: 00661559 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20266: 00661571 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20267: 009aec5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20268: 009a9358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20269: 006b3691 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20269: 006b36a9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ 20270: 009f5af8 16 OBJECT GLOBAL DEFAULT 25 cpu_LO │ │ │ │ - 20271: 0064a0b9 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20272: 0066f88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20271: 0064a0d1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20272: 0066f8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20273: 0085a82c 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20274: 008b2ad8 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20275: 006462e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20275: 006462f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20276: 009f8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20277: 0099b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20278: 009f6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20279: 0067817d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20280: 0067d029 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20279: 00678195 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20280: 0067d041 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20281: 004981ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20282: 009f8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20283: 009f764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20284: 009b0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20285: 009af5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20286: 009d46a9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20287: 0099f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20288: 009f7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20289: 009af768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20290: 009b2f28 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20291: 00483db5 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20292: 00561ed1 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20292: 00561ee9 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20293: 004aa6b1 18 FUNC GLOBAL DEFAULT 12 helper_modsub │ │ │ │ - 20294: 006ad479 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20295: 006267c9 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20294: 006ad491 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20295: 006267e1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20296: 004a0621 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_entryhi │ │ │ │ 20297: 009f8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20298: 009f7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20299: 008f9464 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ule │ │ │ │ 20300: 009f6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20301: 0067bf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20302: 00546565 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20301: 0067bf7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20302: 0054657d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20303: 009f6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20304: 00637eb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20304: 00637ed1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20305: 009aaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20306: 009f6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20307: 0059bed5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20307: 0059beed 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20308: 009f66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20309: 008e9458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20310: 0043d85d 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20311: 00495fe1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20312: 00345729 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20313: 003b8779 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20314: 009ad844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20315: 0099fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20316: 00697fbd 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20316: 00697fd5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20317: 009f779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20318: 002678a5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20319: 009ab918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20320: 008f4fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_ph │ │ │ │ - 20321: 0066eb4d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20321: 0066eb65 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20322: 008f935c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ult │ │ │ │ - 20323: 0068cd71 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20323: 0068cd89 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20324: 009f7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20325: 009f8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20326: 009a11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20327: 009aaa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20328: 006451fd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20328: 00645215 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20329: 009a517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20330: 009acb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20331: 009f6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20332: 009f783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20333: 0099cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20334: 004534a1 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20335: 007bd990 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20336: 00557185 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20335: 007bd9a8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20336: 0055719d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20337: 009a5ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20338: 0045569d 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20339: 009f64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20340: 00401195 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20341: 009f828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20342: 00302d2d 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20343: 0099be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20344: 0099c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20345: 003d4f15 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20346: 00632e45 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20346: 00632e5d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20347: 009ac454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20348: 00635ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20348: 00635ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20349: 0099b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20350: 009f7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20351: 009f7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 20352: 004c3cd1 906 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_b │ │ │ │ - 20353: 0054d8d5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20353: 0054d8ed 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20354: 004c42dd 158 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_d │ │ │ │ 20355: 002f919d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20356: 004689c9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20357: 009f84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20358: 008b254c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20359: 009ad6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20360: 00303e1d 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20361: 00296069 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20362: 004c405d 416 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_h │ │ │ │ 20363: 008f4ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_qb │ │ │ │ 20364: 009f7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20365: 0099f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20366: 0056a3d5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20366: 0056a3ed 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20367: 009f653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20368: 009f6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20369: 0069fe9d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20369: 0069feb5 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20370: 008f2060 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbl │ │ │ │ 20371: 009a301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20372: 009f7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20373: 0061f461 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20373: 0061f479 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20374: 004a2981 304 FUNC GLOBAL DEFAULT 12 helper_evp │ │ │ │ 20375: 009f6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20376: 00485b41 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20377: 009a38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20378: 002694d1 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20379: 009f6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20380: 008f22f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbr │ │ │ │ 20381: 009f726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20382: 009a4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20383: 0099d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20384: 004c41fd 222 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_w │ │ │ │ - 20385: 0053d241 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20385: 0053d259 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20386: 009f6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20387: 002bb019 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20388: 003d2d7d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20389: 0028a3d5 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20390: 009f7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20391: 004863dd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20392: 0058e4b9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20392: 0058e4d1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20393: 00912070 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20394: 003f45f5 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20395: 008f998c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_une │ │ │ │ 20396: 009acc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20397: 006b5cc1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20397: 006b5cd9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20398: 0099ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20399: 0062eff1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20399: 0062f009 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20400: 009a2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 20401: 003b25c9 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20402: 00636c75 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20402: 00636c8d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20403: 004365d9 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ 20404: 009f5a5c 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr │ │ │ │ - 20405: 004ec541 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ - 20406: 005df4b1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20405: 004ec559 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ + 20406: 005df4c9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20407: 009b0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20408: 009a68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20409: 003c55dd 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20410: 006b96d5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20410: 006b96ed 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20411: 009f8914 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20412: 0085cf14 64 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20413: 003dd5bd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20414: 002be829 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20415: 0049630d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20416: 0099de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20417: 00495525 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20418: 009f675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20419: 0067672d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20419: 00676745 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20420: 009f85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20421: 00297405 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20422: 00372e95 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20423: 009ab170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20424: 009ae8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20425: 009a413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20426: 009f7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20427: 008e87f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20428: 0099f380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20429: 00485059 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20430: 009f7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20431: 002663cd 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20432: 008b32ec 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20433: 006ae1a9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20433: 006ae1c1 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20434: 00266e21 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20435: 009f6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20436: 0064c1f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20436: 0064c20d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20437: 009a15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20438: 009f84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20439: 008fe558 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhh │ │ │ │ 20440: 004d9fa1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcule_df │ │ │ │ 20441: 009ae274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ 20442: 00905a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexdo_df │ │ │ │ - 20443: 005a1bf1 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20443: 005a1c09 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20444: 009a61b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20445: 009b148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20446: 0047b3dd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20447: 0049d611 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20448: 004de071 608 FUNC GLOBAL DEFAULT 12 helper_msa_frsqrt_df │ │ │ │ 20449: 009f6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20450: 008e7fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20451: 00496d31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20452: 009f71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ 20453: 009f5a58 4 OBJECT GLOBAL DEFAULT 25 cpu_PC │ │ │ │ - 20454: 0063ae95 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20454: 0063aead 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20455: 009a25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20456: 00629c49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20456: 00629c61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20457: 009f6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20458: 004ac119 272 FUNC GLOBAL DEFAULT 12 helper_extr_rs_w │ │ │ │ 20459: 004941fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20460: 004b184d 184 FUNC GLOBAL DEFAULT 12 helper_float_mina_d │ │ │ │ 20461: 009f83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20462: 008b1be0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20463: 009f7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20464: 0099e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20465: 0099f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20466: 003095c1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20467: 008f1f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbl │ │ │ │ - 20468: 00553691 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20469: 005692a9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20470: 0065892d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20468: 005536a9 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20469: 005692c1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20470: 00658945 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20471: 009f7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20472: 0068005d 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20472: 00680075 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20473: 009ae930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20474: 009a09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20475: 004d7fb1 2828 FUNC GLOBAL DEFAULT 12 helper_msa_maddr_q_df │ │ │ │ 20476: 00480099 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20477: 0099ca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20478: 008f21ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbr │ │ │ │ 20479: 0047c151 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20480: 009064b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcueq_df │ │ │ │ 20481: 0047c9c9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20482: 009f5f60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ 20483: 004b1799 180 FUNC GLOBAL DEFAULT 12 helper_float_mina_s │ │ │ │ - 20484: 00638e79 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20485: 005d90cd 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20484: 00638e91 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20485: 005d90e5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20486: 0047ccf5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20487: 009f7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20488: 009aecfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20489: 009b2830 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20490: 006bb9e5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20490: 006bb9fd 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20491: 009a6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20492: 005d07dd 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20492: 005d07f5 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20493: 0037e3f9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20494: 009f7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20495: 008a2bb0 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20496: 009b234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20497: 009f6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20498: 009af6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20499: 0037359d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20500: 0029d665 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20501: 0046b9a9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20502: 0033d909 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20503: 009f7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20504: 00627895 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20504: 006278ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20505: 0099baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 20506: 0055eac1 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20506: 0055ead9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20507: 00261d91 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20508: 0068f0f5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20508: 0068f10d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20509: 0099ff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20510: 006686e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20510: 006686fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20511: 009a470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20512: 009a8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20513: 009ad5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20514: 0055ab95 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20514: 0055abad 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20515: 009a97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20516: 00451731 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20517: 004ac801 22 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20518: 009aa530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20519: 009f813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20520: 009f7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20521: 002c8f15 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20522: 00403e05 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20523: 002c7e79 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20524: 0037d699 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20525: 009a263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20526: 0054f465 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20527: 006b421d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20526: 0054f47d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20527: 006b4235 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20528: 009f8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20529: 0067822d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20529: 00678245 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20530: 009f6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20531: 004ac7ed 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20532: 00274f41 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20533: 00267001 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20534: 009f6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20535: 004da085 76 FUNC GLOBAL DEFAULT 12 helper_msa_fseq_df │ │ │ │ 20536: 0043d849 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20537: 009f6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20538: 009f6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20539: 009aa290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20540: 009b0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20541: 003c69c9 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20542: 00344ee1 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20543: 0067122d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20543: 00671245 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20544: 008f2fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschefback │ │ │ │ 20545: 009f608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20546: 002592bd 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20547: 0099fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20548: 009f83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20549: 006ba559 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20550: 00576bfd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20549: 006ba571 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20550: 00576c15 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20551: 009f74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20552: 00621069 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20552: 00621081 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20553: 008f8ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_debug │ │ │ │ 20554: 0090763c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_u_df │ │ │ │ - 20555: 006172e5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20555: 006172fd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20556: 009f81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20557: 009a3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 20558: 0099b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20559: 0056514d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20560: 00647b8d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20561: 006ab149 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20559: 00565165 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20560: 00647ba5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20561: 006ab161 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20562: 004aaabd 110 FUNC GLOBAL DEFAULT 12 helper_shll_ph │ │ │ │ 20563: 009f73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20564: 009a501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20565: 0058679d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20565: 005867b5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20566: 0029ad69 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20567: 0099bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20568: 0040908d 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20569: 009f64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20570: 009acb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20571: 00530eb9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20571: 00530ed1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20572: 00439431 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20573: 004682b9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20574: 0034178d 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20575: 0066d361 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20576: 00585549 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20575: 0066d379 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20576: 00585561 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20577: 009f5ca3 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20578: 005f1bb1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20578: 005f1bc9 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20579: 008b20fc 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20580: 0067589d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20580: 006758b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20581: 0099db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20582: 00906118 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fseq_df │ │ │ │ 20583: 009f69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20584: 009b0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20585: 0056df8d 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20585: 0056dfa5 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20586: 00906328 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcle_df │ │ │ │ 20587: 00488b89 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20588: 009f7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20589: 009f85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20590: 009f7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20591: 009abd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20592: 009f609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20593: 008b23cc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20594: 004972bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20595: 003425b1 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20596: 009f7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20597: 008a6a28 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20598: 00648fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20598: 00648fb9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20599: 00322f25 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20600: 00553a05 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20600: 00553a1d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20601: 004aa935 150 FUNC GLOBAL DEFAULT 12 helper_shll_qb │ │ │ │ 20602: 003e35f1 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20603: 002601a1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20604: 009a6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 20605: 009a6588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 20606: 00499d61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20607: 009a28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -20614,150 +20614,150 @@ │ │ │ │ 20610: 0047d80d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20611: 009f834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20612: 009f7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20613: 00436075 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20614: 009ab180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20615: 0049e095 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ 20616: 004c00c9 476 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_b │ │ │ │ - 20617: 005a7311 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20617: 005a7329 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 20618: 00336751 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 20619: 0057cead 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20620: 00581db9 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20619: 0057cec5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20620: 00581dd1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20621: 004c0425 162 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_d │ │ │ │ 20622: 009a498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20623: 0059afb1 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20623: 0059afc9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20624: 0099d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20625: 004ceda1 104 FUNC GLOBAL DEFAULT 12 helper_msa_and_v │ │ │ │ 20626: 00910054 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20627: 00550439 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20627: 00550451 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20628: 004c02a5 252 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_h │ │ │ │ 20629: 008fe4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmullh │ │ │ │ 20630: 009f8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20631: 0036c409 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20632: 00462981 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20633: 00540e79 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20634: 006a2389 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20633: 00540e91 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20634: 006a23a1 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20635: 00499319 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20636: 0099cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20637: 0026c44d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20638: 004b11dd 188 FUNC GLOBAL DEFAULT 12 helper_float_addr_ps │ │ │ │ 20639: 009f83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20640: 0099bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20641: 0026c369 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20642: 009b0310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20643: 009f6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20644: 009f85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20645: 0099fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20646: 0055b899 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20646: 0055b8b1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20647: 009abbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20648: 0061b531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20648: 0061b549 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20649: 003a2309 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20650: 00655c91 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20650: 00655ca9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20651: 004c03a1 130 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_w │ │ │ │ 20652: 009ad474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20653: 008fd76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsshb │ │ │ │ - 20654: 0065e729 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20655: 006af865 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20654: 0065e741 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20655: 006af87d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20656: 009f6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20657: 009f656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20658: 009f666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20659: 009ae764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20660: 0099a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20661: 0059b761 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20662: 006683c5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20663: 00669ce5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20661: 0059b779 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20662: 006683dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20663: 00669cfd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20664: 009f5f4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20665: 009f7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20666: 00623025 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20666: 0062303d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20667: 009f78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20668: 008b2064 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20669: 009f5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20670: 009a8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20671: 0099cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20672: 0099b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20673: 009f8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20674: 00629225 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20674: 0062923d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20675: 009f8ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20676: 00499615 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20677: 0047d9a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20678: 009f69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20679: 009aded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20680: 00429d91 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20681: 003a17c9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20682: 009f71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20683: 009a5f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20684: 00307ed5 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20685: 0099c0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20686: 009f8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20687: 0063672d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20687: 00636745 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20688: 009f6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20689: 00641819 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20689: 00641831 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20690: 009f67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20691: 00638fe9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20692: 0069ec09 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20691: 00639001 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20692: 0069ec21 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20693: 0041d1c1 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20694: 0046936d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20695: 0069bf49 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20696: 0063ada9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20697: 00659dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20695: 0069bf61 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20696: 0063adc1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20697: 00659de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20698: 0099d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20699: 0099cbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20700: 004db529 1132 FUNC GLOBAL DEFAULT 12 helper_msa_ftq_df │ │ │ │ 20701: 00911d30 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20702: 009f6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20703: 009a524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20704: 009f738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 20705: 009a7d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20706: 00643f21 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20706: 00643f39 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20707: 009f78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20708: 003fc4d5 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20709: 009f627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20710: 002bac29 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20711: 009af248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20712: 009f7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20713: 009a7dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20714: 003cc851 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20715: 004191ad 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20716: 00619281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20716: 00619299 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20717: 0089deec 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20718: 009f61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20719: 005cc37d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20720: 006a0c49 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20719: 005cc395 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20720: 006a0c61 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20721: 00262869 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20722: 0028a561 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20723: 0046b785 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20724: 006541d9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20724: 006541f1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20725: 009f63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20726: 009a2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20727: 00376121 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20728: 006a2951 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20728: 006a2969 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 20729: 009f5f6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20730: 009aba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20731: 0099c980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20732: 0099df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20733: 0063abf1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20734: 00661919 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20735: 0067dc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20736: 00675239 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20737: 0057a3fd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20733: 0063ac09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20734: 00661931 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20735: 0067dc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20736: 00675251 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20737: 0057a415 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20738: 009b1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20739: 00493349 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20740: 009b04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20741: 006b42c1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20741: 006b42d9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20742: 0029efd9 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20743: 00320c99 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20744: 00651c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20744: 00651c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20745: 009abc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20746: 0065fcb5 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20746: 0065fccd 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20747: 002c37fd 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20748: 0090df6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_d │ │ │ │ 20749: 009b01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20750: 0064bf79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20750: 0064bf91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20751: 0033ce39 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20752: 0053668d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20752: 005366a5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20753: 0090e074 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_h │ │ │ │ 20754: 002b2e55 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20755: 003f4221 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20756: 009aaa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20757: 0043bc8d 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20758: 009f75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20759: 009b0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -20769,41 +20769,41 @@ │ │ │ │ 20765: 009acad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 20766: 009f85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20767: 009f7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20768: 009a2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20769: 009f82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20770: 009f6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20771: 009f6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20772: 0066e525 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20772: 0066e53d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20773: 009f7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20774: 006a2865 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20774: 006a287d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20775: 009a77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20776: 0067dc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20776: 0067dc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20777: 0099ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20778: 0054cdc1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20778: 0054cdd9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20779: 009f5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20780: 0090dff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_w │ │ │ │ - 20781: 006a474d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20781: 006a4765 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20782: 009f7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20783: 009a59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20784: 0029e201 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20785: 006b7769 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20785: 006b7781 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20786: 009afec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20787: 009a9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20788: 009a6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20789: 00452399 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20790: 003dd989 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20791: 0067e609 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20791: 0067e621 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20792: 008f12f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extp │ │ │ │ - 20793: 005339cd 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20793: 005339e5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20794: 009b0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20795: 004b20f9 114 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_ps │ │ │ │ 20796: 0099b9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20797: 008e12ec 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20798: 0062e6ad 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20798: 0062e6c5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20799: 009a7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20800: 002bf3e5 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20801: 0099bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20802: 009f7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20803: 009a80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20804: 009aade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20805: 008b1b94 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20812,130 +20812,130 @@ │ │ │ │ 20808: 009a831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20809: 004952c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20810: 009a3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20811: 009f70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20812: 004ab981 96 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phl │ │ │ │ 20813: 009aa2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20814: 009f7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20815: 006384c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20815: 006384d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20816: 002693b1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20817: 0061c4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20817: 0061c4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20818: 009f7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20819: 009f7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20820: 009f7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20821: 004ab9e1 102 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phr │ │ │ │ 20822: 009a145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20823: 009a87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20824: 009ae950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20825: 009b0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20826: 006b09e5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20826: 006b09fd 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20827: 009f84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20828: 0062a209 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20828: 0062a221 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20829: 009a7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20830: 0043e9c5 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20831: 009f6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 20832: 004229d5 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20833: 006790e9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20833: 00679101 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20834: 009f7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20835: 009f71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20836: 0046c78d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20837: 009f7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20838: 006547bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20838: 006547d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20839: 0099b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20840: 006b3aa9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20840: 006b3ac1 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20841: 004db039 568 FUNC GLOBAL DEFAULT 12 helper_msa_fexp2_df │ │ │ │ 20842: 009f80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20843: 009a4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20844: 005d5899 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20845: 00650269 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20844: 005d58b1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20845: 00650281 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20846: 009f60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20847: 0067257d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 20847: 00672595 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 20848: 008b238c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20849: 00258619 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20850: 009f8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20851: 0025ab71 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20852: 009a5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20853: 009f82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20854: 0049b0d1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20855: 009f79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20856: 007de734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20857: 006ad715 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20858: 006a8dd1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20859: 00666901 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20860: 00638719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20861: 006494f9 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20856: 007de74c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20857: 006ad72d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20858: 006a8de9 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20859: 00666919 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20860: 00638731 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20861: 00649511 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20862: 009b2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20863: 00661b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20863: 00661b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20864: 0025d84d 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20865: 009a479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20866: 007de72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20867: 005ac6f1 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20866: 007de744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20867: 005ac709 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20868: 009aaf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20869: 00251b41 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20870: 009f7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20871: 009f7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20872: 009a843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20873: 0064ae65 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20873: 0064ae7d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20874: 009a8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20875: 00661a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20876: 0061fe5d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20875: 00661a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20876: 0061fe75 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20877: 009f72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20878: 009ab2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20879: 00575c65 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20879: 00575c7d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20880: 0049e1a1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20881: 002bfb65 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20882: 009ad4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20883: 003f443d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20884: 009f6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20885: 009aed2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20886: 009a8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20887: 0054ada9 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20887: 0054adc1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20888: 0033d641 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20889: 005a5595 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20889: 005a55ad 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20890: 009f66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20891: 00248f75 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20892: 009f695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20893: 009af5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20894: 009f717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20895: 009f8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20896: 006574a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20896: 006574bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20897: 003f30c5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20898: 009f63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20899: 0043d6e9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20900: 009f5f1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20901: 009a4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20902: 009f7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20903: 009af2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20904: 009b2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20905: 009a01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20906: 0055ff85 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20906: 0055ff9d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20907: 0040c4b1 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20908: 009f600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20909: 009f8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20910: 006a45cd 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20910: 006a45e5 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20911: 0099dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20912: 009a5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20913: 009b04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20914: 009a7e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20915: 00483a61 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20916: 009f7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20917: 0061010d 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20917: 00610125 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20918: 002b5d2d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20919: 004a199d 32 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsctl │ │ │ │ 20920: 009f6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20921: 009f642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20922: 0026cea5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20923: 008af53c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20924: 0099b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 20925: 0047fd29 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20926: 009a167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20927: 0048a425 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20928: 009ac6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20929: 00676101 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20930: 0069c7f9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20929: 00676119 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20930: 0069c811 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20931: 00268f99 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20932: 0025f519 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20933: 00907a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srai_df │ │ │ │ 20934: 003dfc4d 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20935: 004af32d 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_d │ │ │ │ 20936: 009f6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20937: 009f82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ @@ -20943,136 +20943,136 @@ │ │ │ │ 20939: 009a231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20940: 004b085d 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_ps │ │ │ │ 20941: 003fc635 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20942: 009a83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20943: 009b0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20944: 003eba4d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20945: 009aaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20946: 00695a89 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20947: 005650e5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20946: 00695aa1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20947: 005650fd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20948: 003f8f65 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20949: 009ade34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20950: 0066fca9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20950: 0066fcc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20951: 009f649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20952: 009f7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20953: 009b0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20954: 009a525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20955: 0099e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20956: 0047fe79 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ 20957: 008f8360 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_nge │ │ │ │ - 20958: 006b34b1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20959: 0054e8bd 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20958: 006b34c9 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20959: 0054e8d5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 20960: 0043dee1 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20961: 004af415 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_s │ │ │ │ 20962: 003ee2ad 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20963: 009f6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20964: 006be88d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20965: 007dee60 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20964: 006be8a5 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20965: 007dee78 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20966: 009f8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_TR_DSTATE │ │ │ │ 20967: 009f635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ 20968: 008f8258 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngl │ │ │ │ - 20969: 00597489 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20969: 005974a1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20970: 009f7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20971: 00556fed 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20971: 00557005 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20972: 00912234 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20973: 002956e5 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20974: 00622a61 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20974: 00622a79 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20975: 003e16d5 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20976: 0058f8bd 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20976: 0058f8d5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20977: 004177dd 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20978: 009f844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20979: 0068d0c9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20979: 0068d0e1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20980: 008e7a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20981: 008fdc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxsh │ │ │ │ 20982: 008e1210 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20983: 008e1250 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 20984: 0099daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20985: 009f8aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20986: 003e0eed 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 20987: 008f8468 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngt │ │ │ │ 20988: 0041f3f1 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20989: 0067dcc1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20989: 0067dcd9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20990: 009f6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20991: 003e186d 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20992: 004c4f71 488 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_b │ │ │ │ 20993: 009f7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 20994: 00651955 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20994: 0065196d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20995: 009f6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20996: 0058ca91 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20996: 0058caa9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20997: 009b00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20998: 004c52a1 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_d │ │ │ │ 20999: 009f827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21000: 004c5159 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_h │ │ │ │ - 21001: 00509cc9 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ + 21001: 00509ce1 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ 21002: 009f84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21003: 006acd41 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21003: 006acd59 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21004: 00492849 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21005: 00614de1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21005: 00614df9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21006: 003e1789 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21007: 009b158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21008: 009ab768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21009: 009a46ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21010: 009f6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21011: 009f65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21012: 004a0579 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschefback │ │ │ │ 21013: 009ad334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21014: 009f5f30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21015: 00668ce5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21016: 006c20d9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21015: 00668cfd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21016: 006c20f1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21017: 009f8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21018: 00643c1d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21019: 0067f3dd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21018: 00643c35 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21019: 0067f3f5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21020: 003e0f35 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ 21021: 004aa771 12 FUNC GLOBAL DEFAULT 12 helper_precrq_ph_w │ │ │ │ - 21022: 0054c965 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21023: 00585369 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21024: 0066f815 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21025: 005145c9 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ - 21026: 0056dcc9 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21022: 0054c97d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21023: 00585381 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21024: 0066f82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21025: 005145e1 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ + 21026: 0056dce1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21027: 00298e15 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21028: 00289e25 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21029: 00636015 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21029: 0063602d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21030: 009f7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ 21031: 004c5229 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_w │ │ │ │ - 21032: 006616fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21033: 0068283d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21032: 00661715 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21033: 00682855 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21034: 009a5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21035: 009ab240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21036: 0058f185 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21036: 0058f19d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21037: 009ae314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21038: 008e4a3c 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21039: 008fe9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ueq │ │ │ │ 21040: 0040e7cd 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21041: 009f8ab2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21042: 0065f5fd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21042: 0065f615 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21043: 009b2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21044: 00903af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhiu │ │ │ │ 21045: 004de519 468 FUNC GLOBAL DEFAULT 12 helper_msa_frint_df │ │ │ │ 21046: 0090d0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_b │ │ │ │ 21047: 009f61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21048: 009f7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21049: 009f7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ 21050: 0090cf70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_d │ │ │ │ - 21051: 00698029 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21051: 00698041 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21052: 00907534 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlri_df │ │ │ │ 21053: 0090d078 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_h │ │ │ │ 21054: 0041d291 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21055: 006375c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21056: 00607861 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21057: 00587051 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21055: 006375dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21056: 00607879 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21057: 00587069 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21058: 003484a1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21059: 00552e59 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21059: 00552e71 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21060: 00313979 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21061: 009f7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21062: 009f766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21063: 00582ec5 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21063: 00582edd 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21064: 009f8ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21065: 00483b5d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 21066: 008fdd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxub │ │ │ │ - 21067: 00631d11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21067: 00631d29 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21068: 0085c1b8 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21069: 009f6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21070: 0090cff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_w │ │ │ │ 21071: 008e7988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21072: 0037f4c5 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21073: 004ba545 136 FUNC GLOBAL DEFAULT 12 helper_pshufh │ │ │ │ 21074: 009f83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ @@ -21083,274 +21083,274 @@ │ │ │ │ 21079: 009f74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21080: 009f65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21081: 0099fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21082: 009f6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21083: 009f5f1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21084: 009f6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21085: 009f7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21086: 0066e98d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21086: 0066e9a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21087: 009acb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21088: 009f7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21089: 004960cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21090: 008fcc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_seq │ │ │ │ 21091: 009b0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21092: 009f82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21093: 00436b11 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21094: 00625335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21094: 0062534d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21095: 00498041 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21096: 006aac71 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21096: 006aac89 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21097: 0099c078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21098: 00340391 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21099: 009f8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21100: 00344add 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21101: 0044b571 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21102: 0068e061 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21102: 0068e079 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21103: 008faf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_eq │ │ │ │ 21104: 008b26f8 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21105: 0022b3b5 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21106: 0099f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21107: 005d905d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21107: 005d9075 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21108: 004a04cd 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschedule │ │ │ │ - 21109: 00638999 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21109: 006389b1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21110: 009f6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21111: 0099cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21112: 006449fd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21112: 00644a15 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21113: 003e73b1 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21114: 0049da91 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21115: 009f79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21116: 0052dc75 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21116: 0052dc8d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21117: 0099bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21118: 009f746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21119: 009f7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21120: 009ac504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21121: 009ada94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21122: 004984f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21123: 009ab7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21124: 006c1d01 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21124: 006c1d19 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21125: 009b210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21126: 0099bc40 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21127: 0099c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21128: 002f2779 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21129: 009a09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21130: 009ae424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21131: 009a01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21132: 00552ce1 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21132: 00552cf9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21133: 008fa988 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbp │ │ │ │ 21134: 009f6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21135: 009b1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21136: 009f7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21137: 008faa0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbr │ │ │ │ 21138: 009a9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21139: 0061ab59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21139: 0061ab71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21140: 0022ca35 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21141: 009ac984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21142: 009f76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21143: 008ff8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_d │ │ │ │ 21144: 00347f3d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21145: 0099c168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21146: 00664845 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21146: 0066485d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21147: 009a9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21148: 009f827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21149: 009a4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21150: 009f6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21151: 009f7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21152: 0053d831 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21152: 0053d849 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21153: 004268b9 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21154: 0030021d 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21155: 0022ad09 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21156: 009aa180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21157: 009f642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21158: 009a3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21159: 0058db4d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21159: 0058db65 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21160: 009b01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21161: 00499515 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21162: 00550321 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21162: 00550339 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21163: 0099ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21164: 002973c1 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21165: 009f6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21166: 009f809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21167: 009a763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21168: 00906dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_d │ │ │ │ 21169: 0099fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21170: 008ff86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_s │ │ │ │ 21171: 0025b839 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21172: 00906f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_h │ │ │ │ 21173: 009f724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21174: 009f67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21175: 009a9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21176: 009aaa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21177: 006ad111 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21178: 006b3f59 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21179: 006386a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21177: 006ad129 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21178: 006b3f71 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21179: 006386b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21180: 009f64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21181: 009f70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21182: 009aae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21183: 0099b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21184: 009acba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21185: 009f7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21186: 004ec321 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ - 21187: 0058fabd 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21186: 004ec339 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ + 21187: 0058fad5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21188: 009ab0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21189: 009f755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21190: 009ac170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21191: 00349049 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21192: 009f7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21193: 009aca14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21194: 009aebec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21195: 00664ad5 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21195: 00664aed 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21196: 0049b2a9 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21197: 009f7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21198: 009a7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21199: 0099c1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21200: 00906e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_w │ │ │ │ 21201: 002c05d5 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21202: 009f748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21203: 00608e5d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21203: 00608e75 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21204: 009f6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21205: 009a42fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21206: 002fad91 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21207: 00618159 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21207: 00618171 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21208: 009f70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21209: 008e7904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21210: 009a406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21211: 009f6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21212: 0054dbe1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21212: 0054dbf9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21213: 009b2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21214: 004620cd 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21215: 0028a5cd 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21216: 00268945 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21217: 009a43fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21218: 004c08a1 458 FUNC GLOBAL DEFAULT 12 helper_msa_bset_b │ │ │ │ 21219: 004c0bdd 154 FUNC GLOBAL DEFAULT 12 helper_msa_bset_d │ │ │ │ 21220: 009f84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21221: 0099f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21222: 006bebf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21222: 006bec11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21223: 0099be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21224: 009f7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21225: 00257611 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21226: 009f716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 21227: 004c0a6d 244 FUNC GLOBAL DEFAULT 12 helper_msa_bset_h │ │ │ │ - 21228: 00669a8d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21228: 00669aa5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21229: 009a7d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21230: 009d4974 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21231: 007f5b88 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21231: 007f5ba0 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21232: 009b27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21233: 0056ea4d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21234: 00581af9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21233: 0056ea65 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21234: 00581b11 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21235: 003f4069 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21236: 0069eb99 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21236: 0069ebb1 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21237: 009f7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21238: 009a836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21239: 00674371 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21240: 00628765 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21239: 00674389 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21240: 0062877d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21241: 004101c5 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21242: 004c0b61 124 FUNC GLOBAL DEFAULT 12 helper_msa_bset_w │ │ │ │ 21243: 009f6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21244: 009aa1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21245: 008fa568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttdsp │ │ │ │ 21246: 009a79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21247: 0054f0d5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21248: 0064856d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21249: 0066101d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21247: 0054f0ed 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21248: 00648585 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21249: 00661035 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21250: 004b1b4d 184 FUNC GLOBAL DEFAULT 12 helper_float_msub_d │ │ │ │ 21251: 009f650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21252: 0099a688 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21253: 009f803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21254: 0099ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21255: 0067f181 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21255: 0067f199 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21256: 009f7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21257: 009f7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21258: 009f6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 21259: 0063a521 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21259: 0063a539 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21260: 0029f1b5 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21261: 009a124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21262: 00677b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21262: 00677bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21263: 009f6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21264: 009f6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21265: 00405b75 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21266: 009f61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 21267: 004b1c05 182 FUNC GLOBAL DEFAULT 12 helper_float_msub_s │ │ │ │ - 21268: 0068d5f1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21268: 0068d609 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21269: 009a9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21270: 0067d979 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21270: 0067d991 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21271: 009f60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21272: 009a9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21273: 009f7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21274: 0099b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21275: 0099c1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21276: 009f64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21277: 004698e1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21278: 009f7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21279: 009f71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21280: 009f71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21281: 00903124 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_performance │ │ │ │ 21282: 00499265 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 21283: 006b3865 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21283: 006b387d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21284: 009f6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21285: 009a537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21286: 0041c3c9 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21287: 006ad68d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21287: 006ad6a5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21288: 009a2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21289: 009a42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21290: 009f8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21291: 009f74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21292: 009f8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21293: 009f65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21294: 00607c19 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21294: 00607c31 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21295: 004839cd 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21296: 006691f1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21296: 00669209 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21297: 00436b6d 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21298: 009ab988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21299: 0027dfe1 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21300: 0054dd81 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21300: 0054dd99 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21301: 003ca361 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21302: 009f661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21303: 009a8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21304: 002660dd 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21305: 0041399d 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21306: 0056cfd5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21306: 0056cfed 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21307: 009f734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21308: 003ac389 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21309: 009f64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21310: 0099b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21311: 009a79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21312: 009f7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21313: 0055afa9 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21314: 0063a5fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21313: 0055afc1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21314: 0063a615 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21315: 00493f65 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21316: 00284381 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21317: 009f7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21318: 009a0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21319: 009ad934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21320: 006a4745 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21320: 006a475d 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21321: 003ac461 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21322: 009a57d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21323: 009a1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21324: 009a0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21325: 006ba56d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21325: 006ba585 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21326: 008fec0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ule │ │ │ │ - 21327: 0069bcdd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21327: 0069bcf5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21328: 009b1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21329: 002586d9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21330: 0034423d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21331: 009f759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21332: 00268d01 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21333: 00668771 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21333: 00668789 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21334: 009ac5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21335: 007f9360 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21335: 007f9378 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21336: 009a279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21337: 009a96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21338: 00598349 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21338: 00598361 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21339: 009a2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21340: 009a76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21341: 003ac3f5 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21342: 00497ed5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21343: 0037e5dd 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21344: 003ea6a1 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21345: 00691d05 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21345: 00691d1d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21346: 003f1345 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21347: 009a013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21348: 002a7f15 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21349: 009f7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21350: 009f696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21351: 009f7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21352: 009ae1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21362,53 +21362,53 @@ │ │ │ │ 21358: 009a79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21359: 0022b229 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21360: 009f7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21361: 009f6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21362: 003a2209 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21363: 00902e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pl │ │ │ │ 21364: 009f6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21365: 0062724d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21365: 00627265 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21366: 009f6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21367: 0099ff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21368: 009a16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21369: 009b0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21370: 0028fdad 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21371: 0028e9f1 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21372: 009a3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21373: 002bfc3d 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21374: 005a5e3d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21374: 005a5e55 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21375: 009a839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21376: 009a104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21377: 0066b219 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 21378: 00552061 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21377: 0066b231 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21378: 00552079 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ 21379: 00902d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pu │ │ │ │ - 21380: 0061aa69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21380: 0061aa81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21381: 009a81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21382: 009f7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21383: 009f81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21384: 0029f4d1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21385: 009a415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21386: 008fd6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsswh │ │ │ │ 21387: 009f7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21388: 009f6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21389: 0059b34d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21389: 0059b365 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21390: 009f7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21391: 009a24ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21392: 002f24ad 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21393: 0099e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21394: 003f72f1 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21395: 009f7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21396: 009f6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21397: 0099aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21398: 009acb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21399: 006a3099 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21400: 0057fd35 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21399: 006a30b1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21400: 0057fd4d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21401: 0099f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21402: 00258559 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 21403: 00695601 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 21403: 00695619 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 21404: 009a20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21405: 0099c048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21406: 0099a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21407: 004a0169 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcstatus │ │ │ │ 21408: 00480a15 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21409: 0099c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21410: 009b10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ @@ -21419,20 +21419,20 @@ │ │ │ │ 21415: 009a5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21416: 009f7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21417: 00444a1d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21418: 004988b5 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21419: 0099bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21420: 004a1649 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf0 │ │ │ │ 21421: 004a1661 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf1 │ │ │ │ - 21422: 0067bf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21422: 0067bf41 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21423: 004ab871 134 FUNC GLOBAL DEFAULT 12 helper_dpaq_sa_l_w │ │ │ │ 21424: 004a1679 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf2 │ │ │ │ 21425: 009f7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 21426: 004a1691 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf3 │ │ │ │ - 21427: 00604d51 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21427: 00604d69 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21428: 008fb564 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_le │ │ │ │ 21429: 004a16a9 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf4 │ │ │ │ 21430: 009f6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21431: 003e8199 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21432: 009b23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21433: 008ef968 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21434: 00903bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msacu │ │ │ │ @@ -21447,20 +21447,20 @@ │ │ │ │ 21443: 008b21bc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21444: 009a86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21445: 009ab888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21446: 0046cfdd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21447: 003ccfcd 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21448: 0025bd19 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 21449: 002a22ad 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 21450: 0061b2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21450: 0061b2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21451: 009f6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21452: 008fb45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_lt │ │ │ │ 21453: 009e6484 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21454: 0099dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21455: 00663255 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21455: 0066326d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21456: 009b136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21457: 0033742d 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21458: 009f8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21459: 009f7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 21460: 0044f871 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 21461: 009f5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 21462: 009f5ea4 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ @@ -21469,37 +21469,37 @@ │ │ │ │ 21465: 009aab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 21466: 009f7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21467: 008e97f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21468: 002bcda1 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21469: 009a8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21470: 0099efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21471: 004abd89 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_lt_qb │ │ │ │ - 21472: 00649a25 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21472: 00649a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21473: 008f2270 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_sa_w_ph │ │ │ │ 21474: 009a6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21475: 009f60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21476: 009f6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21477: 009f8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21478: 009abc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21479: 009b0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21480: 009f7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21481: 009b0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21482: 009a437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21483: 008eb0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21484: 0063840d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21485: 0069df55 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21484: 00638425 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21485: 0069df6d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21486: 009f644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21487: 005a13dd 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21487: 005a13f5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21488: 009a6228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21489: 0025ccd5 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21490: 0053e45d 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21490: 0053e475 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21491: 009f7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21492: 009ae6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21493: 009f5ca6 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21494: 006ba951 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21494: 006ba969 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21495: 009b067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21496: 009a3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 21497: 0099adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21498: 004a9fa5 28 FUNC GLOBAL DEFAULT 12 helper_subqh_r_w │ │ │ │ 21499: 009f8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21500: 009f70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21501: 009aad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21508,17 +21508,17 @@ │ │ │ │ 21504: 009f7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21505: 0099b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21506: 00297eb9 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21507: 0033d401 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21508: 002bab15 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21509: 004aaf41 154 FUNC GLOBAL DEFAULT 12 helper_mul_s_ph │ │ │ │ 21510: 004a9fc1 22 FUNC GLOBAL DEFAULT 12 helper_subqh_w │ │ │ │ - 21511: 005abf55 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21512: 0065005d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21513: 0057fd55 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21511: 005abf6d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21512: 00650075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21513: 0057fd6d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21514: 009ae354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21515: 0029ac1d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21516: 009f6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21517: 004d0909 388 FUNC GLOBAL DEFAULT 12 helper_msa_srl_b │ │ │ │ 21518: 009f85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21519: 004d0bd1 146 FUNC GLOBAL DEFAULT 12 helper_msa_srl_d │ │ │ │ 21520: 00446add 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21526,32 +21526,32 @@ │ │ │ │ 21522: 009f6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21523: 009f80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21524: 009a3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21525: 009f6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21526: 00499195 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21527: 009f64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21528: 009aa150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21529: 0061bb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21529: 0061bb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21530: 003f4259 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21531: 0099b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21532: 009f7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 21533: 0099c0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21534: 008e5604 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21535: 0062e881 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21535: 0062e899 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21536: 009f6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21537: 004da7fd 500 FUNC GLOBAL DEFAULT 12 helper_msa_fmul_df │ │ │ │ - 21538: 0061a75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 21538: 0061a775 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 21539: 009b0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21540: 009f7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21541: 009f7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21542: 009f8628 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21543: 006300c9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21544: 006a3b61 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21545: 006bc461 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 21546: 0056e23d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 21543: 006300e1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21544: 006a3b79 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21545: 006bc479 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21546: 0056e255 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 21547: 004d0b61 110 FUNC GLOBAL DEFAULT 12 helper_msa_srl_w │ │ │ │ 21548: 009f8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21549: 009a9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21550: 009ae704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21551: 00289549 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21552: 0047db61 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21553: 009ac974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ @@ -21564,16 +21564,16 @@ │ │ │ │ 21560: 00495c71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21561: 009a94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21562: 009b1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21563: 009f6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21564: 009f6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21565: 004859a9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21566: 002c31cd 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21567: 0062e8d9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21568: 0054f721 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21567: 0062e8f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21568: 0054f739 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21569: 009f8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21570: 009a09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21571: 0034a3e1 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21572: 008f9f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tccontext │ │ │ │ 21573: 009b2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21574: 008b1e30 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21575: 009adec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ @@ -21586,15 +21586,15 @@ │ │ │ │ 21582: 009b1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21583: 00905cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmul_df │ │ │ │ 21584: 0048623d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21585: 004dc9cd 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_df │ │ │ │ 21586: 0026c571 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21587: 00264c41 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21588: 009f816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21589: 007de70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21589: 007de724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21590: 003c616d 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21591: 009f7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21592: 004138cd 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21593: 009f6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21594: 009f8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21595: 003e1f59 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21596: 003d4d29 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -21602,112 +21602,112 @@ │ │ │ │ 21598: 00307cc5 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21599: 00350f59 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21600: 003f6a8d 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21601: 004cf0e1 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_d │ │ │ │ 21602: 009a43dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21603: 009f7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21604: 00495aa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21605: 006ac701 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21605: 006ac719 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 21606: 004cf025 122 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_h │ │ │ │ 21607: 0049477d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21608: 00603c6d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21608: 00603c85 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21609: 00450ad9 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21610: 009f77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21611: 009b1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21612: 00346289 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21613: 009f823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21614: 00499405 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21615: 009a88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21616: 00444511 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21617: 009f767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21618: 009f634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21619: 0099a594 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21620: 005555b5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21620: 005555cd 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21621: 008e8984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21622: 009a2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21623: 009f6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21624: 0099c138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21625: 003d424d 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21626: 003fc541 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21627: 008f4058 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_w │ │ │ │ 21628: 004cf0a1 62 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_w │ │ │ │ 21629: 009a091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21630: 009f6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21631: 009f7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21632: 003207dd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21633: 00905854 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_df │ │ │ │ 21634: 008e8144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21635: 00589075 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21635: 0058908d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21636: 009f7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21637: 00607879 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21637: 00607891 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21638: 004d5709 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_df │ │ │ │ 21639: 009f629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21640: 009f7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21641: 0063b6c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21641: 0063b6dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21642: 009a187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21643: 009f8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21644: 009a035c 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21645: 00619dbd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21645: 00619dd5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21646: 002c6399 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21647: 004aafdd 112 FUNC GLOBAL DEFAULT 12 helper_mulq_s_ph │ │ │ │ 21648: 004801e1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21649: 00599f29 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21649: 00599f41 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21650: 009f7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21651: 009f822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21652: 0043f799 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21653: 009f79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21654: 009a4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21655: 0063def9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21656: 00542539 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21657: 0064c72d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21655: 0063df11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21656: 00542551 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21657: 0064c745 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21658: 009ae980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21659: 0069c519 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21659: 0069c531 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21660: 0099e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21661: 008f8678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcbind │ │ │ │ 21662: 0099bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21663: 009f7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21664: 00497081 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21665: 003e9419 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21666: 0065f99d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21666: 0065f9b5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21667: 0099eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21668: 0099efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21669: 00678c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21670: 005a29f5 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21669: 00678c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21670: 005a2a0d 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21671: 003e00f5 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21672: 009f6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21673: 009f61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21674: 009f8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21675: 005aa6b1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21675: 005aa6c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21676: 009aa6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21677: 003428d9 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21678: 0056da99 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21678: 0056dab1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21679: 009f71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21680: 0049f385 204 FUNC GLOBAL DEFAULT 12 cpu_mips_store_count │ │ │ │ 21681: 0049c585 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21682: 002bf085 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21683: 004d1c8d 364 FUNC GLOBAL DEFAULT 12 helper_msa_clti_s_df │ │ │ │ - 21684: 005abdd9 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21684: 005abdf1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21685: 0099bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21686: 003f8ad1 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21687: 003b9111 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21688: 009aaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21689: 003f130d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21690: 009f6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21691: 009a5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21692: 009f7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21693: 005525b1 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21693: 005525c9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21694: 004b9375 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sueq │ │ │ │ 21695: 009f6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21696: 00698975 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21696: 0069898d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21697: 009f71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21698: 004277c1 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21699: 004aa7c9 244 FUNC GLOBAL DEFAULT 12 helper_precrqu_s_qb_ph │ │ │ │ 21700: 0029a7c1 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21701: 0043e321 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21702: 006b2b29 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21702: 006b2b41 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21703: 009f6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21704: 0099c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21705: 0047a349 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21706: 009a5fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21707: 00904e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_b │ │ │ │ 21708: 009b27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21709: 00437159 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ @@ -21716,109 +21716,109 @@ │ │ │ │ 21712: 009aabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21713: 00904e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_h │ │ │ │ 21714: 008e85e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21715: 009f7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21716: 009f78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21717: 003ddc71 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21718: 0099beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21719: 0057a645 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21720: 006acde9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21721: 006985b1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21719: 0057a65d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21720: 006ace01 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21721: 006985c9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21722: 004a1eb1 42 FUNC GLOBAL DEFAULT 12 helper_mtc0_xcontext │ │ │ │ 21723: 009f8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21724: 009f7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21725: 005a2639 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21725: 005a2651 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21726: 0028e995 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21727: 00497845 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21728: 00695861 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21728: 00695879 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21729: 008e7da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21730: 009f80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21731: 006369ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21731: 00636a05 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21732: 009f7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 21733: 00904d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_w │ │ │ │ - 21734: 00559f55 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21734: 00559f6d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21735: 003491e9 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21736: 009ab7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21737: 009a4acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21738: 0040abf9 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21739: 009f8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21740: 004850dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21741: 0099e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21742: 0068dc89 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21743: 005855ed 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21744: 00676209 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21742: 0068dca1 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21743: 00585605 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21744: 00676221 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21745: 0099c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21746: 004d2f35 604 FUNC GLOBAL DEFAULT 12 helper_msa_sat_s_df │ │ │ │ 21747: 009ab948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21748: 0034fdf1 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21749: 0099c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21750: 009a50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21751: 009abbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21752: 008fb24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_sf │ │ │ │ 21753: 002fddd1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21754: 00648a55 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21754: 00648a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21755: 004684f1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21756: 009f65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21757: 009b0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21758: 009f8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21759: 003a145d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 21760: 005da21d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21761: 005762a1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21760: 005da235 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21761: 005762b9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21762: 009f6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21763: 00349631 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21764: 0053bf35 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21765: 00690e39 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21764: 0053bf4d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21765: 00690e51 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21766: 00901e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_d │ │ │ │ 21767: 009f7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21768: 0026d25d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ 21769: 004ded1d 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffql_df │ │ │ │ - 21770: 0055e1a5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21771: 006616c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21770: 0055e1bd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21771: 006616d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21772: 003e0561 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21773: 0049654d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21774: 0068efa9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21774: 0068efc1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21775: 009f84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21776: 009f69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21777: 009aca84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21778: 009a81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21779: 009f7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21780: 009f6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21781: 00445b71 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21782: 00481ac9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21783: 0099b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21784: 008f4688 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbla │ │ │ │ 21785: 009008ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_s │ │ │ │ 21786: 00498fc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21787: 0061cdc1 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21787: 0061cdd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21788: 0037cd49 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21789: 009f6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21790: 0033e0ed 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21791: 009a4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21792: 002c8635 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21793: 006c31b5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21793: 006c31cd 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21794: 009f6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21795: 00565145 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21795: 0056515d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21796: 009f793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21797: 004091b1 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21798: 0049eaa5 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21799: 006215d9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21799: 006215f1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21800: 00907c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_s_df │ │ │ │ 21801: 00911ce4 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21802: 009a034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21803: 009f802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21804: 0054adf1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21804: 0054ae09 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21805: 009a2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21806: 009aa7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21807: 0049df71 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21808: 003fcb81 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21809: 008b1d88 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21810: 008ec4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21811: 0069d41d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21812: 00561df9 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21813: 006bc3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21811: 0069d435 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21812: 00561e11 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21813: 006bc3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21814: 009f62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21815: 009f7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21816: 003d2551 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21817: 003e9799 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21818: 009f667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21819: 00497d49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21820: 002793c5 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21827,175 +21827,175 @@ │ │ │ │ 21823: 009ad6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21824: 009f78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21825: 009f63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21826: 009f7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21827: 009f8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 21828: 0099ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21829: 008f5b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcrestart │ │ │ │ - 21830: 0053c25d 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21830: 0053c275 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21831: 003dd6dd 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21832: 009f676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21833: 00249849 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21834: 009a155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21835: 009f6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21836: 004aa4d5 88 FUNC GLOBAL DEFAULT 12 helper_subu_s_ph │ │ │ │ 21837: 0099b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21838: 009a260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21839: 004987b9 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21840: 009a899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21841: 009f79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21842: 00564755 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21842: 0056476d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21843: 009af548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21844: 006b03d5 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21844: 006b03ed 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21845: 004974e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21846: 0099b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21847: 008faeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_un │ │ │ │ 21848: 00485831 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21849: 009f7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21850: 00681d39 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21850: 00681d51 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21851: 0099c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21852: 00267df1 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21853: 0064a2d1 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21853: 0064a2e9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21854: 009f7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21855: 009f800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21856: 009ab9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21857: 009f67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21858: 003f6761 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21859: 009f75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21860: 0062f2dd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21860: 0062f2f5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21861: 00263e05 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21862: 0065a06d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21862: 0065a085 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21863: 008f4c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_ph │ │ │ │ 21864: 009f85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21865: 004860c1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21866: 009f8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21867: 0058c8c9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21867: 0058c8e1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 21868: 004aa52d 140 FUNC GLOBAL DEFAULT 12 helper_subu_s_qb │ │ │ │ - 21869: 0053e6d5 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21869: 0053e6ed 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21870: 009f6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21871: 009f6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21872: 009f6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21873: 0065ae4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21873: 0065ae65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21874: 009f71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21875: 0066e63d 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21875: 0066e655 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21876: 009ab0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21877: 0066f285 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21878: 006669d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21877: 0066f29d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21878: 006669e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21879: 009abfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21880: 009a5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21881: 004683cd 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21882: 0068f7a9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21882: 0068f7c1 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21883: 009f8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21884: 006598b5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21884: 006598cd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21885: 0046b7fd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21886: 0067fd2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21886: 0067fd45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21887: 008f4160 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_r_qb │ │ │ │ 21888: 004808e5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21889: 009f7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21890: 009f7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21891: 009aa540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21892: 003b8439 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21893: 0047eb4d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21894: 0040fb59 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21895: 00671069 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21896: 00630b3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21895: 00671081 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21896: 00630b55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21897: 0090553c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_madd_q_df │ │ │ │ 21898: 003398ed 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21899: 009f7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21900: 0043218d 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21901: 00692815 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21901: 0069282d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21902: 009f6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21903: 009f7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21904: 009a277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21905: 005db975 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21906: 005a1d5d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21905: 005db98d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21906: 005a1d75 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21907: 009b0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21908: 00669dbd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21909: 0064e251 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21908: 00669dd5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21909: 0064e269 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21910: 009a25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21911: 004fcc29 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ + 21911: 004fcc41 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ 21912: 009f817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21913: 0068d1b5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21913: 0068d1cd 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21914: 009b0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21915: 009f7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21916: 008f4b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_qb │ │ │ │ 21917: 00468c91 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21918: 009f6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21919: 008b26b0 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21920: 009a489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21921: 009f8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21922: 0069c009 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21923: 00620ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21922: 0069c021 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21923: 00620ef9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21924: 009f615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21925: 009a5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21926: 00253e11 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21927: 009f66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21928: 005ae345 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21929: 007f9300 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21928: 005ae35d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21929: 007f9318 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21930: 009a5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21931: 0068e819 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21932: 005a96c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21931: 0068e831 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21932: 005a96d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21933: 009f6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21934: 0057a2e9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21934: 0057a301 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21935: 009f8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21936: 0063a5ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21937: 005dbad5 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21936: 0063a605 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21937: 005dbaed 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21938: 008a6fe0 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21939: 009af9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21940: 0066db71 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21940: 0066db89 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21941: 00342d15 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 21942: 009b0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21943: 009a19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_DISPLAY_EVENT │ │ │ │ - 21944: 00655399 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21944: 006553b1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21945: 009f77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 21946: 0099cb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21947: 009f674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21948: 00682cd5 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21948: 00682ced 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21949: 009f7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21950: 0062c8ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ - 21951: 004ec5b1 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ + 21950: 0062c8c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21951: 004ec5c9 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ 21952: 0043e555 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21953: 009f714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21954: 009f6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21955: 009b2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21956: 009af818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21957: 009f8b9c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21958: 009f6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21959: 003ced95 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21960: 003dcbb1 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21961: 009f7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21962: 0053e1b9 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21962: 0053e1d1 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21963: 00488e09 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21964: 009f6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21965: 005aa131 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21965: 005aa149 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21966: 009a847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21967: 004d3c59 732 FUNC GLOBAL DEFAULT 12 helper_msa_binsri_df │ │ │ │ 21968: 009f77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21969: 009f760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21970: 005c6fb9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21970: 005c6fd1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ 21971: 008f4cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_ph │ │ │ │ - 21972: 006bc545 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21972: 006bc55d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21973: 0099ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21974: 003f3ff5 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21975: 0099a7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21976: 009f770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21977: 003a2085 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21978: 0064d7d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21978: 0064d7f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21979: 0048fc01 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21980: 00553ca5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21980: 00553cbd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21981: 0090a4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_b │ │ │ │ 21982: 009f7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21983: 009f7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 21984: 009f7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21985: 0090a318 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_d │ │ │ │ 21986: 009f7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 21987: 005cd455 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21987: 005cd46d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21988: 008fc560 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_nge │ │ │ │ 21989: 0090a420 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_h │ │ │ │ - 21990: 006bde91 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21990: 006bdea9 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21991: 0043e3f1 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21992: 009a5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21993: 0037fe3d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21994: 003c55cd 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21995: 009ada54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21996: 009f7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21997: 009a52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ @@ -22003,376 +22003,376 @@ │ │ │ │ 21999: 008fc458 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngl │ │ │ │ 22000: 00429e81 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22001: 003ffe29 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22002: 009a5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22003: 0048ffad 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22004: 009f7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22005: 0027a161 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22006: 0061c37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22006: 0061c395 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22007: 009f751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22008: 009f76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22009: 009b132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22010: 00248e2d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22011: 009a08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22012: 008fc668 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngt │ │ │ │ 22013: 0090a39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_w │ │ │ │ 22014: 004b9651 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sule │ │ │ │ 22015: 0034459d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22016: 0046afc1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22017: 008f4bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_qb │ │ │ │ 22018: 009f7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22019: 009af1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 22020: 00586ba5 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22021: 0057f085 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22020: 00586bbd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22021: 0057f09d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22022: 009ac664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22023: 009f71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22024: 00569391 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22024: 005693a9 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22025: 009f76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22026: 009f6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22027: 009f6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22028: 00409e61 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22029: 006969ad 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22029: 006969c5 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22030: 00493cd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22031: 0055b21d 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22031: 0055b235 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22032: 003dcf09 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22033: 009f5f8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22034: 004b94e1 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sult │ │ │ │ 22035: 002f246d 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22036: 0068d8a1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22036: 0068d8b9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22037: 009f68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22038: 0058e3f5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22038: 0058e40d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22039: 009a0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22040: 008e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22041: 004abf35 32 FUNC GLOBAL DEFAULT 12 helper_pick_ph │ │ │ │ 22042: 009f7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22043: 009f6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22044: 008b1874 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22045: 009b0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22046: 00494f59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22047: 0043db59 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22048: 0025c591 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22049: 009f6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22050: 009f858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22051: 009f65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22052: 0053ebc9 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22052: 0053ebe1 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22053: 009f6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22054: 009f808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22055: 0046bb8d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22056: 0028facd 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22057: 009a3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22058: 009f7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22059: 00488e85 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22060: 009a6148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22061: 009f7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22062: 008f7cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_f │ │ │ │ 22063: 009f8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22064: 0047a599 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22065: 0059a285 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22065: 0059a29d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22066: 009ae2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22067: 008f6998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_cause │ │ │ │ 22068: 009f7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22069: 0028fdf1 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22070: 005a57d9 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22070: 005a57f1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22071: 009f6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22072: 008e7c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22073: 00638cd1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22073: 00638ce9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22074: 009f697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22075: 00600c09 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22075: 00600c21 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22076: 009f6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22077: 0046ba05 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22078: 0099ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22079: 006aa541 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22079: 006aa559 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22080: 00495d4d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ 22081: 004abee9 74 FUNC GLOBAL DEFAULT 12 helper_pick_qb │ │ │ │ - 22082: 005851f9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22083: 00648769 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22084: 0069fdd5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22085: 00625325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22082: 00585211 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22083: 00648781 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22084: 0069fded 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22085: 0062533d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22086: 009f6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22087: 009f60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22088: 009f657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22089: 009f7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22090: 009adb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22091: 009b0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22092: 009a1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22093: 0037d419 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22094: 00599185 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22094: 0059919d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22095: 00287465 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22096: 00494da1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22097: 008f470c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbra │ │ │ │ 22098: 0048fa71 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22099: 0025f259 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22100: 00555fc1 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22100: 00555fd9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22101: 002968d5 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22102: 00643f11 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22102: 00643f29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22103: 009a2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22104: 00661d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22104: 00661da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22105: 009b1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22106: 009a0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ - 22107: 005146f9 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ + 22107: 00514711 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ 22108: 009abc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22109: 008ec23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22110: 009f7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22111: 0099f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22112: 0090e494 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_b │ │ │ │ 22113: 004b9a2d 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sune │ │ │ │ 22114: 003e3129 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22115: 00349775 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22116: 0090e308 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_d │ │ │ │ 22117: 00452d69 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22118: 009f717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22119: 0065a8bd 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22119: 0065a8d5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22120: 0099b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22121: 009ada84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22122: 0090e410 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_h │ │ │ │ 22123: 008faa90 132 OBJECT GLOBAL DEFAULT 24 helper_info_eretnc │ │ │ │ 22124: 009a160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22125: 009a4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22126: 005a9511 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22127: 00554445 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22126: 005a9529 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22127: 0055445d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22128: 009ae5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22129: 009ac724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22130: 009f856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22131: 009f8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22132: 009ac068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22133: 0047fdd1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22134: 008e08c0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22135: 009024c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_d │ │ │ │ 22136: 009f8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22137: 003ab705 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22138: 009b231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22139: 003c0d49 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22140: 009b13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 22141: 00663e3d 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22141: 00663e55 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22142: 00410485 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22143: 009f7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22144: 00463935 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ - 22145: 004eeb0d 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ + 22145: 004eeb25 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ 22146: 009f69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22147: 009f6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22148: 0090e38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_w │ │ │ │ 22149: 009f6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22150: 0025e0c1 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22151: 006b80f5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22151: 006b810d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22152: 0043dfa9 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22153: 0080b244 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22153: 0080b25c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22154: 003440a1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22155: 0068e111 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22155: 0068e129 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22156: 009b240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22157: 004a1ee9 72 FUNC GLOBAL DEFAULT 12 helper_mtc0_debug │ │ │ │ - 22158: 0067d2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22158: 0067d2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22159: 00489d99 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22160: 00900f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_s │ │ │ │ 22161: 0099a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22162: 009a4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22163: 009f6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22164: 009a74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22165: 009b0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22166: 009a7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22167: 009a9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22168: 009b05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22169: 007f9228 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22169: 007f9240 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22170: 0046b3b9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22171: 009f69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22172: 00582131 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22172: 00582149 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22173: 009afb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22174: 003ee979 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22175: 009f7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22176: 00433d81 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22177: 008fbeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_f │ │ │ │ 22178: 0049776d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22179: 003423f1 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22180: 0066b411 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22180: 0066b429 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ 22181: 008f8804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tccontext │ │ │ │ - 22182: 00697b85 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22182: 00697b9d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22183: 004a0821 24 FUNC GLOBAL DEFAULT 12 helper_mfc0_debug │ │ │ │ 22184: 009f77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22185: 006826dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22185: 006826f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22186: 009b2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22187: 006ad5f9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22187: 006ad611 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22188: 0099bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22189: 0041910d 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22190: 0061e5ed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22190: 0061e605 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22191: 009f6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22192: 006386dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22192: 006386f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22193: 009af7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22194: 009a3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22195: 0064af41 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22195: 0064af59 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22196: 003c9dcd 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22197: 0090fee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_debug │ │ │ │ 22198: 009f6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22199: 003df391 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22200: 004336a5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22201: 009f6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22202: 009a5ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22203: 009f644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22204: 009f781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22205: 009f83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22206: 006b97ed 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22206: 006b9805 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22207: 0099eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22208: 0099e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22209: 0046844d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22210: 009f6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22211: 00357cf1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22212: 00488f05 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22213: 00296c59 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22214: 007dc63c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22214: 007dc654 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22215: 004a9ed1 120 FUNC GLOBAL DEFAULT 12 helper_adduh_r_qb │ │ │ │ 22216: 009f8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22217: 009f75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22218: 009a106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22219: 0064ad89 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22219: 0064ada1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22220: 009f60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22221: 009f7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22222: 009f6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22223: 009f858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22224: 00606ed9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22224: 00606ef1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22225: 0048cb95 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22226: 0054ca25 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22226: 0054ca3d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22227: 003aba6d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22228: 0090385c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachi │ │ │ │ - 22229: 006bcb29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22229: 006bcb41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22230: 0099f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22231: 00676c2d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22231: 00676c45 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22232: 009b29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22233: 006aba79 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22233: 006aba91 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22234: 009a94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22235: 0025e685 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22236: 006b09ed 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22236: 006b0a05 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22237: 009a9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22238: 009ae284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22239: 0029f4d9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22240: 00521419 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22240: 00521431 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22241: 009f69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22242: 003fcec1 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22243: 009f71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22244: 006924e9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22244: 00692501 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22245: 009afc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22246: 009a0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22247: 009af298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22248: 009f64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22249: 009f786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22250: 0055e2f1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22251: 00567ec1 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22250: 0055e309 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22251: 00567ed9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22252: 0049da15 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22253: 0054ade5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22253: 0054adfd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22254: 0029c17d 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22255: 00617015 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22255: 0061702d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22256: 0042bd0d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22257: 009f77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22258: 009b0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22259: 009af988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22260: 009f8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22261: 006a0b61 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22261: 006a0b79 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22262: 009f6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22263: 00678b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22263: 00678b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22264: 004948fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22265: 00475649 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22266: 009f7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22267: 0090e284 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_b │ │ │ │ 22268: 0040cf01 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22269: 004393a1 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22270: 005aca95 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22270: 005acaad 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22271: 0090e0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_d │ │ │ │ 22272: 009f8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22273: 0037e7e9 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22274: 00498109 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22275: 004a1dd1 62 FUNC GLOBAL DEFAULT 12 helper_mtc0_maar │ │ │ │ 22276: 009f824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22277: 009f7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22278: 0099cbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22279: 00660649 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22279: 00660661 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22280: 0090e200 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_h │ │ │ │ 22281: 009aa2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22282: 009f81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22283: 009f7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22284: 009ae8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22285: 005aa409 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22285: 005aa421 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22286: 004b0ca5 184 FUNC GLOBAL DEFAULT 12 helper_float_div_ps │ │ │ │ 22287: 003d5399 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22288: 009b2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22289: 009f855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22290: 0080b240 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22291: 0058d261 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22290: 0080b258 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22291: 0058d279 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22292: 004269ad 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22293: 009f67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22294: 009b1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22295: 009f7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22296: 00623199 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22296: 006231b1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22297: 009a5af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22298: 009a8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22299: 009052a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulr_q_df │ │ │ │ 22300: 002bab89 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22301: 009f64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22302: 009b17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ - 22303: 00514461 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ + 22303: 00514479 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ 22304: 009f7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22305: 009f7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22306: 009f71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22307: 00908218 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseli_b │ │ │ │ 22308: 0090e17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_w │ │ │ │ 22309: 009f7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22310: 008ec554 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22311: 0099d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22312: 00410241 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22313: 009a6418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22314: 009f82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 22315: 004963b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22316: 00604725 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22316: 0060473d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22317: 009ab340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22318: 0029aa81 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22319: 009f64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22320: 0033f851 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22321: 00483955 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22322: 009a280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22323: 0068c54d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22323: 0068c565 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22324: 00415565 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22325: 0025a3f9 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22326: 009f80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22327: 00412779 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 22328: 00454b89 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22329: 00648edd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22329: 00648ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22330: 009b0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22331: 009a1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22332: 006a1d2d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22332: 006a1d45 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22333: 009f61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22334: 0099cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22335: 009a82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22336: 009a74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22337: 009f708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22338: 0099b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22339: 009a9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22340: 002fa68d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22341: 009f5f2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22342: 005aa04d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22342: 005aa065 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22343: 0089f068 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22344: 00496839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22345: 009aedac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22346: 00405d89 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22347: 00583af5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22348: 0069df45 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22347: 00583b0d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22348: 0069df5d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22349: 008af998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22350: 009b1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22351: 0046bc15 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22352: 0061db19 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22352: 0061db31 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22353: 009a134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22354: 00264d75 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22355: 00679475 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22356: 0054b879 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22355: 0067948d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22356: 0054b891 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22357: 009a3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22358: 002be67d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22359: 0066ee59 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22359: 0066ee71 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22360: 004a4721 172 FUNC GLOBAL DEFAULT 12 mips_cpu_exec_interrupt │ │ │ │ 22361: 00493121 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22362: 0051afad 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22362: 0051afc5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22363: 009a5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22364: 0062deb5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22364: 0062decd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22365: 009f600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22366: 006b77c1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22367: 00681b95 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22366: 006b77d9 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22367: 00681bad 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22368: 0099ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22369: 009af728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22370: 009a749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22371: 009f7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22372: 0031a4f1 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22373: 0099eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22374: 00450149 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22387,166 +22387,166 @@ │ │ │ │ 22383: 0025ebe1 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22384: 009f84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22385: 009f69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22386: 004690ad 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22387: 009f5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22388: 009a473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 22389: 009f8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 22390: 00567cf5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22390: 00567d0d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22391: 004a39ad 12 FUNC GLOBAL DEFAULT 12 helper_tlbinv │ │ │ │ 22392: 0029f4d5 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22393: 009f7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22394: 009f5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22395: 009f6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22396: 00552491 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22396: 005524a9 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22397: 009f87cc 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22398: 0067daa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22398: 0067dabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22399: 00322f1d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22400: 00483ae9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22401: 009f738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 22402: 0042ab1d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22403: 009b17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22404: 0064718d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22404: 006471a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22405: 009f733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22406: 009f6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22407: 0099b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22408: 00675e85 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22408: 00675e9d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22409: 009f7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22410: 0068e78d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22411: 0080b224 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22410: 0068e7a5 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22411: 0080b23c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22412: 00267801 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22413: 009aa1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22414: 009f7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22415: 009a46cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22416: 002671c9 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22417: 005df05d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22417: 005df075 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22418: 0040ab65 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22419: 009d46b4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22420: 009afe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22421: 00906958 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_vshf_df │ │ │ │ 22422: 009f7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22423: 009ad994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22424: 00637021 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22424: 00637039 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22425: 002849c5 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22426: 0062ce31 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22427: 006b4871 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22426: 0062ce49 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22427: 006b4889 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22428: 009f62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22429: 0099bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22430: 009b10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22431: 0080b20c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22431: 0080b224 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22432: 009a22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22433: 009a382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22434: 002c4a89 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22435: 009a9938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22436: 00629899 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22437: 007f9318 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22436: 006298b1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22437: 007f9330 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22438: 009aba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22439: 0099ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22440: 00259501 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22441: 009f7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22442: 009f85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22443: 009ab200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22444: 00552511 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22445: 006829d1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22446: 00610781 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22444: 00552529 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22445: 006829e9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22446: 00610799 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22447: 009f8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22448: 0068c471 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22448: 0068c489 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22449: 009f743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 22450: 0066ad49 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22450: 0066ad61 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22451: 009a292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22452: 009f68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22453: 0099eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22454: 008e12fc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22455: 009f71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22456: 009af3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22457: 009aaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22458: 009a0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22459: 00628b71 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22459: 00628b89 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22460: 004aad6d 70 FUNC GLOBAL DEFAULT 12 helper_shra_r_ph │ │ │ │ 22461: 003f3e3d 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22462: 009f601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22463: 00914978 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22464: 009abfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22465: 004684c9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22466: 009f6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22467: 009f83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22468: 00584c5d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22468: 00584c75 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22469: 003befc9 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22470: 008fb354 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_seq │ │ │ │ 22471: 009f7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22472: 008b2f0c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22473: 009f7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22474: 009af8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22475: 009b1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22476: 008f1400 132 OBJECT GLOBAL DEFAULT 24 helper_info_shilo │ │ │ │ 22477: 0099ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22478: 0033d895 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22479: 006281ad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22479: 006281c5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22480: 004a150d 184 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwfield │ │ │ │ 22481: 009f63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22482: 009f8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22483: 00438f45 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22484: 00415635 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22485: 005d9315 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22486: 006b343d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22487: 005d9f25 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22485: 005d932d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22486: 006b3455 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22487: 005d9f3d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22488: 003ba12d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22489: 00568bd1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22489: 00568be9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22490: 00467aed 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22491: 0069854d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22491: 00698565 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22492: 009a011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22493: 00454175 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22494: 00336a25 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22495: 00319c21 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22496: 0062b05d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22496: 0062b075 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22497: 009f840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22498: 00587d4d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22498: 00587d65 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22499: 009f6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22500: 0061e07d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22500: 0061e095 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22501: 004a0375 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tchalt │ │ │ │ 22502: 003b9935 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 22503: 004a97d9 144 FUNC GLOBAL DEFAULT 12 mips_cpu_create_with_clock │ │ │ │ 22504: 004aaa4d 110 FUNC GLOBAL DEFAULT 12 helper_shra_r_qb │ │ │ │ 22505: 009f6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22506: 006ba71d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22506: 006ba735 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22507: 009ab2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22508: 009f65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22509: 005a9475 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22509: 005a948d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22510: 009b2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22511: 00907114 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_d │ │ │ │ 22512: 00493f51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22513: 004a13b5 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_context │ │ │ │ 22514: 00284171 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22515: 0053bfd9 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22515: 0053bff1 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22516: 009f7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22517: 0090721c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_h │ │ │ │ 22518: 009055c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mul_q_df │ │ │ │ 22519: 009f6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22520: 009f6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22521: 0099f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22522: 009f7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22523: 009a8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22524: 009b209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22525: 003fe085 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 22526: 0041eee5 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22527: 0066e715 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22527: 0066e72d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22528: 009f702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22529: 0062673d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22529: 00626755 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22530: 0046c4a1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22531: 009f8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22532: 004a3c21 54 FUNC GLOBAL DEFAULT 12 cpu_mips_tlb_flush │ │ │ │ 22533: 003e9965 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22534: 009f7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22535: 00285869 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22536: 009f826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22537: 009f8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22538: 00907198 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_w │ │ │ │ 22539: 008f8b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_epc │ │ │ │ 22540: 009f77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22541: 0079d440 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22541: 0079d458 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22542: 008b97a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22543: 009f634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22544: 009a6008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22545: 00302ce9 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22546: 004abcf1 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_le_qb │ │ │ │ 22547: 009f6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22548: 009a7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ @@ -22555,73 +22555,73 @@ │ │ │ │ 22551: 009a7bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22552: 00499a31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22553: 009abae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22554: 004039a1 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22555: 00279ff9 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22556: 009b2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22557: 009f6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22558: 006a742d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22558: 006a7445 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22559: 009a7cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22560: 009ab370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22561: 0064c3c1 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22561: 0064c3d9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22562: 008f44fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_w │ │ │ │ 22563: 004cbf85 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_d │ │ │ │ 22564: 009f81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22565: 009f7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22566: 00697d09 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22566: 00697d21 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22567: 009f68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22568: 009a173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22569: 00581ff9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22569: 00582011 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22570: 002e6ca5 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22571: 004cbe8d 156 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_h │ │ │ │ 22572: 009f7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22573: 003ed555 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22574: 006aa3a9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22574: 006aa3c1 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22575: 009a0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22576: 009f729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22577: 006434c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22577: 006434e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22578: 009ac4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22579: 006ba251 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22579: 006ba269 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22580: 00495039 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22581: 009adee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22582: 00262631 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22583: 009f5fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22584: 0063aa39 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22584: 0063aa51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22585: 0049dcc1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 22586: 009f7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22587: 0099c810 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22588: 009aab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22589: 004d12dd 50 FUNC GLOBAL DEFAULT 12 helper_msa_andi_b │ │ │ │ 22590: 009065bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcun_df │ │ │ │ 22591: 0099d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22592: 0033ad01 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22593: 009f6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22594: 0067d6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22595: 0068cf25 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22594: 0067d6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22595: 0068cf3d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22596: 009f70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22597: 009a257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22598: 009f6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22599: 0040a3bd 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22600: 00675bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22600: 00675bf5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22601: 004cbf29 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_w │ │ │ │ 22602: 0041d4c5 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 22603: 00646d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22604: 00609011 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22605: 006633f5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22606: 0067a455 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22603: 00646d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22604: 00609029 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22605: 0066340d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22606: 0067a46d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22607: 009f826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22608: 008f2714 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_le_qb │ │ │ │ 22609: 009f7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22610: 00607b99 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22611: 006ad3b9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22610: 00607bb1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22611: 006ad3d1 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22612: 009a0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22613: 009f6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22614: 0068cf3d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22614: 0068cf55 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22615: 009b0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22616: 006a8a09 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22616: 006a8a21 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22617: 009f65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22618: 009f6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22619: 0099e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22620: 004a0b71 188 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpeconf0 │ │ │ │ 22621: 0089f5cc 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22622: 009aa510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22623: 009f68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22630,131 +22630,131 @@ │ │ │ │ 22626: 00416e65 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22627: 009f7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22628: 009aaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22629: 00474b51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22630: 00416539 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22631: 009a0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22632: 009af518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22633: 0061a9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22633: 0061a9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22634: 009e6250 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22635: 004ae779 206 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_d │ │ │ │ 22636: 009b1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22637: 00341e71 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22638: 009f67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22639: 0046bc71 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22640: 00336a95 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22641: 006473a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22641: 006473c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22642: 009f6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22643: 005a3511 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22644: 0066c771 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22643: 005a3529 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22644: 0066c789 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22645: 009f7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22646: 009f6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22647: 0025ca9d 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22648: 0099d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22649: 009f81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22650: 00599c3d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22650: 00599c55 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22651: 0099a2e0 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22652: 009a0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22653: 009f6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22654: 0062c43d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22654: 0062c455 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22655: 0046f76d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22656: 0061ab1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22656: 0061ab35 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22657: 0099ff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22658: 006aa0fd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22658: 006aa115 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22659: 003f14ed 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22660: 00537bad 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22660: 00537bc5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22661: 009f7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 22662: 004ae849 198 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_s │ │ │ │ - 22663: 00585671 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22663: 00585689 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22664: 009f79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22665: 009ae9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22666: 004aec6d 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_d │ │ │ │ 22667: 009f6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22668: 009f7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22669: 009f651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22670: 0064390d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22670: 00643925 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22671: 003c7fb1 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22672: 009a8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22673: 009adc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22674: 0064ac31 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22674: 0064ac49 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22675: 00249189 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22676: 009f82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22677: 009f84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22678: 009f6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22679: 00646bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22679: 00646bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22680: 0049d5e1 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22681: 006a6c41 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22681: 006a6c59 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22682: 009f7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22683: 009f8ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22684: 0054d041 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22684: 0054d059 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22685: 004523d9 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22686: 009a47bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22687: 0025ef69 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22688: 00556c31 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22688: 00556c49 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22689: 009a6458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22690: 006aa04d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22690: 006aa065 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22691: 004aed59 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_s │ │ │ │ 22692: 009f6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22693: 005b0ac1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22693: 005b0ad9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22694: 009f8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22695: 009b2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22696: 009a248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22697: 0039718d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22698: 007bdd68 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22698: 007bdd80 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22699: 002660b9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22700: 007bdc20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22700: 007bdc38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22701: 0026c775 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22702: 005558d9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22702: 005558f1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22703: 009f7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22704: 007bdad8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22704: 007bdaf0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22705: 009d4978 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22706: 009a0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22707: 009f77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22708: 00671cdd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22708: 00671cf5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22709: 00369251 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22710: 009a7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22711: 009a6548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22712: 0055a65d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22712: 0055a675 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22713: 009ad924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22714: 009ac574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22715: 009a58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22716: 00409721 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22717: 00475979 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22718: 0058d1b5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22718: 0058d1cd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22719: 009f82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22720: 009f72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 22721: 009f85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22722: 009f7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22723: 00673691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22723: 006736a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22724: 002974fd 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22725: 009ade44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22726: 0033fcf1 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22727: 0066ff11 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22727: 0066ff29 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22728: 009f6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22729: 0061b045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22729: 0061b05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22730: 00269435 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22731: 0054f6ed 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22731: 0054f705 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22732: 0041904d 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22733: 00444b55 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22734: 009a6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22735: 00647fed 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22735: 00648005 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22736: 009b1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22737: 009f6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22738: 0057f691 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22738: 0057f6a9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22739: 0033ae8d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22740: 0099ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22741: 008fbd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_nge │ │ │ │ 22742: 009a243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22743: 009a1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22744: 009aa4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22745: 009b0800 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22746: 009a0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22747: 009a62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22748: 006b691d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22749: 006b2da9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22748: 006b6935 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22749: 006b2dc1 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22750: 008fbc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngl │ │ │ │ 22751: 009a251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22752: 009f8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22753: 0029f4ed 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22754: 009ada24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22755: 009a826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22756: 009f6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22764,110 +22764,110 @@ │ │ │ │ 22760: 009f6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22761: 009f73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22762: 009f76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22763: 008fbe28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngt │ │ │ │ 22764: 0026b1f5 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22765: 009a15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22766: 009b2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22767: 00661595 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22767: 006615ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22768: 009f8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22769: 0062e2b9 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22769: 0062e2d1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22770: 0099d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22771: 00555749 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22772: 006a9581 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22773: 00584421 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22771: 00555761 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22772: 006a9599 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22773: 00584439 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22774: 0042ad05 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22775: 0057f615 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22775: 0057f62d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22776: 0099e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22777: 003fdb85 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22778: 005a5969 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22778: 005a5981 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22779: 009f6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22780: 009f707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22781: 008efb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22782: 009a6378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22783: 002eb6a1 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22784: 009f82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 22785: 0064c555 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22786: 0067aae1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22785: 0064c56d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22786: 0067aaf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22787: 00481991 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22788: 00418509 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22789: 002a8b59 392 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22790: 00638269 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22791: 00621aad 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22792: 0054de45 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22790: 00638281 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22791: 00621ac5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22792: 0054de5d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22793: 00319d71 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22794: 009a6098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22795: 009a862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22796: 009a478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22797: 0099e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22798: 005a10c1 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22799: 00649299 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22800: 00584d9d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22798: 005a10d9 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22799: 006492b1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22800: 00584db5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22801: 009f70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22802: 009f7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22803: 0056364d 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 22803: 00563665 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 22804: 003ea425 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22805: 009f6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22806: 009a1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22807: 00468f45 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22808: 00463039 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22809: 009f5f8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22810: 007de758 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22811: 006357d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22812: 00617c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22810: 007de770 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22811: 006357ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22812: 00617c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22813: 009f6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22814: 009f7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22815: 002b36f9 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22816: 007de750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22817: 005d5b71 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22816: 007de768 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22817: 005d5b89 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22818: 009a96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22819: 00911f80 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22820: 0061bf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22821: 007de748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22820: 0061bf5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22821: 007de760 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22822: 008f7fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ole │ │ │ │ 22823: 009f83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22824: 009f6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22825: 0054a449 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22825: 0054a461 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22826: 009a090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22827: 009056c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcune_df │ │ │ │ 22828: 009a405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22829: 009f79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22830: 004885b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22831: 00612075 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22831: 0061208d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22832: 009ad404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22833: 009f6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22834: 009f682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22835: 00349c45 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22836: 00266d6d 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22837: 004985d5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22838: 009f7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22839: 0033fe59 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22840: 009a0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22841: 008fd13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsb │ │ │ │ 22842: 008f7ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_olt │ │ │ │ 22843: 009f6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22844: 009f6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22845: 005df1f1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22845: 005df209 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22846: 008ec5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22847: 008fcf2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsh │ │ │ │ - 22848: 006a1cf9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22848: 006a1d11 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22849: 003abac9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22850: 00662efd 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22850: 00662f15 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ 22851: 00901c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_d │ │ │ │ - 22852: 006491d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22852: 006491ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22853: 009f77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 22854: 00286715 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22855: 005c93b9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22855: 005c93d1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22856: 009f8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22857: 009f8ab0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22858: 009f7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22859: 006465cd 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22859: 006465e5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22860: 00450c0d 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22861: 003d3419 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22862: 006705d5 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22862: 006705ed 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22863: 008f3608 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleu_s_ph_qbl │ │ │ │ 22864: 003ebce9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22865: 009f64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22866: 0028e895 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22867: 009013c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_d │ │ │ │ 22868: 009f7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22869: 009f6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ @@ -22876,53 +22876,53 @@ │ │ │ │ 22872: 009006dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_s │ │ │ │ 22873: 004931d9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22874: 009f70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22875: 009f7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22876: 004da3c9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsne_df │ │ │ │ 22877: 009f8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22878: 0034911d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22879: 0058229d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22879: 005822b5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22880: 009a50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22881: 009afd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22882: 009a5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22883: 009f7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22884: 003f6fcd 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 22885: 009f6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22886: 009f6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22887: 0029bbd9 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22888: 009f69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22889: 00496251 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22890: 009b18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22891: 009f83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22892: 0067c535 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22892: 0067c54d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22893: 008ffe18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_s │ │ │ │ 22894: 009f7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22895: 008e05f0 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22896: 00265f19 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22897: 009f5f2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22898: 009a5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22899: 009a455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22900: 0062c3f5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22900: 0062c40d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22901: 003f1369 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22902: 0063ebe1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22902: 0063ebf9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22903: 0029f539 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 22904: 0099fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22905: 009a5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22906: 009f81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22907: 009f690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22908: 0026a751 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22909: 009f63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22910: 009f80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22911: 009b09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22912: 009f7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22913: 00488631 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22914: 008eed8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 22915: 008fe660 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaddhw │ │ │ │ - 22916: 006c0315 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22917: 0061afcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22916: 006c032d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22917: 0061afe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22918: 004374f1 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22919: 0044f759 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 22920: 0042240d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22921: 009f600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22922: 004b607d 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ueq │ │ │ │ 22923: 009f77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22924: 003ca571 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ @@ -22930,309 +22930,309 @@ │ │ │ │ 22926: 009a15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22927: 0090532c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsne_df │ │ │ │ 22928: 009f7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 22929: 0099bf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22930: 009ae044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22931: 002ca39d 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22932: 009aca74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22933: 0059984d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22933: 00599865 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22934: 009f7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 22935: 009a5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22936: 003ddbf1 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 22937: 00453a0d 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 22938: 006926e5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22939: 0063c0e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22938: 006926fd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22939: 0063c0fd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22940: 009f8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22941: 006410c9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22941: 006410e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22942: 009f74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22943: 0037d321 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22944: 0028fd71 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22945: 009a030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22946: 0038028d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22947: 0049dc01 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22948: 009a9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 22949: 00496b95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22950: 009f65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22951: 00265fd5 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22952: 0046c249 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22953: 0065d059 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22954: 006238d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22953: 0065d071 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22954: 006238f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22955: 002565a1 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22956: 009aa8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22957: 009a49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22958: 00644c11 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22958: 00644c29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22959: 004540a9 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 22960: 009a4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22961: 006bfd39 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22961: 006bfd51 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22962: 009ad564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22963: 009b0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22964: 003a2191 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22965: 0062e561 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22965: 0062e579 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22966: 009f70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22967: 00451cfd 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22968: 00418f99 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22969: 004ebea1 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ + 22969: 004ebeb9 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ 22970: 009a49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22971: 0046b171 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22972: 009af178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22973: 009a37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22974: 00450179 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22975: 008ec9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22976: 0031bdcd 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22977: 009f7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22978: 0065ac85 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22978: 0065ac9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22979: 003e0645 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22980: 009a2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22981: 009f66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22982: 009f673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 22983: 004a1981 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_intctl │ │ │ │ - 22984: 00599cb5 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22984: 00599ccd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22985: 009a64c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22986: 00605b81 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22986: 00605b99 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22987: 009f7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22988: 009a40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22989: 006a397d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22989: 006a3995 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22990: 003a59f9 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22991: 009f646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22992: 005d62f9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22992: 005d6311 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22993: 009f7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22994: 009f652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22995: 0057ef11 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22995: 0057ef29 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22996: 009adcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22997: 0036924d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22998: 008efaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22999: 009f67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23000: 002e7751 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23001: 006be9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23002: 0054a485 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 23003: 006638e1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23004: 0056930d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23001: 006be9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23002: 0054a49d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23003: 006638f9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23004: 00569325 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23005: 009b2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23006: 009f67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23007: 00858b14 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23008: 009f699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23009: 0099b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23010: 009f6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23011: 009abee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23012: 006b4521 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23013: 006b3d91 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23012: 006b4539 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23013: 006b3da9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23014: 0099b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23015: 0099fef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23016: 0029ef25 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23017: 0043eaa9 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23018: 003078e1 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 23019: 009a430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23020: 009f7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23021: 009f7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23022: 006b4275 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23023: 00660175 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23022: 006b428d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23023: 0066018d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23024: 004aa91d 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbla │ │ │ │ 23025: 009f753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23026: 0099daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23027: 006bbc4d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23028: 00676d21 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23027: 006bbc65 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23028: 00676d39 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23029: 0099e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23030: 005baf3d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23030: 005baf55 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ 23031: 004ce525 174 FUNC GLOBAL DEFAULT 12 helper_msa_subv_b │ │ │ │ - 23032: 0055fc01 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23032: 0055fc19 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23033: 009aa5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23034: 0055ad7d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23034: 0055ad95 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23035: 003fb945 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23036: 004ce6e5 108 FUNC GLOBAL DEFAULT 12 helper_msa_subv_d │ │ │ │ 23037: 003a5f4d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23038: 003b0359 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23039: 0066981d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23039: 00669835 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23040: 00498b71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23041: 004971e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23042: 00426e29 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23043: 0054e25d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23043: 0054e275 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23044: 004ce5d5 178 FUNC GLOBAL DEFAULT 12 helper_msa_subv_h │ │ │ │ - 23045: 00666e55 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 23046: 006447c1 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23045: 00666e6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23046: 006447d9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23047: 00488765 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23048: 0099e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23049: 009a0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23050: 009a12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23051: 0055bd71 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23051: 0055bd89 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23052: 004886b5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23053: 0049737d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23054: 009ac8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23055: 009f64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23056: 002c3395 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23057: 0052eae5 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23057: 0052eafd 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ 23058: 008faca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_insv │ │ │ │ - 23059: 0061eebd 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23059: 0061eed5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23060: 0099ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23061: 009f6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23062: 004ce689 90 FUNC GLOBAL DEFAULT 12 helper_msa_subv_w │ │ │ │ 23063: 009a5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23064: 009a9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23065: 00433781 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23066: 0066708d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23066: 006670a5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23067: 009aa570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23068: 003d3d91 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23069: 0090196c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_d │ │ │ │ 23070: 009b0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23071: 006ba615 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23071: 006ba62d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23072: 00344079 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23073: 009a8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23074: 00418e71 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23075: 009029ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_ps │ │ │ │ 23076: 009a2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23077: 0099ca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23078: 009a6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23079: 00676185 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23079: 0067619d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23080: 003f12e9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23081: 009f7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23082: 009f64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23083: 002bbcd5 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23084: 009aa8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23085: 003f1361 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23086: 003f8bb5 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23087: 008f8eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftacx │ │ │ │ 23088: 009003c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_s │ │ │ │ 23089: 003ddecd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 23090: 004a9e45 22 FUNC GLOBAL DEFAULT 12 helper_addqh_w │ │ │ │ - 23091: 0068effd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23091: 0068f015 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23092: 009ad904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23093: 008ee6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23094: 009f8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23095: 004511e9 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23096: 0090808c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subvi_df │ │ │ │ 23097: 009f6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23098: 0061ba1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23098: 0061ba35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23099: 009a6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23100: 0068dba5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23100: 0068dbbd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23101: 009f6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23102: 0046b71d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23103: 009b01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23104: 0054ade1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23104: 0054adf9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23105: 00313ac9 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23106: 009f638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23107: 00675b21 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23107: 00675b39 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23108: 00444a25 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23109: 009f8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23110: 009f7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23111: 009f6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23112: 005998c5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23112: 005998dd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23113: 009f718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23114: 009f6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23115: 009f8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23116: 0049bb49 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23117: 0068d4e9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23117: 0068d501 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23118: 009f816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23119: 009a6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23120: 0066aa79 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23120: 0066aa91 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23121: 009f61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23122: 004975bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23123: 0062cd6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23123: 0062cd85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23124: 009a18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23125: 00298c49 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23126: 00404439 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23127: 0062d415 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23127: 0062d42d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23128: 0025dd39 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23129: 009f8adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23130: 009b1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23131: 0065501d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23132: 006415bd 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23133: 006558f5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23131: 00655035 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23132: 006415d5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23133: 0065590d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23134: 009f7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23135: 009a43cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23136: 006b3a3d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23137: 00639a6d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23138: 00687af5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23136: 006b3a55 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23137: 00639a85 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23138: 00687b0d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23139: 0049c791 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23140: 009a083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23141: 007de774 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23142: 0065b931 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23143: 0069cef5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23144: 0061c2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23145: 006aa819 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23141: 007de78c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23142: 0065b949 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23143: 0069cf0d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23144: 0061c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23145: 006aa831 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23146: 009f64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23147: 0099a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23148: 005ccf51 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23149: 0066debd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23148: 005ccf69 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23149: 0066ded5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23150: 009a161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23151: 009aa420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23152: 002701f5 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23153: 004ba8d5 68 FUNC GLOBAL DEFAULT 12 helper_punpckhbh │ │ │ │ 23154: 0040c989 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23155: 0079d444 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23155: 0079d45c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23156: 009ab150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23157: 00647151 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23157: 00647169 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23158: 009f750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23159: 006ba769 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23159: 006ba781 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23160: 0025669d 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23161: 009b0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23162: 009f7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23163: 009f6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23164: 009f60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23165: 0057ca55 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23166: 00677b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23167: 0060f041 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23165: 0057ca6d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23166: 00677b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23167: 0060f059 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23168: 00482145 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23169: 009f7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23170: 009aac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23171: 0061ec65 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23172: 006c3bd1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23171: 0061ec7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23172: 006c3be9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23173: 003e8efd 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23174: 009f6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23175: 003b9b95 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23176: 0053cf69 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23176: 0053cf81 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23177: 009f6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23178: 0026fe61 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23179: 009a17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23180: 009af3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23181: 009f7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23182: 00562741 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23182: 00562759 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23183: 009f8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23184: 00444a29 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23185: 009f7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23186: 009a58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23187: 009ac8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23188: 009a3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23189: 0099d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23190: 0040e1f1 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23191: 009f844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23192: 0099ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23193: 0080b220 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23193: 0080b238 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23194: 003e68d1 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23195: 009f6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23196: 009f8ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23197: 00481e5d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23198: 009a3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23199: 009f70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23200: 004aff49 214 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_ps │ │ │ │ 23201: 00288b81 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23202: 0099eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23203: 009048dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frsqrt_df │ │ │ │ 23204: 009f71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23205: 006bbbc9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23205: 006bbbe1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23206: 0099b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23207: 009b137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23208: 004544d1 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23209: 0064c0e9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23210: 0069cd85 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23209: 0064c101 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23210: 0069cd9d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23211: 009b1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23212: 009f62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23213: 009a8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23214: 0025f561 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23215: 009f7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23216: 009f615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23217: 003dde25 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23218: 009a468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23219: 004b6949 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ule │ │ │ │ 23220: 009a4a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23221: 009f74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23222: 003dca35 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23223: 0063edf9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23223: 0063ee11 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23224: 0099b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23225: 00474679 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23226: 009f65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23227: 0067c469 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23227: 0067c481 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23228: 0099f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23229: 004b54e9 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_nge │ │ │ │ 23230: 009ad3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23231: 009f722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23232: 009f75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23233: 009f68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23234: 009f7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ @@ -23247,138 +23247,138 @@ │ │ │ │ 23243: 00902968 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_ps │ │ │ │ 23244: 002f3a61 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23245: 009f79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23246: 009b0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23247: 00413a61 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23248: 002c0d19 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23249: 009f635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23250: 0065fe05 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23250: 0065fe1d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23251: 009a4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23252: 009f69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23253: 004b5845 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngt │ │ │ │ 23254: 009f85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23255: 009f84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23256: 0049e2c1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23257: 009a0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23258: 0099bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23259: 009a5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23260: 009f6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23261: 006b9ac9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23261: 006b9ae1 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23262: 004a0b41 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf0 │ │ │ │ 23263: 004a0c2d 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf1 │ │ │ │ - 23264: 005141bd 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ + 23264: 005141d5 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ 23265: 009aa830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23266: 009f7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23267: 0026b4a5 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23268: 0054a419 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23268: 0054a431 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23269: 009a431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23270: 00676769 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23270: 00676781 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23271: 0099f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23272: 00902bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_ps │ │ │ │ 23273: 0025f4a1 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23274: 0061a811 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23274: 0061a829 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23275: 003b9ad1 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23276: 006a0bd5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23276: 006a0bed 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23277: 0099da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23278: 009b15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23279: 009f6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23280: 00641395 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23280: 006413ad 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23281: 009f6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23282: 009abc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23283: 002ff14d 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23284: 009f6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23285: 0032088d 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23286: 009f84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23287: 006bca8d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23287: 006bcaa5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23288: 0099c9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23289: 009f797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23290: 009f70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23291: 003c6915 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23292: 009a538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23293: 00556655 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23293: 0055666d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23294: 009f82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23295: 005a9f45 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23295: 005a9f5d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23296: 00319e61 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23297: 009f5e08 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23298: 009f6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ 23299: 004aa929 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbra │ │ │ │ - 23300: 007bd640 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23301: 00638881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23302: 005a33f9 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23303: 00682aad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23300: 007bd658 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23301: 00638899 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23302: 005a3411 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23303: 00682ac5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23304: 009b153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23305: 009b2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23306: 0049c581 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23307: 009a01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23308: 009f6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23309: 0065c3e1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23309: 0065c3f9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23310: 009aea50 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 23311: 0057a259 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23311: 0057a271 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 23312: 00901024 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 23313: 0060603d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23314: 00530d79 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23315: 0054c945 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23313: 00606055 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23314: 00530d91 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23315: 0054c95d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23316: 00453875 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23317: 0099bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23318: 004a1d95 60 FUNC GLOBAL DEFAULT 12 helper_mtc0_lladdr │ │ │ │ 23319: 004a25bd 172 FUNC GLOBAL DEFAULT 12 helper_mttacx │ │ │ │ - 23320: 005a1031 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23320: 005a1049 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 23321: 008ffa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 23322: 0062aa65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23323: 00669375 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23324: 0066f905 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23325: 005ceb29 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23322: 0062aa7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23323: 0066938d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23324: 0066f91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23325: 005ceb41 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23326: 00285815 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23327: 009f7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23328: 00623805 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23328: 0062381d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23329: 009f7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23330: 009ac0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23331: 0066d909 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23331: 0066d921 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23332: 009f7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23333: 00474675 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23334: 009f7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23335: 009b1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23336: 009f60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23337: 009a11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23338: 0099a458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23339: 009aa3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23340: 00683ec9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23340: 00683ee1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23341: 009f6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23342: 0058f23d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23342: 0058f255 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23343: 009f84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23344: 0055c4d5 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23344: 0055c4ed 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23345: 009a2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23346: 00496abd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23347: 009f6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23348: 004185bd 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23349: 003f6515 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23350: 009f602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23351: 002c8a51 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23352: 0061acc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23352: 0061acd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23353: 009a9928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23354: 0045447d 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23355: 0069a1fd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23356: 00639f75 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23355: 0069a215 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23356: 00639f8d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23357: 009f5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23358: 00635425 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23358: 0063543d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23359: 009adb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23360: 004b5d45 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_eq │ │ │ │ - 23361: 0053df1d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23361: 0053df35 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23362: 009f7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23363: 0099d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23364: 0062ee4d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23364: 0062ee65 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23365: 002655fd 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23366: 009f7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23367: 00495ff5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23368: 0099c058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23369: 0065fa6d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23370: 006b95c5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23369: 0065fa85 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23370: 006b95dd 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23371: 009a6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ 23372: 002ba9d9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23373: 00645f05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23373: 00645f1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23374: 004d9ac9 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_b │ │ │ │ 23375: 009f7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23376: 0047de3d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23377: 004d9b1d 44 FUNC GLOBAL DEFAULT 12 helper_msa_insert_d │ │ │ │ 23378: 0043dc19 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23379: 009f68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23380: 009a8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23391,433 +23391,433 @@ │ │ │ │ 23387: 008b2468 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23388: 009f7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23389: 004b0ed9 226 FUNC GLOBAL DEFAULT 12 helper_float_recip2_ps │ │ │ │ 23390: 00426729 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23391: 009f705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23392: 009f818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23393: 0099fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23394: 00528f95 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23394: 00528fad 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23395: 009f787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23396: 009ae1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ 23397: 004d9b01 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_w │ │ │ │ - 23398: 0067fb21 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23398: 0067fb39 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23399: 00487885 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23400: 009f770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23401: 009a028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23402: 009f7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23403: 00488375 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23404: 002baccd 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23405: 003ab1ed 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23406: 00568591 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23406: 005685a9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23407: 009aa690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23408: 0099e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23409: 009f6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23410: 009aa560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23411: 008eca7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23412: 0068ea85 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23412: 0068ea9d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23413: 009f7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23414: 002880b9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23415: 009acb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23416: 009f6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23417: 00373181 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23418: 009f6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23419: 0099ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23420: 008a3144 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23421: 008af58c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23422: 0099d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23423: 0099e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23424: 0064b251 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23424: 0064b269 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23425: 003c9295 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ 23426: 0090dd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_b │ │ │ │ - 23427: 0067c839 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23427: 0067c851 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23428: 009a882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ 23429: 0090dbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_d │ │ │ │ - 23430: 00629d0d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23431: 0067d7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23432: 006949a1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23430: 00629d25 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23431: 0067d7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23432: 006949b9 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23433: 0090dcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_h │ │ │ │ - 23434: 0063d641 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23434: 0063d659 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23435: 0042c415 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23436: 009f84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23437: 009f74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23438: 009f6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23439: 009a403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23440: 003f2185 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23441: 00902338 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_d │ │ │ │ 23442: 009f68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23443: 004ba869 36 FUNC GLOBAL DEFAULT 12 helper_punpckhhw │ │ │ │ 23444: 009f70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23445: 009f63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23446: 009f60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23447: 00582875 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23447: 0058288d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23448: 0043f2b1 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23449: 0054dd35 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23449: 0054dd4d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23450: 009a4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23451: 003e194d 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23452: 009f70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23453: 0049356d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23454: 005abf41 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23454: 005abf59 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23455: 0090dc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_w │ │ │ │ 23456: 003ebdcd 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23457: 009f72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23458: 0049c649 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23459: 00900d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_s │ │ │ │ 23460: 0099bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23461: 009f710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23462: 009aae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23463: 0063dd25 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23463: 0063dd3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23464: 009f7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23465: 0053cf85 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23465: 0053cf9d 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23466: 003e1d21 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23467: 003f14c9 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23468: 0046aa85 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23469: 00475a89 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23470: 0025aa19 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23471: 009f7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23472: 009ae544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23473: 009b0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23474: 00268d41 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23475: 009afccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23476: 0057e641 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23476: 0057e659 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23477: 009a8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23478: 009af808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23479: 009f7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23480: 0069ffdd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23480: 0069fff5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23481: 0099b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23482: 003e1b31 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23483: 009f78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23484: 0029aaf5 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23485: 00496479 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23486: 009f7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23487: 0048fe9d 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23488: 009f7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23489: 002ff049 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23490: 00487b19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23491: 004883fd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23492: 0043f021 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23493: 0046b571 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23494: 00678ebd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23495: 00597ec1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23494: 00678ed5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23495: 00597ed9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23496: 009f75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23497: 009f6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23498: 009abe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23499: 009e6410 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23500: 003f36b5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23501: 00265269 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23502: 009f7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23503: 008b2224 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 23504: 008f0d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cache │ │ │ │ - 23505: 00693941 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23505: 00693959 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23506: 003fc025 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23507: 0099e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23508: 00555681 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23509: 0065f3e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23508: 00555699 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23509: 0065f3fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23510: 0041b675 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23511: 009ab758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23512: 004c437d 660 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_b │ │ │ │ 23513: 003c4829 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23514: 0053cb61 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23514: 0053cb79 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23515: 004c47dd 162 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_d │ │ │ │ 23516: 0047b03d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23517: 009f63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23518: 0026aa81 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23519: 0025fc45 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23520: 00618675 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23520: 0061868d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23521: 009f7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23522: 009a38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23523: 004c4611 316 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_h │ │ │ │ 23524: 009f7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23525: 009a225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23526: 00631195 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23526: 006311ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23527: 0099f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23528: 009f6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23529: 008f7808 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ule │ │ │ │ 23530: 008e9248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23531: 00667a85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23531: 00667a9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23532: 009f72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23533: 0040ae85 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23534: 0099b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23535: 008ee75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23536: 009f665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23537: 009f831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23538: 0046cd79 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23539: 004c474d 144 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_w │ │ │ │ 23540: 008f7700 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ult │ │ │ │ 23541: 00393c79 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23542: 0025f621 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23543: 009ad7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23544: 0046867d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23545: 0062a371 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23545: 0062a389 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23546: 009f6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23547: 00462e99 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23548: 0022bd05 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23549: 009b17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23550: 009a5e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23551: 009f8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23552: 009a4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23553: 006a98fd 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23553: 006a9915 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23554: 009f65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23555: 00408231 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23556: 00259a5d 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23557: 0055a7b5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23557: 0055a7cd 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23558: 0099af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23559: 00627355 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23559: 0062736d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23560: 0049abb1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23561: 002fc9d5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23562: 009f6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23563: 005baa65 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23563: 005baa7d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23564: 009f5f87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23565: 00675329 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23565: 00675341 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23566: 0099b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23567: 003de609 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23568: 00674609 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23568: 00674621 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23569: 00248e81 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23570: 0069862d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23571: 0069879d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23572: 00553d2d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23570: 00698645 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23571: 006987b5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23572: 00553d45 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23573: 009a397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23574: 0047afed 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23575: 0053c835 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23575: 0053c84d 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23576: 009b0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 23577: 009aeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 23578: 005895bd 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23579: 006999a9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23580: 006b5c01 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23578: 005895d5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23579: 006999c1 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23580: 006b5c19 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23581: 009f70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23582: 009f64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23583: 00648509 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23583: 00648521 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23584: 009f80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23585: 008b1ab4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23586: 009f5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23587: 00617c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23588: 00695a21 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23587: 00617ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23588: 00695a39 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23589: 009f7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23590: 009f6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23591: 009a306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23592: 0099ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23593: 0099cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23594: 009f713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23595: 009f6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23596: 0046cc55 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23597: 006a1bd5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23597: 006a1bed 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23598: 009f83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23599: 009f6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 23600: 009f761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23601: 008e63bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23602: 00679b29 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23602: 00679b41 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23603: 009f6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23604: 0099bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23605: 009a27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23606: 009a117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23607: 0099b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23608: 009a7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23609: 0025f4c1 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23610: 00372bfd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23611: 006712f9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23611: 00671311 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23612: 0099dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23613: 009a87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23614: 009f6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23615: 009ad5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23616: 008b225c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23617: 009f757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23618: 009f6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23619: 006303b9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23619: 006303d1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ 23620: 00902e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtpw_ps │ │ │ │ - 23621: 0066e8c5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23621: 0066e8dd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23622: 009f724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23623: 009a298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23624: 009a4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23625: 00487d99 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23626: 0062b379 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23627: 0068e885 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23626: 0062b391 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23627: 0068e89d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23628: 00488485 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23629: 009f6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23630: 00296809 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23631: 009f640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23632: 0031a7f1 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23633: 009f7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23634: 009f6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23635: 003de801 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23636: 00657a51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23637: 0067f319 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23636: 00657a69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23637: 0067f331 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23638: 003dfd1d 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23639: 0059b221 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23640: 007debec 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23639: 0059b239 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23640: 007dec04 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23641: 0037d5cd 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23642: 009b0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23643: 00588585 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23643: 0058859d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23644: 003a6085 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23645: 009f79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23646: 0054a92d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23646: 0054a945 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23647: 00418629 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23648: 009f6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23649: 006617ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23649: 00661805 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23650: 004a0985 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpecontrol │ │ │ │ 23651: 003fc9fd 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23652: 006b1d8d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23652: 006b1da5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23653: 009a80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23654: 00584ecd 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23654: 00584ee5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23655: 009f73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23656: 003de1b5 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23657: 0099f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23658: 004b7729 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_le │ │ │ │ 23659: 009f7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23660: 0061aedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23660: 0061aef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23661: 009b01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23662: 009f8ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23663: 009aa450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23664: 009b07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23665: 0067df61 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23665: 0067df79 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23666: 0099e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23667: 0099a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ 23668: 004a39c5 360 FUNC GLOBAL DEFAULT 12 helper_ginvt │ │ │ │ - 23669: 0054b76d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23670: 0063f139 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23669: 0054b785 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23670: 0063f151 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23671: 0099d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23672: 009a7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23673: 0099b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23674: 009f6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23675: 009a4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23676: 005df3f1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23676: 005df409 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23677: 009f7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23678: 00638c4d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23679: 0061c161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23678: 00638c65 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23679: 0061c179 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23680: 003cc24d 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23681: 0046cf19 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23682: 009f6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23683: 009b157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23684: 009a5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23685: 008a7b94 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23686: 00664e9d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23686: 00664eb5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23687: 009f8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23688: 004b72cd 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_lt │ │ │ │ 23689: 009a0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23690: 00859f44 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23691: 009aa9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23692: 009a227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23693: 009a1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23694: 002bf911 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23695: 00587f39 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23695: 00587f51 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23696: 00473fd1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23697: 009afd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23698: 0046bd19 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23699: 005a9a05 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23699: 005a9a1d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23700: 009a4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23701: 00462f01 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23702: 00297375 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23703: 0099fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23704: 0041f5c9 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23705: 002bb2d9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23706: 009a69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23707: 009b19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23708: 008f32f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchhi │ │ │ │ - 23709: 006b497d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23710: 00514731 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ - 23711: 00638629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23709: 006b4995 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23710: 00514749 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ + 23711: 00638641 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23712: 009adf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23713: 009f6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23714: 009f8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23715: 00553639 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23716: 006390cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23715: 00553651 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23716: 006390e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23717: 002606f9 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23718: 009f71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23719: 004061c9 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23720: 006694f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 23721: 005b1df9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 23720: 00669511 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23721: 005b1e11 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 23722: 0041b601 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23723: 006a44d9 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23723: 006a44f1 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23724: 0099ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23725: 0089efa8 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23726: 009a262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23727: 004184c1 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23728: 005679e1 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23728: 005679f9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23729: 009f8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23730: 009f70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23731: 009f7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23732: 00497ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23733: 009f6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23734: 009acc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23735: 0099b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23736: 0064b891 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23736: 0064b8a9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23737: 009f83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23738: 009acbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23739: 0099cb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23740: 009a78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23741: 00637b09 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23742: 006974c9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23741: 00637b21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23742: 006974e1 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23743: 009a0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ - 23744: 004fcc39 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ + 23744: 004fcc51 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ 23745: 009f6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23746: 009abd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23747: 009f5f27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23748: 00296ce1 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23749: 009f690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23750: 0099c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23751: 00418551 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23752: 0049e2d9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23753: 009a492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23754: 005a1fed 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23755: 0054b499 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23754: 005a2005 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23755: 0054b4b1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23756: 009f6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23757: 009b16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23758: 00612265 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23758: 0061227d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23759: 009a084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23760: 009f65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23761: 005a0099 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23761: 005a00b1 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23762: 009aba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23763: 00691385 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23763: 0069139d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23764: 009aa4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23765: 009b1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23766: 00296b8d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23767: 009b1e64 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23768: 009d49a8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23769: 0066c665 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23770: 00565141 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23769: 0066c67d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23770: 00565159 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23771: 009f6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23772: 005aa3fd 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23772: 005aa415 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23773: 009afcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23774: 009f7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23775: 009f6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23776: 009f62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23777: 0061aaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23777: 0061aabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23778: 009f692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23779: 009b14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23780: 0022c519 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23781: 006bd729 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23781: 006bd741 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23782: 009b0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23783: 009f73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23784: 00640701 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23784: 00640719 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23785: 009aadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23786: 004d9ebd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fclt_df │ │ │ │ 23787: 00416a85 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23788: 004270c1 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23789: 009f7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23790: 008fc1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ole │ │ │ │ 23791: 009f6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23792: 0026ace1 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23793: 009f7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23794: 0064a8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23794: 0064a8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23795: 0099fff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23796: 009f7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23797: 009f7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23798: 006abae5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23798: 006abafd 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23799: 009f7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23800: 009a818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23801: 009adf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23802: 006ba8dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23803: 0066a289 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23802: 006ba8f5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23803: 0066a2a1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23804: 009aa930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23805: 009a2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23806: 0063fea1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23806: 0063feb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23807: 009ae2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23808: 0048cf45 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23809: 00369271 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23810: 00564b59 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23810: 00564b71 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23811: 0099ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23812: 006a3e75 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23812: 006a3e8d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23813: 009ac524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23814: 009f680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23815: 009af608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23816: 009a2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23817: 008f5474 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_r_ph_w │ │ │ │ 23818: 008fab98 132 OBJECT GLOBAL DEFAULT 24 helper_info_deret │ │ │ │ 23819: 0026b741 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -23831,166 +23831,166 @@ │ │ │ │ 23827: 009aa6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23828: 003c900d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23829: 009a141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23830: 008f9d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcstatus │ │ │ │ 23831: 0048c7bd 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23832: 009ac424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23833: 009f78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23834: 0058c195 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23834: 0058c1ad 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23835: 009f7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23836: 00567f11 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23836: 00567f29 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23837: 0029f29d 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23838: 004ac6bd 52 FUNC GLOBAL DEFAULT 12 exception_resume_pc │ │ │ │ 23839: 009f8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23840: 006a2305 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23840: 006a231d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23841: 003f7495 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 23842: 00509e41 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ + 23842: 00509e59 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ 23843: 009f737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 23844: 009b2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23845: 00663191 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23845: 006631a9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23846: 009f66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23847: 009f7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23848: 0029a229 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23849: 009f6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23850: 006306b1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23850: 006306c9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23851: 00273f49 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23852: 009b0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23853: 009af678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23854: 00617a35 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23854: 00617a4d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23855: 009f64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23856: 0033c3fd 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23857: 009a7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23858: 003dd7d1 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 23859: 009f7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23860: 0066d1bd 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23860: 0066d1d5 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23861: 009f8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23862: 009f8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 23863: 006ae119 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 23863: 006ae131 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 23864: 00299e6d 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23865: 009f6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_DSTATE │ │ │ │ 23866: 0033c249 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23867: 009f6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23868: 008af67c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ 23869: 004d23c5 360 FUNC GLOBAL DEFAULT 12 helper_msa_mini_u_df │ │ │ │ 23870: 004ac6f1 92 FUNC GLOBAL DEFAULT 12 mips_cpu_synchronize_from_tb │ │ │ │ - 23871: 00664835 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23871: 0066484d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23872: 009f6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23873: 003aa3d1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23874: 00651abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23874: 00651ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23875: 009a9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23876: 009a80dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23877: 00346131 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23878: 00257521 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23879: 0058f441 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23879: 0058f459 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23880: 00451be5 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23881: 00319ccd 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23882: 009a5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23883: 003f914d 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23884: 00652325 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23884: 0065233d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23885: 0099ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23886: 008afcd0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23887: 0068e8e9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23887: 0068e901 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23888: 00480985 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23889: 009f70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23890: 0049cea9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23891: 00693909 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23891: 00693921 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23892: 009f672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 23893: 0049c4f9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23894: 0065af69 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23895: 0079ccf0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23894: 0065af81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23895: 0079cd08 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23896: 009f6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23897: 0037cf41 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23898: 009f8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 23899: 0053dfad 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23899: 0053dfc5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23900: 00401a79 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23901: 0025ff81 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23902: 009f6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23903: 0090dde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_d │ │ │ │ 23904: 009a49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23905: 009f7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23906: 0025d879 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23907: 00662131 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23907: 00662149 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23908: 0090dee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_h │ │ │ │ 23909: 008f326c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchlo │ │ │ │ 23910: 009f8ab3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23911: 009a3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23912: 009f8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 23913: 008fb2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngle │ │ │ │ 23914: 004261dd 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23915: 0040f901 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23916: 004960b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23917: 006005b5 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23918: 0068fba9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23917: 006005cd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23918: 0068fbc1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23919: 009a6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23920: 009f6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23921: 0026558d 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23922: 009a26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23923: 0099e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23924: 008b025c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 23925: 009a813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 23926: 0048483d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23927: 009f752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23928: 009abff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23929: 0099d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23930: 009f857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23931: 00377565 88 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23932: 003cfded 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23933: 0063b719 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23934: 0067e325 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23933: 0063b731 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23934: 0067e33d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ 23935: 0090de64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_w │ │ │ │ - 23936: 0069e3ed 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23937: 0056257d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23936: 0069e405 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23937: 00562595 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23938: 00905c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fdiv_df │ │ │ │ 23939: 009a115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23940: 0099df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23941: 005d52e1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23941: 005d52f9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23942: 009f6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23943: 004315b5 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23944: 0063ece9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23945: 0054a7f1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23944: 0063ed01 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23945: 0054a809 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23946: 00495821 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23947: 009f8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23948: 009f6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23949: 005642bd 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23950: 005ac251 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23949: 005642d5 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23950: 005ac269 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23951: 0028e9f5 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23952: 0090784c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bnegi_df │ │ │ │ 23953: 0025aac9 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23954: 008af654 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23955: 00914b54 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23956: 009f63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23957: 002598d1 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23958: 009f82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23959: 0058b2c5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23959: 0058b2dd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23960: 002b40a1 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23961: 009f7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23962: 009f8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23963: 009f719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23964: 00618b45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23965: 00692d99 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23964: 00618b5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23965: 00692db1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23966: 009f681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23967: 0063ca7d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23967: 0063ca95 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23968: 00297f39 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23969: 0054f695 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23970: 00567f05 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23969: 0054f6ad 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23970: 00567f1d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23971: 0027a169 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23972: 009f5f4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23973: 0049c029 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23974: 009ad434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23975: 00692f91 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23975: 00692fa9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23976: 003e10ed 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23977: 006495bd 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23977: 006495d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23978: 009f5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23979: 008eaa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23980: 009f70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23981: 009a0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 23982: 00652c59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23983: 006be72d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23982: 00652c71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23983: 006be745 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23984: 009abb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23985: 00585aa5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23985: 00585abd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23986: 009f75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23987: 003cc1d9 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23988: 00257339 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23989: 009f7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23990: 009f68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23991: 009f854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23992: 009f67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -24009,204 +24009,204 @@ │ │ │ │ 24005: 009b187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24006: 009b0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24007: 008e1338 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 24008: 004b6aa1 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_sf │ │ │ │ 24009: 0025a5f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24010: 009f67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24011: 009f6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24012: 006ba555 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24012: 006ba56d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24013: 009f6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24014: 009b0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24015: 009ac624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24016: 009b20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24017: 0028a35d 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24018: 004848c1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24019: 009f645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24020: 009b2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24021: 0065ce01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24022: 00562d1d 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24021: 0065ce19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24022: 00562d35 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24023: 00858878 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24024: 009a420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24025: 009f5f58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24026: 00484bc9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24027: 009f62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24028: 009ad4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24029: 009a6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 24030: 009f7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24031: 009ab2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24032: 009a5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24033: 009f639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24034: 0099bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24035: 003cbd65 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24036: 009a215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24037: 00647241 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24037: 00647259 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24038: 009f5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24039: 00430735 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24040: 0099e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24041: 0043faf9 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24042: 009f6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24043: 005464cd 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24043: 005464e5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24044: 003f8085 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24045: 00584d6d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24046: 00652f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24047: 0062f139 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24045: 00584d85 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24046: 00652f35 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24047: 0062f151 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24048: 009a6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 24049: 0099bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24050: 0061c5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24050: 0061c5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24051: 009f7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24052: 0066bd5d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24053: 0066e0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24052: 0066bd75 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24053: 0066e0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24054: 009ac884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24055: 006b6e0d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24055: 006b6e25 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24056: 00405c31 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24057: 0099e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24058: 00481a39 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24059: 009f8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24060: 00433379 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24061: 002633f1 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24062: 0068e609 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24062: 0068e621 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24063: 009f7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24064: 003c9e81 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24065: 009a2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24066: 003d464d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24067: 0066f79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24067: 0066f7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24068: 009f62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24069: 007de714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24069: 007de72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24070: 009f7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24071: 009a417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24072: 008ea97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24073: 009ae214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24074: 009b0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24075: 009f8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24076: 009a10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24077: 0090f8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_b │ │ │ │ 24078: 009f7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24079: 008a76b4 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24080: 0099c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24081: 0090f724 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_d │ │ │ │ 24082: 009a888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24083: 0061d7f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24083: 0061d811 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24084: 0034fc89 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24085: 009f8b95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24086: 0090f82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_h │ │ │ │ 24087: 00450fdd 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24088: 005d8e15 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24088: 005d8e2d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24089: 009f5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24090: 0065f969 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24091: 00549b79 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24090: 0065f981 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24091: 00549b91 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24092: 009ad9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24093: 009f7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24094: 0079c93c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24094: 0079c954 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24095: 009a16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24096: 009f69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24097: 009f83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24098: 009f7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24099: 005b5d91 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24099: 005b5da9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24100: 009f78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24101: 0063fb79 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24101: 0063fb91 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24102: 009f7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24103: 0099e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24104: 009f6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24105: 009f78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24106: 0090f7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_w │ │ │ │ 24107: 009b07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24108: 008af604 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24109: 009af6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24110: 0099e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24111: 0054dec1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24112: 006a0a95 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24111: 0054ded9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24112: 006a0aad 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24113: 003f6fd9 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24114: 00417bb9 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24115: 009b2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24116: 009a394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ 24117: 004b5b51 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_un │ │ │ │ - 24118: 006546f1 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24118: 00654709 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24119: 004abb91 60 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_w │ │ │ │ 24120: 00403891 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24121: 009aa480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24122: 009f76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24123: 009ae3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24124: 009f67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24125: 00412eb1 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24126: 0024a519 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24127: 0064dbf1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24128: 00598cf1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24127: 0064dc09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24128: 00598d09 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24129: 009f7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24130: 003fc7d5 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ 24131: 004b028d 192 FUNC GLOBAL DEFAULT 12 helper_float_class_d │ │ │ │ 24132: 008f2cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcstatus │ │ │ │ - 24133: 006171f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24133: 0061720d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24134: 008e6e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24135: 004ba83d 8 FUNC GLOBAL DEFAULT 12 helper_punpckhwd │ │ │ │ 24136: 009f8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24137: 009f8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24138: 00469f85 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24139: 00537a99 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24139: 00537ab1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24140: 009acae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24141: 009f762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24142: 008ecb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24143: 0065ce79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24143: 0065ce91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24144: 008f62e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf0 │ │ │ │ 24145: 009f68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24146: 009f7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24147: 0049000d 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ 24148: 008f6368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf1 │ │ │ │ - 24149: 0069978d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24149: 006997a5 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 24150: 004ab2ad 52 FUNC GLOBAL DEFAULT 12 helper_dpa_w_ph │ │ │ │ 24151: 008f63ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf2 │ │ │ │ 24152: 008f6470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf3 │ │ │ │ 24153: 008f64f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf4 │ │ │ │ - 24154: 00669c79 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24154: 00669c91 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24155: 003d4fad 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24156: 009f6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24157: 00687e99 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24157: 00687eb1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24158: 004b041d 174 FUNC GLOBAL DEFAULT 12 helper_float_class_s │ │ │ │ 24159: 0033c83d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 24160: 00680615 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24161: 005521bd 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24160: 0068062d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24161: 005521d5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24162: 00299139 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24163: 0049c78d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24164: 00656329 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24165: 005a949d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24164: 00656341 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24165: 005a94b5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24166: 0025a1d9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24167: 009f6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24168: 00484949 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24169: 0099ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24170: 009a105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24171: 009b103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24172: 0099d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24173: 009f7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24174: 00695215 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24174: 0069522d 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24175: 009f6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24176: 0046b0e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24177: 009f83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24178: 0054ded9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24178: 0054def1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24179: 008fd5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubb │ │ │ │ - 24180: 00628299 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24180: 006282b1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24181: 009f75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24182: 0047e15d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24183: 0026b729 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24184: 0037d1a9 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24185: 0033cb51 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ 24186: 008fd3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubh │ │ │ │ - 24187: 006b2e25 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24187: 006b2e3d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24188: 009f68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24189: 009f75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24190: 00492be9 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24191: 009a57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24192: 00675a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24192: 00675a75 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24193: 009b2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24194: 00644225 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24194: 0064423d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24195: 00431725 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24196: 00906850 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_splati_df │ │ │ │ 24197: 00249c45 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24198: 004966cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24199: 0037e5a9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24200: 009abb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24201: 005ab169 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24201: 005ab181 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24202: 009f6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24203: 008fd454 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubw │ │ │ │ 24204: 009a1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24205: 00378009 122 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_vp_compare │ │ │ │ 24206: 009a5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24207: 009f783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24208: 0031a7b1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ @@ -24214,67 +24214,67 @@ │ │ │ │ 24210: 008ea8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24211: 009f8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24212: 009b0330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24213: 009f748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24214: 009f8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24215: 00380e95 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24216: 00496e09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24217: 00585b05 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24217: 00585b1d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24218: 009b237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24219: 006480c5 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24219: 006480dd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24220: 0047ff75 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24221: 009f8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24222: 009a7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24223: 009a8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24224: 009f6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24225: 009a4adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24226: 009f63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24227: 003dd16d 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24228: 006afea5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24228: 006afebd 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24229: 009f8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24230: 004b5aa5 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_f │ │ │ │ 24231: 009f69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24232: 0054de75 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24233: 006af361 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24234: 0056ef81 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24232: 0054de8d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24233: 006af379 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24234: 0056ef99 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24235: 003f5f6d 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24236: 009a90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24237: 009ad6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 24238: 00699f39 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24238: 00699f51 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24239: 004b3975 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_nge │ │ │ │ 24240: 009f6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24241: 009a7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24242: 009ac5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24243: 009f78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24244: 009f7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24245: 008fc878 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ueq │ │ │ │ 24246: 00485c51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24247: 00618839 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24248: 005a1db1 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24247: 00618851 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24248: 005a1dc9 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24249: 004b3661 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngl │ │ │ │ 24250: 009a823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24251: 005a3359 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24251: 005a3371 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24252: 00409d21 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 24253: 009a97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24254: 009f7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24255: 00903b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhi │ │ │ │ 24256: 0048aee1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24257: 0043c301 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24258: 004b3c89 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngt │ │ │ │ 24259: 008b2168 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24260: 004864f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24261: 003f2775 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24262: 006054ed 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24262: 00605505 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24263: 00493859 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 24264: 009aead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 24265: 006bbd55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24266: 0066b699 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24267: 00692235 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24268: 0061b711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24269: 00659d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24265: 006bbd6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24266: 0066b6b1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24267: 0069224d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24268: 0061b729 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24269: 00659d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24270: 009f7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24271: 009a7b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24272: 009aa5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24273: 009a446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24274: 004ae5bd 224 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_d │ │ │ │ 24275: 009a809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24276: 00304261 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ @@ -24285,328 +24285,328 @@ │ │ │ │ 24281: 009f698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24282: 0028faed 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24283: 0046e4f9 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24284: 00323dc5 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24285: 003ea37d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24286: 009f62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24287: 009f78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24288: 00541c2d 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24288: 00541c45 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24289: 008e86f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24290: 009a1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24291: 00406551 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24292: 0069f0c1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24293: 006784cd 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24292: 0069f0d9 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24293: 006784e5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24294: 004ae69d 220 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_s │ │ │ │ 24295: 0025c319 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24296: 00651a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24296: 00651a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 24297: 00903c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msac │ │ │ │ - 24298: 0063e701 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24298: 0063e719 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24299: 009a2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24300: 0099d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24301: 009f624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24302: 009f6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24303: 0066fe51 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24303: 0066fe69 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24304: 003cd349 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24305: 008e7eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24306: 009b17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24307: 009afee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24308: 0046b645 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24309: 00618219 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24309: 00618231 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24310: 0099de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24311: 00412c59 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24312: 008f5fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl0 │ │ │ │ 24313: 0099cba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ 24314: 008f6050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl1 │ │ │ │ - 24315: 00555bf1 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24315: 00555c09 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24316: 009ae604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ 24317: 008f60d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl2 │ │ │ │ - 24318: 006ab429 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24319: 00642631 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24318: 006ab441 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24319: 00642649 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24320: 0033d61d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24321: 009f5884 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24322: 009f7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 24323: 009b2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24324: 0099c224 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24325: 0065425d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24325: 00654275 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24326: 009f74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24327: 004127f5 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24328: 00381eb1 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24329: 009af2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24330: 009f6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24331: 009b2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24332: 008e09a0 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24333: 0066ce71 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24333: 0066ce89 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24334: 00451655 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24335: 009adcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24336: 008e09d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24337: 009af5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24338: 006a92a5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24339: 005df099 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24338: 006a92bd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24339: 005df0b1 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24340: 008e0a20 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24341: 008e0ac0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24342: 0099bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24343: 00901b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_d │ │ │ │ 24344: 009f8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 24345: 006c20d1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24345: 006c20e9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24346: 0047dadd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24347: 00264fe9 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24348: 00499249 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24349: 0055460d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24349: 00554625 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24350: 009f7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 24351: 004ec231 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 24351: 004ec249 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 24352: 00372d7d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24353: 009ac0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24354: 009f7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24355: 009f667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24356: 009f7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24357: 009a3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24358: 006529cd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24359: 0057d395 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24358: 006529e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24359: 0057d3ad 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24360: 009a97d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24361: 002f8d7d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24362: 009f84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24363: 0047daad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24364: 00656049 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24364: 00656061 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24365: 009005d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_s │ │ │ │ 24366: 0029a181 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24367: 009f614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24368: 005650e9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24368: 00565101 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24369: 0049d7bd 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24370: 0047f669 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24371: 0099e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24372: 00555171 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24373: 006bc3dd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24372: 00555189 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24373: 006bc3f5 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24374: 0099f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24375: 00585045 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 24376: 00638179 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24375: 0058505d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24376: 00638191 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24377: 003519f1 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24378: 0066245d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24379: 0063e91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24378: 00662475 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24379: 0063e935 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24380: 009af128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24381: 0047f3d1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24382: 009f63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24383: 009aa050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24384: 00668251 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24384: 00668269 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24385: 009f6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24386: 009a2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24387: 00480705 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24388: 009f7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24389: 009f7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24390: 0047fa59 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24391: 005a7125 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24391: 005a713d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24392: 0047fa99 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24393: 0047fadd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24394: 009f6008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24395: 009a9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24396: 009f6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24397: 008b2180 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24398: 004946a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24399: 009f799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24400: 0047fb25 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24401: 009f62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24402: 009f85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24403: 0053baf5 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24403: 0053bb0d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24404: 009a5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24405: 0057d909 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24405: 0057d921 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24406: 009ab060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24407: 00635a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24407: 00635a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24408: 009a490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24409: 0091232c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24410: 009a3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 24411: 009f714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24412: 009f81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24413: 009a1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24414: 0066b4f9 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24414: 0066b511 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24415: 009f7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24416: 009a4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24417: 0062989d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24418: 0066cdb1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24417: 006298b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24418: 0066cdc9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24419: 004d13b1 66 FUNC GLOBAL DEFAULT 12 helper_msa_bmnzi_b │ │ │ │ 24420: 009f85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24421: 009ae554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24422: 0099d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24423: 0099f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24424: 009f6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24425: 00413a39 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24426: 004cc155 1454 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_b │ │ │ │ 24427: 0044f8b1 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24428: 004ccba5 230 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_d │ │ │ │ 24429: 009f5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24430: 00494b29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24431: 0063b459 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24431: 0063b471 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24432: 009a790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24433: 009f7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24434: 005537ed 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24434: 00553805 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24435: 0099e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24436: 009f7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24437: 004cc705 798 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_h │ │ │ │ 24438: 004a1225 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschedule │ │ │ │ 24439: 0040e185 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24440: 0099d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24441: 0058bd8d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24442: 005331b1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24441: 0058bda5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24442: 005331c9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24443: 009f612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24444: 004061ad 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24445: 004990a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24446: 009038e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchiu │ │ │ │ 24447: 009f6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24448: 009f636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24449: 009f765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24450: 0066e62d 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24450: 0066e645 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24451: 0048fe09 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24452: 009a7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24453: 003f4c31 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24454: 0090fd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_xcontext │ │ │ │ 24455: 009f789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24456: 00576489 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24456: 005764a1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24457: 00907f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_s_df │ │ │ │ 24458: 004cca25 382 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_w │ │ │ │ - 24459: 005dbba1 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24459: 005dbbb9 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24460: 0085b5fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24461: 009a0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24462: 009f7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24463: 00612655 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24463: 0061266d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24464: 0049243d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24465: 009afe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24466: 009f7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24467: 0061bcb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24467: 0061bcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24468: 0034a781 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24469: 0067eb79 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24469: 0067eb91 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24470: 009f6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24471: 009ae7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24472: 006aa6e1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24472: 006aa6f9 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24473: 008e91c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24474: 006061e9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24474: 00606201 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24475: 004635e1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24476: 003a20b5 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24477: 00269075 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24478: 0053bf7d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24478: 0053bf95 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24479: 009f6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24480: 0099b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24481: 009f779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 24482: 00475209 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 24483: 0041f0b5 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 24484: 003eb221 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24485: 009b0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24486: 00651bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24487: 00661775 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24488: 00614b95 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24489: 005dbf4d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24490: 006bea91 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24486: 00651bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24487: 0066178d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24488: 00614bad 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24489: 005dbf65 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24490: 006beaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24491: 008e8f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24492: 0066d48d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24492: 0066d4a5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24493: 00238e19 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24494: 009f6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24495: 009a5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24496: 009a84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24497: 009f7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24498: 006a4e99 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24498: 006a4eb1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24499: 009adcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24500: 0055a7a9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24500: 0055a7c1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24501: 009f5f25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24502: 00310dbd 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24503: 009f6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24504: 0025a6a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24505: 0099d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24506: 009a812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24507: 009f7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24508: 009f6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24509: 008fb984 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ole │ │ │ │ 24510: 009a8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24511: 0048c171 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24512: 009f8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24513: 009f71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24514: 00681395 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24514: 006813ad 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24515: 0099bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24516: 009a4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24517: 009a521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24518: 00612e71 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24518: 00612e89 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24519: 009b1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24520: 006a6811 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24520: 006a6829 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24521: 009f6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24522: 00612de5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24522: 00612dfd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24523: 009f5f65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24524: 00597d5d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24524: 00597d75 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24525: 009a491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24526: 009abb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ 24527: 008fb87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_olt │ │ │ │ - 24528: 0061e701 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24529: 006c02b1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24528: 0061e719 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24529: 006c02c9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24530: 009f609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24531: 009a2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24532: 009a5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24533: 004c1125 1496 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_b │ │ │ │ 24534: 009a2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24535: 009aa3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24536: 004945fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24537: 004c1b85 300 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_d │ │ │ │ 24538: 009f7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24539: 009a5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24540: 0040c145 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24541: 009f74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ 24542: 004c16fd 816 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_h │ │ │ │ - 24543: 005c74a5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24543: 005c74bd 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24544: 003b9a71 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24545: 009f8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24546: 009f6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24547: 009a3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24548: 009a169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24549: 00555af1 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24549: 00555b09 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24550: 009f7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24551: 009a5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24552: 0099d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24553: 002bcf5d 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24554: 005b7c19 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24554: 005b7c31 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24555: 0047e095 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24556: 009aca24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24557: 0099df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24558: 009b1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24559: 008fca88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ule │ │ │ │ 24560: 009b0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24561: 0025a549 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24562: 002951d1 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24563: 0099f2e4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24564: 009f7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24565: 00298f69 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24566: 00651d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24566: 00651d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24567: 004c1a2d 344 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_w │ │ │ │ - 24568: 00509cc5 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ - 24569: 005c84e9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24568: 00509cdd 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ + 24569: 005c8501 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24570: 0031a661 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24571: 00655d21 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24572: 0064d3c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24573: 0061a631 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24571: 00655d39 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24572: 0064d3d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24573: 0061a649 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24574: 0040cc49 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24575: 00612c69 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24575: 00612c81 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24576: 008f86fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcrestart │ │ │ │ 24577: 0099e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24578: 003ea7c5 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24579: 009af8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24580: 009f61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24581: 006a8759 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24582: 005a9ae1 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24581: 006a8771 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24582: 005a9af9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24583: 009a895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24584: 00307931 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24585: 0069ffd5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24585: 0069ffed 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24586: 008fc980 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ult │ │ │ │ 24587: 00259049 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24588: 002ca355 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24589: 009f718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24590: 009f6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24591: 004d1345 56 FUNC GLOBAL DEFAULT 12 helper_msa_nori_b │ │ │ │ 24592: 002675cd 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24593: 003a1d51 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24594: 00901654 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_d │ │ │ │ 24595: 009b1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24596: 0044eaf1 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24597: 00653259 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24597: 00653271 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24598: 008f90c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_af │ │ │ │ 24599: 009f629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24600: 003c140d 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24601: 0069c075 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24601: 0069c08d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24602: 009a6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24603: 009f87c0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24604: 0085b734 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24605: 00346b19 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24606: 009f8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24607: 00413315 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24608: 00320d0d 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -24,15 +24,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x222ee8 │ │ │ │ - 0x0000000d (FINI) 0x6c4e90 │ │ │ │ + 0x0000000d (FINI) 0x6c4ea8 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x82bf50 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1824 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x82c670 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8b618 │ │ │ │ 0x00000006 (SYMTAB) 0x2b3f8 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c1566f0327f9d697af99ccf030f1fa0dee06b063 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3e007fc4dfe9c2cfb6c8530c43d98a642c0bbe90 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -c/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ (0p{&o8d │ │ │ │ s|v#* " │ │ │ │ bM5D3_1: │ │ │ │ x9d.x{9, │ │ │ │ ^n>hv8!Dw │ │ │ │ ]{N>O"^(6b │ │ │ │ @@ -25306,15 +25306,15 @@ │ │ │ │ IH2F9FxD │ │ │ │ !L"JM#"I|DzD │ │ │ │ I|DzD$4yD │ │ │ │ FY#L4zDyD(F │ │ │ │ F2F)F8FN │ │ │ │ FzD;N;MO │ │ │ │ 8HY#8J8IxDzDL0yD │ │ │ │ -#J@!(FzD8 │ │ │ │ +#J@!(FzD9 │ │ │ │ H{DyDt3xD │ │ │ │ }D*F~D h% │ │ │ │ F%N##%J%I~DzD │ │ │ │ H{DyDx3xD7 │ │ │ │ ;I;H{DyD │ │ │ │ @@ -31261,15 +31261,15 @@ │ │ │ │ H{DyDxDg │ │ │ │ H{DyDxDg │ │ │ │ H{DyDxDg │ │ │ │ #I+F0FyD │ │ │ │ H{DyDxDg │ │ │ │ $I+F0FyD │ │ │ │ H{DyD$3xDg │ │ │ │ -H{DyDD3xDg │ │ │ │ +H{DyDD3xDf │ │ │ │ H{DyDxDf │ │ │ │ H{DyDxDf │ │ │ │ $I+F0FyD │ │ │ │ H{DyD43xDf │ │ │ │ $I+F0FyD │ │ │ │ H{DyDH3xDf │ │ │ │ H{DyDh3xDf │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2609 +9,2609 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c84 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edc2 │ │ │ │ - subseq r3, r7, r0, lsl #31 │ │ │ │ - strdeq pc, [r9], #-54 @ 0xffffffca │ │ │ │ - subeq pc, r9, ip, lsl #8 │ │ │ │ + @ instruction: 0x00573f98 │ │ │ │ + subeq pc, r9, lr, lsl #8 │ │ │ │ + subeq pc, r9, r4, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cecc <__bss_end__@@Base+0xfe384330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329cb4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ - @ instruction: 0x0057489e │ │ │ │ - umaaleq r7, sl, r4, sp │ │ │ │ - subeq r7, sl, lr, lsr #27 │ │ │ │ + ldrheq r4, [r7], #-134 @ 0xffffff7a │ │ │ │ + subeq r7, sl, ip, lsr #27 │ │ │ │ + subeq r7, sl, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cef8 <__bss_end__@@Base+0xfe38435c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329ce0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #1012] @ 0x3f4 │ │ │ │ - subseq r4, r7, r2, lsr #19 │ │ │ │ - subeq r8, sl, r8, ror r0 │ │ │ │ - subeq r8, sl, r6, lsl #1 │ │ │ │ + ldrheq r4, [r7], #-154 @ 0xffffff66 │ │ │ │ + umaaleq r8, sl, r0, r0 │ │ │ │ + umaaleq r8, sl, lr, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf24 <__bss_end__@@Base+0xfe384388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329d0c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, r7, lr, ror #8 │ │ │ │ - subeq r8, sl, r4, lsr #23 │ │ │ │ - strheq r8, [sl], #-182 @ 0xffffff4a │ │ │ │ + subseq r6, r7, r6, lsl #9 │ │ │ │ + strheq r8, [sl], #-188 @ 0xffffff44 │ │ │ │ + subeq r8, sl, lr, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf50 <__bss_end__@@Base+0xfe3843b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d38 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - subseq r4, fp, lr, lsr #11 │ │ │ │ - subeq fp, sl, r8, lsr #9 │ │ │ │ - strheq fp, [sl], #-68 @ 0xffffffbc │ │ │ │ + subseq r4, fp, r6, asr #11 │ │ │ │ + subeq fp, sl, r0, asr #9 │ │ │ │ + subeq fp, sl, ip, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf80 <__bss_end__@@Base+0xfe3843e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d68 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ - subseq r6, fp, r2, lsl #8 │ │ │ │ - strdeq lr, [sl], #-216 @ 0xffffff28 │ │ │ │ - subeq lr, sl, r8, lsl #28 │ │ │ │ + subseq r6, fp, sl, lsl r4 │ │ │ │ + subeq lr, sl, r0, lsl lr │ │ │ │ + subeq lr, sl, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfb0 <__bss_end__@@Base+0xfe384414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329d98 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, fp, r2, ror #8 │ │ │ │ - subeq lr, sl, r8, ror #31 │ │ │ │ - strdeq lr, [sl], #-254 @ 0xffffff02 │ │ │ │ + subseq r6, fp, sl, ror r4 │ │ │ │ + subeq pc, sl, r0 │ │ │ │ + subeq pc, sl, r6, lsl r0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfdc <__bss_end__@@Base+0xfe384440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369dc4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r8, fp, ip, lsl r0 │ │ │ │ - subeq r4, fp, sl, ror #16 │ │ │ │ - subeq r4, fp, lr, ror r8 │ │ │ │ + subseq r8, fp, r4, lsr r0 │ │ │ │ + subeq r4, fp, r2, lsl #17 │ │ │ │ + umaaleq r4, fp, r6, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d00c <__bss_end__@@Base+0xfe384470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369df4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ - subseq r7, fp, ip, ror #31 │ │ │ │ - subeq r4, fp, sl, lsr r8 │ │ │ │ - subeq r4, fp, lr, asr #16 │ │ │ │ + subseq r8, fp, r4 │ │ │ │ + subeq r4, fp, r2, asr r8 │ │ │ │ + subeq r4, fp, r6, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d03c <__bss_end__@@Base+0xfe3844a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e24 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldcl 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ - subseq r8, fp, r4, asr #3 │ │ │ │ - subeq r4, fp, sl, lsl #16 │ │ │ │ - subeq r4, fp, lr, lsl r8 │ │ │ │ + ldrsbeq r8, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq r4, fp, r2, lsr #16 │ │ │ │ + subeq r4, fp, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d06c <__bss_end__@@Base+0xfe3844d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e54 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldcl 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - @ instruction: 0x005b8194 │ │ │ │ - ldrdeq r4, [fp], #-122 @ 0xffffff86 │ │ │ │ - subeq r5, fp, r2, ror #6 │ │ │ │ + subseq r8, fp, ip, lsr #3 │ │ │ │ + strdeq r4, [fp], #-114 @ 0xffffff8e │ │ │ │ + subeq r5, fp, sl, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d09c <__bss_end__@@Base+0xfe384500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329e84 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - @ instruction: 0x005b8496 │ │ │ │ - subeq r5, fp, ip, lsl #25 │ │ │ │ - umaaleq r5, fp, sl, ip │ │ │ │ + subseq r8, fp, lr, lsr #9 │ │ │ │ + subeq r5, fp, r4, lsr #25 │ │ │ │ + strheq r5, [fp], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0c8 <__bss_end__@@Base+0xfe38452c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369eb0 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - subseq r8, fp, r8, ror #20 │ │ │ │ - subeq r9, fp, r2, ror r1 │ │ │ │ - strheq r9, [fp], #-94 @ 0xffffffa2 │ │ │ │ + subseq r8, fp, r0, lsl #21 │ │ │ │ + subeq r9, fp, sl, lsl #3 │ │ │ │ + ldrdeq r9, [fp], #-86 @ 0xffffffaa │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0f8 <__bss_end__@@Base+0xfe38455c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329ee0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r6, ror #24 │ │ │ │ - subeq r9, fp, ip, lsl #27 │ │ │ │ - subeq r9, fp, lr, lsr #27 │ │ │ │ + subseq r8, fp, lr, ror ip │ │ │ │ + subeq r9, fp, r4, lsr #27 │ │ │ │ + subeq r9, fp, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d124 <__bss_end__@@Base+0xfe384588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329f0c │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ - subseq r9, fp, r6, lsr #19 │ │ │ │ - subeq sp, fp, r8, ror #29 │ │ │ │ - strdeq sp, [fp], #-230 @ 0xffffff1a │ │ │ │ + ldrheq r9, [fp], #-158 @ 0xffffff62 │ │ │ │ + subeq sp, fp, r0, lsl #30 │ │ │ │ + subeq sp, fp, lr, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d150 <__bss_end__@@Base+0xfe3845b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f38 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec68 │ │ │ │ - subseq sl, fp, sl, ror #2 │ │ │ │ - subeq pc, fp, r0, asr #32 │ │ │ │ - subeq pc, fp, r0, asr r0 @ │ │ │ │ + subseq sl, fp, r2, lsl #3 │ │ │ │ + subeq pc, fp, r8, asr r0 @ │ │ │ │ + subeq pc, fp, r8, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d180 <__bss_end__@@Base+0xfe3845e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f68 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcrr 7, 15, pc, lr, cr13 @ │ │ │ │ - subseq sl, fp, ip, ror #10 │ │ │ │ - strdeq pc, [fp], #-210 @ 0xffffff2e │ │ │ │ - subeq pc, fp, lr, lsl #28 │ │ │ │ + subseq sl, fp, r4, lsl #11 │ │ │ │ + subeq pc, fp, sl, lsl #28 │ │ │ │ + subeq pc, fp, r6, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1b0 <__bss_end__@@Base+0xfe384614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f98 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sl, fp, ip, lsr r5 │ │ │ │ - subeq pc, fp, r2, asr #27 │ │ │ │ - ldrdeq pc, [fp], #-222 @ 0xffffff22 │ │ │ │ + subseq sl, fp, r4, asr r5 │ │ │ │ + ldrdeq pc, [fp], #-218 @ 0xffffff26 │ │ │ │ + strdeq pc, [fp], #-214 @ 0xffffff2a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1e0 <__bss_end__@@Base+0xfe384644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369fc8 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - subseq sl, fp, ip, lsl #10 │ │ │ │ - umaaleq pc, fp, r2, sp @ │ │ │ │ - subeq pc, fp, lr, asr #27 │ │ │ │ + subseq sl, fp, r4, lsr #10 │ │ │ │ + subeq pc, fp, sl, lsr #27 │ │ │ │ + subeq pc, fp, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d210 <__bss_end__@@Base+0xfe384674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ff8 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ - ldrsbeq sl, [fp], #-76 @ 0xffffffb4 │ │ │ │ - subeq pc, fp, r2, ror #26 │ │ │ │ - subeq pc, fp, r2, asr #28 │ │ │ │ + ldrsheq sl, [fp], #-68 @ 0xffffffbc │ │ │ │ + subeq pc, fp, sl, ror sp @ │ │ │ │ + subeq pc, fp, sl, asr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d240 <__bss_end__@@Base+0xfe3846a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a028 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - ldrheq r8, [ip], #-84 @ 0xffffffac │ │ │ │ - subeq r1, ip, r2, asr sl │ │ │ │ - subseq r1, r6, r0, lsr #8 │ │ │ │ + subseq r8, ip, ip, asr #11 │ │ │ │ + subeq r1, ip, sl, ror #20 │ │ │ │ + subseq r1, r6, r8, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d270 <__bss_end__@@Base+0xfe3846d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a058 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ bl ff7e4080 <__bss_end__@@Base+0xfedeb4e4> │ │ │ │ - subseq r8, ip, r0, asr #27 │ │ │ │ - subeq r6, fp, lr, lsr #5 │ │ │ │ - subeq r6, fp, r2, asr #5 │ │ │ │ + ldrsbeq r8, [ip], #-216 @ 0xffffff28 │ │ │ │ + subeq r6, fp, r6, asr #5 │ │ │ │ + ldrdeq r6, [fp], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2a0 <__bss_end__@@Base+0xfe384704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a088 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ bl ff1e40b0 <__bss_end__@@Base+0xfe7eb514> │ │ │ │ - @ instruction: 0x005c8d90 │ │ │ │ - subeq r3, ip, sl, ror #23 │ │ │ │ - strdeq r3, [ip], #-182 @ 0xffffff4a │ │ │ │ + subseq r8, ip, r8, lsr #27 │ │ │ │ + subeq r3, ip, r2, lsl #24 │ │ │ │ + subeq r3, ip, lr, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2d0 <__bss_end__@@Base+0xfe384734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0b8 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl febe40e0 <__bss_end__@@Base+0xfe1eb544> │ │ │ │ - subseq r8, ip, r0, ror #26 │ │ │ │ - strheq r3, [ip], #-186 @ 0xffffff46 │ │ │ │ - ldrdeq r3, [ip], #-190 @ 0xffffff42 │ │ │ │ + subseq r8, ip, r8, ror sp │ │ │ │ + ldrdeq r3, [ip], #-178 @ 0xffffff4e │ │ │ │ + strdeq r3, [ip], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d300 <__bss_end__@@Base+0xfe384764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0e8 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ bl fe5e4110 <__bss_end__@@Base+0xfdbeb574> │ │ │ │ - subseq r8, ip, r0, lsr sp │ │ │ │ - subeq r3, ip, sl, lsl #23 │ │ │ │ - subeq r3, ip, sl, asr #23 │ │ │ │ + subseq r8, ip, r8, asr #26 │ │ │ │ + subeq r3, ip, r2, lsr #23 │ │ │ │ + subeq r3, ip, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d330 <__bss_end__@@Base+0xfe384794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa118 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - subseq r8, ip, r0, lsl #26 │ │ │ │ - subeq r3, ip, r2, lsr r7 │ │ │ │ - subeq r3, ip, r8, lsl #24 │ │ │ │ + subseq r8, ip, r8, lsl sp │ │ │ │ + subeq r3, ip, sl, asr #14 │ │ │ │ + subeq r3, ip, r0, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d364 <__bss_end__@@Base+0xfe3847c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa14c │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - subseq r8, ip, ip, asr #25 │ │ │ │ - strdeq r3, [ip], #-110 @ 0xffffff92 │ │ │ │ - ldrdeq r3, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r8, ip, r4, ror #25 │ │ │ │ + subeq r3, ip, r6, lsl r7 │ │ │ │ + subeq r3, ip, ip, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d398 <__bss_end__@@Base+0xfe3847fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa180 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb42 │ │ │ │ - @ instruction: 0x005c8c98 │ │ │ │ - subeq r3, ip, sl, asr #13 │ │ │ │ - subeq r3, ip, r0, asr #23 │ │ │ │ + ldrheq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ + subeq r3, ip, r2, ror #13 │ │ │ │ + ldrdeq r3, [ip], #-184 @ 0xffffff48 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3cc <__bss_end__@@Base+0xfe384830> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1b4 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl c641dc <__bss_end__@@Base+0x26b640> │ │ │ │ - ldrsbeq fp, [ip], #-12 │ │ │ │ - strheq r3, [ip], #-174 @ 0xffffff52 │ │ │ │ - subeq r3, ip, sl, asr #21 │ │ │ │ + ldrsheq fp, [ip], #-4 │ │ │ │ + ldrdeq r3, [ip], #-166 @ 0xffffff5a │ │ │ │ + subeq r3, ip, r2, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3fc <__bss_end__@@Base+0xfe384860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1e4 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ - bl 66420c │ │ │ │ - subseq fp, ip, ip, lsr #1 │ │ │ │ - subeq r3, ip, lr, lsl #21 │ │ │ │ - strheq r3, [ip], #-162 @ 0xffffff5e │ │ │ │ + bl 66420c │ │ │ │ + subseq fp, ip, r4, asr #1 │ │ │ │ + subeq r3, ip, r6, lsr #21 │ │ │ │ + subeq r3, ip, sl, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d42c <__bss_end__@@Base+0xfe384890> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a214 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq fp, ip, r2, lsl #11 │ │ │ │ - subeq r9, fp, r8, lsl r1 │ │ │ │ - subeq r9, fp, ip, lsr #2 │ │ │ │ + @ instruction: 0x005cb59a │ │ │ │ + subeq r9, fp, r0, lsr r1 │ │ │ │ + subeq r9, fp, r4, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d45c <__bss_end__@@Base+0xfe3848c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a244 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b ffa6426c <__bss_end__@@Base+0xff06b6d0> │ │ │ │ - subseq fp, ip, r0, asr r5 │ │ │ │ - subeq r9, ip, sl, ror #7 │ │ │ │ - umaaleq r9, ip, r6, r4 │ │ │ │ + subseq fp, ip, r8, ror #10 │ │ │ │ + subeq r9, ip, r2, lsl #8 │ │ │ │ + subeq r9, ip, lr, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d48c <__bss_end__@@Base+0xfe3848f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a274 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff46429c <__bss_end__@@Base+0xfea6b700> │ │ │ │ - subseq fp, ip, r0, lsr #10 │ │ │ │ - strheq r9, [ip], #-58 @ 0xffffffc6 │ │ │ │ - subeq r9, ip, sl, ror #9 │ │ │ │ + subseq fp, ip, r8, lsr r5 │ │ │ │ + ldrdeq r9, [ip], #-50 @ 0xffffffce │ │ │ │ + subeq r9, ip, r2, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4bc <__bss_end__@@Base+0xfe384920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2a4 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eab2 │ │ │ │ - subseq fp, ip, r8, asr #22 │ │ │ │ - subeq fp, ip, r2, rrx │ │ │ │ - subeq fp, ip, r0, ror r0 │ │ │ │ + subseq fp, ip, r0, ror #22 │ │ │ │ + subeq fp, ip, sl, ror r0 │ │ │ │ + subeq fp, ip, r8, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4ec <__bss_end__@@Base+0xfe384950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2d4 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b fe8642fc <__bss_end__@@Base+0xfde6b760> │ │ │ │ - subseq fp, ip, r4, lsl #31 │ │ │ │ - subeq fp, ip, r2, asr #27 │ │ │ │ - ldrdeq fp, [ip], #-210 @ 0xffffff2e │ │ │ │ + @ instruction: 0x005cbf9c │ │ │ │ + ldrdeq fp, [ip], #-218 @ 0xffffff26 │ │ │ │ + subeq fp, ip, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d51c <__bss_end__@@Base+0xfe384980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a304 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe26432c <__bss_end__@@Base+0xfd86b790> │ │ │ │ - subseq ip, ip, ip, asr #27 │ │ │ │ - subeq r2, sp, r6, asr sl │ │ │ │ - subeq r2, sp, lr, asr sl │ │ │ │ + subseq ip, ip, r4, ror #27 │ │ │ │ + subeq r2, sp, lr, ror #20 │ │ │ │ + subeq r2, sp, r6, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d54c <__bss_end__@@Base+0xfe3849b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a334 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ b 1c6435c <__bss_end__@@Base+0x126b7c0> │ │ │ │ - subseq lr, ip, ip, asr #9 │ │ │ │ - subeq fp, sp, r2, lsr #32 │ │ │ │ - subeq fp, sp, r2, lsr r0 │ │ │ │ + subseq lr, ip, r4, ror #9 │ │ │ │ + subeq fp, sp, sl, lsr r0 │ │ │ │ + subeq fp, sp, sl, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d57c <__bss_end__@@Base+0xfe3849e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a364 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 16e4388 <__bss_end__@@Base+0xceb7ec> │ │ │ │ - subseq lr, ip, r6, ror #22 │ │ │ │ - subeq sp, sp, r8, ror #3 │ │ │ │ - subeq sp, sp, r2, lsl #4 │ │ │ │ + subseq lr, ip, lr, ror fp │ │ │ │ + subeq sp, sp, r0, lsl #4 │ │ │ │ + subeq sp, sp, sl, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5a8 <__bss_end__@@Base+0xfe384a0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a390 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 11643b4 <__bss_end__@@Base+0x76b818> │ │ │ │ - subseq pc, ip, r6, lsl r1 @ │ │ │ │ - subeq r7, sl, r0, ror #14 │ │ │ │ - subeq r7, sl, sl, ror r7 │ │ │ │ + subseq pc, ip, lr, lsr #2 │ │ │ │ + subeq r7, sl, r8, ror r7 │ │ │ │ + umaaleq r7, sl, r2, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5d4 <__bss_end__@@Base+0xfe384a38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3bc │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ b b643e4 <__bss_end__@@Base+0x16b848> │ │ │ │ - subseq pc, ip, r4, lsr r4 @ │ │ │ │ - subeq r3, fp, sl, asr #2 │ │ │ │ - subeq lr, sp, lr, ror ip │ │ │ │ + subseq pc, ip, ip, asr #8 │ │ │ │ + subeq r3, fp, r2, ror #2 │ │ │ │ + umaaleq lr, sp, r6, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d604 <__bss_end__@@Base+0xfe384a68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3ec │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ - b 564414 │ │ │ │ - subseq pc, ip, r4, lsl #8 │ │ │ │ - subeq lr, sp, r2, lsr ip │ │ │ │ - strheq lr, [sl], #-142 @ 0xffffff72 │ │ │ │ + b 564414 │ │ │ │ + subseq pc, ip, ip, lsl r4 @ │ │ │ │ + subeq lr, sp, sl, asr #24 │ │ │ │ + ldrdeq lr, [sl], #-134 @ 0xffffff7a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d634 <__bss_end__@@Base+0xfe384a98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a41c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f6 │ │ │ │ - ldrsbeq pc, [ip], #-118 @ 0xffffff8a @ │ │ │ │ - subeq r8, fp, r0, lsl pc │ │ │ │ - subeq r8, fp, r0, ror #30 │ │ │ │ + subseq pc, ip, lr, ror #15 │ │ │ │ + subeq r8, fp, r8, lsr #30 │ │ │ │ + subeq r8, fp, r8, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d664 <__bss_end__@@Base+0xfe384ac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a44c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9de │ │ │ │ - subseq pc, ip, r6, lsr #15 │ │ │ │ - subeq r8, fp, r0, ror #29 │ │ │ │ - subeq r8, fp, r0, lsr pc │ │ │ │ + ldrheq pc, [ip], #-126 @ 0xffffff82 @ │ │ │ │ + strdeq r8, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq r8, fp, r8, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d694 <__bss_end__@@Base+0xfe384af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a47c │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x005cfa94 │ │ │ │ - subeq r3, fp, sl, lsl #1 │ │ │ │ - strheq lr, [sp], #-190 @ 0xffffff42 │ │ │ │ + subseq pc, ip, ip, lsr #21 │ │ │ │ + subeq r3, fp, r2, lsr #1 │ │ │ │ + ldrdeq lr, [sp], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6c4 <__bss_end__@@Base+0xfe384b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq pc, ip, r4, ror #20 │ │ │ │ - subeq r5, fp, sl, asr lr │ │ │ │ - subeq r5, fp, lr, ror #28 │ │ │ │ + subseq pc, ip, ip, ror sl @ │ │ │ │ + subeq r5, fp, r2, ror lr │ │ │ │ + subeq r5, fp, r6, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6f4 <__bss_end__@@Base+0xfe384b58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4dc │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e996 │ │ │ │ - subseq pc, ip, r6, lsr sl @ │ │ │ │ - strheq r0, [lr], #-120 @ 0xffffff88 │ │ │ │ - subeq r0, lr, r0, lsr #22 │ │ │ │ + subseq pc, ip, lr, asr #20 │ │ │ │ + ldrdeq r0, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r0, lr, r8, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d724 <__bss_end__@@Base+0xfe384b88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a50c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e97e │ │ │ │ - subseq pc, ip, r6, lsl #20 │ │ │ │ - strdeq r0, [lr], #-120 @ 0xffffff88 │ │ │ │ - subeq r0, lr, ip, lsl r8 │ │ │ │ + subseq pc, ip, lr, lsl sl @ │ │ │ │ + subeq r0, lr, r0, lsl r8 │ │ │ │ + subeq r0, lr, r4, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d754 <__bss_end__@@Base+0xfe384bb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a53c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - ldrsbeq pc, [ip], #-150 @ 0xffffff6a @ │ │ │ │ - subeq lr, sl, r4, asr #16 │ │ │ │ - subeq lr, sl, r8, asr r8 │ │ │ │ + subseq pc, ip, lr, ror #19 │ │ │ │ + subeq lr, sl, ip, asr r8 │ │ │ │ + subeq lr, sl, r0, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d784 <__bss_end__@@Base+0xfe384be8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a56c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrheq r0, [sp], #-16 │ │ │ │ - umaaleq r5, fp, sl, sp │ │ │ │ - subeq r5, fp, lr, lsr #27 │ │ │ │ + subseq r0, sp, r8, asr #3 │ │ │ │ + strheq r5, [fp], #-210 @ 0xffffff2e │ │ │ │ + subeq r5, fp, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7b4 <__bss_end__@@Base+0xfe384c18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a59c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e936 │ │ │ │ - subseq r1, sp, sl, lsl #10 │ │ │ │ - subeq r7, sl, r4, asr r5 │ │ │ │ - umaaleq lr, sp, r0, r2 │ │ │ │ + subseq r1, sp, r2, lsr #10 │ │ │ │ + subeq r7, sl, ip, ror #10 │ │ │ │ + subeq lr, sp, r8, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7e4 <__bss_end__@@Base+0xfe384c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5cc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e91e │ │ │ │ - ldrsbeq r1, [sp], #-74 @ 0xffffffb6 │ │ │ │ - subeq r7, sl, r4, lsr #10 │ │ │ │ + ldrsheq r1, [sp], #-66 @ 0xffffffbe │ │ │ │ subeq r7, sl, ip, lsr r5 │ │ │ │ + subeq r7, sl, r4, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d814 <__bss_end__@@Base+0xfe384c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5fc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r0, ror #17 │ │ │ │ - subeq r5, fp, sl, lsl #26 │ │ │ │ - subeq r5, fp, lr, lsl sp │ │ │ │ + ldrsheq r1, [sp], #-136 @ 0xffffff78 │ │ │ │ + subeq r5, fp, r2, lsr #26 │ │ │ │ + subeq r5, fp, r6, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d844 <__bss_end__@@Base+0xfe384ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a62c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r1, sp, r4, ror #21 │ │ │ │ - ldrdeq r5, [fp], #-202 @ 0xffffff36 │ │ │ │ - subeq r5, fp, lr, ror #25 │ │ │ │ + ldrsheq r1, [sp], #-172 @ 0xffffff54 │ │ │ │ + strdeq r5, [fp], #-194 @ 0xffffff3e │ │ │ │ + subeq r5, fp, r6, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d874 <__bss_end__@@Base+0xfe384cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a65c │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldm r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrheq r1, [sp], #-164 @ 0xffffff5c │ │ │ │ - subeq r1, pc, r2, asr #25 │ │ │ │ - subeq r1, pc, r2, ror #25 │ │ │ │ + subseq r1, sp, ip, asr #21 │ │ │ │ + ldrdeq r1, [pc], #-202 @ │ │ │ │ + strdeq r1, [pc], #-202 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8a4 <__bss_end__@@Base+0xfe384d08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a68c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldm ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r1, [sp], #-248 @ 0xffffff08 │ │ │ │ - subeq r5, fp, sl, ror ip │ │ │ │ - subeq r5, fp, lr, lsl #25 │ │ │ │ + ldrsheq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ + umaaleq r5, fp, r2, ip │ │ │ │ + subeq r5, fp, r6, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8d4 <__bss_end__@@Base+0xfe384d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6bc │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a6 │ │ │ │ - subseq r1, sp, sl, lsr #31 │ │ │ │ - subeq r1, pc, r0, lsl #18 │ │ │ │ - subeq r2, pc, r0, ror #12 │ │ │ │ + subseq r1, sp, r2, asr #31 │ │ │ │ + subeq r1, pc, r8, lsl r9 @ │ │ │ │ + subeq r2, pc, r8, ror r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d904 <__bss_end__@@Base+0xfe384d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6ec │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stm ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r8, ror pc │ │ │ │ - subeq r2, pc, lr, lsr #10 │ │ │ │ - subeq r2, pc, r2, asr r6 @ │ │ │ │ + @ instruction: 0x005d1f90 │ │ │ │ + subeq r2, pc, r6, asr #10 │ │ │ │ + subeq r2, pc, sl, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d934 <__bss_end__@@Base+0xfe384d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a71c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e876 │ │ │ │ - subseq r1, sp, sl, asr #30 │ │ │ │ - subeq lr, sl, r4, ror #12 │ │ │ │ - subeq lr, sl, r8, ror r6 │ │ │ │ + subseq r1, sp, r2, ror #30 │ │ │ │ + subeq lr, sl, ip, ror r6 │ │ │ │ + umaaleq lr, sl, r0, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed7d964 <__bss_end__@@Base+0xfe384dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ bl ce476c <__bss_end__@@Base+0x2ebbd0> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stclt 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - subeq r2, pc, sl, lsl r6 @ │ │ │ │ + subeq r2, pc, r2, lsr r6 @ │ │ │ │ mlseq fp, sl, r3, r4 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ - subeq r2, pc, sl, lsl r6 @ │ │ │ │ + subeq r2, pc, r2, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9a4 <__bss_end__@@Base+0xfe384e08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a78c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83e │ │ │ │ - subseq r2, sp, sl, lsl #7 │ │ │ │ - subeq r7, sl, r4, ror #6 │ │ │ │ + subseq r2, sp, r2, lsr #7 │ │ │ │ subeq r7, sl, ip, ror r3 │ │ │ │ + umaaleq r7, sl, r4, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9d4 <__bss_end__@@Base+0xfe384e38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7bc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e826 │ │ │ │ - subseq r3, sp, r6, asr #17 │ │ │ │ - subeq lr, sl, r4, asr #11 │ │ │ │ - ldrdeq lr, [sl], #-88 @ 0xffffffa8 │ │ │ │ + ldrsbeq r3, [sp], #-142 @ 0xffffff72 │ │ │ │ + ldrdeq lr, [sl], #-92 @ 0xffffffa4 │ │ │ │ + strdeq lr, [sl], #-80 @ 0xffffffb0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da04 <__bss_end__@@Base+0xfe384e68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7ec │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r3, sp, ip, asr #19 │ │ │ │ - subeq r7, pc, r6, asr pc @ │ │ │ │ - subeq r7, pc, sl, ror #30 │ │ │ │ + subseq r3, sp, r4, ror #19 │ │ │ │ + subeq r7, pc, lr, ror #30 │ │ │ │ + subeq r7, pc, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da34 <__bss_end__@@Base+0xfe384e98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a81c │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00f4f7fc │ │ │ │ - @ instruction: 0x005d399c │ │ │ │ - subeq r7, pc, r6, lsr #30 │ │ │ │ - subeq r7, pc, lr, asr #30 │ │ │ │ + ldrheq r3, [sp], #-148 @ 0xffffff6c │ │ │ │ + subeq r7, pc, lr, lsr pc @ │ │ │ │ + subeq r7, pc, r6, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da64 <__bss_end__@@Base+0xfe384ec8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a84c │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00dcf7fc │ │ │ │ - subseq r3, sp, ip, ror #18 │ │ │ │ - strdeq r7, [pc], #-230 @ │ │ │ │ - subeq r7, pc, r2, lsr pc @ │ │ │ │ + subseq r3, sp, r4, lsl #19 │ │ │ │ + subeq r7, pc, lr, lsl #30 │ │ │ │ + subeq r7, pc, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da94 <__bss_end__@@Base+0xfe384ef8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a87c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00c6f7fc │ │ │ │ - subseq r4, sp, r2, lsr r1 │ │ │ │ - subeq r7, sl, r4, ror r2 │ │ │ │ - subeq r7, sl, lr, lsl #5 │ │ │ │ + subseq r4, sp, sl, asr #2 │ │ │ │ + subeq r7, sl, ip, lsl #5 │ │ │ │ + subeq r7, sl, r6, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dac0 <__bss_end__@@Base+0xfe384f24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8a8 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ svc 0x00aef7fc │ │ │ │ - subseq r4, sp, r4, lsl #2 │ │ │ │ - subeq sl, pc, r6, lsr r2 @ │ │ │ │ - subeq sl, pc, r6, asr #4 │ │ │ │ + subseq r4, sp, ip, lsl r1 │ │ │ │ + subeq sl, pc, lr, asr #4 │ │ │ │ + subeq sl, pc, lr, asr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7daf0 <__bss_end__@@Base+0xfe384f54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8d8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef98 │ │ │ │ - subseq r4, sp, r0, ror #7 │ │ │ │ - subeq r5, fp, lr, lsr #20 │ │ │ │ - subeq r5, fp, r4, asr #20 │ │ │ │ + ldrsheq r4, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r5, fp, r6, asr #20 │ │ │ │ + subeq r5, fp, ip, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db20 <__bss_end__@@Base+0xfe384f84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a908 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007ef7fc │ │ │ │ - ldrheq r4, [sp], #-48 @ 0xffffffd0 │ │ │ │ - subeq fp, pc, r6, ror ip @ │ │ │ │ - subeq fp, pc, r2, lsl #25 │ │ │ │ + subseq r4, sp, r8, asr #7 │ │ │ │ + subeq fp, pc, lr, lsl #25 │ │ │ │ + umaaleq fp, pc, sl, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db50 <__bss_end__@@Base+0xfe384fb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a938 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0068f7fc │ │ │ │ - subseq r5, sp, r2, asr #32 │ │ │ │ - subseq r1, r0, r8, lsl #5 │ │ │ │ - subseq r1, r0, sl, asr #5 │ │ │ │ + subseq r5, sp, sl, asr r0 │ │ │ │ + subseq r1, r0, r0, lsr #5 │ │ │ │ + subseq r1, r0, r2, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db7c <__bss_end__@@Base+0xfe384fe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a964 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - subseq r5, sp, r6, lsl r0 │ │ │ │ - subeq r7, sl, ip, lsl #3 │ │ │ │ + subseq r5, sp, lr, lsr #32 │ │ │ │ subeq r7, sl, r4, lsr #3 │ │ │ │ + strheq r7, [sl], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbac <__bss_end__@@Base+0xfe385010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a994 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0038f7fc │ │ │ │ - subseq r5, sp, r8, lsr ip │ │ │ │ - subseq r4, r0, r2, asr r6 │ │ │ │ - subseq r4, r0, lr, asr #14 │ │ │ │ + subseq r5, sp, r0, asr ip │ │ │ │ + subseq r4, r0, sl, ror #12 │ │ │ │ + subseq r4, r0, r6, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbdc <__bss_end__@@Base+0xfe385040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a9c4 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ svc 0x0020f7fc │ │ │ │ - subseq r5, sp, r0, ror sp │ │ │ │ - subseq r4, r0, lr, lsr sp │ │ │ │ - subseq r4, r0, lr, asr #26 │ │ │ │ + subseq r5, sp, r8, lsl #27 │ │ │ │ + subseq r4, r0, r6, asr sp │ │ │ │ + subseq r4, r0, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc0c <__bss_end__@@Base+0xfe385070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a9f4 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0008f7fc │ │ │ │ - ldrsbeq r6, [sp], #-124 @ 0xffffff84 │ │ │ │ - subeq r3, fp, sl, lsr ip │ │ │ │ - strdeq r8, [ip], #-26 @ 0xffffffe6 │ │ │ │ + ldrsheq r6, [sp], #-116 @ 0xffffff8c │ │ │ │ + subeq r3, fp, r2, asr ip │ │ │ │ + subeq r8, ip, r2, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc3c <__bss_end__@@Base+0xfe3850a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa24 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - subseq r6, sp, ip, lsr #15 │ │ │ │ - subeq r3, fp, sl, lsl #24 │ │ │ │ - subeq r8, ip, sl, asr #3 │ │ │ │ + subseq r6, sp, r4, asr #15 │ │ │ │ + subeq r3, fp, r2, lsr #24 │ │ │ │ + subeq r8, ip, r2, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc6c <__bss_end__@@Base+0xfe3850d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa54 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - subseq r6, sp, ip, ror r7 │ │ │ │ - ldrdeq r3, [fp], #-186 @ 0xffffff46 │ │ │ │ - umaaleq r8, ip, sl, r1 │ │ │ │ + @ instruction: 0x005d6794 │ │ │ │ + strdeq r3, [fp], #-178 @ 0xffffff4e │ │ │ │ + strheq r8, [ip], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc9c <__bss_end__@@Base+0xfe385100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa84 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcr 7, 6, pc, cr0, cr12, {7} @ │ │ │ │ - subseq r7, sp, r4, lsr r5 │ │ │ │ - subseq r7, r0, r2, lsr r0 │ │ │ │ - @ instruction: 0x00507092 │ │ │ │ + subseq r7, sp, ip, asr #10 │ │ │ │ + subseq r7, r0, sl, asr #32 │ │ │ │ + subseq r7, r0, sl, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dccc <__bss_end__@@Base+0xfe385130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32aab4 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr10, cr12, {7} @ │ │ │ │ - subseq r7, sp, r2, lsr #24 │ │ │ │ - subseq r9, r0, r4, lsl r6 │ │ │ │ - subeq r7, fp, sl, lsl #11 │ │ │ │ + subseq r7, sp, sl, lsr ip │ │ │ │ + subseq r9, r0, ip, lsr #12 │ │ │ │ + subeq r7, fp, r2, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dcf8 <__bss_end__@@Base+0xfe38515c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aae0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee94 │ │ │ │ - subseq sp, sp, r4, asr #11 │ │ │ │ - subeq r3, fp, lr, asr #22 │ │ │ │ - subeq r3, fp, r4, ror #22 │ │ │ │ + ldrsbeq sp, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r3, fp, r6, ror #22 │ │ │ │ + subeq r3, fp, ip, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd28 <__bss_end__@@Base+0xfe38518c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab10 │ │ │ │ adcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee7c │ │ │ │ - @ instruction: 0x005dd794 │ │ │ │ - subseq sl, r0, r2, ror lr │ │ │ │ - subseq sl, r0, ip, lsl #29 │ │ │ │ + subseq sp, sp, ip, lsr #15 │ │ │ │ + subseq sl, r0, sl, lsl #29 │ │ │ │ + subseq sl, r0, r4, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd58 <__bss_end__@@Base+0xfe3851bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab40 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mcr 7, 3, pc, cr2, cr12, {7} @ │ │ │ │ - ldrsbeq sp, [sp], #-248 @ 0xffffff08 │ │ │ │ - subeq r2, fp, r6, asr #19 │ │ │ │ - strdeq lr, [sp], #-74 @ 0xffffffb6 │ │ │ │ + ldrsheq sp, [sp], #-240 @ 0xffffff10 │ │ │ │ + ldrdeq r2, [fp], #-158 @ 0xffffff62 │ │ │ │ + subeq lr, sp, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd88 <__bss_end__@@Base+0xfe3851ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab70 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee4c │ │ │ │ - subseq sp, sp, sl, lsr #31 │ │ │ │ - subseq pc, r0, r8, lsl #6 │ │ │ │ - ldrsheq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq sp, sp, r2, asr #31 │ │ │ │ + subseq pc, r0, r0, lsr #6 │ │ │ │ + subseq pc, r0, r0, lsl r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ddb8 <__bss_end__@@Base+0xfe38521c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aba0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee34 │ │ │ │ - subseq sp, sp, sl, ror pc │ │ │ │ - subeq r6, sl, r0, asr pc │ │ │ │ + @ instruction: 0x005ddf92 │ │ │ │ subeq r6, sl, r8, ror #30 │ │ │ │ + subeq r6, sl, r0, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dde8 <__bss_end__@@Base+0xfe38524c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36abd0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - subseq lr, sp, r4, asr r5 │ │ │ │ - subeq r5, fp, r6, lsr r7 │ │ │ │ - subeq r5, fp, sl, asr #14 │ │ │ │ + subseq lr, sp, ip, ror #10 │ │ │ │ + subeq r5, fp, lr, asr #14 │ │ │ │ + subeq r5, fp, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de18 <__bss_end__@@Base+0xfe38527c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac00 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee04 │ │ │ │ - subseq lr, sp, r6, lsr #10 │ │ │ │ - subeq lr, sl, r0, lsl #3 │ │ │ │ - umaaleq lr, sl, r4, r1 │ │ │ │ + subseq lr, sp, lr, lsr r5 │ │ │ │ + umaaleq lr, sl, r8, r1 │ │ │ │ + subeq lr, sl, ip, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de48 <__bss_end__@@Base+0xfe3852ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac30 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r8, ror sl │ │ │ │ - subseq r2, r1, r6, lsl #2 │ │ │ │ - @ instruction: 0x00512f96 │ │ │ │ + @ instruction: 0x005dea90 │ │ │ │ + subseq r2, r1, lr, lsl r1 │ │ │ │ + subseq r2, r1, lr, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de78 <__bss_end__@@Base+0xfe3852dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac60 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - subseq lr, sp, r4, lsr #25 │ │ │ │ - subeq fp, sp, sl, ror #23 │ │ │ │ - ldrsheq r4, [r1], #-38 @ 0xffffffda │ │ │ │ + ldrheq lr, [sp], #-204 @ 0xffffff34 │ │ │ │ + subeq fp, sp, r2, lsl #24 │ │ │ │ + subseq r4, r1, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dea8 <__bss_end__@@Base+0xfe38530c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac90 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r4, ror ip │ │ │ │ - strheq fp, [sp], #-186 @ 0xffffff46 │ │ │ │ - subseq r4, r1, r6, asr #5 │ │ │ │ + subseq lr, sp, ip, lsl #25 │ │ │ │ + ldrdeq fp, [sp], #-178 @ 0xffffff4e │ │ │ │ + ldrsbeq r4, [r1], #-46 @ 0xffffffd2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ded8 <__bss_end__@@Base+0xfe38533c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36acc0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda4 │ │ │ │ - subseq lr, sp, r2, lsl #31 │ │ │ │ - subeq r0, lr, r4, asr #32 │ │ │ │ - subeq r0, lr, r8, rrx │ │ │ │ + @ instruction: 0x005def9a │ │ │ │ + subeq r0, lr, ip, asr r0 │ │ │ │ + subeq r0, lr, r0, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df08 <__bss_end__@@Base+0xfe38536c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36acf0 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8c │ │ │ │ - subseq lr, sp, r2, asr pc │ │ │ │ - subeq r0, lr, r4, lsl r0 │ │ │ │ - subeq r0, lr, r8, lsr r0 │ │ │ │ + subseq lr, sp, sl, ror #30 │ │ │ │ + subeq r0, lr, ip, lsr #32 │ │ │ │ + subeq r0, lr, r0, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df38 <__bss_end__@@Base+0xfe38539c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad20 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldcl 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - subseq lr, sp, ip, ror #31 │ │ │ │ - subseq r6, r1, r6, ror #26 │ │ │ │ - subseq r6, r1, r2, asr #30 │ │ │ │ + subseq pc, sp, r4 │ │ │ │ + subseq r6, r1, lr, ror sp │ │ │ │ + subseq r6, r1, sl, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df68 <__bss_end__@@Base+0xfe3853cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad50 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - ldrheq lr, [sp], #-252 @ 0xffffff04 │ │ │ │ - subseq r6, r1, r6, lsr sp │ │ │ │ - subseq r6, r1, lr, lsr #30 │ │ │ │ + ldrsbeq lr, [sp], #-244 @ 0xffffff0c │ │ │ │ + subseq r6, r1, lr, asr #26 │ │ │ │ + subseq r6, r1, r6, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df98 <__bss_end__@@Base+0xfe3853fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad80 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed44 │ │ │ │ - subseq pc, sp, r2, lsl r5 @ │ │ │ │ - ldrsheq ip, [r1], #-76 @ 0xffffffb4 │ │ │ │ - subseq ip, r1, r4, lsr #12 │ │ │ │ + subseq pc, sp, sl, lsr #10 │ │ │ │ + subseq ip, r1, r4, lsl r5 │ │ │ │ + subseq ip, r1, ip, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dfc8 <__bss_end__@@Base+0xfe38542c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36adb0 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed2c │ │ │ │ - subseq pc, sp, r2, ror #9 │ │ │ │ - subseq ip, r1, ip, asr #9 │ │ │ │ - subseq ip, r1, r4, lsl r6 │ │ │ │ + ldrsheq pc, [sp], #-74 @ 0xffffffb6 @ │ │ │ │ + subseq ip, r1, r4, ror #9 │ │ │ │ + subseq ip, r1, ip, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dff8 <__bss_end__@@Base+0xfe38545c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ade0 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldc 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - subseq pc, sp, r4, lsl #12 │ │ │ │ - subseq ip, r1, lr, ror #15 │ │ │ │ - subseq lr, r2, lr, lsr ip │ │ │ │ + subseq pc, sp, ip, lsl r6 @ │ │ │ │ + subseq ip, r1, r6, lsl #16 │ │ │ │ + subseq lr, r2, r6, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e028 <__bss_end__@@Base+0xfe38548c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ae10 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, sl, lsl #17 │ │ │ │ - @ instruction: 0x0051cd98 │ │ │ │ - subseq ip, r1, r6, lsr #27 │ │ │ │ + subseq pc, sp, r2, lsr #17 │ │ │ │ + ldrheq ip, [r1], #-208 @ 0xffffff30 │ │ │ │ + ldrheq ip, [r1], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e054 <__bss_end__@@Base+0xfe3854b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ae3c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r2, lsl r9 @ │ │ │ │ - strheq r6, [sl], #-196 @ 0xffffff3c │ │ │ │ - subeq r6, sl, lr, asr #25 │ │ │ │ + subseq pc, sp, sl, lsr #18 │ │ │ │ + subeq r6, sl, ip, asr #25 │ │ │ │ + subeq r6, sl, r6, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e080 <__bss_end__@@Base+0xfe3854e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae68 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecd0 │ │ │ │ - subseq pc, sp, r6, ror #17 │ │ │ │ - subseq ip, r1, r8, ror pc │ │ │ │ - @ instruction: 0x0051cf98 │ │ │ │ + ldrsheq pc, [sp], #-142 @ 0xffffff72 @ │ │ │ │ + @ instruction: 0x0051cf90 │ │ │ │ + ldrheq ip, [r1], #-240 @ 0xffffff10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0b0 <__bss_end__@@Base+0xfe385514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae98 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - ldrheq pc, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - subseq ip, r1, r6, asr #30 │ │ │ │ - subseq ip, r1, r6, lsl #17 │ │ │ │ + subseq pc, sp, ip, asr #17 │ │ │ │ + subseq ip, r1, lr, asr pc │ │ │ │ + @ instruction: 0x0051c89e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0e0 <__bss_end__@@Base+0xfe385544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32aec8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r6, asr #24 │ │ │ │ - subeq r6, sl, r8, lsr #24 │ │ │ │ - subeq sp, sp, r6, ror #18 │ │ │ │ + subseq pc, sp, lr, asr ip @ │ │ │ │ + subeq r6, sl, r0, asr #24 │ │ │ │ + subeq sp, sp, lr, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e10c <__bss_end__@@Base+0xfe385570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aef4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec8a │ │ │ │ - subseq pc, sp, sl, lsl ip @ │ │ │ │ - strdeq r6, [sl], #-188 @ 0xffffff44 │ │ │ │ + subseq pc, sp, r2, lsr ip @ │ │ │ │ subeq r6, sl, r4, lsl ip │ │ │ │ + subeq r6, sl, ip, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e13c <__bss_end__@@Base+0xfe3855a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32af24 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - subseq r0, lr, r6, lsr #2 │ │ │ │ - ldrheq sp, [r1], #-196 @ 0xffffff3c │ │ │ │ - subseq sp, r1, r6, asr #25 │ │ │ │ + subseq r0, lr, lr, lsr r1 │ │ │ │ + subseq sp, r1, ip, asr #25 │ │ │ │ + ldrsbeq sp, [r1], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e168 <__bss_end__@@Base+0xfe3855cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36af50 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ mrrc 7, 15, pc, sl, cr12 @ │ │ │ │ - subseq r1, lr, r8, ror #19 │ │ │ │ - subseq r3, r2, r6, asr r3 │ │ │ │ - subseq r3, r2, r2, ror #11 │ │ │ │ + subseq r1, lr, r0, lsl #20 │ │ │ │ + subseq r3, r2, lr, ror #6 │ │ │ │ + ldrsheq r3, [r2], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e198 <__bss_end__@@Base+0xfe3855fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36af80 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq r1, lr, r6, ror pc │ │ │ │ - subeq r6, sl, r0, ror fp │ │ │ │ - subeq sp, sp, ip, lsr #17 │ │ │ │ + subseq r1, lr, lr, lsl #31 │ │ │ │ + subeq r6, sl, r8, lsl #23 │ │ │ │ + subeq sp, sp, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e1c8 <__bss_end__@@Base+0xfe38562c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36afb0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - subseq r1, lr, r6, asr #30 │ │ │ │ - subeq r6, sl, r0, asr #22 │ │ │ │ + subseq r1, lr, lr, asr pc │ │ │ │ subeq r6, sl, r8, asr fp │ │ │ │ + subeq r6, sl, r0, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e1f8 <__bss_end__@@Base+0xfe38565c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36afe0 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - subseq r1, lr, r6, lsl pc │ │ │ │ - subseq r5, r2, r0, asr r1 │ │ │ │ - strheq fp, [ip], #-26 @ 0xffffffe6 │ │ │ │ + subseq r1, lr, lr, lsr #30 │ │ │ │ + subseq r5, r2, r8, ror #2 │ │ │ │ + ldrdeq fp, [ip], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e228 <__bss_end__@@Base+0xfe38568c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b010 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebfc │ │ │ │ - subseq r2, lr, sl, lsr r5 │ │ │ │ - subeq r6, sl, r0, ror #21 │ │ │ │ - subeq sp, sp, ip, lsl r8 │ │ │ │ + subseq r2, lr, r2, asr r5 │ │ │ │ + strdeq r6, [sl], #-168 @ 0xffffff58 │ │ │ │ + subeq sp, sp, r4, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e258 <__bss_end__@@Base+0xfe3856bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab040 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe2 │ │ │ │ - subseq r2, lr, r8, lsl #10 │ │ │ │ - subseq r7, r4, sl, lsl #22 │ │ │ │ - subeq fp, ip, r8, asr r1 │ │ │ │ + subseq r2, lr, r0, lsr #10 │ │ │ │ + subseq r7, r4, r2, lsr #22 │ │ │ │ + subeq fp, ip, r0, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e28c <__bss_end__@@Base+0xfe3856f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab074 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebc8 │ │ │ │ - ldrsbeq r2, [lr], #-68 @ 0xffffffbc │ │ │ │ - ldrsbeq r7, [r4], #-166 @ 0xffffff5a │ │ │ │ - subeq fp, ip, r4, lsr #2 │ │ │ │ + subseq r2, lr, ip, ror #9 │ │ │ │ + subseq r7, r4, lr, ror #21 │ │ │ │ + subeq fp, ip, ip, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e2c0 <__bss_end__@@Base+0xfe385724> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0a8 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebae │ │ │ │ - subseq r2, lr, r0, lsr #9 │ │ │ │ - subseq r7, r4, r2, lsr #21 │ │ │ │ - strdeq fp, [ip], #-0 │ │ │ │ + ldrheq r2, [lr], #-72 @ 0xffffffb8 │ │ │ │ + ldrheq r7, [r4], #-170 @ 0xffffff56 │ │ │ │ + subeq fp, ip, r8, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e2f4 <__bss_end__@@Base+0xfe385758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0dc │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb94 │ │ │ │ - subseq r2, lr, ip, ror #8 │ │ │ │ - subseq r7, r4, lr, ror #20 │ │ │ │ - strheq fp, [ip], #-12 │ │ │ │ + subseq r2, lr, r4, lsl #9 │ │ │ │ + subseq r7, r4, r6, lsl #21 │ │ │ │ + ldrdeq fp, [ip], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e328 <__bss_end__@@Base+0xfe38578c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab110 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb7a │ │ │ │ - subseq r2, lr, r8, lsr r4 │ │ │ │ - subseq r7, r4, sl, lsr sl │ │ │ │ - subeq fp, ip, r8, lsl #1 │ │ │ │ + subseq r2, lr, r0, asr r4 │ │ │ │ + subseq r7, r4, r2, asr sl │ │ │ │ + subeq fp, ip, r0, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e35c <__bss_end__@@Base+0xfe3857c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b144 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl 1a65168 <__bss_end__@@Base+0x106c5cc> │ │ │ │ - subseq r2, lr, r6, lsl #8 │ │ │ │ - subeq r6, sl, ip, lsr #19 │ │ │ │ - subeq r6, sl, r2, asr #19 │ │ │ │ + subseq r2, lr, lr, lsl r4 │ │ │ │ + subeq r6, sl, r4, asr #19 │ │ │ │ + ldrdeq r6, [sl], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e38c <__bss_end__@@Base+0xfe3857f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab174 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb48 │ │ │ │ - ldrsbeq r2, [lr], #-52 @ 0xffffffcc │ │ │ │ - ldrsbeq r7, [r4], #-150 @ 0xffffff6a │ │ │ │ - subeq fp, ip, r4, lsr #32 │ │ │ │ + subseq r2, lr, ip, ror #7 │ │ │ │ + subseq r7, r4, lr, ror #19 │ │ │ │ + subeq fp, ip, ip, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3c0 <__bss_end__@@Base+0xfe385824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1a8 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb2e │ │ │ │ - subseq r2, lr, r0, lsr #7 │ │ │ │ - subseq r7, r4, r2, lsr #19 │ │ │ │ - strdeq sl, [ip], #-240 @ 0xffffff10 │ │ │ │ + ldrheq r2, [lr], #-56 @ 0xffffffc8 │ │ │ │ + ldrheq r7, [r4], #-154 @ 0xffffff66 │ │ │ │ + subeq fp, ip, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3f4 <__bss_end__@@Base+0xfe385858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1dc │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - subseq r2, lr, ip, ror #6 │ │ │ │ - subseq r7, r4, lr, ror #18 │ │ │ │ - strheq sl, [ip], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, lr, r4, lsl #7 │ │ │ │ + subseq r7, r4, r6, lsl #19 │ │ │ │ + ldrdeq sl, [ip], #-244 @ 0xffffff0c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e428 <__bss_end__@@Base+0xfe38588c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab210 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq r2, lr, r8, lsr r3 │ │ │ │ - subseq r7, r4, sl, lsr r9 │ │ │ │ - subeq sl, ip, r8, lsl #31 │ │ │ │ + subseq r2, lr, r0, asr r3 │ │ │ │ + subseq r7, r4, r2, asr r9 │ │ │ │ + subeq sl, ip, r0, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e45c <__bss_end__@@Base+0xfe3858c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab244 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae0 │ │ │ │ - subseq r2, lr, r4, lsl #6 │ │ │ │ - subseq r7, r4, r6, lsl #18 │ │ │ │ - ldrheq r6, [r2], #-140 @ 0xffffff74 │ │ │ │ + subseq r2, lr, ip, lsl r3 │ │ │ │ + subseq r7, r4, lr, lsl r9 │ │ │ │ + ldrsbeq r6, [r2], #-132 @ 0xffffff7c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e490 <__bss_end__@@Base+0xfe3858f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab278 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ - ldrsbeq r2, [lr], #-32 @ 0xffffffe0 │ │ │ │ - ldrsbeq r7, [r4], #-130 @ 0xffffff7e │ │ │ │ - subseq r6, r2, r8, lsr #17 │ │ │ │ + subseq r2, lr, r8, ror #5 │ │ │ │ + subseq r7, r4, sl, ror #17 │ │ │ │ + subseq r6, r2, r0, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4c4 <__bss_end__@@Base+0xfe385928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab2ac │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - @ instruction: 0x005e229c │ │ │ │ - @ instruction: 0x0054789e │ │ │ │ - subeq sl, ip, ip, ror #29 │ │ │ │ + ldrheq r2, [lr], #-36 @ 0xffffffdc │ │ │ │ + ldrheq r7, [r4], #-134 @ 0xffffff7a │ │ │ │ + subeq sl, ip, r4, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4f8 <__bss_end__@@Base+0xfe38595c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab2e0 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea92 │ │ │ │ - subseq r2, lr, r8, ror #4 │ │ │ │ - subseq r7, r4, sl, ror #16 │ │ │ │ - strheq sl, [ip], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, lr, r0, lsl #5 │ │ │ │ + subseq r7, r4, r2, lsl #17 │ │ │ │ + ldrdeq sl, [ip], #-224 @ 0xffffff20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e52c <__bss_end__@@Base+0xfe385990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab314 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea78 │ │ │ │ - subseq r2, lr, r4, lsr r2 │ │ │ │ - subseq r7, r4, r6, lsr r8 │ │ │ │ - subeq sl, ip, r4, lsl #29 │ │ │ │ + subseq r2, lr, ip, asr #4 │ │ │ │ + subseq r7, r4, lr, asr #16 │ │ │ │ + umaaleq sl, ip, ip, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e560 <__bss_end__@@Base+0xfe3859c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b348 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1a65368 <__bss_end__@@Base+0x106c7cc> │ │ │ │ - subseq r3, lr, sl, asr #12 │ │ │ │ - subseq r8, r2, r0, asr r7 │ │ │ │ - subseq r8, r2, sl, ror #14 │ │ │ │ + subseq r3, lr, r2, ror #12 │ │ │ │ + subseq r8, r2, r8, ror #14 │ │ │ │ + subseq r8, r2, r2, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e58c <__bss_end__@@Base+0xfe3859f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b374 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4a │ │ │ │ - subseq r3, lr, lr, lsl r6 │ │ │ │ - subseq r8, r2, r0, asr r7 │ │ │ │ - subeq sl, ip, r8, lsr #28 │ │ │ │ + subseq r3, lr, r6, lsr r6 │ │ │ │ + subseq r8, r2, r8, ror #14 │ │ │ │ + subeq sl, ip, r0, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5bc <__bss_end__@@Base+0xfe385a20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3a4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - subseq r3, lr, r2, lsr #15 │ │ │ │ - subseq r9, r4, r4, lsr #6 │ │ │ │ - ldrsbeq r8, [r2], #-136 @ 0xffffff78 │ │ │ │ + ldrheq r3, [lr], #-122 @ 0xffffff86 │ │ │ │ + subseq r9, r4, ip, lsr r3 │ │ │ │ + ldrsheq r8, [r2], #-128 @ 0xffffff80 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5ec <__bss_end__@@Base+0xfe385a50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3d4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1a │ │ │ │ - subseq r3, lr, r2, ror r7 │ │ │ │ - ldrsheq r9, [r4], #-36 @ 0xffffffdc │ │ │ │ - ldrheq r8, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq r3, lr, sl, lsl #15 │ │ │ │ + subseq r9, r4, ip, lsl #6 │ │ │ │ + subseq r8, r2, ip, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e61c <__bss_end__@@Base+0xfe385a80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b404 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 265428 │ │ │ │ - subseq r3, lr, r0, asr #14 │ │ │ │ - subseq r9, r4, r2, asr #5 │ │ │ │ - subseq r8, r2, sl, lsr #17 │ │ │ │ + subseq r3, lr, r8, asr r7 │ │ │ │ + ldrsbeq r9, [r4], #-42 @ 0xffffffd6 │ │ │ │ + subseq r8, r2, r2, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e64c <__bss_end__@@Base+0xfe385ab0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e660 <__bss_end__@@Base+0xfe385ac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b448 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq r4, lr, r2, asr #32 │ │ │ │ - subeq r6, sl, r8, lsr #13 │ │ │ │ + subseq r4, lr, sl, asr r0 │ │ │ │ subeq r6, sl, r0, asr #13 │ │ │ │ + ldrdeq r6, [sl], #-104 @ 0xffffff98 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e690 <__bss_end__@@Base+0xfe385af4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-4058] @ 0xfffff026 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9be │ │ │ │ - subseq r4, lr, r2, ror #2 │ │ │ │ - subseq lr, r2, r8, ror r1 │ │ │ │ - subeq sl, ip, r0, lsl sp │ │ │ │ + subseq r4, lr, sl, ror r1 │ │ │ │ + @ instruction: 0x0052e190 │ │ │ │ + subeq sl, ip, r8, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e6d4 <__bss_end__@@Base+0xfe385b38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b4bc │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stmib r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r0, lsr r1 │ │ │ │ - subseq lr, r2, r6, asr #2 │ │ │ │ - ldrdeq sl, [ip], #-206 @ 0xffffff32 │ │ │ │ + subseq r4, lr, r8, asr #2 │ │ │ │ + subseq lr, r2, lr, asr r1 │ │ │ │ + strdeq sl, [ip], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e704 <__bss_end__@@Base+0xfe385b68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b4ec │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r0, lsl #2 │ │ │ │ - subseq lr, r2, r6, lsl r1 │ │ │ │ - subeq sl, ip, lr, lsr #25 │ │ │ │ + subseq r4, lr, r8, lsl r1 │ │ │ │ + subseq lr, r2, lr, lsr #2 │ │ │ │ + subeq sl, ip, r6, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e734 <__bss_end__@@Base+0xfe385b98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b51c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r4, [lr], #-0 │ │ │ │ - subseq lr, r2, r6, ror #1 │ │ │ │ - subeq sl, ip, lr, ror ip │ │ │ │ + subseq r4, lr, r8, ror #1 │ │ │ │ + ldrsheq lr, [r2], #-14 │ │ │ │ + umaaleq sl, ip, r6, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e764 <__bss_end__@@Base+0xfe385bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b54c │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r0, lsr #1 │ │ │ │ - ldrheq lr, [r2], #-6 │ │ │ │ - subeq sl, ip, lr, asr #24 │ │ │ │ + ldrheq r4, [lr], #-8 │ │ │ │ + subseq lr, r2, lr, asr #1 │ │ │ │ + subeq sl, ip, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e794 <__bss_end__@@Base+0xfe385bf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b57c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r0, ror r0 │ │ │ │ - subseq lr, r2, r6, lsl #1 │ │ │ │ - subeq sl, ip, lr, lsl ip │ │ │ │ + subseq r4, lr, r8, lsl #1 │ │ │ │ + @ instruction: 0x0052e09e │ │ │ │ + subeq sl, ip, r6, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7c4 <__bss_end__@@Base+0xfe385c28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b5ac │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, lr, asr #13 │ │ │ │ - subseq r8, r2, ip, ror #9 │ │ │ │ - subseq r8, r2, r6, lsl #10 │ │ │ │ + subseq r4, lr, r6, ror #13 │ │ │ │ + subseq r8, r2, r4, lsl #10 │ │ │ │ + subseq r8, r2, lr, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7f0 <__bss_end__@@Base+0xfe385c54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b5d8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - subseq r4, lr, r2, lsr #18 │ │ │ │ - subeq r6, sl, r8, lsl r5 │ │ │ │ + subseq r4, lr, sl, lsr r9 │ │ │ │ subeq r6, sl, r0, lsr r5 │ │ │ │ + subeq r6, sl, r8, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e820 <__bss_end__@@Base+0xfe385c84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b608 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r8, lsl #22 │ │ │ │ - subseq pc, r2, r6, ror #2 │ │ │ │ - subseq pc, r2, r2, ror #3 │ │ │ │ + subseq r4, lr, r0, lsr #22 │ │ │ │ + subseq pc, r2, lr, ror r1 @ │ │ │ │ + ldrsheq pc, [r2], #-26 @ 0xffffffe6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e850 <__bss_end__@@Base+0xfe385cb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b638 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r4, [lr], #-168 @ 0xffffff58 │ │ │ │ - subseq pc, r2, r6, lsr r1 @ │ │ │ │ - ldrheq pc, [r2], #-18 @ 0xffffffee @ │ │ │ │ + ldrsheq r4, [lr], #-160 @ 0xffffff60 │ │ │ │ + subseq pc, r2, lr, asr #2 │ │ │ │ + subseq pc, r2, sl, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e880 <__bss_end__@@Base+0xfe385ce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b668 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmia lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsheq r4, [lr], #-212 @ 0xffffff2c │ │ │ │ - subseq pc, r2, lr, asr r6 @ │ │ │ │ - subeq sl, ip, r2, lsr fp │ │ │ │ + subseq r4, lr, ip, lsl #28 │ │ │ │ + subseq pc, r2, r6, ror r6 @ │ │ │ │ + subeq sl, ip, sl, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8b0 <__bss_end__@@Base+0xfe385d14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b698 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldm r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r4, asr #27 │ │ │ │ - subseq pc, r2, lr, lsr #12 │ │ │ │ - subseq pc, r2, r6, ror #12 │ │ │ │ + ldrsbeq r4, [lr], #-220 @ 0xffffff24 │ │ │ │ + subseq pc, r2, r6, asr #12 │ │ │ │ + subseq pc, r2, lr, ror r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8e0 <__bss_end__@@Base+0xfe385d44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b6c8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r5, lr, r6, asr #17 │ │ │ │ - subeq r6, sl, r8, lsr #8 │ │ │ │ - subeq sp, sp, r6, ror #2 │ │ │ │ + ldrsbeq r5, [lr], #-142 @ 0xffffff72 │ │ │ │ + subeq r6, sl, r0, asr #8 │ │ │ │ + subeq sp, sp, lr, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e90c <__bss_end__@@Base+0xfe385d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b6f4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - @ instruction: 0x005e589a │ │ │ │ - strdeq r6, [sl], #-60 @ 0xffffffc4 │ │ │ │ + ldrheq r5, [lr], #-130 @ 0xffffff7e │ │ │ │ subeq r6, sl, r4, lsl r4 │ │ │ │ + subeq r6, sl, ip, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e93c <__bss_end__@@Base+0xfe385da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b724 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r5, [lr], #-142 @ 0xffffff72 │ │ │ │ - subeq r6, sl, ip, asr #7 │ │ │ │ - subeq r6, sl, r2, ror #7 │ │ │ │ + ldrsheq r5, [lr], #-134 @ 0xffffff7a │ │ │ │ + subeq r6, sl, r4, ror #7 │ │ │ │ + strdeq r6, [sl], #-58 @ 0xffffffc6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e96c <__bss_end__@@Base+0xfe385dd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab754 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e858 │ │ │ │ - subseq r5, lr, ip, lsr #17 │ │ │ │ - subseq r2, r3, lr, lsr #3 │ │ │ │ - ldrheq r2, [r3], #-152 @ 0xffffff68 │ │ │ │ + subseq r5, lr, r4, asr #17 │ │ │ │ + subseq r2, r3, r6, asr #3 │ │ │ │ + ldrsbeq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9a0 <__bss_end__@@Base+0xfe385e04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b788 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r6, lr, sl, lsr #32 │ │ │ │ - subseq r5, r3, r0, lsl r9 │ │ │ │ - subseq r5, r3, r2, lsr #18 │ │ │ │ + subseq r6, lr, r2, asr #32 │ │ │ │ + subseq r5, r3, r8, lsr #18 │ │ │ │ + subseq r5, r3, sl, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9cc <__bss_end__@@Base+0xfe385e30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7b4 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r6, lr, ip, lsr #1 │ │ │ │ - subseq r5, r3, r6, lsl ip │ │ │ │ - subseq r5, r3, r2, lsr #24 │ │ │ │ + subseq r6, lr, r4, asr #1 │ │ │ │ + subseq r5, r3, lr, lsr #24 │ │ │ │ + subseq r5, r3, sl, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9fc <__bss_end__@@Base+0xfe385e60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7e4 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r6, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subseq r6, r3, r6, ror #16 │ │ │ │ - subseq r6, r3, r2, lsl sl │ │ │ │ + ldrsbeq r6, [lr], #-32 @ 0xffffffe0 │ │ │ │ + subseq r6, r3, lr, ror r8 │ │ │ │ + subseq r6, r3, sl, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea2c <__bss_end__@@Base+0xfe385e90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b814 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000effa │ │ │ │ - subseq r6, lr, sl, lsr #15 │ │ │ │ - subseq r8, r3, r0, lsl #19 │ │ │ │ - subeq sl, ip, r8, lsl #19 │ │ │ │ + subseq r6, lr, r2, asr #15 │ │ │ │ + @ instruction: 0x00538998 │ │ │ │ + subeq sl, ip, r0, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea5c <__bss_end__@@Base+0xfe385ec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b844 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efe2 │ │ │ │ - subseq r6, lr, sl, ror r7 │ │ │ │ - subeq r6, sl, ip, lsr #5 │ │ │ │ + @ instruction: 0x005e6792 │ │ │ │ subeq r6, sl, r4, asr #5 │ │ │ │ + ldrdeq r6, [sl], #-44 @ 0xffffffd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea8c <__bss_end__@@Base+0xfe385ef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b874 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efca │ │ │ │ - ldrheq r6, [lr], #-182 @ 0xffffff4a │ │ │ │ - subeq r6, sl, ip, ror r2 │ │ │ │ + subseq r6, lr, lr, asr #23 │ │ │ │ umaaleq r6, sl, r4, r2 │ │ │ │ + subeq r6, sl, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eabc <__bss_end__@@Base+0xfe385f20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b8a4 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efb2 │ │ │ │ - subseq r7, lr, lr, asr r3 │ │ │ │ - ldrheq fp, [r3], #-128 @ 0xffffff80 │ │ │ │ - subseq fp, r3, r4, lsr #18 │ │ │ │ + subseq r7, lr, r6, ror r3 │ │ │ │ + subseq fp, r3, r8, asr #17 │ │ │ │ + subseq fp, r3, ip, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eaec <__bss_end__@@Base+0xfe385f50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b8d4 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0098f7fb │ │ │ │ - subseq r7, lr, ip, lsr #6 │ │ │ │ - subseq fp, r3, lr, ror r8 │ │ │ │ - subseq fp, r3, r2, lsl #18 │ │ │ │ + subseq r7, lr, r4, asr #6 │ │ │ │ + @ instruction: 0x0053b896 │ │ │ │ + subseq fp, r3, sl, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb1c <__bss_end__@@Base+0xfe385f80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b904 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0080f7fb │ │ │ │ - ldrsheq r7, [lr], #-44 @ 0xffffffd4 │ │ │ │ - subseq fp, r3, lr, asr #16 │ │ │ │ - subseq fp, r3, r2, ror #17 │ │ │ │ + subseq r7, lr, r4, lsl r3 │ │ │ │ + subseq fp, r3, r6, ror #16 │ │ │ │ + ldrsheq fp, [r3], #-138 @ 0xffffff76 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb4c <__bss_end__@@Base+0xfe385fb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b934 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef6a │ │ │ │ - subseq r7, lr, lr, asr #5 │ │ │ │ - subseq fp, r3, r0, lsr #16 │ │ │ │ - subseq fp, r3, ip, ror #17 │ │ │ │ + subseq r7, lr, r6, ror #5 │ │ │ │ + subseq fp, r3, r8, lsr r8 │ │ │ │ + subseq fp, r3, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb7c <__bss_end__@@Base+0xfe385fe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b964 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - @ instruction: 0x005e729e │ │ │ │ - ldrsheq fp, [r3], #-112 @ 0xffffff90 │ │ │ │ - subseq fp, r3, r4, ror #16 │ │ │ │ + ldrheq r7, [lr], #-38 @ 0xffffffda │ │ │ │ + subseq fp, r3, r8, lsl #16 │ │ │ │ + subseq fp, r3, ip, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebac <__bss_end__@@Base+0xfe386010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b994 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - subseq r7, lr, lr, ror #4 │ │ │ │ - subseq fp, r3, r0, asr #15 │ │ │ │ - subseq fp, r3, ip, asr #17 │ │ │ │ + subseq r7, lr, r6, lsl #5 │ │ │ │ + ldrsbeq fp, [r3], #-120 @ 0xffffff88 │ │ │ │ + subseq fp, r3, r4, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebdc <__bss_end__@@Base+0xfe386040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b9c4 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0020f7fb │ │ │ │ - subseq r7, lr, r4, lsr #9 │ │ │ │ - subseq ip, r3, r6, lsr #13 │ │ │ │ - ldrsbeq ip, [r3], #-106 @ 0xffffff96 │ │ │ │ + ldrheq r7, [lr], #-76 @ 0xffffffb4 │ │ │ │ + ldrheq ip, [r3], #-110 @ 0xffffff92 │ │ │ │ + ldrsheq ip, [r3], #-98 @ 0xffffff9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec0c <__bss_end__@@Base+0xfe386070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9f4 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x000af7fb │ │ │ │ - ldrsbeq r7, [lr], #-194 @ 0xffffff3e │ │ │ │ - ldrheq pc, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - subeq sl, ip, lr, asr sp │ │ │ │ + subseq r7, lr, sl, ror #25 │ │ │ │ + subseq pc, r3, ip, asr #19 │ │ │ │ + subeq sl, ip, r6, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec38 <__bss_end__@@Base+0xfe38609c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec4c <__bss_end__@@Base+0xfe3860b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ba34 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeea │ │ │ │ - subseq r8, lr, lr, ror #10 │ │ │ │ - strheq r6, [sl], #-12 │ │ │ │ + subseq r8, lr, r6, lsl #11 │ │ │ │ ldrdeq r6, [sl], #-4 │ │ │ │ + subeq r6, sl, ip, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec7c <__bss_end__@@Base+0xfe3860e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ba64 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eed2 │ │ │ │ - subseq r8, lr, sl, lsl #15 │ │ │ │ - subeq r6, sl, ip, lsl #1 │ │ │ │ + subseq r8, lr, r2, lsr #15 │ │ │ │ subeq r6, sl, r4, lsr #1 │ │ │ │ + strheq r6, [sl], #-12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecac <__bss_end__@@Base+0xfe386110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba94 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - subseq r8, lr, r2, asr #18 │ │ │ │ - subeq r6, sl, ip, asr r0 │ │ │ │ - subeq r6, sl, r6, ror r0 │ │ │ │ + subseq r8, lr, sl, asr r9 │ │ │ │ + subeq r6, sl, r4, ror r0 │ │ │ │ + subeq r6, sl, lr, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecd8 <__bss_end__@@Base+0xfe38613c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bac0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr4, cr11, {7} @ │ │ │ │ - subseq r9, lr, r2, asr #24 │ │ │ │ - subeq r6, sl, r0, lsr r0 │ │ │ │ - subeq r6, sl, sl, asr #32 │ │ │ │ + subseq r9, lr, sl, asr ip │ │ │ │ + subeq r6, sl, r8, asr #32 │ │ │ │ + subeq r6, sl, r2, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed04 <__bss_end__@@Base+0xfe386168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32baec │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr14, cr11, {7} @ │ │ │ │ - ldrheq r9, [lr], #-218 @ 0xffffff26 │ │ │ │ - subeq r6, sl, r4 │ │ │ │ - subeq r6, sl, lr, lsl r0 │ │ │ │ + ldrsbeq r9, [lr], #-210 @ 0xffffff2e │ │ │ │ + subeq r6, sl, ip, lsl r0 │ │ │ │ + subeq r6, sl, r6, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed30 <__bss_end__@@Base+0xfe386194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb18 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - subseq sl, lr, r6, asr r2 │ │ │ │ - ldrdeq r5, [sl], #-248 @ 0xffffff08 │ │ │ │ - strdeq r5, [sl], #-242 @ 0xffffff0e │ │ │ │ + subseq sl, lr, lr, ror #4 │ │ │ │ + strdeq r5, [sl], #-240 @ 0xffffff10 │ │ │ │ + subeq r6, sl, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed5c <__bss_end__@@Base+0xfe3861c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb44 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr2, cr11, {7} @ │ │ │ │ - subseq sl, lr, lr, asr #12 │ │ │ │ - subeq r5, sl, ip, lsr #31 │ │ │ │ - subeq r5, sl, r6, asr #31 │ │ │ │ + subseq sl, lr, r6, ror #12 │ │ │ │ + subeq r5, sl, r4, asr #31 │ │ │ │ + ldrdeq r5, [sl], #-254 @ 0xffffff02 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed88 <__bss_end__@@Base+0xfe3861ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb70 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr12, cr11, {7} @ │ │ │ │ - ldrsbeq sl, [lr], #-114 @ 0xffffff8e │ │ │ │ - subeq r5, sl, r0, lsl #31 │ │ │ │ - umaaleq r5, sl, sl, pc @ │ │ │ │ + subseq sl, lr, sl, ror #15 │ │ │ │ + umaaleq r5, sl, r8, pc @ │ │ │ │ + strheq r5, [sl], #-242 @ 0xffffff0e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7edb4 <__bss_end__@@Base+0xfe386218> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb9c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr6, cr11, {7} │ │ │ │ - subseq sl, lr, r2, ror #26 │ │ │ │ - subeq r5, sl, r4, asr pc │ │ │ │ - subeq r5, sl, lr, ror #30 │ │ │ │ + subseq sl, lr, sl, ror sp │ │ │ │ + subeq r5, sl, ip, ror #30 │ │ │ │ + subeq r5, sl, r6, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ede0 <__bss_end__@@Base+0xfe386244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bbc8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr0, cr11, {7} @ │ │ │ │ - subseq fp, lr, sl, lsl #3 │ │ │ │ - subeq r5, sl, r8, lsr #30 │ │ │ │ - subeq r5, sl, r2, asr #30 │ │ │ │ + subseq fp, lr, r2, lsr #3 │ │ │ │ + subeq r5, sl, r0, asr #30 │ │ │ │ + subeq r5, sl, sl, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee0c <__bss_end__@@Base+0xfe386270> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bbf4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr10, cr11, {7} @ │ │ │ │ - subseq fp, lr, lr, lsr r2 │ │ │ │ - strdeq r5, [sl], #-236 @ 0xffffff14 │ │ │ │ - subeq r5, sl, r6, lsl pc │ │ │ │ + subseq fp, lr, r6, asr r2 │ │ │ │ + subeq r5, sl, r4, lsl pc │ │ │ │ + subeq r5, sl, lr, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee38 <__bss_end__@@Base+0xfe38629c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc20 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - subseq fp, lr, r6, asr r4 │ │ │ │ - ldrdeq r5, [sl], #-224 @ 0xffffff20 │ │ │ │ - subeq r5, sl, sl, ror #29 │ │ │ │ + subseq fp, lr, lr, ror #8 │ │ │ │ + subeq r5, sl, r8, ror #29 │ │ │ │ + subeq r5, sl, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee64 <__bss_end__@@Base+0xfe3862c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc4c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - subseq fp, lr, sl, asr #24 │ │ │ │ - subeq r5, sl, r4, lsr #29 │ │ │ │ - strheq r5, [sl], #-238 @ 0xffffff12 │ │ │ │ + subseq fp, lr, r2, ror #24 │ │ │ │ + strheq r5, [sl], #-236 @ 0xffffff14 │ │ │ │ + ldrdeq r5, [sl], #-230 @ 0xffffff1a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee90 <__bss_end__@@Base+0xfe3862f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc78 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - subseq ip, lr, sl, lsr #1 │ │ │ │ - subeq r5, sl, r8, ror lr │ │ │ │ - umaaleq r5, sl, r2, lr │ │ │ │ + subseq ip, lr, r2, asr #1 │ │ │ │ + umaaleq r5, sl, r0, lr │ │ │ │ + subeq r5, sl, sl, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eebc <__bss_end__@@Base+0xfe386320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bca4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2, #1004]! @ 0x3ec │ │ │ │ - subseq ip, lr, sl, lsl #12 │ │ │ │ - subeq r5, sl, ip, asr #28 │ │ │ │ - subeq r5, sl, r6, ror #28 │ │ │ │ + subseq ip, lr, r2, lsr #12 │ │ │ │ + subeq r5, sl, r4, ror #28 │ │ │ │ + subeq r5, sl, lr, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eee8 <__bss_end__@@Base+0xfe38634c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bcd0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - subseq ip, lr, r2, lsr #25 │ │ │ │ - subeq r5, sl, r0, lsr #28 │ │ │ │ - subeq r5, sl, sl, lsr lr │ │ │ │ + ldrheq ip, [lr], #-202 @ 0xffffff36 │ │ │ │ + subeq r5, sl, r8, lsr lr │ │ │ │ + subeq r5, sl, r2, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef14 <__bss_end__@@Base+0xfe386378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bcfc │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - @ instruction: 0x005ecc98 │ │ │ │ - subseq r9, r6, r2, asr #7 │ │ │ │ - subseq r9, r6, r6, ror #9 │ │ │ │ + ldrheq ip, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldrsbeq r9, [r6], #-58 @ 0xffffffc6 │ │ │ │ + ldrsheq r9, [r6], #-78 @ 0xffffffb2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef44 <__bss_end__@@Base+0xfe3863a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd2c │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6e │ │ │ │ - subseq ip, lr, sl, ror #26 │ │ │ │ - subseq r9, r6, r0, asr r5 │ │ │ │ + subseq ip, lr, r2, lsl #27 │ │ │ │ subseq r9, r6, r8, ror #10 │ │ │ │ + subseq r9, r6, r0, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef74 <__bss_end__@@Base+0xfe3863d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bd5c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - subseq ip, lr, r6, lsl #28 │ │ │ │ - umaaleq r5, sl, r4, sp │ │ │ │ - subeq r5, sl, lr, lsr #27 │ │ │ │ + subseq ip, lr, lr, lsl lr │ │ │ │ + subeq r5, sl, ip, lsr #27 │ │ │ │ + subeq r5, sl, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7efa0 <__bss_end__@@Base+0xfe386404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bd88 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - subseq sp, lr, lr, lsr #32 │ │ │ │ - subeq r5, sl, r8, ror #26 │ │ │ │ - subeq ip, sp, r6, lsr #21 │ │ │ │ + subseq sp, lr, r6, asr #32 │ │ │ │ + subeq r5, sl, r0, lsl #27 │ │ │ │ + strheq ip, [sp], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7efcc <__bss_end__@@Base+0xfe386430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bdb4 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq sp, lr, r0 │ │ │ │ - subseq r9, r6, r2, lsl #25 │ │ │ │ - ldrsbeq r9, [r6], #-198 @ 0xffffff3a │ │ │ │ + subseq sp, lr, r8, lsl r0 │ │ │ │ + @ instruction: 0x00569c9a │ │ │ │ + subseq r9, r6, lr, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7effc <__bss_end__@@Base+0xfe386460> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bde4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed12 │ │ │ │ - ldrsbeq ip, [lr], #-242 @ 0xffffff0e │ │ │ │ - subeq r5, sl, ip, lsl #26 │ │ │ │ + subseq ip, lr, sl, ror #31 │ │ │ │ subeq r5, sl, r4, lsr #26 │ │ │ │ + subeq r5, sl, ip, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f02c <__bss_end__@@Base+0xfe386490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be14 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - subseq sp, lr, lr, asr #5 │ │ │ │ - ldrdeq r5, [sl], #-204 @ 0xffffff34 │ │ │ │ - subeq ip, sp, sl, lsl sl │ │ │ │ + subseq sp, lr, r6, ror #5 │ │ │ │ + strdeq r5, [sl], #-196 @ 0xffffff3c │ │ │ │ + subeq ip, sp, r2, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f058 <__bss_end__@@Base+0xfe3864bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36be40 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ece4 │ │ │ │ - subseq sp, lr, r2, lsr #5 │ │ │ │ - subseq r9, r6, r4, lsr #29 │ │ │ │ - subseq r4, r4, ip, ror #29 │ │ │ │ + ldrheq sp, [lr], #-42 @ 0xffffffd6 │ │ │ │ + ldrheq r9, [r6], #-236 @ 0xffffff14 │ │ │ │ + subseq r4, r4, r4, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f088 <__bss_end__@@Base+0xfe3864ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36be70 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eccc │ │ │ │ - ldrheq sp, [lr], #-74 @ 0xffffffb6 │ │ │ │ - subeq r5, sl, r0, lsl #25 │ │ │ │ - strheq ip, [sp], #-156 @ 0xffffff64 │ │ │ │ + ldrsbeq sp, [lr], #-66 @ 0xffffffbe │ │ │ │ + umaaleq r5, sl, r8, ip │ │ │ │ + ldrdeq ip, [sp], #-148 @ 0xffffff6c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0b8 <__bss_end__@@Base+0xfe38651c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bea0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecb4 │ │ │ │ - subseq sp, lr, sl, lsl #9 │ │ │ │ - subeq r5, sl, r0, asr ip │ │ │ │ + subseq sp, lr, r2, lsr #9 │ │ │ │ subeq r5, sl, r8, ror #24 │ │ │ │ + subeq r5, sl, r0, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0e8 <__bss_end__@@Base+0xfe38654c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bed0 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - @ instruction: 0x005ed596 │ │ │ │ - subseq sl, r6, ip, lsl r4 │ │ │ │ - subseq sl, r6, lr, lsr #8 │ │ │ │ + subseq sp, lr, lr, lsr #11 │ │ │ │ + subseq sl, r6, r4, lsr r4 │ │ │ │ + subseq sl, r6, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f114 <__bss_end__@@Base+0xfe386578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32befc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - ldrheq sp, [lr], #-86 @ 0xffffffaa │ │ │ │ - strdeq r5, [sl], #-180 @ 0xffffff4c │ │ │ │ - subeq r5, sl, lr, lsl #24 │ │ │ │ + subseq sp, lr, lr, asr #11 │ │ │ │ + subeq r5, sl, ip, lsl #24 │ │ │ │ + subeq r5, sl, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f140 <__bss_end__@@Base+0xfe3865a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bf28 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - ldrsbeq sp, [lr], #-82 @ 0xffffffae │ │ │ │ - subeq r5, sl, r8, asr #23 │ │ │ │ - subeq r5, sl, r2, ror #23 │ │ │ │ + subseq sp, lr, sl, ror #11 │ │ │ │ + subeq r5, sl, r0, ror #23 │ │ │ │ + strdeq r5, [sl], #-186 @ 0xffffff46 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f16c <__bss_end__@@Base+0xfe3865d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bf54 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, sl, cr11 @ │ │ │ │ - subseq sp, lr, r6, lsl r6 │ │ │ │ - umaaleq r5, sl, ip, fp │ │ │ │ - ldrdeq ip, [sp], #-138 @ 0xffffff76 │ │ │ │ + subseq sp, lr, lr, lsr #12 │ │ │ │ + strheq r5, [sl], #-180 @ 0xffffff4c │ │ │ │ + strdeq ip, [sp], #-130 @ 0xffffff7e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f198 <__bss_end__@@Base+0xfe3865fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf80 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq sp, lr, lr, lsl #12 │ │ │ │ - subeq r5, sl, r0, ror fp │ │ │ │ - subeq ip, sp, ip, lsr #17 │ │ │ │ + subseq sp, lr, r6, lsr #12 │ │ │ │ + subeq r5, sl, r8, lsl #23 │ │ │ │ + subeq ip, sp, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1c8 <__bss_end__@@Base+0xfe38662c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bfb0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - ldrsbeq sp, [lr], #-94 @ 0xffffffa2 │ │ │ │ - subeq r5, sl, r0, asr #22 │ │ │ │ + ldrsheq sp, [lr], #-86 @ 0xffffffaa │ │ │ │ subeq r5, sl, r8, asr fp │ │ │ │ + subeq r5, sl, r0, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1f8 <__bss_end__@@Base+0xfe38665c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bfe0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec14 │ │ │ │ - ldrheq sp, [lr], #-106 @ 0xffffff96 │ │ │ │ - subeq r5, sl, r0, lsl fp │ │ │ │ + ldrsbeq sp, [lr], #-98 @ 0xffffff9e │ │ │ │ subeq r5, sl, r8, lsr #22 │ │ │ │ + subeq r5, sl, r0, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f228 <__bss_end__@@Base+0xfe38668c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c010 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 16602c │ │ │ │ - subseq sp, lr, lr, lsr #14 │ │ │ │ - subeq r5, sl, r0, ror #21 │ │ │ │ - subeq ip, sp, lr, lsl r8 │ │ │ │ + subseq sp, lr, r6, asr #14 │ │ │ │ + strdeq r5, [sl], #-168 @ 0xffffff58 │ │ │ │ + subeq ip, sp, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f254 <__bss_end__@@Base+0xfe3866b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c03c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ - subseq sp, lr, r2, lsl #14 │ │ │ │ - strheq r5, [sl], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, lr, sl, lsl r7 │ │ │ │ subeq r5, sl, ip, asr #21 │ │ │ │ + subeq r5, sl, r4, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f284 <__bss_end__@@Base+0xfe3866e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c06c │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ff56608c <__bss_end__@@Base+0xfeb6d4f0> │ │ │ │ - ldrsbeq sp, [lr], #-112 @ 0xffffff90 │ │ │ │ - subseq sl, r6, r2, lsl fp │ │ │ │ + subseq sp, lr, r8, ror #15 │ │ │ │ subseq sl, r6, sl, lsr #22 │ │ │ │ + subseq sl, r6, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2b4 <__bss_end__@@Base+0xfe386718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c09c │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl fef660bc <__bss_end__@@Base+0xfe56d520> │ │ │ │ - subseq sp, lr, r0, lsr #15 │ │ │ │ - subseq sl, r6, r2, ror #21 │ │ │ │ - subseq sl, r6, lr, lsr #22 │ │ │ │ + ldrheq sp, [lr], #-120 @ 0xffffff88 │ │ │ │ + ldrsheq sl, [r6], #-170 @ 0xffffff56 │ │ │ │ + subseq sl, r6, r6, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2e4 <__bss_end__@@Base+0xfe386748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c0cc │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe9e60e8 <__bss_end__@@Base+0xfdfed54c> │ │ │ │ - subseq sp, lr, r2, ror #19 │ │ │ │ - subseq fp, r6, r0, lsr #6 │ │ │ │ - subseq fp, r6, sl, lsr r3 │ │ │ │ + ldrsheq sp, [lr], #-154 @ 0xffffff66 │ │ │ │ + subseq fp, r6, r8, lsr r3 │ │ │ │ + subseq fp, r6, r2, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f310 <__bss_end__@@Base+0xfe386774> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c0f8 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb88 │ │ │ │ - ldrheq sp, [lr], #-150 @ 0xffffff6a │ │ │ │ - ldrsheq fp, [r6], #-36 @ 0xffffffdc │ │ │ │ - subseq fp, r6, r0, lsr #6 │ │ │ │ + subseq sp, lr, lr, asr #19 │ │ │ │ + subseq fp, r6, ip, lsl #6 │ │ │ │ + subseq fp, r6, r8, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f340 <__bss_end__@@Base+0xfe3867a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c128 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - subseq sp, lr, r6, lsl #19 │ │ │ │ - subseq fp, r6, r4, asr #5 │ │ │ │ - ldrsheq fp, [r6], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x005ed99e │ │ │ │ + ldrsbeq fp, [r6], #-44 @ 0xffffffd4 │ │ │ │ + subseq fp, r6, r8, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f370 <__bss_end__@@Base+0xfe3867d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c158 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb58 │ │ │ │ - subseq sp, lr, lr, ror #28 │ │ │ │ - umaaleq r5, sl, r8, r9 │ │ │ │ + subseq sp, lr, r6, lsl #29 │ │ │ │ strheq r5, [sl], #-144 @ 0xffffff70 │ │ │ │ + subeq r5, sl, r8, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3a0 <__bss_end__@@Base+0xfe386804> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c188 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - ldrsbeq sp, [lr], #-226 @ 0xffffff1e │ │ │ │ - subeq r5, sl, r8, ror #18 │ │ │ │ - subeq ip, sp, r4, lsr #13 │ │ │ │ + subseq sp, lr, sl, ror #29 │ │ │ │ + subeq r5, sl, r0, lsl #19 │ │ │ │ + strheq ip, [sp], #-108 @ 0xffffff94 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3d0 <__bss_end__@@Base+0xfe386834> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c1b8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl c661d4 <__bss_end__@@Base+0x26d638> │ │ │ │ - subseq lr, lr, r2, asr r0 │ │ │ │ - subeq r5, sl, r8, lsr r9 │ │ │ │ - subeq ip, sp, r6, ror r6 │ │ │ │ + subseq lr, lr, sl, rrx │ │ │ │ + subeq r5, sl, r0, asr r9 │ │ │ │ + subeq ip, sp, lr, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3fc <__bss_end__@@Base+0xfe386860> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c1e4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb12 │ │ │ │ - subseq lr, lr, r6, lsr #32 │ │ │ │ - subeq r5, sl, ip, lsl #18 │ │ │ │ + subseq lr, lr, lr, lsr r0 │ │ │ │ subeq r5, sl, r4, lsr #18 │ │ │ │ + subeq r5, sl, ip, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f42c <__bss_end__@@Base+0xfe386890> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c214 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - ldrsbeq lr, [lr], #-66 @ 0xffffffbe │ │ │ │ - subeq ip, sl, ip, ror #22 │ │ │ │ - subeq ip, sl, r0, lsl #23 │ │ │ │ + subseq lr, lr, sl, ror #9 │ │ │ │ + subeq ip, sl, r4, lsl #23 │ │ │ │ + umaaleq ip, sl, r8, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f45c <__bss_end__@@Base+0xfe3868c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c244 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffae6260 <__bss_end__@@Base+0xff0ed6c4> │ │ │ │ - @ instruction: 0x005ee59e │ │ │ │ - subeq r7, fp, r8, ror #1 │ │ │ │ - strdeq r7, [fp], #-14 │ │ │ │ + ldrheq lr, [lr], #-86 @ 0xffffffaa │ │ │ │ + subeq r7, fp, r0, lsl #2 │ │ │ │ + subeq r7, fp, r6, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f488 <__bss_end__@@Base+0xfe3868ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c270 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eacc │ │ │ │ - subseq lr, lr, r2, ror r5 │ │ │ │ - strheq r7, [fp], #-12 │ │ │ │ - subeq r7, fp, ip, lsl #2 │ │ │ │ + subseq lr, lr, sl, lsl #11 │ │ │ │ + ldrdeq r7, [fp], #-4 │ │ │ │ + subeq r7, fp, r4, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4b8 <__bss_end__@@Base+0xfe38691c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2a0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab4 │ │ │ │ - subseq lr, lr, r2, asr #10 │ │ │ │ - subeq r7, fp, ip, lsl #1 │ │ │ │ - ldrdeq r7, [fp], #-12 │ │ │ │ + subseq lr, lr, sl, asr r5 │ │ │ │ + subeq r7, fp, r4, lsr #1 │ │ │ │ + strdeq r7, [fp], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4e8 <__bss_end__@@Base+0xfe38694c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c2d0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe9662ec <__bss_end__@@Base+0xfdf6d750> │ │ │ │ - subseq lr, lr, r2, ror r5 │ │ │ │ - subeq r7, fp, ip, asr r0 │ │ │ │ - subeq r7, fp, lr, lsr #1 │ │ │ │ + subseq lr, lr, sl, lsl #11 │ │ │ │ + subeq r7, fp, r4, ror r0 │ │ │ │ + subeq r7, fp, r6, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f514 <__bss_end__@@Base+0xfe386978> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea86 │ │ │ │ - subseq lr, lr, r6, asr #10 │ │ │ │ - subeq r7, fp, r0, lsr r0 │ │ │ │ - subeq r7, fp, r0, lsl #1 │ │ │ │ + subseq lr, lr, lr, asr r5 │ │ │ │ + subeq r7, fp, r8, asr #32 │ │ │ │ + umaaleq r7, fp, r8, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f544 <__bss_end__@@Base+0xfe3869a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c32c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea6e │ │ │ │ - subseq lr, lr, r6, lsl r5 │ │ │ │ - subeq r7, fp, r0 │ │ │ │ - subeq r7, fp, r0, asr r0 │ │ │ │ + subseq lr, lr, lr, lsr #10 │ │ │ │ + subeq r7, fp, r8, lsl r0 │ │ │ │ + subeq r7, fp, r8, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f574 <__bss_end__@@Base+0xfe3869d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c35c │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea56 │ │ │ │ - subseq lr, lr, r8, lsl #16 │ │ │ │ - subseq sp, r6, r6, lsl r5 │ │ │ │ - subseq sp, r6, r4, ror #10 │ │ │ │ + subseq lr, lr, r0, lsr #16 │ │ │ │ + subseq sp, r6, lr, lsr #10 │ │ │ │ + subseq sp, r6, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f5a4 <__bss_end__@@Base+0xfe386a08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c38c │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b 11663ac <__bss_end__@@Base+0x76d810> │ │ │ │ - subseq lr, lr, r4, ror sl │ │ │ │ - ldrsheq sp, [r6], #-194 @ 0xffffff3e │ │ │ │ - @ instruction: 0x00506e9a │ │ │ │ + subseq lr, lr, ip, lsl #21 │ │ │ │ + subseq sp, r6, sl, lsl #26 │ │ │ │ + ldrheq r6, [r0], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f5d4 <__bss_end__@@Base+0xfe386a38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c3bc │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b b663dc <__bss_end__@@Base+0x16d840> │ │ │ │ - subseq lr, lr, r4, asr #20 │ │ │ │ - subseq sp, r6, r2, asr #25 │ │ │ │ - subseq r6, r0, sl, ror #28 │ │ │ │ + subseq lr, lr, ip, asr sl │ │ │ │ + ldrsbeq sp, [r6], #-202 @ 0xffffff36 │ │ │ │ + subseq r6, r0, r2, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f604 <__bss_end__@@Base+0xfe386a68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c3ec │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ - b 56640c │ │ │ │ - subseq lr, lr, r4, lsl sl │ │ │ │ - @ instruction: 0x0056dc92 │ │ │ │ - ldrsbeq sp, [r6], #-202 @ 0xffffff36 │ │ │ │ + b 56640c │ │ │ │ + subseq lr, lr, ip, lsr #20 │ │ │ │ + subseq sp, r6, sl, lsr #25 │ │ │ │ + ldrsheq sp, [r6], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f634 <__bss_end__@@Base+0xfe386a98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c41c │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq lr, lr, r6, asr #24 │ │ │ │ - subseq lr, r6, ip, ror #3 │ │ │ │ - subseq lr, r6, r6, lsl #4 │ │ │ │ + subseq lr, lr, lr, asr ip │ │ │ │ + subseq lr, r6, r4, lsl #4 │ │ │ │ + subseq lr, r6, lr, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f660 <__bss_end__@@Base+0xfe386ac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c448 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq pc, lr, lr, lsr #2 │ │ │ │ - subseq pc, r6, r8, ror r6 @ │ │ │ │ + subseq pc, lr, r6, asr #2 │ │ │ │ @ instruction: 0x0056f690 │ │ │ │ + subseq pc, r6, r8, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b1bb │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b1b3 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andeq fp, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b1ab │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andeq ip, r3, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b1a3 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andeq sp, r3, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b19b │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andeq sp, r3, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b193 │ │ │ │ + svclt 0x0000b19f │ │ │ │ strheq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b197 │ │ │ │ andeq r5, r4, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andeq r5, r4, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b187 │ │ │ │ andeq r7, r4, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b17f │ │ │ │ muleq r4, r9, r1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b177 │ │ │ │ ldrdeq sl, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b16f │ │ │ │ andeq r1, r6, r1, ror r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed7f750 <__bss_end__@@Base+0xfe386bb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 2281f8 │ │ │ │ bmi e14774 <__bss_end__@@Base+0x41bbd8> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2632,1027 +2632,1027 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedb9992 <__bss_end__@@Base+0xfe3c0df6> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3699ac │ │ │ │ blne 18e9b04 <__bss_end__@@Base+0xef0f68> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 2e99b6 │ │ │ │ - blx 5e49be │ │ │ │ + blx 5e49be │ │ │ │ blx feaec9d2 <__bss_end__@@Base+0xfe0f3e36> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 6f4624 <_IO_stdin_used@@Base+0x2f78c> │ │ │ │ + blmi 6f4624 <_IO_stdin_used@@Base+0x2f774> │ │ │ │ b 12aa720 <__bss_end__@@Base+0x8b1b84> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 680748 │ │ │ │ + bmi 680748 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0754478 │ │ │ │ - andcs pc, r1, fp, lsr #9 │ │ │ │ + @ instruction: 0x2001f4b7 │ │ │ │ svc 0x00f8f7fc │ │ │ │ stmdb sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ strhteq r2, [fp], #-82 @ 0xffffffae │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ rsbseq fp, sl, r0, lsl #2 │ │ │ │ rsbseq fp, sl, r2, asr #1 │ │ │ │ rsbeq r2, fp, lr, lsr #10 │ │ │ │ - subeq sp, sl, r8, asr fp │ │ │ │ + subeq sp, sl, r0, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0e9 │ │ │ │ + svclt 0x0000b0f5 │ │ │ │ andeq lr, r6, sp, lsr #28 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0e1 │ │ │ │ + svclt 0x0000b0ed │ │ │ │ andeq r5, r7, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0d9 │ │ │ │ + svclt 0x0000b0e5 │ │ │ │ andeq r6, r7, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ + svclt 0x0000b0dd │ │ │ │ andeq r8, r7, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ + svclt 0x0000b0d5 │ │ │ │ andeq sl, r7, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ + svclt 0x0000b0cd │ │ │ │ andeq sp, r7, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ + svclt 0x0000b0c5 │ │ │ │ andeq sp, r7, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0bd │ │ │ │ strdeq lr, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ andeq pc, r7, r9, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ + svclt 0x0000b0ad │ │ │ │ andeq r0, r8, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ + svclt 0x0000b0a5 │ │ │ │ andeq r2, r8, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ + svclt 0x0000b09d │ │ │ │ muleq r8, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ + svclt 0x0000b095 │ │ │ │ andeq r4, r8, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ + svclt 0x0000b08d │ │ │ │ andeq r5, r8, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ + svclt 0x0000b085 │ │ │ │ andeq r8, r8, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ + svclt 0x0000b07d │ │ │ │ andeq r9, r8, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b069 │ │ │ │ + svclt 0x0000b075 │ │ │ │ andeq fp, r8, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b061 │ │ │ │ + svclt 0x0000b06d │ │ │ │ andeq fp, r8, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b059 │ │ │ │ + svclt 0x0000b065 │ │ │ │ andeq sp, r8, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b051 │ │ │ │ + svclt 0x0000b05d │ │ │ │ andeq lr, r8, r1, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b049 │ │ │ │ + svclt 0x0000b055 │ │ │ │ andeq pc, r8, r1, lsl r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b041 │ │ │ │ + svclt 0x0000b04d │ │ │ │ andeq r0, r9, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b039 │ │ │ │ + svclt 0x0000b045 │ │ │ │ andeq r0, r9, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b031 │ │ │ │ + svclt 0x0000b03d │ │ │ │ andeq r0, r9, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b029 │ │ │ │ + svclt 0x0000b035 │ │ │ │ andeq r0, r9, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ + svclt 0x0000b02d │ │ │ │ ldrdeq r1, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ + svclt 0x0000b025 │ │ │ │ muleq r9, r9, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ + svclt 0x0000b01d │ │ │ │ andeq r2, r9, r9, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ + svclt 0x0000b015 │ │ │ │ ldrdeq r2, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ + svclt 0x0000b00d │ │ │ │ andeq r8, r9, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ + @ instruction: 0xf0714478 │ │ │ │ + svclt 0x0000b005 │ │ │ │ andeq fp, r9, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ andeq fp, r9, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ strdeq pc, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ andeq pc, r9, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ andeq r0, sl, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ + svclt 0x0000b7dd │ │ │ │ andeq r1, sl, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ + svclt 0x0000b7d5 │ │ │ │ andeq r7, sl, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ + svclt 0x0000b7cd │ │ │ │ andeq lr, fp, r9, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + svclt 0x0000b7c5 │ │ │ │ andeq pc, fp, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ + svclt 0x0000b7bd │ │ │ │ andeq r1, ip, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ + svclt 0x0000b7b5 │ │ │ │ andeq r5, ip, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ + svclt 0x0000b7ad │ │ │ │ andeq r8, ip, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ + svclt 0x0000b7a5 │ │ │ │ andeq r9, ip, r5, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ + svclt 0x0000b79d │ │ │ │ andeq sl, ip, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ + svclt 0x0000b795 │ │ │ │ andeq fp, ip, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b78d │ │ │ │ andeq fp, ip, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b785 │ │ │ │ @ instruction: 0x000cedbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b77d │ │ │ │ andeq pc, ip, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b769 │ │ │ │ + svclt 0x0000b775 │ │ │ │ andeq pc, ip, r9, ror r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b76d │ │ │ │ @ instruction: 0x000d54bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b765 │ │ │ │ andeq r5, sp, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b75d │ │ │ │ andeq r6, sp, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ + svclt 0x0000b755 │ │ │ │ @ instruction: 0x000d7abd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b741 │ │ │ │ + svclt 0x0000b74d │ │ │ │ strheq r9, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b739 │ │ │ │ + svclt 0x0000b745 │ │ │ │ andeq sl, sp, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b731 │ │ │ │ + svclt 0x0000b73d │ │ │ │ andeq fp, sp, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ + svclt 0x0000b735 │ │ │ │ andeq ip, sp, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ + svclt 0x0000b72d │ │ │ │ andeq ip, sp, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ + svclt 0x0000b725 │ │ │ │ andeq ip, sp, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b711 │ │ │ │ + svclt 0x0000b71d │ │ │ │ ldrdeq sp, [sp], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b709 │ │ │ │ + svclt 0x0000b715 │ │ │ │ andeq sp, sp, sp, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b701 │ │ │ │ + svclt 0x0000b70d │ │ │ │ andeq sp, sp, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6f9 │ │ │ │ + svclt 0x0000b705 │ │ │ │ strdeq lr, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b6fd │ │ │ │ andeq lr, sp, r5, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6e9 │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ andeq pc, sp, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6e1 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ muleq sp, r1, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6d9 │ │ │ │ + svclt 0x0000b6e5 │ │ │ │ andeq r0, lr, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6dd │ │ │ │ andeq r1, lr, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6d5 │ │ │ │ andeq r1, lr, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6cd │ │ │ │ andeq r1, lr, r9, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6c5 │ │ │ │ muleq lr, r9, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6bd │ │ │ │ @ instruction: 0x000e29b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b6b5 │ │ │ │ @ instruction: 0x000e39bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6a1 │ │ │ │ + svclt 0x0000b6ad │ │ │ │ @ instruction: 0x000e3bb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b699 │ │ │ │ + svclt 0x0000b6a5 │ │ │ │ ldrdeq r5, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ + svclt 0x0000b69d │ │ │ │ @ instruction: 0x000e89b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b695 │ │ │ │ andeq fp, lr, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ + svclt 0x0000b68d │ │ │ │ andeq lr, lr, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ + svclt 0x0000b685 │ │ │ │ andeq r3, pc, r9, asr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ + svclt 0x0000b67d │ │ │ │ strdeq r7, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ + svclt 0x0000b675 │ │ │ │ andeq sl, pc, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ + svclt 0x0000b66d │ │ │ │ andeq sl, pc, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ + svclt 0x0000b665 │ │ │ │ andeq sl, pc, r9, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ + svclt 0x0000b65d │ │ │ │ andeq fp, pc, r5, lsl fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b649 │ │ │ │ + svclt 0x0000b655 │ │ │ │ andeq ip, pc, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b641 │ │ │ │ + svclt 0x0000b64d │ │ │ │ andseq pc, r0, r9, lsr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b639 │ │ │ │ + svclt 0x0000b645 │ │ │ │ andseq r0, r1, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b631 │ │ │ │ + svclt 0x0000b63d │ │ │ │ @ instruction: 0x001111f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b629 │ │ │ │ + svclt 0x0000b635 │ │ │ │ andseq r1, r1, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ + svclt 0x0000b62d │ │ │ │ andseq r5, r1, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b619 │ │ │ │ + svclt 0x0000b625 │ │ │ │ andseq fp, r1, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b611 │ │ │ │ + svclt 0x0000b61d │ │ │ │ ldrsheq ip, [r1], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b609 │ │ │ │ + svclt 0x0000b615 │ │ │ │ andseq r1, r2, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b601 │ │ │ │ + svclt 0x0000b60d │ │ │ │ andseq r2, r2, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5f9 │ │ │ │ + svclt 0x0000b605 │ │ │ │ andseq r3, r2, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5f1 │ │ │ │ + svclt 0x0000b5fd │ │ │ │ andseq r5, r2, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5e9 │ │ │ │ + svclt 0x0000b5f5 │ │ │ │ @ instruction: 0x001295f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5e1 │ │ │ │ + svclt 0x0000b5ed │ │ │ │ andseq lr, r2, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5d9 │ │ │ │ + svclt 0x0000b5e5 │ │ │ │ andseq pc, r2, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5d1 │ │ │ │ + svclt 0x0000b5dd │ │ │ │ andseq r2, r3, r1, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5c9 │ │ │ │ + svclt 0x0000b5d5 │ │ │ │ andseq r2, r3, r9, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5c1 │ │ │ │ + svclt 0x0000b5cd │ │ │ │ @ instruction: 0x001379b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5b9 │ │ │ │ + svclt 0x0000b5c5 │ │ │ │ @ instruction: 0x0013cfb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5b1 │ │ │ │ + svclt 0x0000b5bd │ │ │ │ andseq r0, r4, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5a9 │ │ │ │ + svclt 0x0000b5b5 │ │ │ │ andseq r3, r4, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5a1 │ │ │ │ + svclt 0x0000b5ad │ │ │ │ @ instruction: 0x001444b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b599 │ │ │ │ + svclt 0x0000b5a5 │ │ │ │ mulseq r4, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ + svclt 0x0000b59d │ │ │ │ andseq r9, r4, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b589 │ │ │ │ + svclt 0x0000b595 │ │ │ │ andseq sl, r4, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b581 │ │ │ │ + svclt 0x0000b58d │ │ │ │ mulseq r4, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b579 │ │ │ │ + svclt 0x0000b585 │ │ │ │ mulseq r4, r9, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b571 │ │ │ │ + svclt 0x0000b57d │ │ │ │ andseq lr, r4, r9, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b569 │ │ │ │ + svclt 0x0000b575 │ │ │ │ andseq pc, r4, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b561 │ │ │ │ + svclt 0x0000b56d │ │ │ │ andseq r3, r5, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b559 │ │ │ │ + svclt 0x0000b565 │ │ │ │ andseq r3, r5, r9, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b551 │ │ │ │ + svclt 0x0000b55d │ │ │ │ @ instruction: 0x00158bf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b549 │ │ │ │ + svclt 0x0000b555 │ │ │ │ andseq sp, r5, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b541 │ │ │ │ + svclt 0x0000b54d │ │ │ │ andseq r3, r6, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b539 │ │ │ │ + svclt 0x0000b545 │ │ │ │ andseq r4, r6, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b531 │ │ │ │ + svclt 0x0000b53d │ │ │ │ andseq sl, r6, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b529 │ │ │ │ + svclt 0x0000b535 │ │ │ │ andseq fp, r6, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b521 │ │ │ │ + svclt 0x0000b52d │ │ │ │ mulseq r6, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b519 │ │ │ │ + svclt 0x0000b525 │ │ │ │ andseq fp, r6, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ + svclt 0x0000b51d │ │ │ │ andseq ip, r6, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ + svclt 0x0000b515 │ │ │ │ andseq sp, r6, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b501 │ │ │ │ + svclt 0x0000b50d │ │ │ │ andseq sp, r6, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4f9 │ │ │ │ + svclt 0x0000b505 │ │ │ │ andseq lr, r6, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4f1 │ │ │ │ + svclt 0x0000b4fd │ │ │ │ @ instruction: 0x0016e4f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4e9 │ │ │ │ + svclt 0x0000b4f5 │ │ │ │ andseq lr, r6, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4e1 │ │ │ │ + svclt 0x0000b4ed │ │ │ │ andseq pc, r6, r9, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4d9 │ │ │ │ + svclt 0x0000b4e5 │ │ │ │ mulseq r7, r5, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4d1 │ │ │ │ + svclt 0x0000b4dd │ │ │ │ andseq r1, r7, r5, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4c9 │ │ │ │ + svclt 0x0000b4d5 │ │ │ │ andseq r1, r7, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4c1 │ │ │ │ + svclt 0x0000b4cd │ │ │ │ andseq r5, r7, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4b9 │ │ │ │ + svclt 0x0000b4c5 │ │ │ │ andseq r6, r7, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4b1 │ │ │ │ + svclt 0x0000b4bd │ │ │ │ @ instruction: 0x00176fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4a9 │ │ │ │ + svclt 0x0000b4b5 │ │ │ │ andseq lr, r7, r9, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4a1 │ │ │ │ + svclt 0x0000b4ad │ │ │ │ andseq pc, r7, r1, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b499 │ │ │ │ + svclt 0x0000b4a5 │ │ │ │ andseq r2, r8, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b491 │ │ │ │ + svclt 0x0000b49d │ │ │ │ andseq r3, r8, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b489 │ │ │ │ + svclt 0x0000b495 │ │ │ │ andseq r7, r8, r9, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b481 │ │ │ │ + svclt 0x0000b48d │ │ │ │ andseq r9, r8, r1, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b479 │ │ │ │ + svclt 0x0000b485 │ │ │ │ andseq r9, r8, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b471 │ │ │ │ + svclt 0x0000b47d │ │ │ │ andseq ip, r8, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b469 │ │ │ │ + svclt 0x0000b475 │ │ │ │ andseq r2, r9, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b461 │ │ │ │ + svclt 0x0000b46d │ │ │ │ andseq r3, r9, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b459 │ │ │ │ + svclt 0x0000b465 │ │ │ │ andseq r3, r9, r9, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b451 │ │ │ │ + svclt 0x0000b45d │ │ │ │ @ instruction: 0x001938b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b449 │ │ │ │ + svclt 0x0000b455 │ │ │ │ andseq r3, r9, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b441 │ │ │ │ + svclt 0x0000b44d │ │ │ │ @ instruction: 0x00193ad1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b439 │ │ │ │ + svclt 0x0000b445 │ │ │ │ @ instruction: 0x00193bf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b431 │ │ │ │ + svclt 0x0000b43d │ │ │ │ andseq r3, r9, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b429 │ │ │ │ + svclt 0x0000b435 │ │ │ │ mulseq r9, r1, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b421 │ │ │ │ + svclt 0x0000b42d │ │ │ │ andseq r4, r9, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ + svclt 0x0000b425 │ │ │ │ andseq r4, r9, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ + svclt 0x0000b41d │ │ │ │ andseq r4, r9, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ + svclt 0x0000b415 │ │ │ │ andseq r4, r9, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ + svclt 0x0000b40d │ │ │ │ andseq r8, r9, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ + svclt 0x0000b405 │ │ │ │ andseq r8, r9, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ + svclt 0x0000b3fd │ │ │ │ andseq r9, r9, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ + svclt 0x0000b3f5 │ │ │ │ andseq r9, r9, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ + svclt 0x0000b3ed │ │ │ │ andseq r9, r9, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ + svclt 0x0000b3e5 │ │ │ │ andseq r9, r9, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ + svclt 0x0000b3dd │ │ │ │ @ instruction: 0x001999fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ + svclt 0x0000b3d5 │ │ │ │ andseq r9, r9, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ + svclt 0x0000b3cd │ │ │ │ andseq r9, r9, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ + svclt 0x0000b3c5 │ │ │ │ mulseq r9, r9, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ + svclt 0x0000b3bd │ │ │ │ andseq r9, r9, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ + svclt 0x0000b3b5 │ │ │ │ andseq sl, r9, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ + svclt 0x0000b3ad │ │ │ │ andseq sl, r9, r5, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ + svclt 0x0000b3a5 │ │ │ │ andseq sl, r9, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ + svclt 0x0000b39d │ │ │ │ andseq sl, r9, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ + svclt 0x0000b395 │ │ │ │ andseq sl, r9, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ + svclt 0x0000b38d │ │ │ │ mulseq r9, r1, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ + svclt 0x0000b385 │ │ │ │ andseq sl, r9, r9, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ + svclt 0x0000b37d │ │ │ │ ldrsheq fp, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ + svclt 0x0000b375 │ │ │ │ andseq fp, r9, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ + svclt 0x0000b36d │ │ │ │ andseq ip, r9, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ + svclt 0x0000b365 │ │ │ │ mulseq r9, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ + svclt 0x0000b35d │ │ │ │ andseq sp, r9, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ + svclt 0x0000b355 │ │ │ │ andseq r3, sl, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ + svclt 0x0000b34d │ │ │ │ andseq r3, sl, r1, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ + svclt 0x0000b345 │ │ │ │ @ instruction: 0x001a43b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ + svclt 0x0000b33d │ │ │ │ andseq r4, sl, r9, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ + svclt 0x0000b335 │ │ │ │ andseq r5, sl, r5, ror #3 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ + svclt 0x0000b32d │ │ │ │ andseq r5, sl, r5, ror #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ + svclt 0x0000b325 │ │ │ │ andseq r9, sl, r1, asr r7 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf06e3008 │ │ │ │ - svclt 0x0000b311 │ │ │ │ + svclt 0x0000b31d │ │ │ │ rsbseq fp, sl, sl, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ + svclt 0x0000b315 │ │ │ │ andseq r8, fp, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ + svclt 0x0000b30d │ │ │ │ @ instruction: 0x001b8fb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ + svclt 0x0000b305 │ │ │ │ andseq sl, fp, r1, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b2fd │ │ │ │ andseq r0, sp, r9, lsr #6 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ + svclt 0x0000b2f5 │ │ │ │ andseq r4, sp, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ + svclt 0x0000b2ed │ │ │ │ andseq r5, sp, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ + svclt 0x0000b2e5 │ │ │ │ andseq r5, sp, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ + svclt 0x0000b2dd │ │ │ │ @ instruction: 0x001d5cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ + svclt 0x0000b2d5 │ │ │ │ andseq r6, sp, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ + svclt 0x0000b2cd │ │ │ │ mulseq sp, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ + svclt 0x0000b2c5 │ │ │ │ andseq r7, sp, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ + svclt 0x0000b2bd │ │ │ │ ldrsheq r8, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ + svclt 0x0000b2b5 │ │ │ │ mulseq sp, r9, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ + svclt 0x0000b2ad │ │ │ │ andseq r8, sp, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ + svclt 0x0000b2a5 │ │ │ │ andseq r8, sp, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ + svclt 0x0000b29d │ │ │ │ @ instruction: 0x001d8dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ + svclt 0x0000b295 │ │ │ │ andseq r9, sp, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ + svclt 0x0000b28d │ │ │ │ @ instruction: 0x001d9cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ + svclt 0x0000b285 │ │ │ │ mulseq sp, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ + svclt 0x0000b27d │ │ │ │ andseq sl, sp, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b275 │ │ │ │ andseq sl, sp, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b26d │ │ │ │ @ instruction: 0x001db2b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b265 │ │ │ │ andseq ip, sp, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b25d │ │ │ │ @ instruction: 0x001df3f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b255 │ │ │ │ andseq r5, lr, r5, lsl sl │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b24d │ │ │ │ andseq lr, lr, r1, lsr #2 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b239 │ │ │ │ + svclt 0x0000b245 │ │ │ │ mulseq lr, sp, r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - eorslt pc, r2, #110 @ 0x6e │ │ │ │ + eorslt pc, lr, #110 @ 0x6e │ │ │ │ rsbseq ip, sl, lr, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b22b │ │ │ │ + svclt 0x0000b237 │ │ │ │ eoreq r3, r0, r1, asr r3 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b223 │ │ │ │ + svclt 0x0000b22f │ │ │ │ eoreq r8, r0, sp, asr #31 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andslt pc, ip, #110 @ 0x6e │ │ │ │ + eorlt pc, r8, #110 @ 0x6e │ │ │ │ ldrshteq ip, [fp], #-110 @ 0xffffff92 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed805dc <__bss_end__@@Base+0xfe387a40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 8555fc │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - ldc2l 3, cr15, [r6], #940 @ 0x3ac │ │ │ │ + stc2 3, cr15, [r2, #-940] @ 0xfffffc54 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf4f0f063 │ │ │ │ + @ instruction: 0xf4fcf063 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 63f79c │ │ │ │ + blmi 63f79c │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 2f2038 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vld1.8 {d31[3]}, [r0], r3 │ │ │ │ + vld1.8 {d31[3]}, [ip], r3 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbeq r1, fp, r6, lsr #14 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ - strheq lr, [pc], #-222 @ │ │ │ │ + ldrdeq lr, [pc], #-214 @ │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - strheq lr, [pc], #-210 @ │ │ │ │ + subeq lr, pc, sl, asr #27 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1db │ │ │ │ eoreq pc, r0, sp, lsr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ eoreq r0, r1, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1cb │ │ │ │ eoreq r0, r1, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ mlaeq r1, r5, r9, r1 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf06e207c │ │ │ │ - svclt 0x0000b1ab │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ rsbseq ip, fp, r4, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1a3 │ │ │ │ + svclt 0x0000b1af │ │ │ │ eoreq r8, r1, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b19b │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ eoreq fp, r1, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b193 │ │ │ │ + svclt 0x0000b19f │ │ │ │ eoreq fp, r1, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b197 │ │ │ │ eoreq r5, r2, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b18f │ │ │ │ strdeq r5, [r2], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b187 │ │ │ │ eoreq r5, r2, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b17f │ │ │ │ eoreq r8, r5, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b177 │ │ │ │ eoreq r1, r6, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b16f │ │ │ │ eoreq r1, r7, r1, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b167 │ │ │ │ eoreq r1, r7, sp, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed80760 <__bss_end__@@Base+0xfe387bc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ed74 │ │ │ │ @ instruction: 0xf06e004c │ │ │ │ - bmi 826068 │ │ │ │ - blmi 7fa77c │ │ │ │ + bmi 826098 │ │ │ │ + blmi 7fa77c │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b fe267584 <__bss_end__@@Base+0xfd86e9e8> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3661,538 +3661,538 @@ │ │ │ │ tstcs r0, r6, ror sl │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf07a6064 │ │ │ │ - stmdami sl, {r0, r3, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r2, r4, r5, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - strblt pc, [lr], #-155 @ 0xffffff65 @ │ │ │ │ + ldrblt pc, [sl], #-155 @ 0xffffff65 @ │ │ │ │ rsbseq ip, ip, sl, lsr r3 │ │ │ │ rsbeq r1, fp, ip, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ andeq r2, r0, ip, lsl #27 │ │ │ │ andeq r4, r0, r8, lsr #17 │ │ │ │ eoreq r3, r7, r7, lsl #21 │ │ │ │ eoreq r3, r7, r1, asr #24 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s64 q10, , q2 │ │ │ │ svclt 0x0000be6b │ │ │ │ - subseq r5, sp, r8, lsr #5 │ │ │ │ + subseq r5, sp, r0, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0f9 │ │ │ │ + svclt 0x0000b105 │ │ │ │ eoreq ip, r7, r9, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0f1 │ │ │ │ + svclt 0x0000b0fd │ │ │ │ eoreq ip, r7, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0e9 │ │ │ │ + svclt 0x0000b0f5 │ │ │ │ eoreq lr, r7, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0e1 │ │ │ │ + svclt 0x0000b0ed │ │ │ │ eoreq pc, r7, sp, lsr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0d9 │ │ │ │ - eoreq r1, pc, sp, ror r9 @ │ │ │ │ + svclt 0x0000b0e5 │ │ │ │ + mlaeq pc, r5, r9, r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ - eoreq r2, pc, r9, lsl r1 @ │ │ │ │ + svclt 0x0000b0dd │ │ │ │ + eoreq r2, pc, r1, lsr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ - ldrdeq r5, [pc], -r9 @ │ │ │ │ + svclt 0x0000b0d5 │ │ │ │ + strdeq r5, [pc], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ - strhteq r6, [pc], -r1 │ │ │ │ + svclt 0x0000b0cd │ │ │ │ + eoreq r6, pc, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ - eoreq r8, pc, r9, lsl #4 │ │ │ │ + svclt 0x0000b0c5 │ │ │ │ + eoreq r8, pc, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ - eoreq r8, pc, r5, ror pc @ │ │ │ │ + svclt 0x0000b0bd │ │ │ │ + eoreq r8, pc, sp, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ - ldrdeq r9, [pc], -sp @ │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ + strdeq r9, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ - mlaeq pc, r9, sl, r9 @ │ │ │ │ + svclt 0x0000b0ad │ │ │ │ + strhteq r9, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ - eoreq sl, pc, r9, ror #11 │ │ │ │ + svclt 0x0000b0a5 │ │ │ │ + eoreq sl, pc, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ - eorseq r0, r0, r5, lsl #6 │ │ │ │ + svclt 0x0000b09d │ │ │ │ + eorseq r0, r0, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ - eorseq r2, r0, sp, lsr #18 │ │ │ │ + svclt 0x0000b095 │ │ │ │ + eorseq r2, r0, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ - mlaseq r0, r1, lr, r4 │ │ │ │ + svclt 0x0000b08d │ │ │ │ + eorseq r4, r0, r9, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ - ldrsbteq r5, [r0], -r9 │ │ │ │ + svclt 0x0000b085 │ │ │ │ + ldrshteq r5, [r0], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ - ldrsbteq sl, [r0], -r5 │ │ │ │ + svclt 0x0000b07d │ │ │ │ + eorseq sl, r0, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b069 │ │ │ │ - eorseq r0, r1, sp, ror #9 │ │ │ │ + svclt 0x0000b075 │ │ │ │ + eorseq r0, r1, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b061 │ │ │ │ - eorseq sp, r1, r9, lsl #10 │ │ │ │ + svclt 0x0000b06d │ │ │ │ + eorseq sp, r1, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b059 │ │ │ │ - ldrshteq pc, [r1], -r5 @ │ │ │ │ + svclt 0x0000b065 │ │ │ │ + eorseq pc, r1, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b051 │ │ │ │ - ldrshteq pc, [r1], -r9 @ │ │ │ │ + svclt 0x0000b05d │ │ │ │ + eorseq pc, r1, r1, lsl lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed80974 <__bss_end__@@Base+0xfe387dd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4ad73c │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000becd │ │ │ │ - mlaseq r2, r3, r3, r1 │ │ │ │ + eorseq r1, r2, fp, lsr #7 │ │ │ │ rsbeq r7, lr, r2, lsl #7 │ │ │ │ rsbeq r6, lr, r4, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ - eorseq r1, r2, r5, asr #11 │ │ │ │ + svclt 0x0000b033 │ │ │ │ + ldrsbteq r1, [r2], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ - eorseq r1, r2, r5, asr #16 │ │ │ │ + svclt 0x0000b02b │ │ │ │ + eorseq r1, r2, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ - eorseq r3, r2, r9, lsr #20 │ │ │ │ + svclt 0x0000b023 │ │ │ │ + eorseq r3, r2, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ - eorseq r5, r2, r1, lsr r1 │ │ │ │ + svclt 0x0000b01b │ │ │ │ + eorseq r5, r2, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ - eorseq r5, r2, r9, lsl #6 │ │ │ │ + svclt 0x0000b013 │ │ │ │ + eorseq r5, r2, r1, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ - mlaseq r2, r9, ip, r5 │ │ │ │ + @ instruction: 0xf0704478 │ │ │ │ + svclt 0x0000b00b │ │ │ │ + ldrhteq r5, [r2], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ - eorseq r5, r2, r5, lsr #25 │ │ │ │ + @ instruction: 0xf0704478 │ │ │ │ + svclt 0x0000b003 │ │ │ │ + ldrhteq r5, [r2], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ - eorseq r5, r2, sp, ror #31 │ │ │ │ + svclt 0x0000b7fb │ │ │ │ + eorseq r6, r2, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ - eorseq r6, r2, sp, asr #24 │ │ │ │ + svclt 0x0000b7f3 │ │ │ │ + eorseq r6, r2, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ - eorseq r7, r2, r9, lsl fp │ │ │ │ + svclt 0x0000b7eb │ │ │ │ + eorseq r7, r2, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ - eorseq ip, r2, sp, lsr #6 │ │ │ │ + svclt 0x0000b7e3 │ │ │ │ + eorseq ip, r2, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ - eorseq ip, r2, r5, asr #31 │ │ │ │ + svclt 0x0000b7db │ │ │ │ + ldrsbteq ip, [r2], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ - mlaseq r3, sp, r1, r2 │ │ │ │ + svclt 0x0000b7d3 │ │ │ │ + ldrhteq r2, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ - eorseq r2, r3, sp, ror #10 │ │ │ │ + svclt 0x0000b7cb │ │ │ │ + eorseq r2, r3, r5, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ - eorseq r2, r3, sp, lsr #27 │ │ │ │ + svclt 0x0000b7c3 │ │ │ │ + eorseq r2, r3, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ - eorseq r3, r3, sp, lsr r7 │ │ │ │ + svclt 0x0000b7bb │ │ │ │ + eorseq r3, r3, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ - mlaseq r3, r5, sl, r3 │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ + eorseq r3, r3, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ - eorseq r5, r3, r1, lsl #17 │ │ │ │ + svclt 0x0000b7ab │ │ │ │ + mlaseq r3, r9, r8, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ - mlaseq r3, r9, r8, r6 │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ + ldrhteq r6, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ - eorseq r8, r3, r5, ror #13 │ │ │ │ + svclt 0x0000b79b │ │ │ │ + ldrshteq r8, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ - eorseq r9, r3, sp, asr #27 │ │ │ │ + svclt 0x0000b793 │ │ │ │ + eorseq r9, r3, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ - eorseq sl, r3, r9, asr r3 │ │ │ │ + svclt 0x0000b78b │ │ │ │ + eorseq sl, r3, r1, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ - eorseq r0, r4, r9, asr #7 │ │ │ │ + svclt 0x0000b783 │ │ │ │ + eorseq r0, r4, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ - eorseq r0, r4, r9, ror #23 │ │ │ │ + svclt 0x0000b77b │ │ │ │ + eorseq r0, r4, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ - eorseq r0, r4, sp, lsl pc │ │ │ │ + svclt 0x0000b773 │ │ │ │ + eorseq r0, r4, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ - eorseq r1, r4, r1, lsr #14 │ │ │ │ + svclt 0x0000b76b │ │ │ │ + eorseq r1, r4, r9, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ - eorseq r1, r4, r5, asr r9 │ │ │ │ + svclt 0x0000b763 │ │ │ │ + eorseq r1, r4, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ - ldrhteq r1, [r4], -sp │ │ │ │ + svclt 0x0000b75b │ │ │ │ + ldrsbteq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ - eorseq r5, r4, sp, asr #4 │ │ │ │ + svclt 0x0000b753 │ │ │ │ + eorseq r5, r4, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ - eorseq r5, r4, r1, asr r5 │ │ │ │ + svclt 0x0000b74b │ │ │ │ + eorseq r5, r4, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ - eorseq r5, r4, r1, asr #13 │ │ │ │ + svclt 0x0000b743 │ │ │ │ + ldrsbteq r5, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ - eorseq r5, r4, r5, lsr #25 │ │ │ │ + svclt 0x0000b73b │ │ │ │ + ldrhteq r5, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ - eorseq r6, r4, r5, lsr r4 │ │ │ │ + svclt 0x0000b733 │ │ │ │ + eorseq r6, r4, sp, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ - eorseq r4, r5, r1, lsr #26 │ │ │ │ + svclt 0x0000b72b │ │ │ │ + eorseq r4, r5, r9, lsr sp │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrlt pc, [r8, -sp, rrx] │ │ │ │ + strlt pc, [r4, -sp, rrx]! │ │ │ │ ldrsbteq ip, [ip], #-50 @ 0xffffffce │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed80be4 <__bss_end__@@Base+0xfe388048> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vqadd.u32 d16, d26, d0 │ │ │ │ - @ instruction: 0xf104fb1d │ │ │ │ + @ instruction: 0xf104fb29 │ │ │ │ vhadd.u32 q8, q5, q8 │ │ │ │ - @ instruction: 0xf104fb19 │ │ │ │ + @ instruction: 0xf104fb25 │ │ │ │ vhadd.u32 q8, q13, q0 │ │ │ │ - @ instruction: 0xf104fb15 │ │ │ │ + @ instruction: 0xf104fb21 │ │ │ │ vqadd.u32 q8, q13, q8 │ │ │ │ - @ instruction: 0xf504fb11 │ │ │ │ + @ instruction: 0xf504fb1d │ │ │ │ vqadd.u32 d23, d26, d0 │ │ │ │ - @ instruction: 0xf104fb0d │ │ │ │ + @ instruction: 0xf104fb19 │ │ │ │ vqadd.u32 d16, d10, d16 │ │ │ │ - strtmi pc, [r0], -r9, lsl #22 │ │ │ │ - blx 3e67ce │ │ │ │ + @ instruction: 0x4620fb15 │ │ │ │ + blx 6e67ce <_IO_stdin_used@@Base+0x2191e> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx 2e67d6 │ │ │ │ + blx 5e67d6 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1e67dc │ │ │ │ + blx 4e67de │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx e67e4 │ │ │ │ + blx 3e67e6 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fffe67ec <__bss_end__@@Base+0xff5edc50> │ │ │ │ + blx 2e67ee │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx ffee67f4 <__bss_end__@@Base+0xff4edc58> │ │ │ │ + blx 1e67f4 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx ffde67fc <__bss_end__@@Base+0xff3edc60> │ │ │ │ + blx e67fc │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx ffce6804 <__bss_end__@@Base+0xff2edc68> │ │ │ │ + blx fffe6804 <__bss_end__@@Base+0xff5edc68> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx ffbe680c <__bss_end__@@Base+0xff1edc70> │ │ │ │ + blx ffee680c <__bss_end__@@Base+0xff4edc70> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx ffae6814 <__bss_end__@@Base+0xff0edc78> │ │ │ │ + blx ffde6814 <__bss_end__@@Base+0xff3edc78> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx ff9e681c <__bss_end__@@Base+0xfefedc80> │ │ │ │ + blx ffce681c <__bss_end__@@Base+0xff2edc80> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx ff8e6824 <__bss_end__@@Base+0xfeeedc88> │ │ │ │ + blx ffbe6824 <__bss_end__@@Base+0xff1edc88> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx ff7e682c <__bss_end__@@Base+0xfededc90> │ │ │ │ + blx ffae682c <__bss_end__@@Base+0xff0edc90> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx ff6e6834 <__bss_end__@@Base+0xfecedc98> │ │ │ │ + blx ff9e6834 <__bss_end__@@Base+0xfefedc98> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx ff5e683c <__bss_end__@@Base+0xfebedca0> │ │ │ │ + blx ff8e683c <__bss_end__@@Base+0xfeeedca0> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx ff4e6844 <__bss_end__@@Base+0xfeaedca8> │ │ │ │ + blx ff7e6844 <__bss_end__@@Base+0xfededca8> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx ff3e684c <__bss_end__@@Base+0xfe9edcb0> │ │ │ │ + blx ff6e684c <__bss_end__@@Base+0xfecedcb0> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx ff2e6854 <__bss_end__@@Base+0xfe8edcb8> │ │ │ │ + blx ff5e6854 <__bss_end__@@Base+0xfebedcb8> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx ff1e685c <__bss_end__@@Base+0xfe7edcc0> │ │ │ │ + blx ff4e685c <__bss_end__@@Base+0xfeaedcc0> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx ff0e6864 <__bss_end__@@Base+0xfe6edcc8> │ │ │ │ + blx ff3e6864 <__bss_end__@@Base+0xfe9edcc8> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx fefe686c <__bss_end__@@Base+0xfe5edcd0> │ │ │ │ + blx ff2e686c <__bss_end__@@Base+0xfe8edcd0> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx feee6874 <__bss_end__@@Base+0xfe4edcd8> │ │ │ │ + blx ff1e6874 <__bss_end__@@Base+0xfe7edcd8> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt fed66880 <__bss_end__@@Base+0xfe36dce4> │ │ │ │ + blt ff066880 <__bss_end__@@Base+0xfe66dce4> │ │ │ │ strdeq r6, [r8], #-140 @ 0xffffff74 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ - eorseq r0, r7, r5, lsl #12 │ │ │ │ + svclt 0x0000b69d │ │ │ │ + eorseq r0, r7, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ - eorseq r0, r7, r9, lsr #17 │ │ │ │ + svclt 0x0000b695 │ │ │ │ + eorseq r0, r7, r1, asr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ - eorseq r2, r7, sp, ror #20 │ │ │ │ + svclt 0x0000b68d │ │ │ │ + eorseq r2, r7, r5, lsl #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ - eorseq r4, r7, sp, asr #9 │ │ │ │ + svclt 0x0000b685 │ │ │ │ + eorseq r4, r7, r5, ror #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ - ldrhteq r5, [r7], -sp │ │ │ │ + svclt 0x0000b67d │ │ │ │ + ldrsbteq r5, [r7], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ - eorseq ip, r7, r1, ror fp │ │ │ │ + svclt 0x0000b675 │ │ │ │ + eorseq ip, r7, r9, lsl #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ - eorseq sp, r7, r1, lsr r8 │ │ │ │ + svclt 0x0000b66d │ │ │ │ + eorseq sp, r7, r9, asr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ - eorseq sp, r7, r5, asr #29 │ │ │ │ + svclt 0x0000b665 │ │ │ │ + ldrsbteq sp, [r7], -sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ - eorseq r0, r8, r1, lsl #28 │ │ │ │ + svclt 0x0000b65d │ │ │ │ + eorseq r0, r8, r9, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed80d74 <__bss_end__@@Base+0xfe3881d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf06d9001 │ │ │ │ - stmdals r1, {r0, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 367d04 │ │ │ │ - strlt pc, [lr], r1, lsl #1 │ │ │ │ + ldrlt pc, [sl], r1, lsl #1 │ │ │ │ rsbseq ip, ip, sl, asr r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b633 │ │ │ │ - ldrhteq ip, [r8], -r9 │ │ │ │ + svclt 0x0000b63f │ │ │ │ + ldrsbteq ip, [r8], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b62b │ │ │ │ - mlaseq r8, r1, fp, pc @ │ │ │ │ + svclt 0x0000b637 │ │ │ │ + eorseq pc, r8, r9, lsr #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b623 │ │ │ │ - ldrshteq r0, [r9], -sp │ │ │ │ + svclt 0x0000b62f │ │ │ │ + eorseq r0, r9, r5, lsl r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b61b │ │ │ │ - eorseq r4, r9, sp, lsl fp │ │ │ │ + svclt 0x0000b627 │ │ │ │ + eorseq r4, r9, r5, lsr fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b613 │ │ │ │ - eorseq sp, sl, r9, lsr #7 │ │ │ │ + svclt 0x0000b61f │ │ │ │ + eorseq sp, sl, r1, asr #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b60b │ │ │ │ - eorseq lr, sl, sp, lsl r8 │ │ │ │ + svclt 0x0000b617 │ │ │ │ + eorseq lr, sl, r5, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b603 │ │ │ │ - ldrhteq r0, [fp], -r9 │ │ │ │ + svclt 0x0000b60f │ │ │ │ + ldrsbteq r0, [fp], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5fb │ │ │ │ - mlaseq fp, r5, fp, r0 │ │ │ │ + svclt 0x0000b607 │ │ │ │ + eorseq r0, fp, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5f3 │ │ │ │ - eorseq r1, fp, sp, lsr r4 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ + eorseq r1, fp, r5, asr r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5eb │ │ │ │ - eorseq r2, fp, r9, lsl #9 │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ + eorseq r2, fp, r1, lsr #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5e3 │ │ │ │ - mlaseq fp, r9, r2, r4 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ + ldrhteq r4, [fp], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5db │ │ │ │ - eorseq r6, fp, r9, asr #25 │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ + eorseq r6, fp, r1, ror #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5d3 │ │ │ │ - eorseq r9, fp, sp, asr r6 │ │ │ │ + svclt 0x0000b5df │ │ │ │ + eorseq r9, fp, r5, ror r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5cb │ │ │ │ - eorseq lr, fp, r5, lsl r0 │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ + eorseq lr, fp, sp, lsr #32 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5c3 │ │ │ │ - eorseq pc, fp, r5, lsr #19 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ + ldrhteq pc, [fp], -sp @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5bb │ │ │ │ - ldrsbteq pc, [fp], -sp @ │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ + ldrshteq pc, [fp], -r5 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5b3 │ │ │ │ - eorseq r0, ip, sp, ror #12 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ + eorseq r0, ip, r5, lsl #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5ab │ │ │ │ - eorseq r6, ip, r5, lsl #1 │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ + mlaseq ip, sp, r0, r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b5a3 │ │ │ │ - eorseq r8, ip, r5, lsr r0 │ │ │ │ + svclt 0x0000b5af │ │ │ │ + eorseq r8, ip, sp, asr #32 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b59b │ │ │ │ - eorseq sl, ip, r5, lsl #15 │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ + mlaseq ip, sp, r7, sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b593 │ │ │ │ - eorseq lr, ip, r9, lsl r8 │ │ │ │ + svclt 0x0000b59f │ │ │ │ + eorseq lr, ip, r1, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b58b │ │ │ │ - eorseq r2, sp, r1, asr #1 │ │ │ │ + svclt 0x0000b597 │ │ │ │ + ldrsbteq r2, [sp], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b583 │ │ │ │ - eorseq r2, sp, r1, ror #3 │ │ │ │ + svclt 0x0000b58f │ │ │ │ + ldrshteq r2, [sp], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b57b │ │ │ │ - ldrshteq r5, [sp], -r1 │ │ │ │ + svclt 0x0000b587 │ │ │ │ + eorseq r5, sp, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b573 │ │ │ │ - eorseq lr, sp, r9, lsl #12 │ │ │ │ + svclt 0x0000b57f │ │ │ │ + eorseq lr, sp, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b56b │ │ │ │ - eorseq lr, sp, r9, lsl #21 │ │ │ │ + svclt 0x0000b577 │ │ │ │ + eorseq lr, sp, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b563 │ │ │ │ - eorseq pc, sp, r5, asr #16 │ │ │ │ + svclt 0x0000b56f │ │ │ │ + eorseq pc, sp, sp, asr r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b55b │ │ │ │ - eorseq pc, sp, sp, ror #27 │ │ │ │ + svclt 0x0000b567 │ │ │ │ + eorseq pc, sp, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b553 │ │ │ │ - eorseq pc, sp, sp, lsr lr @ │ │ │ │ + svclt 0x0000b55f │ │ │ │ + eorseq pc, sp, r5, asr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b54b │ │ │ │ - eorseq r0, lr, r1, lsl #1 │ │ │ │ + svclt 0x0000b557 │ │ │ │ + mlaseq lr, r9, r0, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b543 │ │ │ │ - ldrsbteq r0, [lr], -r5 │ │ │ │ + svclt 0x0000b54f │ │ │ │ + eorseq r0, lr, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b53b │ │ │ │ - eorseq r0, lr, r9, lsl ip │ │ │ │ + svclt 0x0000b547 │ │ │ │ + eorseq r0, lr, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b533 │ │ │ │ - eorseq r3, lr, r5, lsl lr │ │ │ │ + svclt 0x0000b53f │ │ │ │ + eorseq r3, lr, sp, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b52b │ │ │ │ - ldrsbteq r4, [lr], -r5 │ │ │ │ + svclt 0x0000b537 │ │ │ │ + eorseq r4, lr, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b523 │ │ │ │ - eorseq r4, lr, r5, lsl sl │ │ │ │ + svclt 0x0000b52f │ │ │ │ + eorseq r4, lr, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b51b │ │ │ │ - eorseq r6, lr, sp, lsr ip │ │ │ │ + svclt 0x0000b527 │ │ │ │ + eorseq r6, lr, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b513 │ │ │ │ - eorseq r7, lr, sp, lsl r3 │ │ │ │ + svclt 0x0000b51f │ │ │ │ + eorseq r7, lr, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b50b │ │ │ │ - eorseq r7, lr, sp, ror r7 │ │ │ │ + svclt 0x0000b517 │ │ │ │ + mlaseq lr, r5, r7, r7 │ │ │ │ │ │ │ │ 00229df4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (229e64 ) │ │ │ │ @@ -4215,650 +4215,650 @@ │ │ │ │ ldr r1, [pc, #68] @ (229e74 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 698278 │ │ │ │ + bl 698290 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (229e78 ) │ │ │ │ ldr r3, [pc, #32] @ (229e68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 229e5e │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 614da4 │ │ │ │ + bl 614dbc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r0, #20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r7, sp, #452 @ 0x1c4 │ │ │ │ + add r7, sp, #548 @ 0x224 │ │ │ │ movs r6, r7 │ │ │ │ - orrs.w r0, r0, #83 @ 0x53 │ │ │ │ + orn r0, r8, #83 @ 0x53 │ │ │ │ lsrs r6, r0, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e88 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229ef6 │ │ │ │ + cbz r1, 229efc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f04 │ │ │ │ + cbz r5, 229f0a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ea8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229f14 │ │ │ │ + cbz r1, 229f1a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229eb8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f22 │ │ │ │ + cbz r5, 229f28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ec8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229f32 │ │ │ │ + cbz r1, 229f38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ed8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f40 │ │ │ │ + cbz r5, 229f46 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ee8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229f50 │ │ │ │ + cbz r1, 229f56 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ef8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f5e │ │ │ │ + cbz r5, 229f64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f08 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229f6e │ │ │ │ + cbz r1, 229f74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f7c │ │ │ │ + cbz r5, 229f82 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f28 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229f8c │ │ │ │ + cbz r1, 229f92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f38 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229f9a │ │ │ │ + cbz r5, 229fa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f48 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229faa │ │ │ │ + cbz r1, 229fb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f58 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229fb8 │ │ │ │ + cbz r5, 229fbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f68 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229fc8 │ │ │ │ + cbz r1, 229fce │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f78 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229fd6 │ │ │ │ + cbz r5, 229fdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f88 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 229fe6 │ │ │ │ + cbz r1, 229fec │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 229ff4 │ │ │ │ + cbz r5, 229ffa │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fa8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a004 │ │ │ │ + cbz r1, 22a00a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fb8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a012 │ │ │ │ + cbz r5, 22a018 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fc8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a022 │ │ │ │ + cbz r1, 22a028 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fd8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a030 │ │ │ │ + cbz r5, 22a036 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fe8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a040 │ │ │ │ + cbz r1, 22a046 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ff8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a04e │ │ │ │ + cbz r5, 22a054 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a008 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a05e │ │ │ │ + cbz r1, 22a064 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a018 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a06c │ │ │ │ + cbz r5, 22a072 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a028 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a07c │ │ │ │ + cbz r1, 22a082 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a038 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a08a │ │ │ │ + cbz r5, 22a090 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a048 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a09a │ │ │ │ + cbz r1, 22a0a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a058 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a0a8 │ │ │ │ + cbz r5, 22a0ae │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a068 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a0b8 │ │ │ │ + cbz r1, 22a0be │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a078 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a0c6 │ │ │ │ + cbz r5, 22a0cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a088 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a0d6 │ │ │ │ + cbz r1, 22a0dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a098 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a0e4 │ │ │ │ + cbz r5, 22a0ea │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a0f4 │ │ │ │ + cbz r1, 22a0fa │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a102 │ │ │ │ + cbz r5, 22a108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a112 │ │ │ │ + cbz r1, 22a118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a120 │ │ │ │ + cbz r5, 22a126 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a130 │ │ │ │ + cbz r1, 22a136 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a13e │ │ │ │ + cbz r5, 22a144 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a108 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a14e │ │ │ │ + cbz r1, 22a154 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a118 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r5, 22a15c │ │ │ │ + cbz r5, 22a162 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a128 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - cbz r1, 22a16c │ │ │ │ + cbz r1, 22a172 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a138 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r7 │ │ │ │ + cbz r5, 22a180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a148 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r7 │ │ │ │ + cbz r1, 22a190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a158 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r6 │ │ │ │ + cbz r5, 22a19e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a168 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r6 │ │ │ │ + cbz r1, 22a1ae │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a178 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r5 │ │ │ │ + cbz r5, 22a1bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a188 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r5 │ │ │ │ + cbz r1, 22a1cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a198 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r4 │ │ │ │ + uxtb r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r4 │ │ │ │ + uxtb r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r3 │ │ │ │ + uxtb r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r3 │ │ │ │ + uxtb r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r2 │ │ │ │ + uxtb r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r2 │ │ │ │ + uxtb r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r1 │ │ │ │ + uxtb r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a208 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r1 │ │ │ │ + uxtb r1, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a218 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r5, r0 │ │ │ │ + uxtb r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a228 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxtb r1, r0 │ │ │ │ + uxtb r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a238 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r7 │ │ │ │ + uxtb r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a248 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r7 │ │ │ │ + uxtb r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a258 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r6 │ │ │ │ + uxtb r5, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a268 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r6 │ │ │ │ + uxtb r1, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a278 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r5 │ │ │ │ + uxtb r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a288 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r5 │ │ │ │ + uxtb r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a298 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r4 │ │ │ │ + uxth r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r4 │ │ │ │ + uxth r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r3 │ │ │ │ + uxth r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r3 │ │ │ │ + uxth r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r2 │ │ │ │ + uxth r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r2 │ │ │ │ + uxth r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r1 │ │ │ │ + uxth r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a308 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r1 │ │ │ │ + uxth r1, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a318 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r5, r0 │ │ │ │ + uxth r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a328 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - uxth r1, r0 │ │ │ │ + uxth r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a338 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r7 │ │ │ │ + uxth r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a348 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r7 │ │ │ │ + uxth r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a358 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r6 │ │ │ │ + uxth r5, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a368 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r6 │ │ │ │ + uxth r1, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a378 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r5 │ │ │ │ + uxth r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a388 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r5 │ │ │ │ + uxth r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a398 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r4 │ │ │ │ + sxtb r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a3a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r4 │ │ │ │ + sxtb r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a3b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r3 │ │ │ │ + sxtb r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a3c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r3 │ │ │ │ + sxtb r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a3d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r5, r2 │ │ │ │ + sxtb r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a3e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - sxtb r1, r2 │ │ │ │ + sxtb r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 22a4d0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5010,59 +5010,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (22a59c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ b.n 22aa94 <_start@@Base+0x388> │ │ │ │ lsls r4, r7, #1 │ │ │ │ - cbnz r4, 22a5ba │ │ │ │ + cbnz r4, 22a5c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 22a5c2 │ │ │ │ + cbnz r2, 22a5c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (22a5c8 ) │ │ │ │ ldr r1, [pc, #24] @ (22a5cc ) │ │ │ │ ldr r0, [pc, #28] @ (22a5d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6c4e80 │ │ │ │ + bl 6c4e98 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 6a26b4 │ │ │ │ + b.w 6a26cc │ │ │ │ nop │ │ │ │ - strh r5, [r4, #12] │ │ │ │ + strh r5, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r3, [r4, #15] │ │ │ │ + ldrb r3, [r7, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r5, [r0, #17] │ │ │ │ + ldrb r5, [r3, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 697804 │ │ │ │ + b.w 69781c │ │ │ │ nop │ │ │ │ b.n 22acc0 <_start@@Base+0x5b4> │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5f0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - lsls r5, r0, #18 │ │ │ │ + lsls r5, r3, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (22a694 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5071,15 +5071,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (22a69c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr r0, [pc, #128] @ (22a6a0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 224d04 │ │ │ │ @@ -5107,15 +5107,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22a632 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5126,15 +5126,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r0, #20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22ae8c │ │ │ │ lsls r4, r7, #1 │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 22ae30 │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r2, r1, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r3, [pc, #20] @ (22a6c4 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5145,43 +5145,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ b.n 22ae44 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - str r1, [r4, #92] @ 0x5c │ │ │ │ + str r1, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a6d8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 697804 │ │ │ │ + b.w 69781c │ │ │ │ nop │ │ │ │ b.n 22ae30 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a6e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - adds r5, #57 @ 0x39 │ │ │ │ + adds r5, #81 @ 0x51 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a6f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - adds r5, #53 @ 0x35 │ │ │ │ + adds r5, #77 @ 0x4d │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a708 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 699804 │ │ │ │ + b.w 69981c │ │ │ │ nop │ │ │ │ - adds r7, #149 @ 0x95 │ │ │ │ + adds r7, #173 @ 0xad │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022a70c <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5298,15 +5298,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (22a81c <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ subs r6, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ vldr d7, [pc, #60] @ 22a860 <_start@@Base+0x154> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5359,15 +5359,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 2257a8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 54cc28 │ │ │ │ + bl 54cc40 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 225994 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 22a906 <_start@@Base+0x1fa> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5381,15 +5381,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (22a95c <_start@@Base+0x250>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5411,27 +5411,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r1, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r3, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf28a0056 │ │ │ │ - add r6, pc, #400 @ (adr r6, 22aaec <_start@@Base+0x3e0>) │ │ │ │ + subw r0, r2, #86 @ 0x56 │ │ │ │ + add r6, pc, #496 @ (adr r6, 22ab4c <_start@@Base+0x440>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #176 @ (adr r6, 22aa10 <_start@@Base+0x304>) │ │ │ │ + add r6, pc, #272 @ (adr r6, 22aa70 <_start@@Base+0x364>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movw r0, #16470 @ 0x4056 │ │ │ │ - add r5, pc, #936 @ (adr r5, 22ad10 ) │ │ │ │ + @ instruction: 0xf25c0056 │ │ │ │ + add r6, pc, #8 @ (adr r6, 22a970 <_start@@Base+0x264>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 22a96c <_start@@Base+0x260>) │ │ │ │ + add r6, pc, #96 @ (adr r6, 22a9cc <_start@@Base+0x2c0>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (22a9cc <_start@@Base+0x2c0>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5443,19 +5443,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22c630 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 22a99a <_start@@Base+0x28e> │ │ │ │ movs r1, #1 │ │ │ │ blx 223074 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a8a14 │ │ │ │ + bl 6a8a2c │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697c80 │ │ │ │ + bl 697c98 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 22360c │ │ │ │ @@ -5468,31 +5468,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (22aa4c <_start@@Base+0x340>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 22aa22 <_start@@Base+0x316> │ │ │ │ mov r0, r6 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #80] @ 22aa50 <_start@@Base+0x344> │ │ │ │ ldr r2, [pc, #80] @ (22aa54 <_start@@Base+0x348>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ cbz r0, 22aa22 <_start@@Base+0x316> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 22aa3a <_start@@Base+0x32e> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5504,67 +5504,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 3dd714 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3ddf38 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs.w r0, sl, #86 @ 0x56 │ │ │ │ - add r5, pc, #472 @ (adr r5, 22ac30 <_start@@Base+0x524>) │ │ │ │ + @ instruction: 0xf1920056 │ │ │ │ + add r5, pc, #568 @ (adr r5, 22ac90 <_start@@Base+0x584>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (22ab30 <_start@@Base+0x424>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (22ab34 <_start@@Base+0x428>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #192] @ (22ab38 <_start@@Base+0x42c>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ bl 2bac80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 2232e4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (22ab3c <_start@@Base+0x430>) │ │ │ │ blx 2232e4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697bd0 │ │ │ │ + bl 697be8 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a8a08 │ │ │ │ + bl 6a8a20 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5586,18 +5586,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 49d61c │ │ │ │ nop │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add.w r0, r6, #86 @ 0x56 │ │ │ │ - add r5, pc, #128 @ (adr r5, 22abbc <_start@@Base+0x4b0>) │ │ │ │ + adds.w r0, lr, #86 @ 0x56 │ │ │ │ + add r5, pc, #224 @ (adr r5, 22ac1c <_start@@Base+0x510>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r2, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r5, [pc, #432] @ (22acf4 <_start@@Base+0x5e8>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5610,35 +5610,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (22abfc <_start@@Base+0x4f0>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (22ac00 <_start@@Base+0x4f4>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (22ac04 <_start@@Base+0x4f8>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #124] @ (22ac08 <_start@@Base+0x4fc>) │ │ │ │ ldr r1, [pc, #128] @ (22ac0c <_start@@Base+0x500>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #112] @ (22ac10 <_start@@Base+0x504>) │ │ │ │ ldr r3, [pc, #116] @ (22ac14 <_start@@Base+0x508>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (22ac18 <_start@@Base+0x50c>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5669,26 +5669,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bic.w r0, r4, #86 @ 0x56 │ │ │ │ - add r4, pc, #328 @ (adr r4, 22ad44 ) │ │ │ │ + bics.w r0, ip, #86 @ 0x56 │ │ │ │ + add r4, pc, #424 @ (adr r4, 22ada4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 22ad5c ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 22adbc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #432 @ (adr r4, 22adb8 ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 22ae18 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #56 @ (adr r4, 22ac44 <_start@@Base+0x538>) │ │ │ │ + add r4, pc, #152 @ (adr r4, 22aca4 <_start@@Base+0x598>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5737,15 +5737,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a3098 │ │ │ │ + bl 6a30b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22ace6 <_start@@Base+0x5da> │ │ │ │ ldr r2, [pc, #84] @ (22ad04 <_start@@Base+0x5f8>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5761,28 +5761,28 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a309c │ │ │ │ + b.w 6a30b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ cdp2 0, 9, cr0, cr0, cr10, {3} │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #264 @ (adr r3, 22ae10 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 22ae70 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022ad08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5842,29 +5842,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r1, [pc, #100] @ (22ae0c ) │ │ │ │ ldr r2, [pc, #104] @ (22ae10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (22ae14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cbz r0, 22adee │ │ │ │ ldr r2, [pc, #80] @ (22ae18 ) │ │ │ │ ldr r3, [pc, #60] @ (22ae08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -5876,27 +5876,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [sl, #-424]! @ 0xfffffe58 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6, #344] @ 0x158 │ │ │ │ - add r2, pc, #0 @ (adr r2, 22ae14 ) │ │ │ │ + stcl 0, cr0, [lr, #344]! @ 0x158 │ │ │ │ + add r2, pc, #96 @ (adr r2, 22ae74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 0, cr0, [r2, #-424] @ 0xfffffe58 │ │ │ │ │ │ │ │ 0022ae1c : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ dmb ish │ │ │ │ @@ -5961,16 +5961,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (22af24 ) │ │ │ │ - bl 551dec │ │ │ │ - bl 54dd78 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54dd90 │ │ │ │ ldr r3, [pc, #84] @ (22af28 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22aef0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5991,61 +5991,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22aedc │ │ │ │ ldr r0, [pc, #44] @ (22af34 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r6], {86} @ 0x56 │ │ │ │ - add r0, pc, #976 @ (adr r0, 22b2f0 ) │ │ │ │ + ldcl 0, cr0, [lr], {86} @ 0x56 │ │ │ │ + add r1, pc, #48 @ (adr r1, 22af50 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldc2 0, cr0, [r8], #-424 @ 0xfffffe58 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #16] @ (22af40 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #8 @ (adr r1, 22af40 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 22afa0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022af38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (22afd4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ ldr r2, [pc, #132] @ (22afd8 ) │ │ │ │ ldr r1, [pc, #132] @ (22afdc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 22afae │ │ │ │ cbz r4, 22afc0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ cbz r0, 22af98 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552054 │ │ │ │ + bl 55206c │ │ │ │ cbnz r0, 22af98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6071,26 +6071,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (22afec ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl], #-344 @ 0xfffffea8 │ │ │ │ - add r0, pc, #256 @ (adr r0, 22b0dc ) │ │ │ │ + mcrr 0, 5, r0, r2, cr6 │ │ │ │ + add r0, pc, #352 @ (adr r0, 22b13c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #392 @ (adr r0, 22b170 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 22b1d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 22b180 ) │ │ │ │ + add r0, pc, #496 @ (adr r0, 22b1e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022aff0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6098,15 +6098,15 @@ │ │ │ │ bl 22cabc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (22b06c ) │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22b02c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 223ae0 │ │ │ │ cbnz r0, 22b040 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6131,15 +6131,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 22b0f8 │ │ │ │ + bhi.n 22b128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 22b0e4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -6148,49 +6148,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (22b0ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ bl 22aff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 22b0ca │ │ │ │ ldr r0, [pc, #60] @ (22b0f0 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e3ec │ │ │ │ + bl 69e404 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r0, [pc, #40] @ (22b0f4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e3ec │ │ │ │ + bl 69e404 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223608 │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaf60056 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ + add.w r0, lr, r6, lsr #1 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0022b0f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6205,27 +6205,27 @@ │ │ │ │ cbz r3, 22b172 │ │ │ │ mov r4, r0 │ │ │ │ bl 22cabc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 22af38 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 22b180 │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ ldr r3, [pc, #112] @ (22b1a0 ) │ │ │ │ ldr r2, [pc, #112] @ (22b1a4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (22b1a8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #96] @ (22b1ac ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6238,39 +6238,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (22b1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #48] @ (22b1b4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ mov r0, r4 │ │ │ │ blx 225b8c │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ nop │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr??.w r0, [r6, #106] @ 0x6a │ │ │ │ - orr.w r0, sl, r6, lsr #1 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + orn r0, r2, r6, lsr #1 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #36 @ 0x24 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b1b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6316,72 +6316,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (22b290 ) │ │ │ │ bl 22cabc │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ ldr r1, [pc, #80] @ (22b294 ) │ │ │ │ ldr r2, [pc, #80] @ (22b298 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 22b264 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 552414 │ │ │ │ + bl 55242c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (22b29c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e3ec │ │ │ │ + bl 69e404 │ │ │ │ ldr r1, [pc, #36] @ (22b2a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 22511c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2245a8 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmdb r8!, {r1, r2, r4, r6} │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldrd r0, r0, [r0, #-344] @ 0x158 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 22b6a0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (22b388 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #204] @ (22b38c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (22b390 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 223a64 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 22b332 │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6441,56 +6441,56 @@ │ │ │ │ ldr r1, [pc, #56] @ (22b3b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 22b2fc │ │ │ │ nop │ │ │ │ - strd r0, r0, [sl, #-344]! @ 0x158 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + @ instruction: 0xe9820056 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #336 @ (adr r2, 22b4e4 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 22b544 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b3b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r3, [pc, #1540] @ 22b9d8 │ │ │ │ ldr.w r2, [pc, #1540] @ 22b9dc │ │ │ │ ldr.w r1, [pc, #1540] @ 22b9e0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 22b694 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6679,30 +6679,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (22b9ec ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 22b4ba │ │ │ │ ldr r3, [pc, #944] @ (22b9f0 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (22b9f4 ) │ │ │ │ ldr r1, [pc, #944] @ (22b9f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6761,15 +6761,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6811,15 +6811,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 22b918 │ │ │ │ @@ -6834,15 +6834,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b708 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (22ba08 ) │ │ │ │ ldr r4, [pc, #564] @ (22ba0c ) │ │ │ │ @@ -6851,15 +6851,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (22ba10 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 22b51a │ │ │ │ ldr r3, [pc, #528] @ (22ba14 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -6867,15 +6867,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (22ba1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b52a │ │ │ │ ldr r3, [pc, #500] @ (22ba20 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -6883,15 +6883,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (22ba28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -6916,15 +6916,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (22ba34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b78e │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b53c │ │ │ │ ldr r3, [pc, #392] @ (22ba38 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -6932,15 +6932,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (22ba40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b54c │ │ │ │ ldr r3, [pc, #364] @ (22ba44 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -6948,15 +6948,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (22ba4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b55c │ │ │ │ ldr r3, [pc, #336] @ (22ba50 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -6964,15 +6964,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (22ba58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22b656 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 22b972 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -6981,15 +6981,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 22b708 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 22b972 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -6998,15 +6998,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b708 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22b708 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7014,15 +7014,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 22b708 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22b842 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7036,78 +7036,78 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 22b75c │ │ │ │ nop │ │ │ │ - strex r0, r0, [ip, #344] @ 0x158 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + strd r0, r0, [r4], #-344 @ 0x158 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #224 @ (adr r1, 22bac4 ) │ │ │ │ + add r1, pc, #320 @ (adr r1, 22bb24 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b604 │ │ │ │ + b.n 22b634 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [sp, #816] @ 0x330 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b5b8 │ │ │ │ + b.n 22b5e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b364 │ │ │ │ + b.n 22b394 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b2a8 │ │ │ │ + b.n 22b2d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b258 │ │ │ │ + b.n 22b288 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c214 │ │ │ │ + b.n 22b244 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c168 │ │ │ │ + b.n 22c198 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c120 │ │ │ │ + b.n 22c150 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c0dc │ │ │ │ + b.n 22c10c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c098 │ │ │ │ + b.n 22c0c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022ba5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7120,25 +7120,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (22bca0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #532] @ (22bca4 ) │ │ │ │ ldr r2, [pc, #536] @ (22bca8 ) │ │ │ │ ldr r1, [pc, #536] @ (22bcac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22bb1a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7164,27 +7164,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 22bab2 │ │ │ │ ldr r3, [pc, #444] @ (22bcb0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #436] @ (22bcb4 ) │ │ │ │ ldr r2, [pc, #440] @ (22bcb8 ) │ │ │ │ ldr r1, [pc, #440] @ (22bcbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22bbbc │ │ │ │ ldr r3, [pc, #420] @ (22bcc0 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (22bcc4 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7199,21 +7199,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22bc48 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22bc1a │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #368] @ (22bcc8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 22bb88 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 22bbf6 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 22bbe6 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7230,27 +7230,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22bb7a │ │ │ │ ldr r3, [pc, #312] @ (22bccc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #300] @ (22bcd0 ) │ │ │ │ ldr r2, [pc, #304] @ (22bcd4 ) │ │ │ │ ldr r1, [pc, #304] @ (22bcd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (22bcdc ) │ │ │ │ ldr r3, [pc, #216] @ (22bc9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7288,111 +7288,111 @@ │ │ │ │ bne.n 22bb32 │ │ │ │ b.n 22bb80 │ │ │ │ ldr r3, [pc, #176] @ (22bccc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #180] @ (22bce0 ) │ │ │ │ ldr r2, [pc, #180] @ (22bce4 ) │ │ │ │ ldr r1, [pc, #184] @ (22bce8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22bbbc │ │ │ │ ldr r3, [pc, #100] @ (22bcb0 ) │ │ │ │ ldr r4, [pc, #160] @ (22bcec ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #148] @ (22bcf0 ) │ │ │ │ ldr r1, [pc, #148] @ (22bcf4 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22bbbc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #120] @ (22bcf8 ) │ │ │ │ ldr r2, [pc, #120] @ (22bcfc ) │ │ │ │ ldr r1, [pc, #124] @ (22bd00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ b.n 22bb7a │ │ │ │ nop │ │ │ │ eors.w r0, r8, #106 @ 0x6a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, lr, #106 @ 0x6a │ │ │ │ - b.n 22bfd4 │ │ │ │ + b.n 22c004 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22bf04 │ │ │ │ + b.n 22bf34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bed0 │ │ │ │ + b.n 22bf00 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22bdd8 │ │ │ │ + b.n 22be08 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ vhadd.s8 q8, q5, q13 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + b.n 22bd04 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 222 @ 0xde │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 164 @ 0xa4 │ │ │ │ + svc 188 @ 0xbc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bd04 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7467,15 +7467,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (22be08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7486,51 +7486,51 @@ │ │ │ │ ldr r1, [pc, #44] @ (22be14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 22bdca │ │ │ │ bl 225c90 │ │ │ │ nop │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #90 @ 0x5a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22be2c ) │ │ │ │ ldr r2, [pc, #20] @ (22be30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (22be34 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r0], #424 @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (22be44 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ nop │ │ │ │ - str r7, [sp, #608] @ 0x260 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22be9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7550,43 +7550,43 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 22ae40 │ │ │ │ stc 0, cr0, [lr], #424 @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (22bee4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 697bd0 │ │ │ │ + bl 697be8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 697bd0 │ │ │ │ + bl 697be8 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 697bd0 │ │ │ │ + b.w 697be8 │ │ │ │ nop │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022bee8 : │ │ │ │ ldr r3, [pc, #20] @ (22bf00 ) │ │ │ │ ldr r2, [pc, #24] @ (22bf04 ) │ │ │ │ @@ -7601,28 +7601,28 @@ │ │ │ │ adds r0, #4 │ │ │ │ bx r3 │ │ │ │ stc 0, cr0, [r0], #-424 @ 0xfffffe58 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bf10 : │ │ │ │ ldr r0, [pc, #12] @ (22bf20 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (22bf24 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bf28 : │ │ │ │ ldr r3, [pc, #40] @ (22bf54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 22bf4a │ │ │ │ @@ -7733,33 +7733,33 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb90006a │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r1, #1 │ │ │ │ eors r4, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ands r2, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 22bfb0 │ │ │ │ + bgt.n 22bfe0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 22bf8c │ │ │ │ + bgt.n 22bfbc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c05c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7805,15 +7805,15 @@ │ │ │ │ b.n 22c09e │ │ │ │ nop │ │ │ │ eors.w r0, sl, sl, asr #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r7, #60 @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 0022c0e8 : │ │ │ │ @@ -7917,15 +7917,15 @@ │ │ │ │ strd r0, r0, [r8, #424]! @ 0x1a8 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [ip, #424] @ 0x1a8 │ │ │ │ @ instruction: 0xe9b8006a │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0022c1f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8048,15 +8048,15 @@ │ │ │ │ bgt.n 22c312 │ │ │ │ ldr r0, [pc, #116] @ (22c39c ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (22c3a0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8081,35 +8081,35 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w sl!, {r1, r3, r5, r6} │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r5, #58 @ 0x3a │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 22c450 │ │ │ │ + bls.n 22c480 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c3b0 : │ │ │ │ ldr r2, [pc, #104] @ (22c41c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (22c420 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8140,30 +8140,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 697d08 │ │ │ │ + bl 697d20 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 22c2cc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c430 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8196,15 +8196,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22c44e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (22c500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 22c44e │ │ │ │ ldr r3, [pc, #108] @ (22c504 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (22c508 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8244,25 +8244,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c518 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8322,45 +8322,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 22c548 │ │ │ │ ldr r0, [pc, #80] @ (22c5f0 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 22c572 │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 697cc8 │ │ │ │ + bl 697ce0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 22c572 │ │ │ │ nop │ │ │ │ b.n 22c190 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r3, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c5f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8454,15 +8454,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22c766 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 22c746 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8478,20 +8478,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22c6da │ │ │ │ ldr r1, [pc, #96] @ (22c78c ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r0, [pc, #84] @ (22c790 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 697d08 │ │ │ │ + b.w 697d20 │ │ │ │ bl 3ddd98 │ │ │ │ bl 22c234 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 22c3b0 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8501,22 +8501,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 22c6f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ b.n 22c050 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022c794 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8584,25 +8584,25 @@ │ │ │ │ bpl.n 22c7f8 │ │ │ │ ldr r0, [pc, #32] @ (22c864 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 22c7f8 │ │ │ │ b.n 22cf08 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c868 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8639,25 +8639,25 @@ │ │ │ │ bpl.n 22c89a │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (22c8e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 22c89a │ │ │ │ b.n 22cdf8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c8e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8841,15 +8841,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6872e8 │ │ │ │ + b.w 687300 │ │ │ │ b.n 22cc00 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22ccb8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22ce4c ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -8937,15 +8937,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ b.n 22cb68 │ │ │ │ nop │ │ │ │ svc 178 @ 0xb2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cdb4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cf48 ) │ │ │ │ @@ -8982,15 +8982,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ b.n 22cbd8 │ │ │ │ nop │ │ │ │ svc 66 @ 0x42 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22ce24 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cfb8 ) │ │ │ │ @@ -9026,15 +9026,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10232,19 +10232,19 @@ │ │ │ │ str.w r0, [lr, #95] @ 0x5f │ │ │ │ strh.w r0, [r8, #95] @ 0x5f │ │ │ │ str r4, [r2, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ strb.w r0, [r6, #95] @ 0x5f │ │ │ │ str r0, [r0, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r4, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #238 @ 0xee │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r2, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -10254,134 +10254,134 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrsh r4, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, #66 @ 0x42 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r0, #54] @ 0x36 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf67c0049 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + @ instruction: 0xf6940049 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ bls.n 22d8bc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r6, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r1, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r0, [r5, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r2, [r5, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r2, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r0, [r1, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - usat r0, #9, r8, lsl #1 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + usat r0, #9, r0, asr #1 │ │ │ │ + strh r4, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r6, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf3340049 │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + sbfx r0, ip, #1, #10 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrh r0, [r7, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf2f80049 │ │ │ │ + @ instruction: 0xf3100049 │ │ │ │ ldrh r2, [r3, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf2da0049 │ │ │ │ + @ instruction: 0xf2f20049 │ │ │ │ ldrh r4, [r7, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf2bc0049 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ + @ instruction: 0xf2d40049 │ │ │ │ + strh r0, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r3, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - rsb r0, r6, #73 @ 0x49 │ │ │ │ + rsbs r0, lr, #73 @ 0x49 │ │ │ │ ldr r0, [r7, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs.w r0, r8, #73 @ 0x49 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + rsbs r0, r0, #73 @ 0x49 │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r2, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adcs.w r0, r6, #73 @ 0x49 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + sbc.w r0, lr, #73 @ 0x49 │ │ │ │ + strh r2, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr.w r1, [pc, #1632] @ 22dfb0 │ │ │ │ ubfx r2, r5, #1, #5 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -10995,138 +10995,138 @@ │ │ │ │ ubfx r2, r5, #6, #20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 22d390 │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r1, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stc 0, cr0, [sl, #292] @ 0x124 │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + stc 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #23] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r3, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldc 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldc 0, cr0, [r6, #-292]! @ 0xfffffedc │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r2, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r2, #20] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r4, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r6, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - mrrc 0, 4, r0, r2, cr9 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + stcl 0, cr0, [sl], #-292 @ 0xfffffedc │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [ip], #-292 @ 0xfffffedc │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + mrrc 0, 4, r0, r4, cr9 │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc 0, cr0, [r6], {73} @ 0x49 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldc 0, cr0, [lr], {73} @ 0x49 │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r6, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - sub.w r0, r6, r9, lsl #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + subs.w r0, lr, r9, lsl #1 │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strh r6, [r2, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds.w r0, r6, r9, lsl #1 │ │ │ │ + @ instruction: 0xeb2e0049 │ │ │ │ orr.w r0, r2, pc, lsr #1 │ │ │ │ - pkhbt r0, sl, r9, lsl #1 │ │ │ │ + @ instruction: 0xeae20049 │ │ │ │ bic.w r0, r4, pc, lsr #1 │ │ │ │ - @ instruction: 0xeaac0049 │ │ │ │ + pkhbt r0, r4, r9, lsl #1 │ │ │ │ and.w r0, r6, pc, lsr #1 │ │ │ │ - eor.w r0, lr, r9, lsl #1 │ │ │ │ + @ instruction: 0xeaa60049 │ │ │ │ strd r0, r0, [r8, #380]! @ 0x17c │ │ │ │ - orns r0, r0, r9, lsl #1 │ │ │ │ + eor.w r0, r8, r9, lsl #1 │ │ │ │ strd r0, r0, [sl, #380] @ 0x17c │ │ │ │ - orrs.w r0, r2, r9, lsl #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + orn r0, sl, r9, lsl #1 │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r1, #9] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [r0, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldmdb r4, {r0, r3, r6} │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + stmdb ip!, {r0, r3, r6} │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r4, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r2, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r4, #2] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r5, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrd r0, r0, [lr], #-292 @ 0x124 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + ldmia.w r6, {r0, r3, r6} │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #0] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022e0d0 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 22cd94 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -11281,27 +11281,27 @@ │ │ │ │ movs r1, #31 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ b.n 22e9f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r1!, {} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22e26c ) │ │ │ │ ubfx r2, r0, #5, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e270 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e9d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e2bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11322,15 +11322,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22e9d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e30c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11351,15 +11351,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22e980 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #32] @ (22e338 ) │ │ │ │ ubfx ip, r0, #4, #1 │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r0, r0, #5, #5 │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, ip, lsl #3 │ │ │ │ @@ -11368,114 +11368,114 @@ │ │ │ │ ldr r0, [pc, #12] @ (22e33c ) │ │ │ │ asrs r2, r3, #28 │ │ │ │ asrs r3, r3, #31 │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ b.n 22e920 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e35c ) │ │ │ │ and.w ip, r0, #31 │ │ │ │ ubfx r1, r0, #5, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e360 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e8f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (22e370 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (22e380 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e390 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e3a0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e3c0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e3c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e88c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22e3dc ) │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e868 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e400 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e404 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e84c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itee │ │ │ │ - lsl r1, r1, #1 │ │ │ │ - ldral r3, [pc, #24] @ (22e424 ) │ │ │ │ - ubfxal ip, r0, #16, #5 │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldr r3, [pc, #24] @ (22e424 ) │ │ │ │ + ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e428 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ b.n 22e828 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ittt le │ │ │ │ - lslle r1, r1, #1 │ │ │ │ - pushle {lr} │ │ │ │ - movle.w ip, #4096 @ 0x1000 │ │ │ │ + itet │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + pushal {lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ and.w r3, r0, #255 @ 0xff │ │ │ │ ubfx r2, r0, #12, #3 │ │ │ │ @@ -11503,16 +11503,16 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e7f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - it hi │ │ │ │ - lslhi r1, r1, #1 │ │ │ │ + nop {10} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -11542,17 +11542,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e788 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ite cc │ │ │ │ - lslcc r1, r1, #1 │ │ │ │ - pushcs {lr} │ │ │ │ + ite mi │ │ │ │ + lslmi r1, r1, #1 │ │ │ │ + pushpl {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ and.w r3, r0, #255 @ 0xff │ │ │ │ @@ -11581,15 +11581,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e718 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + bkpt 0x00f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11620,15 +11620,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e6a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00a4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11659,15 +11659,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 240 @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11698,15 +11698,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 128 @ 0x80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11737,15 +11737,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11776,15 +11776,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e7d0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11792,15 +11792,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e7d4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ udf #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e82c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11824,15 +11824,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e858 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11840,15 +11840,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e85c ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e1d4 │ │ │ │ nop │ │ │ │ ble.n 22e800 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e8b4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11872,15 +11872,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e7e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e910 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11904,15 +11904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e98c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e96c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11936,15 +11936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22e930 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e9f0 │ │ │ │ + pop {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22e9c8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11969,15 +11969,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22e8cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r2, 22ea3a │ │ │ │ + cbnz r2, 22ea40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ea24 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12001,15 +12001,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22ea78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ea86 │ │ │ │ + cbnz r0, 22ea8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ea80 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12033,15 +12033,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22ea1c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ead0 │ │ │ │ + cbnz r0, 22ead6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eadc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12065,15 +12065,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22ebc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - revsh r0, r3 │ │ │ │ + revsh r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22eb38 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12098,15 +12098,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22eb5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - hlt 0x000e │ │ │ │ + hlt 0x0026 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22eb8c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12129,15 +12129,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ bge.n 22eb00 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r4, r3 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ebe8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12161,15 +12161,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22ecb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev r0, r1 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ec44 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12193,15 +12193,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22ec58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ec7c │ │ │ │ + cbnz r0, 22ec82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eca0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12225,30 +12225,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ebfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ecc6 │ │ │ │ + cbnz r0, 22eccc │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22eccc ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ecd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ bls.n 22ed8c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r6, 22ece6 │ │ │ │ + cbnz r6, 22ecec │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ed28 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12272,30 +12272,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ed74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ed36 │ │ │ │ + cbnz r0, 22ed3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ed54 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ed58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ bhi.n 22ed04 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 22ed5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22edb0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12319,15 +12319,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22ecec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8b8 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ee0c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12352,15 +12352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22ee88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ee68 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12385,30 +12385,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22ee2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ee94 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ee98 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ bvc.n 22edc4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eef0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12432,30 +12432,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22efac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ef1c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ef20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ bvc.n 22ef3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ef78 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12479,15 +12479,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22ef24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb76c │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22efd4 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12512,15 +12512,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22f0c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f030 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12545,15 +12545,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22f064 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f08c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12578,15 +12578,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f008 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb696 │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f0e8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12610,15 +12610,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f1b4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f144 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12642,15 +12642,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f158 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb60c │ │ │ │ + @ instruction: 0xb624 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f1a0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12675,15 +12675,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f0f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f1fc ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12708,15 +12708,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f298 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f25c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12741,15 +12741,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f248 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f2bc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12774,15 +12774,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + push {r2, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f318 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12806,15 +12806,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f384 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f374 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12838,15 +12838,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f3d4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12871,15 +12871,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f4d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r3} │ │ │ │ + push {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f434 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12904,15 +12904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f470 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f4aa │ │ │ │ + cbz r4, 22f4b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f490 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12936,15 +12936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f40c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f4f4 │ │ │ │ + cbz r4, 22f4fa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f4ec ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12968,15 +12968,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f5b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f53e │ │ │ │ + cbz r0, 22f544 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f548 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13000,15 +13000,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f554 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - uxtb r4, r3 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f5a4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13032,15 +13032,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ beq.n 22f4f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - uxth r4, r2 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f600 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13064,15 +13064,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ beq.n 22f69c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxtb r4, r1 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f65c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13096,15 +13096,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxth r0, r0 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f6b8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -13129,15 +13129,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r2, 22f6ec │ │ │ │ + cbz r2, 22f6f2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22f70c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13160,15 +13160,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f734 │ │ │ │ + cbz r0, 22f73a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f768 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13192,15 +13192,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f77a │ │ │ │ + cbz r4, 22f780 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f7c4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13224,15 +13224,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6!, {r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f820 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13256,15 +13256,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f870 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13284,15 +13284,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f8c0 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13312,15 +13312,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5!, {r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f90c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13339,15 +13339,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5, {r1, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f958 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13366,15 +13366,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f9a8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13394,15 +13394,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r4, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f9f8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13422,15 +13422,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r4!, {r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa44 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13449,15 +13449,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13476,15 +13476,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fadc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13503,15 +13503,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fb28 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13530,15 +13530,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fb74 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13557,15 +13557,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fbc0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13584,15 +13584,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #56] @ (22fc10 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -13614,15 +13614,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fc5c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13641,15 +13641,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fca8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13668,15 +13668,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fcf4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13695,15 +13695,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r1, {r1, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fd4c ) │ │ │ │ ubfx r2, r0, #2, #16 │ │ │ │ @@ -13727,15 +13727,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fda4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13759,15 +13759,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fdfc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13791,15 +13791,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fe54 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13823,15 +13823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22feac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13855,15 +13855,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #840 @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22ff00 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13885,15 +13885,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #616 @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22ff54 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13915,15 +13915,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22ffa8 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13945,15 +13945,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -13972,15 +13972,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -14001,15 +14001,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (23008c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14028,15 +14028,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2300d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14055,15 +14055,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #12, #9 │ │ │ │ ubfx ip, r0, #2, #10 │ │ │ │ ldr r3, [pc, #28] @ (230108 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ lsls r2, r2, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -14072,41 +14072,41 @@ │ │ │ │ ldr r0, [pc, #16] @ (23010c ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r0, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r5!, {r2, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23012c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (230130 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (230150 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (230154 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (2301ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14129,15 +14129,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r4!, {r1, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #624 @ 0x270 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (230208 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14160,255 +14160,255 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r4!, {r1, r2, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230234 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230238 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230260 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230264 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23028c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230290 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302b8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302bc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r2, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230310 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230314 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r3!, {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23033c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230340 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230368 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23036c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #568 @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230394 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230398 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2303c0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2303c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2303ec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2303f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230418 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23041c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r2!, {r1, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230444 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230448 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 230834 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230470 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230474 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 2307f0 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 230850 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23049c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2304a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #792 @ (adr r7, 2307bc ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 23081c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2304c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2304cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r1!, {r1, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #680 @ (adr r7, 230778 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 2307d8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (230524 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14431,15 +14431,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r1!, {r1, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #512 @ (adr r7, 23072c ) │ │ │ │ + add r7, pc, #608 @ (adr r7, 23078c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23055c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14449,15 +14449,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #296 @ (adr r7, 23068c ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 2306ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230594 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14467,15 +14467,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r0!, {r1, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 230644 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 2306a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2305cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14485,15 +14485,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 2305fc ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 23065c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230604 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14503,15 +14503,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ stmia r0!, {r1, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #936 @ (adr r6, 2309b4 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 230614 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23063c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14521,15 +14521,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ itte │ │ │ │ lsl r0, r4, #1 │ │ │ │ - add r6, pc, #792 @ (adr r6, 23095c ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 2309bc ) │ │ │ │ lslal r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230674 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14539,15 +14539,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ ittt gt │ │ │ │ lslgt r0, r4, #1 │ │ │ │ - addgt r6, pc, #664 @ (adr r6, 230914 ) │ │ │ │ + addgt r6, pc, #760 @ (adr r6, 230974 ) │ │ │ │ lslgt r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2306ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14557,15 +14557,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ itet hi │ │ │ │ lslhi r0, r4, #1 │ │ │ │ - addls r6, pc, #520 @ (adr r6, 2308bc ) │ │ │ │ + addls r6, pc, #616 @ (adr r6, 23091c ) │ │ │ │ lslhi r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2306e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14575,15 +14575,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ itee pl │ │ │ │ lslpl r0, r4, #1 │ │ │ │ - addmi r6, pc, #392 @ (adr r6, 230874 ) │ │ │ │ + addmi r6, pc, #488 @ (adr r6, 2308d4 ) │ │ │ │ lslmi r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23071c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14593,15 +14593,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ itte ne │ │ │ │ lslne r0, r4, #1 │ │ │ │ - addne r6, pc, #264 @ (adr r6, 23082c ) │ │ │ │ + addne r6, pc, #360 @ (adr r6, 23088c ) │ │ │ │ lsleq r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230754 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14611,15 +14611,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ bkpt 0x00e2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 2307e4 ) │ │ │ │ + add r6, pc, #232 @ (adr r6, 230844 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23078c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14629,15 +14629,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ bkpt 0x00aa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #8 @ (adr r6, 23079c ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 2307fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14647,15 +14647,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ bkpt 0x0072 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 230b54 ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 230bb4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14665,15 +14665,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ bkpt 0x003a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 230b0c ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 230b6c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230834 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14683,15 +14683,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ bkpt 0x0002 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #648 @ (adr r5, 230ac4 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 230b24 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23086c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14701,15 +14701,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 230a7c ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 230adc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2308a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14719,15 +14719,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r4, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #392 @ (adr r5, 230a34 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 230a94 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2308dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14737,15 +14737,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #248 @ (adr r5, 2309dc ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 230a3c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230914 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14755,15 +14755,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 230994 ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 2309f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23094c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14773,15 +14773,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 230d3c ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 23099c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230984 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14791,15 +14791,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #872 @ (adr r4, 230cf4 ) │ │ │ │ + add r4, pc, #968 @ (adr r4, 230d54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14809,15 +14809,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #728 @ (adr r4, 230c9c ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 230cfc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14827,15 +14827,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 230c44 ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 230ca4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a2c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14845,15 +14845,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ pop {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 230bec ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 230c4c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14863,15 +14863,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230adc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 230ba4 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 230c04 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a9c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14881,15 +14881,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230b06 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 230b5c ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 230bbc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ad4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14899,15 +14899,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230b30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #56 @ (adr r4, 230b14 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 230b74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14917,15 +14917,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230b5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #936 @ (adr r3, 230ebc ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 230b1c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b44 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14935,15 +14935,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ revsh r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 230e74 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 230ed4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b7c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14953,15 +14953,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ hlt 0x003a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #664 @ (adr r3, 230e1c ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 230e7c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230bb4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14971,15 +14971,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ hlt 0x0002 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 230dd4 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 230e34 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230bec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14989,15 +14989,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ rev16 r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #408 @ (adr r3, 230d8c ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 230dec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15007,15 +15007,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ rev r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #280 @ (adr r3, 230d44 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 230da4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15025,15 +15025,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230c96 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 230cfc ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 230d5c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15043,15 +15043,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230cc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #24 @ (adr r3, 230cb4 ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 230d14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ccc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15061,15 +15061,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230cea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #920 @ (adr r2, 23106c ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 2310cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15079,15 +15079,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbnz r2, 230d14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 231024 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 231084 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d3c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15097,15 +15097,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb8fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 230fdc ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 23103c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d74 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15115,15 +15115,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb8c2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #536 @ (adr r2, 230f94 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 230ff4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230dac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15133,15 +15133,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb88a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #392 @ (adr r2, 230f3c ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 230f9c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230de4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15151,15 +15151,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb852 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 230ef4 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 230f54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230e1c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15169,15 +15169,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb81a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #120 @ (adr r2, 230e9c ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 230efc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230e54 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15187,15 +15187,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb7e2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 231254 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 230eb4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230e8c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15205,15 +15205,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb7aa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #872 @ (adr r1, 2311fc ) │ │ │ │ + add r1, pc, #968 @ (adr r1, 23125c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ec4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15223,727 +15223,727 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb772 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2311a4 ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 231204 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230ef0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230ef4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb73c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #632 @ (adr r1, 231170 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 2311d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f1c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f20 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb710 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #520 @ (adr r1, 23112c ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 23118c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f48 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f4c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb6e4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 2310e8 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 231148 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f74 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f78 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb6b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #296 @ (adr r1, 2310a4 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 231104 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fa0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fa4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb68c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 231060 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 2310c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fcc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fd0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cpsie │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #72 @ (adr r1, 23101c ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 23107c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230ff8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230ffc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb634 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 2313d8 ) │ │ │ │ + add r1, pc, #56 @ (adr r1, 231038 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231024 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231028 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 231394 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 2313f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231050 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231054 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 231350 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 2313b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23107c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231080 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #648 @ (adr r0, 23130c ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 23136c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2310a8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2310ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 2312c8 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 231328 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2310d4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2310d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r3, r4, r6, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 231284 ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 2312e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231100 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231104 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r3, r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 231240 ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2312a0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23112c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231130 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #216 @ (adr r0, 23120c ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 23126c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (231154 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231158 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #136 @ (adr r0, 2311e4 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 231244 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231180 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231184 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2311a0 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 231200 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2311ac ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2311b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #24 @ (adr r0, 2311cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2311d4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2311d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2311fc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231200 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231228 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23122c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ push {r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231254 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231258 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 2312ce │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231280 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231284 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r4, 2312ee │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2312a8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2312ac ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 23130c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2312d0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2312d4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 23132a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2312fc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231300 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 23134c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231328 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23132c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r4, 23136c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231354 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231358 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ uxtb r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (23137c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231380 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ uxth r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2313a8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2313ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ uxth r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2313d4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2313d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ sxtb r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2313f8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2313fc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ sxth r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231424 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231428 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ sxth r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231450 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231454 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r4, 23148a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23147c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231480 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 2314ac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314a8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r4, 2314cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2314cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2314d0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ cbz r0, 2314e6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314f8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314fc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r4, 231508 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231524 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231528 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ cbz r0, 23152a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #856] @ 0x358 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231550 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231554 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ sub sp, #368 @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23157c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231580 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2315a8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2315ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ sub sp, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2315d4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2315d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add sp, #352 @ 0x160 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231600 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231604 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23162c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231630 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add sp, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231658 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23165c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r7, sp, #848 @ 0x350 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231684 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231688 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2316b0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2316b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2316dc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2316e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r7, sp, #320 @ 0x140 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231714 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15953,15 +15953,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23174c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15971,15 +15971,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231784 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15989,15 +15989,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16007,15 +16007,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r6, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16025,15 +16025,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r6, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23182c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16043,15 +16043,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231864 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16061,15 +16061,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r5, sp, #840 @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23189c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16079,15 +16079,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r5, sp, #616 @ 0x268 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2318d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16097,15 +16097,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23190c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16115,15 +16115,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231944 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16133,15 +16133,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23197c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16151,15 +16151,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16169,15 +16169,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r4, sp, #520 @ 0x208 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16187,15 +16187,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r4, sp, #296 @ 0x128 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16205,15 +16205,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16223,15 +16223,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r3, sp, #872 @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16241,15 +16241,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r3, sp, #648 @ 0x288 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231acc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16259,15 +16259,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16277,15 +16277,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b3c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16295,15 +16295,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b74 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16313,15 +16313,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r2, sp, #776 @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231bac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16331,15 +16331,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r2, sp, #552 @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231be4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16349,45 +16349,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r2, sp, #328 @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231c10 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231c14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231c3c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231c40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231c74 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16397,15 +16397,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231cac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16415,15 +16415,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r1, sp, #552 @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231ce4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16433,45 +16433,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r1, sp, #328 @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231d10 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231d14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231d3c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231d40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e1d4 │ │ │ │ add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231d98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16497,15 +16497,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231df4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16531,15 +16531,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r0, sp, #360 @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231e50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16565,15 +16565,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r7, pc, #1016 @ (adr r7, 23224c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231eac ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16599,15 +16599,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r7, pc, #648 @ (adr r7, 232138 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231f04 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16631,15 +16631,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #280 @ (adr r7, 232020 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231f5c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16663,15 +16663,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #952 @ (adr r6, 232318 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231fb4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16695,15 +16695,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #600 @ (adr r6, 232210 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (23200c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16727,15 +16727,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #248 @ (adr r6, 232108 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ ubfx r3, r0, #6, #1 │ │ │ │ @@ -16765,15 +16765,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r5, pc, #840 @ (adr r5, 2323c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2320c8 ) │ │ │ │ @@ -16794,15 +16794,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #504 @ (adr r5, 2322c4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (23211c ) │ │ │ │ @@ -16823,15 +16823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #168 @ (adr r5, 2321c8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232170 ) │ │ │ │ @@ -16852,15 +16852,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #856 @ (adr r4, 2324cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2321c4 ) │ │ │ │ @@ -16881,15 +16881,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #520 @ (adr r4, 2323d0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232218 ) │ │ │ │ @@ -16910,15 +16910,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #184 @ (adr r4, 2322d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (23226c ) │ │ │ │ @@ -16939,15 +16939,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #872 @ (adr r3, 2325d8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2322c0 ) │ │ │ │ @@ -16968,15 +16968,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #536 @ (adr r3, 2324dc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232314 ) │ │ │ │ @@ -16997,15 +16997,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #200 @ (adr r3, 2323e0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232368 ) │ │ │ │ @@ -17026,15 +17026,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #888 @ (adr r2, 2326e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2323bc ) │ │ │ │ @@ -17055,15 +17055,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #552 @ (adr r2, 2325e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232410 ) │ │ │ │ @@ -17084,15 +17084,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #216 @ (adr r2, 2324ec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232464 ) │ │ │ │ @@ -17113,23 +17113,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #904 @ (adr r1, 2327f0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #8] @ (23247c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - str r3, [sp, #592] @ 0x250 │ │ │ │ + str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2324d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -17153,15 +17153,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #488 @ (adr r1, 2326bc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (232524 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17183,15 +17183,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #136 @ (adr r1, 2325b0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232574 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17212,15 +17212,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #824 @ (adr r0, 2328b0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2325c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17242,15 +17242,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #504 @ (adr r0, 2327c4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232618 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17271,15 +17271,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #168 @ (adr r0, 2326c4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232668 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17300,15 +17300,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2326b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17329,15 +17329,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17352,15 +17352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17375,15 +17375,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232788 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17404,15 +17404,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2327d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17433,15 +17433,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232828 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17462,42 +17462,42 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 23284c │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (232850 ) │ │ │ │ add ip, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #896] @ 0x380 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232870 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (232874 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2328bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -17517,41 +17517,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 2328e0 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (2328e4 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r5, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232904 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (232908 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (23295c ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17575,15 +17575,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (2329b4 ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17607,15 +17607,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (232a04 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17636,15 +17636,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (232a54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17665,15 +17665,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (232aac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17698,29 +17698,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232ad0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #13, #8 │ │ │ │ ldr r0, [pc, #20] @ (232ad4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232b20 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17741,15 +17741,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232b70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17770,15 +17770,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232bc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17799,430 +17799,430 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232be4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232be8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c08 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #46] @ 0x2e │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #10 │ │ │ │ ldr r0, [pc, #8] @ (232c20 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232c38 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232c3c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232c54 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232c58 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c78 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232c9c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ca0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232cc0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232cc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ce4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232d08 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d0c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d2c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d50 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d54 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232d74 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d78 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d98 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d9c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232dbc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232de0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232de4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232e04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e08 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e28 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e2c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e4c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232e70 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e74 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e94 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e98 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232eb8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ebc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232edc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f00 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232f24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f28 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ str r7, [sp, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f48 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f6c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232fb4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232fd8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232fdc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ffc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (233000 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (233020 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (233024 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ str r6, [sp, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233050 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18230,15 +18230,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (233054 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233080 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18246,15 +18246,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233084 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18262,15 +18262,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2330b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330e0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18278,15 +18278,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2330e4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #28] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233110 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18294,15 +18294,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233114 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233140 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18310,15 +18310,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233144 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233170 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18326,15 +18326,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233174 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331a0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18342,15 +18342,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2331a4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331d0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18358,15 +18358,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2331d4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #24] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233200 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18374,15 +18374,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233204 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233230 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18390,15 +18390,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233234 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233260 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18406,15 +18406,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (233264 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #22] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233290 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18422,15 +18422,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233294 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332c0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18438,15 +18438,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332c4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #20] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332f0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18454,15 +18454,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332f4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233320 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18470,15 +18470,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233324 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233350 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18486,15 +18486,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (233354 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233380 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18502,15 +18502,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233384 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18518,15 +18518,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2333b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333e0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18534,15 +18534,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2333e4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233410 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18550,15 +18550,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233414 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233440 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18566,15 +18566,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233444 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233470 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18582,15 +18582,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233474 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2334a0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18598,15 +18598,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2334a4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2334d0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18614,15 +18614,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2334d4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + ldrh r6, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233500 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18630,15 +18630,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233504 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233530 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18646,15 +18646,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233534 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233560 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18662,15 +18662,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233564 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r0, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233590 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18678,15 +18678,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233594 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #8] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2335c0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18694,15 +18694,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2335c4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233614 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18724,15 +18724,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233668 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18754,15 +18754,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2336bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18784,15 +18784,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233710 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18814,15 +18814,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233740 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18830,15 +18830,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233744 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233770 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18846,15 +18846,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233774 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2337a0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18862,15 +18862,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2337a4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2337d0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18878,15 +18878,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2337d4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233820 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18907,15 +18907,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233870 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18936,15 +18936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2338c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18966,15 +18966,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233918 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18996,127 +18996,127 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (23393c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (233940 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (233960 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (233964 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233988 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (23398c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2339b0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2339b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2339d8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2339dc ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233a00 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (233a04 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r5, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233a28 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (233a2c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233a50 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (233a54 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r0, [r3, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (233aac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19139,15 +19139,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r4, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (233b08 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19170,15 +19170,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r0, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233b38 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19186,15 +19186,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233b3c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r6, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233b68 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19202,45 +19202,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233b6c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r0, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b94 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b98 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r2, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233bc0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233bc4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r2, [r5, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233bf0 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19248,15 +19248,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233bf4 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233c20 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19264,105 +19264,105 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233c24 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r1, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c4c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233c50 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r3, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c78 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233c7c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r2, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233ca4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ca8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233cd0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233cd4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233cfc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233d00 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233d28 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233d2c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r2, [r0, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #32] │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233d58 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19370,15 +19370,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233d5c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r2, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233d88 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19386,45 +19386,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233d8c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233db4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233db8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r6, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233de0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233de4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r2, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233e10 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19432,15 +19432,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233e14 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrh r6, [r3, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233e40 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19448,150 +19448,150 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233e44 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e6c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e70 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e98 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e9c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233ec4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ec8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233ef0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ef4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #24] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233f1c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233f20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233f48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233f4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233f74 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233f78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233fa0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233fa4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233fcc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233fd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23401c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19612,30 +19612,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234048 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23404c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234098 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19656,15 +19656,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2340e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19685,30 +19685,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234114 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234118 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234164 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19729,15 +19729,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2341b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19758,135 +19758,135 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341e0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23420c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234210 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r3, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234238 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23423c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r6, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234264 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234268 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r0, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234290 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234294 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r3, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2342bc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2342c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r5, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2342e8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2342ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r0, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234314 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234318 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r2, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234364 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19907,15 +19907,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2343b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19936,75 +19936,75 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r1, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2343e0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2343e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r1, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23440c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234410 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234438 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23443c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r6, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234464 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234468 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r0, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2344b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20025,131 +20025,131 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r1, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #31] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2344e0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2344e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r1, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23450c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234510 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r3, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234538 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23453c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r6, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23455c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234560 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strh r0, [r1, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234588 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23458c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2345b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2345b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r6, [r6, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2345e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2345e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strh r2, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234604 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234608 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strh r0, [r4, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234654 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20170,73 +20170,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r6, [r5, #31] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234680 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234684 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r5, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2346b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r7, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2346d0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2346d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r4, [r2, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234700 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r5, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23474c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20257,641 +20257,641 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r6, [r6, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234778 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23477c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r6, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r0, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234800 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r5, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234828 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23482c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234854 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234858 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r2, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234880 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234884 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r5, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r2, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234904 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234908 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234930 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234934 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23495c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234960 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r1, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #21] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234988 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23498c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r4, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r6, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a38 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a3c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r6, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a64 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a68 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r0, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a90 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a94 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r3, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234abc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ac0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r5, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ae8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234aec ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r0, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b14 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b18 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r2, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #17] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b40 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b44 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r5, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b6c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b70 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b98 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b9c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r2, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234bc4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234bc8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r4, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234bf0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234bf4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r7, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c1c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r1, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c74 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r6, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ca0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ca4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ccc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234cd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r3, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234cf0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r4, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #14] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d1c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r1, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d74 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234da0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234da4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234dc4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234dc8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r0, [r4, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (234de8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ lsls r3, r0, #11 │ │ │ │ ldr r0, [pc, #20] @ (234dec ) │ │ │ │ add r1, pc │ │ │ │ asrs r2, r3, #22 │ │ │ │ add r0, pc │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e14 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e18 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldrb r6, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e40 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e44 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r5, #31] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #12] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e6c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e70 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r7, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ (234e94 ) │ │ │ │ ubfx r2, r0, #14, #2 │ │ │ │ lsls r3, r0, #10 │ │ │ │ ldr r0, [pc, #24] @ (234e98 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ @@ -20899,238 +20899,238 @@ │ │ │ │ asrs r2, r3, #26 │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ec0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ec4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r5, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234eec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ef0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r7, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234f10 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234f14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r4, [r2, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234f28 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234f3c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234f50 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f78 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f7c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r6, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234fa4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234fa8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r0, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fc0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r0, [r4, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fdc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fe0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r4, [r0, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235008 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23500c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r4, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235034 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235038 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r6, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235060 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235064 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r1, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (23507c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (235080 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r4, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (235098 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (23509c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r0, [r1, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2350b4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (2350b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2350d0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (2350d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r0, [r2, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2350fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235100 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r5, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235150 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21152,15 +21152,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r6, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (2351a4 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21182,43 +21182,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r4, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2351c8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (2351cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ strb r4, [r3, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2351f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2351f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r6, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235248 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21240,15 +21240,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (23529c ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21270,60 +21270,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r5, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2352c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2352cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r4, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2352f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2352f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235320 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235324 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r1, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235370 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21344,45 +21344,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r2, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23539c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2353a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r1, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2353c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2353cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r4, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235418 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21403,15 +21403,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235468 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21432,45 +21432,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r3, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + strb r4, [r6, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235494 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235498 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r2, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2354c0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2354c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r5, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235510 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21491,45 +21491,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23553c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235540 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r5, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235568 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23556c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r0, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2355b8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21550,45 +21550,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2355e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2355e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r6, [r0, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235610 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235614 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ strb r2, [r3, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r3, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235660 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21609,15 +21609,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2356b0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21638,45 +21638,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2356dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2356e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r3, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235708 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23570c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235758 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21697,15 +21697,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2357a8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21726,45 +21726,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r1, #21] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2357d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2357d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235800 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235804 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235850 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21785,15 +21785,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2358a0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21814,58 +21814,58 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r5, #18] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2358cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2358d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2358f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2358fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23591c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (235920 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (23596c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21886,15 +21886,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2359bc ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21915,84 +21915,84 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2359e8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2359ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235a14 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235a18 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r6, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235a38 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (235a3c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235a5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (235a60 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235a80 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (235a84 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e1d4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (235ad0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -22014,55 +22014,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235ae8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #688] @ (235d9c ) │ │ │ │ + ldr r0, [pc, #784] @ (235dfc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235afc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #672] @ (235da0 ) │ │ │ │ + ldr r0, [pc, #768] @ (235e00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (235b10 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #656] @ (235da4 ) │ │ │ │ + ldr r0, [pc, #752] @ (235e04 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (235b24 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #640] @ (235da8 ) │ │ │ │ + ldr r0, [pc, #736] @ (235e08 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235b38 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e1d4 │ │ │ │ nop │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2259bc │ │ │ │ @@ -22076,15 +22076,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #11] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22100,15 +22100,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2259bc │ │ │ │ @@ -22122,15 +22122,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2259bc │ │ │ │ @@ -22144,15 +22144,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r5, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2259bc │ │ │ │ @@ -22166,15 +22166,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22190,15 +22190,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2259bc │ │ │ │ @@ -22212,15 +22212,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22236,15 +22236,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2259bc │ │ │ │ @@ -22258,15 +22258,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22282,15 +22282,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2259bc │ │ │ │ @@ -22304,15 +22304,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2259bc │ │ │ │ @@ -22328,15 +22328,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #10 │ │ │ │ blx 2259bc │ │ │ │ @@ -22352,15 +22352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #1] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2259bc │ │ │ │ @@ -22374,15 +22374,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22398,15 +22398,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2259bc │ │ │ │ @@ -22420,15 +22420,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2259bc │ │ │ │ @@ -22444,15 +22444,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2259bc │ │ │ │ @@ -22466,15 +22466,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2259bc │ │ │ │ @@ -22490,15 +22490,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22526,17 +22526,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, pc │ │ │ │ + add sl, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22564,17 +22564,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, r2 │ │ │ │ + add r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2360d0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22614,17 +22614,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236154 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22664,17 +22664,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r0, r3 │ │ │ │ + orrs r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2361d8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22714,17 +22714,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23625c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22764,17 +22764,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2362e0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22814,17 +22814,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + sbcs r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236364 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22864,17 +22864,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r1 │ │ │ │ + asrs r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2363e8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22914,17 +22914,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r0 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23646c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22964,17 +22964,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2364f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23013,17 +23013,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r0, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (23657c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23062,17 +23062,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #36] @ 0x24 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236604 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23111,17 +23111,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (23668c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23160,17 +23160,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrsh r2, [r5, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236714 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23209,17 +23209,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrsh r2, [r4, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #80 @ 0x50 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23247,17 +23247,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23288,17 +23288,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23329,17 +23329,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23376,17 +23376,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23423,17 +23423,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2369e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23472,17 +23472,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r2, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23510,17 +23510,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23548,17 +23548,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #100] @ (236b34 ) │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -23596,17 +23596,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (236bb0 ) │ │ │ │ ubfx ip, r0, #12, #9 │ │ │ │ @@ -23641,17 +23641,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236c20 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23682,17 +23682,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #66 @ 0x42 │ │ │ │ + subs r0, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236c90 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23723,17 +23723,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236d00 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23764,17 +23764,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r3, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ + str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236d70 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23805,17 +23805,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r5, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236de0 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23846,17 +23846,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ mov r3, r1 │ │ │ │ @@ -23864,15 +23864,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r0, [r4, #8] │ │ │ │ blx r5 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx 2238c4 <__longjmp_chk@plt> │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ strd r0, r1, [sp, #4] │ │ │ │ @@ -24011,19 +24011,19 @@ │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldrb r3, [r5, #6] │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #6] │ │ │ │ b.n 236ed2 │ │ │ │ ldrsb r2, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #212] @ (237070 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -24108,20 +24108,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #808 @ (adr r2, 2373a4 ) │ │ │ │ + add r2, pc, #904 @ (adr r2, 237404 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2d60048 │ │ │ │ + @ instruction: 0xf2ee0048 │ │ │ │ ldrsb r6, [r6, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 2370ac │ │ │ │ + bmi.n 2370dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -24150,15 +24150,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24185,15 +24185,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24220,15 +24220,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ands.w r0, r0, #65011712 @ 0x3e00000 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ands.w r0, r0, #992 @ 0x3e0 │ │ │ │ @@ -24290,17 +24290,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r2, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #172] @ (237328 ) │ │ │ │ ubfx r1, r0, #24, #1 │ │ │ │ @@ -24362,17 +24362,17 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r6, [r3, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r6, r1] │ │ │ │ + ldrsh r0, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r4, r0, #4, #1 │ │ │ │ ldr r3, [pc, #168] @ (2373f4 ) │ │ │ │ @@ -24429,15 +24429,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r4, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx r1, r0, #3, #1 │ │ │ │ ldr.w ip, [pc, #172] @ 2374c0 │ │ │ │ @@ -24494,15 +24494,15 @@ │ │ │ │ bl 236dec │ │ │ │ mov r0, r4 │ │ │ │ bl 236dec │ │ │ │ ldrh r4, [r4, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r2, [r3, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, r3] │ │ │ │ + ldrb r6, [r1, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237554 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24545,15 +24545,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r7, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #120] @ 2375e8 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24595,15 +24595,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r4, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (23767c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24646,15 +24646,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #832] @ (2379c4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (237708 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24696,15 +24696,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #248] @ (237808 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #104] @ (237790 ) │ │ │ │ @@ -24744,15 +24744,15 @@ │ │ │ │ bl 236dec │ │ │ │ mov r0, r4 │ │ │ │ bl 236dec │ │ │ │ ldrh r0, [r3, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #720] @ (237a68 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (23781c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24794,15 +24794,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #168] @ (2378cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #244 @ 0xf4 │ │ │ │ + adds r2, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 2378a0 │ │ │ │ @@ -24837,15 +24837,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #616] @ (237b10 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 237924 │ │ │ │ @@ -24880,15 +24880,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #88] @ (237984 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 2379d4 │ │ │ │ @@ -24939,15 +24939,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [pc, #488] @ (237bc4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (237a40 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24978,15 +24978,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [pc, #0] @ (237a48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 237ad0 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -25027,15 +25027,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #488] @ (237cc0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 237b80 │ │ │ │ @@ -25086,15 +25086,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #824] @ (237ec0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #230 @ 0xe6 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237bf0 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25126,15 +25126,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #320] @ (237d38 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (237c80 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25176,15 +25176,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r2, [r6, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (237fa8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #140] @ (237d28 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25235,15 +25235,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r2, [r4, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #216] @ (237e08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (237d94 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25274,15 +25274,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r4, [r7, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #656] @ (23802c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237e28 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25322,15 +25322,15 @@ │ │ │ │ bl 236dec │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ strh r0, [r2, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #88] @ (237e88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #512] @ (238034 ) │ │ │ │ + ldr r5, [pc, #608] @ (238094 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237ebc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25370,15 +25370,15 @@ │ │ │ │ bl 236dec │ │ │ │ mov r0, r4 │ │ │ │ bl 236dec │ │ │ │ strh r4, [r7, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0x4782 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #512] @ (2380c8 ) │ │ │ │ + ldr r5, [pc, #608] @ (238128 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237f50 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25422,15 +25422,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ strh r6, [r4, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov ip, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #816] @ (23828c ) │ │ │ │ + ldr r6, [pc, #912] @ (2382ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237fc0 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25462,15 +25462,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ strh r2, [r2, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov r8, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (238054 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25511,15 +25511,15 @@ │ │ │ │ bl 236dec │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ strh r2, [r4, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r8, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (2380cc ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25551,15 +25551,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ ldrb r0, [r2, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (238144 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25591,15 +25591,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ ldrb r0, [r3, #29] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add ip, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (2381bc ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25631,15 +25631,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ ldrb r0, [r4, #27] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r4, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (238234 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25671,15 +25671,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236dec │ │ │ │ ldrb r0, [r5, #25] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #856] @ (238598 ) │ │ │ │ + ldr r7, [pc, #952] @ (2385f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2382cc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25723,15 +25723,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236dec │ │ │ │ ldrb r6, [r5, #23] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #60 @ 0x3c │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (238364 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25775,15 +25775,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236dec │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmn r0, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (238420 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25843,17 +25843,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ negs r4, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #768] @ (238730 ) │ │ │ │ + ldr r3, [pc, #864] @ (238790 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (2384e0 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25913,17 +25913,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236dec │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #15] │ │ │ │ lsls r2, r5, #1 │ │ │ │ sbcs r4, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #560] @ (238720 ) │ │ │ │ + ldr r3, [pc, #656] @ (238780 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (23857c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25970,17 +25970,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236dec │ │ │ │ ldrb r6, [r7, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsrs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #640] @ (23880c ) │ │ │ │ + ldr r4, [pc, #736] @ (23886c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2259bc │ │ │ │ @@ -25994,15 +25994,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #448] @ (238784 ) │ │ │ │ + ldr r0, [pc, #544] @ (2387e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r0 │ │ │ │ and.w r7, r0, #240 @ 0xf0 │ │ │ │ @@ -26079,21 +26079,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r7, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0002 │ │ │ │ + bkpt 0x001a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #920] @ (238a48 ) │ │ │ │ + ldr r2, [pc, #1016] @ (238aa8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #158 @ 0x9e │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -26172,21 +26172,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r7, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #840] @ (238ae8 ) │ │ │ │ + ldr r1, [pc, #936] @ (238b48 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #174 @ 0xae │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002387a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -26314,21 +26314,21 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #864] @ (238c54 ) │ │ │ │ + ldr r1, [pc, #960] @ (238cb4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r1, [pc, #536] @ (238b14 ) │ │ │ │ + ldr r1, [pc, #632] @ (238b74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 238914 │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -26453,23 +26453,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #416] @ (238be0 ) │ │ │ │ + ldr r1, [pc, #512] @ (238c40 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #168] @ (238aec ) │ │ │ │ + ldr r1, [pc, #264] @ (238b4c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #1008] @ (238e38 ) │ │ │ │ + ldr r1, [pc, #80] @ (238a98 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #808] @ (238d74 ) │ │ │ │ + ldr r0, [pc, #904] @ (238dd4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #592] @ (238ca0 ) │ │ │ │ + ldr r0, [pc, #688] @ (238d00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (238b30 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -26494,15 +26494,15 @@ │ │ │ │ bl 23891c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 238ace │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r1, [pc, #140] @ (238b34 ) │ │ │ │ ldr r3, [pc, #140] @ (238b38 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -26552,25 +26552,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #336] @ (238c84 ) │ │ │ │ + ldr r0, [pc, #432] @ (238ce4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #120] @ (238bb0 ) │ │ │ │ + ldr r0, [pc, #216] @ (238c10 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [pc, #56] @ (238b78 ) │ │ │ │ + ldr r0, [pc, #152] @ (238bd8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #56] @ (238b7c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - revsh r2, r4 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -26769,17 +26769,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r4, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r8, fp │ │ │ │ + cmp r8, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238d50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -26855,15 +26855,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r0, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r2, pc │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238e18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -27001,23 +27001,23 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, r7, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r5, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, r9 │ │ │ │ + add r4, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, fp │ │ │ │ + add r6, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238fb4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -27105,33 +27105,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - muls r6, r3 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r2, r7 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (2390bc ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x0084 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -27269,15 +27269,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - negs r6, r7 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r7, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #704] @ (2394ec ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -27417,21 +27417,21 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - adcs r6, r1 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r2, r6, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -27597,47 +27597,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r7, #44 @ 0x2c │ │ │ │ + subs r7, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239548 : │ │ │ │ ldr r3, [pc, #4] @ (239550 ) │ │ │ │ add r3, pc │ │ │ │ b.n 239478 │ │ │ │ nop │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239554 : │ │ │ │ ldr r3, [pc, #4] @ (23955c ) │ │ │ │ add r3, pc │ │ │ │ b.n 239478 │ │ │ │ nop │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (239578 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -27653,17 +27653,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2395b4 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002395b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -27746,19 +27746,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002396a4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27837,15 +27837,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r6, #12] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 239838 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -28455,22 +28455,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (239e08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vqadd.u8 q8, q7, │ │ │ │ - adds r7, #6 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - vqadd.u64 q0, q5, │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + vqadd.u32 q8, q3, │ │ │ │ + adds r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ + vqadd.u16 q8, q1, │ │ │ │ adds r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -28554,26 +28554,26 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 2232fc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - mcr2 0, 4, r0, cr2, cr5, {2} │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + mrc2 0, 4, r0, cr10, cr5, {2} │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mrc2 0, 2, r0, cr12, cr5, {2} │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + mrc2 0, 3, r0, cr4, cr5, {2} │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mcr2 0, 2, r0, cr2, cr5, {2} │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + mrc2 0, 2, r0, cr10, cr5, {2} │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -29539,52 +29539,52 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ lsrs r4, r1, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf7640055 │ │ │ │ - cmp r7, #30 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ + @ instruction: 0xf77c0055 │ │ │ │ cmp r7, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movt r0, #51285 @ 0xc855 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + @ instruction: 0xf6e40055 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3de0055 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + @ instruction: 0xf3f60055 │ │ │ │ + cmp r4, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ubfx r0, r6, #1, #22 │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + @ instruction: 0xf3de0055 │ │ │ │ + cmp r4, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - usat r0, #21, sl, asr #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #188 @ 0xbc │ │ │ │ + ubfx r0, r2, #1, #22 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - usat r0, #21, ip, lsl #1 │ │ │ │ - cmp r3, #68 @ 0x44 │ │ │ │ + cmp r3, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3760055 │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + usat r0, #21, r4, asr #1 │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bfi r0, r4, #1, #21 │ │ │ │ - cmp r3, #28 │ │ │ │ + usat r0, #21, lr, lsl #1 │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3500055 │ │ │ │ - cmp r3, #102 @ 0x66 │ │ │ │ + @ instruction: 0xf37c0055 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + bfi r0, r8, #1, #21 │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + cmp r3, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 23b4ec │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -30533,52 +30533,52 @@ │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ lsls r4, r4, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i16 q0, q3, d1[3] │ │ │ │ - mrrc 0, 5, r0, r8, cr5 │ │ │ │ - movs r4, #18 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ + ldcl 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ movs r4, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rsb r0, r2, r5, lsr #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + rsbs r0, sl, r5, lsr #1 │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmdb ip!, {r0, r2, r4, r6} │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + strd r0, r0, [r4, #-340] @ 0x154 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe8c20055 │ │ │ │ - movs r1, #32 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + @ instruction: 0xe8da0055 │ │ │ │ + movs r1, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia.w r8!, {r0, r2, r4, r6} │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + @ instruction: 0xe8c00055 │ │ │ │ + movs r1, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia.w ip, {r0, r2, r4, r6} │ │ │ │ - movs r1, #26 │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #158 @ 0x9e │ │ │ │ + stmia.w r4!, {r0, r2, r4, r6} │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [lr], #-340 @ 0x154 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe8580055 │ │ │ │ - movs r0, #16 │ │ │ │ + stmia.w r6, {r0, r2, r4, r6} │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strex r0, r0, [r6, #340] @ 0x154 │ │ │ │ - subs r6, r7, #7 │ │ │ │ + ldrd r0, r0, [r0], #-340 @ 0x154 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + @ instruction: 0xe85e0055 │ │ │ │ + movs r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 23c0b4 │ │ │ │ @@ -31583,61 +31583,61 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2232fc │ │ │ │ @ instruction: 0xf59a0069 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, sl, #15269888 @ 0xe90000 │ │ │ │ - b.n 23c1c8 │ │ │ │ + b.n 23c1f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r7, r0 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ adds r4, r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 196 @ 0xc4 │ │ │ │ + adds r4, r5, r1 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + svc 220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 22 │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 23c16c │ │ │ │ + ble.n 23c19c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c0a4 │ │ │ │ + bgt.n 23c0d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r7, #20 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c080 │ │ │ │ + bgt.n 23c0b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c054 │ │ │ │ + bgt.n 23c084 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c030 │ │ │ │ + bgt.n 23c060 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c214 │ │ │ │ + bgt.n 23c044 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 23cbc8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -32588,61 +32588,61 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r0, #420] @ 0x1a4 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8ca0069 │ │ │ │ - bpl.n 23ccb0 │ │ │ │ + bpl.n 23cae0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ lsrs r6, r7, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 23cb94 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + bmi.n 23cbc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r1, #18 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 23cc8c │ │ │ │ + bcs.n 23ccbc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cbc4 │ │ │ │ + bne.n 23cbf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cba0 │ │ │ │ + bne.n 23cbd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r0, #6 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cb74 │ │ │ │ + bne.n 23cba4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r2, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cb44 │ │ │ │ + bne.n 23cb74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cd20 │ │ │ │ + bne.n 23cb50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cd04 │ │ │ │ + bne.n 23cb34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 23cd1c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -32728,17 +32728,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 23cd5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -34521,47 +34521,47 @@ │ │ │ │ ldr r1, [pc, #100] @ (23e264 ) │ │ │ │ ldr r0, [pc, #104] @ (23e268 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfa080048 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xfa200048 │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [r8], r8 │ │ │ │ - ldr.w r0, [r2, #72] @ 0x48 │ │ │ │ - cbnz r0, 23e290 │ │ │ │ + vst1.8 {d0[2]}, [r0], r8 │ │ │ │ + str??.w r0, [sl, #72] @ 0x48 │ │ │ │ + cbnz r0, 23e296 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - and.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ - bfi r0, r4, #1, #8 │ │ │ │ - cbnz r4, 23e294 │ │ │ │ + bic.w r0, r6, #13107200 @ 0xc80000 │ │ │ │ + @ instruction: 0xf37c0048 │ │ │ │ + cbnz r4, 23e29a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bic.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ - usat r0, #8, r6, asr #1 │ │ │ │ - cbnz r6, 23e29a │ │ │ │ + bics.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ + @ instruction: 0xf3be0048 │ │ │ │ + cbnz r6, 23e2a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf3f80048 │ │ │ │ - @ instruction: 0xf3320048 │ │ │ │ - cbnz r4, 23e2a0 │ │ │ │ + ands.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ + sbfx r0, sl, #1, #9 │ │ │ │ + cbnz r4, 23e2a6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf31c0048 │ │ │ │ - cbnz r0, 23e2a4 │ │ │ │ + @ instruction: 0xf3340048 │ │ │ │ + cbnz r0, 23e2aa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bfi r0, r6, #1, #8 │ │ │ │ - usat r0, #8, r2, lsl #1 │ │ │ │ - cbnz r2, 23e2aa │ │ │ │ + @ instruction: 0xf37e0048 │ │ │ │ + @ instruction: 0xf39a0048 │ │ │ │ + cbnz r2, 23e2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2f20048 │ │ │ │ - cbnz r4, 23e2ac │ │ │ │ + ssat r0, #9, sl, lsl #1 │ │ │ │ + cbnz r4, 23e2b2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2de0048 │ │ │ │ @ instruction: 0xf2f60048 │ │ │ │ + ssat r0, #9, lr, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r2, [pc, #2256] @ 23eb54 │ │ │ │ @@ -34639,15 +34639,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34668,15 +34668,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23e54e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35407,39 +35407,39 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 8, cr0, cr10, cr8, {2} │ │ │ │ - stc 0, cr0, [r2, #288] @ 0x120 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + cdp 0, 10, cr0, cr2, cr8, {2} │ │ │ │ + ldc 0, cr0, [sl, #288] @ 0x120 │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc 0, cr0, [sl, #-288]! @ 0xfffffee0 │ │ │ │ stcl 0, cr0, [r2, #-288] @ 0xfffffee0 │ │ │ │ - uxth r0, r4 │ │ │ │ + ldcl 0, cr0, [sl, #-288] @ 0xfffffee0 │ │ │ │ + uxth r0, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeab60048 │ │ │ │ - @ instruction: 0xead20048 │ │ │ │ - sxtb r0, r0 │ │ │ │ + pkhbt r0, lr, r8, lsl #1 │ │ │ │ + @ instruction: 0xeaea0048 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrd r0, r0, [r8, #288]! @ 0x120 │ │ │ │ - sxth r0, r2 │ │ │ │ + ands.w r0, r0, r8, lsl #1 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eors.w r0, lr, r8, lsl #1 │ │ │ │ - bic.w r0, r2, r8, lsl #1 │ │ │ │ - cbz r0, 23ebd8 │ │ │ │ + @ instruction: 0xeab60048 │ │ │ │ + bics.w r0, sl, r8, lsl #1 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe9a80048 │ │ │ │ - cbz r6, 23ebda │ │ │ │ + strd r0, r0, [r0, #288] @ 0x120 │ │ │ │ + cbz r6, 23ebe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe9960048 │ │ │ │ + @ instruction: 0xe9ae0048 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 23f510 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r5, [pc, #2388] @ 23f514 │ │ │ │ @@ -35522,15 +35522,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -35551,15 +35551,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23eeb8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -36319,41 +36319,41 @@ │ │ │ │ ... │ │ │ │ it mi │ │ │ │ lslmi r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23eee0 │ │ │ │ + b.n 23ef10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23fcd4 │ │ │ │ + b.n 23fd04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #848 @ 0x350 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23fc1c │ │ │ │ + b.n 23fc4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23fc50 │ │ │ │ + b.n 23fc80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f6e8 │ │ │ │ + b.n 23f718 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23f724 │ │ │ │ + b.n 23f754 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #392 @ 0x188 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f57c │ │ │ │ + b.n 23f5ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #184 @ 0xb8 │ │ │ │ + add r0, sp, #280 @ 0x118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f6c8 │ │ │ │ + b.n 23f6f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23f5d4 │ │ │ │ + b.n 23f604 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (23f57c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (23f580 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -36364,21 +36364,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (23f588 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - add r7, pc, #800 @ (adr r7, 23f8a0 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 23f900 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 23f850 ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 23f8b0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -36554,23 +36554,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (23f78c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #800 @ (adr r5, 23faa0 ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 23fb00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f684 │ │ │ │ + ble.n 23f6b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 23fa60 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 23fac0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f724 │ │ │ │ + ble.n 23f754 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 23f760 │ │ │ │ + udf #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 23f816 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -36633,17 +36633,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - add r4, pc, #992 @ (adr r4, 23fc24 ) │ │ │ │ + add r5, pc, #64 @ (adr r5, 23f884 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f784 │ │ │ │ + ble.n 23f7b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -36811,21 +36811,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 2232fc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r3, pc, #184 @ (adr r3, 23fae4 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 23fb44 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 23f9fc │ │ │ │ + bge.n 23fa2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 23fa8c ) │ │ │ │ + add r3, pc, #184 @ (adr r3, 23faec ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 23f9d4 │ │ │ │ + bge.n 23fa04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36923,17 +36923,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - add r1, pc, #944 @ (adr r1, 23fefc ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 23fb5c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 23fa98 │ │ │ │ + bls.n 23fac8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -37048,17 +37048,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - add r0, pc, #576 @ (adr r0, 23fee8 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 23ff48 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 23fd3c │ │ │ │ + bhi.n 23fd6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -37144,17 +37144,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23fd94 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 2232fc │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 23fe4c │ │ │ │ + bvc.n 23fe7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -37384,19 +37384,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 23ff56 │ │ │ │ b.n 23feb6 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 23ff3c │ │ │ │ + bvs.n 23ff6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2400f8 │ │ │ │ + bpl.n 23ff28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37627,19 +37627,19 @@ │ │ │ │ bne.n 240192 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2401b8 │ │ │ │ b.n 240134 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 2402f4 │ │ │ │ + bmi.n 240324 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2402b0 │ │ │ │ + bcc.n 2402e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -37912,19 +37912,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 2404a0 │ │ │ │ b.n 2403de │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 240618 │ │ │ │ + bne.n 240648 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2405d4 │ │ │ │ + beq.n 240604 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -38155,19 +38155,19 @@ │ │ │ │ bne.n 240702 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 240728 │ │ │ │ b.n 2406a4 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -38602,19 +38602,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 240b50 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 2409f0 │ │ │ │ nop │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -38848,25 +38848,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (240fdc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -38928,15 +38928,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 241136 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -39578,57 +39578,57 @@ │ │ │ │ ... │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ - lsls r0, r1, #1 │ │ │ │ stmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x00c6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ittt ne │ │ │ │ - lslne r0, r1, #1 │ │ │ │ - popne {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ - lslne r0, r1, #1 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + itet cc │ │ │ │ + lslcc r0, r1, #1 │ │ │ │ + popcs {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + lslcc r0, r1, #1 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (241790 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (241794 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 241ff0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -39695,15 +39695,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 24192e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -40383,41 +40383,41 @@ │ │ │ │ ... │ │ │ │ str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ - lsls r0, r1, #1 │ │ │ │ @ instruction: 0xb812 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + @ instruction: 0xb82a │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldrb r6, [r3, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + cpsie │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (24205c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (242060 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -40428,21 +40428,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (242068 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (242428 ) │ │ │ │ @@ -40504,31 +40504,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -40773,27 +40773,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 24245a │ │ │ │ + cbz r6, 242460 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 242466 │ │ │ │ + cbz r2, 24246c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (242478 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -40803,19 +40803,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2232fc │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 242492 │ │ │ │ + cbz r4, 242498 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 24249a │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -41293,23 +41293,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2428d4 │ │ │ │ b.n 2427ce │ │ │ │ nop │ │ │ │ - strb r2, [r0, #17] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + strb r4, [r6, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 243644 │ │ │ │ @@ -42387,25 +42387,25 @@ │ │ │ │ b.n 242fc0 │ │ │ │ strh r2, [r5, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #27] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 243f10 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 243682 │ │ │ │ @@ -43504,77 +43504,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (244368 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r4, #88] @ 0x58 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r0, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 244386 │ │ │ │ @@ -43925,19 +43925,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (24477c ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 2232fc │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -44222,19 +44222,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (244ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 244b26 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -44298,17 +44298,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 2232fc │ │ │ │ bl 24244c │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -44440,17 +44440,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (244d00 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 2232fc │ │ │ │ - str r4, [r6, r0] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -44639,21 +44639,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (244f28 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 2232fc │ │ │ │ - ldr r6, [pc, #568] @ (245158 ) │ │ │ │ + ldr r6, [pc, #664] @ (2451b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #88] @ (244f80 ) │ │ │ │ + ldr r6, [pc, #184] @ (244fe0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -44768,21 +44768,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24506a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -44813,15 +44813,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2450f0 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -44830,21 +44830,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -44938,24 +44938,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 245266 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -45022,22 +45022,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -45420,15 +45420,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 2232fc │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 245464 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2458e2 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -45563,19 +45563,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 24562a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 245640 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - cmp r4, pc │ │ │ │ + cmp ip, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r1, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45919,21 +45919,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (245d3c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 2232fc │ │ │ │ - ands r2, r3 │ │ │ │ + ands r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + ands r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46031,17 +46031,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245e50 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 2232fc │ │ │ │ - subs r6, #230 @ 0xe6 │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -46132,17 +46132,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245f50 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 2232fc │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r3, #22] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46334,21 +46334,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 2232fc │ │ │ │ ldr r3, [pc, #584] @ (2463c0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #544] @ (2463a4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46523,21 +46523,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 2232fc │ │ │ │ ldr r1, [pc, #352] @ (2464d8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #128] @ (246404 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -47162,23 +47162,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (246a94 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 2232fc │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (246be0 ) │ │ │ │ @@ -47303,27 +47303,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ eors r6, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ands r2, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #148 @ 0x94 │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #108 @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -47416,19 +47416,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -47525,23 +47525,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (246e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -47688,23 +47688,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -47857,37 +47857,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (2471b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r3, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -48069,21 +48069,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r1, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -48162,15 +48162,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r6, #136 @ 0x88 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48251,15 +48251,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48338,15 +48338,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48429,15 +48429,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r3, #166 @ 0xa6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48640,36 +48640,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -48722,15 +48722,15 @@ │ │ │ │ b.n 2478ac │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2478ac │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -48866,23 +48866,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (247c90 ) │ │ │ │ ldr r0, [pc, #28] @ (247c94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (247fa0 ) │ │ │ │ @@ -48954,22 +48954,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247d76 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -48997,28 +48997,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 247df4 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -49175,23 +49175,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247ff6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -49220,15 +49220,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 24817a │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 248174 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -49237,15 +49237,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49453,29 +49453,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (24831c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r4, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #110 @ 0x6e │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -49517,15 +49517,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49546,15 +49546,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 248486 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -49691,25 +49691,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (248598 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r4, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #496] @ (248780 ) │ │ │ │ + ldr r7, [pc, #592] @ (2487e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #784] @ (2488a8 ) │ │ │ │ + ldr r7, [pc, #880] @ (248908 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #896] @ (24891c ) │ │ │ │ + ldr r7, [pc, #992] @ (24897c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (248724 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -49743,15 +49743,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -49859,27 +49859,27 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ movs r5, #90 @ 0x5a │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #198 @ 0xc6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #472] @ (248910 ) │ │ │ │ + ldr r7, [pc, #568] @ (248970 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #216] @ (248814 ) │ │ │ │ + ldr r6, [pc, #312] @ (248874 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r4, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r4, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #136] @ (2487d0 ) │ │ │ │ + ldr r6, [pc, #232] @ (248830 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #248] @ (248844 ) │ │ │ │ + ldr r6, [pc, #344] @ (2488a4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 248d44 │ │ │ │ @@ -49939,15 +49939,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 24884a │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -50407,41 +50407,41 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #214 @ 0xd6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #144] @ (248de8 ) │ │ │ │ + ldr r2, [pc, #240] @ (248e48 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #448] @ (248f1c ) │ │ │ │ + ldr r0, [pc, #544] @ (248f7c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #656] @ (248ff4 ) │ │ │ │ + ldr r0, [pc, #752] @ (249054 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #768] @ (249068 ) │ │ │ │ + ldr r0, [pc, #864] @ (2490c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #1 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #0] @ (248d70 ) │ │ │ │ + ldr r0, [pc, #96] @ (248dd0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #1008] @ (249168 ) │ │ │ │ + ldr r1, [pc, #80] @ (248dc8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blx r5 │ │ │ │ + blx r8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #184] @ (248e40 ) │ │ │ │ + ldr r1, [pc, #280] @ (248ea0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248d88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -50471,19 +50471,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (248dec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bxns ip │ │ │ │ + bxns pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blx r0 │ │ │ │ + blx r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248df0 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -50949,19 +50949,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (249248 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orrs r2, r1 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, lr │ │ │ │ + add r8, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024924c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -51601,15 +51601,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r2, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024992c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51685,15 +51685,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r0, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00249a0c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 23c120 │ │ │ │ @@ -51985,15 +51985,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 249d98 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -52641,50 +52641,50 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r4, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #19 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, r4, cr4 │ │ │ │ - adds r4, #14 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + stc2l 0, cr0, [ip], #-336 @ 0xfffffeb0 │ │ │ │ adds r4, #38 @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfa7c0054 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfa300054 │ │ │ │ - adds r2, #70 @ 0x46 │ │ │ │ + @ instruction: 0xfa940054 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + @ instruction: 0xfa480054 │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9ca0054 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #220 @ 0xdc │ │ │ │ + vld1.8 @ instruction: 0xf9e20054 │ │ │ │ + adds r2, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh.w r0, [r4, #84] @ 0x54 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r1, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + vst1.8 @ instruction: 0xf9cc0054 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb.w r0, [r2, #84] @ 0x54 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + vld1.8 @ instruction: 0xf9aa0054 │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24a408 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24a40c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - vld4.16 {d0-d3}, [r6 :64], r4 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + ldrsh.w r0, [lr, r4, lsl #1] │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024a410 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 24a4ec │ │ │ │ @@ -52973,15 +52973,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf67e0054 │ │ │ │ + @ instruction: 0xf6960054 │ │ │ │ lsls r0, r5, #15 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024a758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53046,15 +53046,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 24a8ae │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -53696,50 +53696,50 @@ │ │ │ │ ... │ │ │ │ lsls r2, r2, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adcs.w r0, r6, #84 @ 0x54 │ │ │ │ - cmp r1, #16 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + sbc.w r0, lr, #84 @ 0x54 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vqadd.s64 q8, q7, q2 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vqadd.s64 q0, q0, q2 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + vshr.s16 q0, q2, #10 │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + vqadd.s8 q8, q4, q2 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mcr 0, 6, r0, cr10, cr4, {2} │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #220 @ 0xdc │ │ │ │ + mcr 0, 7, r0, cr2, cr4, {2} │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mrc 0, 5, r0, cr4, cr4, {2} │ │ │ │ - movs r7, #166 @ 0xa6 │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + mcr 0, 6, r0, cr12, cr4, {2} │ │ │ │ + movs r7, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr4, {2} │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + mcr 0, 5, r0, cr10, cr4, {2} │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24af08 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24af0c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - mcr 0, 1, r0, cr6, cr4, {2} │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + mrc 0, 1, r0, cr14, cr4, {2} │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024af10 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -53851,35 +53851,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -54843,23 +54843,23 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 24b6e2 │ │ │ │ nop │ │ │ │ @ instruction: 0xfbde0068 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r6, r8, lsl #2] │ │ │ │ - b.n 24c264 │ │ │ │ + b.n 24c294 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24c12c │ │ │ │ + b.n 24c15c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -54951,39 +54951,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - b.n 24bea4 │ │ │ │ + b.n 24bed4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24be5c │ │ │ │ + b.n 24be8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24be38 │ │ │ │ + b.n 24be68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r7, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24be14 │ │ │ │ + b.n 24be44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ adds r4, r7, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24bdf8 │ │ │ │ + adds r4, r2, r2 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + b.n 24be28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024bcd0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55110,35 +55110,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -56071,41 +56071,41 @@ │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 24c414 │ │ │ │ cdp 0, 2, cr0, cr4, cr8, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 24c9c8 │ │ │ │ + ble.n 24c9f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xeaea0068 │ │ │ │ - bgt.n 24c910 │ │ │ │ + bgt.n 24c940 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 24c934 │ │ │ │ + blt.n 24c964 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 24ca58 │ │ │ │ + blt.n 24c888 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 24c994 │ │ │ │ + bls.n 24c9c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 24c8a8 │ │ │ │ + bhi.n 24c8d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24c9c0 │ │ │ │ + bvc.n 24c9f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 24c9ec │ │ │ │ + bpl.n 24ca1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 24ca1c │ │ │ │ + bmi.n 24ca4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ lsrs r6, r2, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ lsrs r1, r2 │ │ │ │ @@ -56692,52 +56692,52 @@ │ │ │ │ ldr r1, [pc, #80] @ (24d06c ) │ │ │ │ ldr r0, [pc, #84] @ (24d070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - beq.n 24cfb4 │ │ │ │ + beq.n 24cfe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r1, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r7, #22 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5, {r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ lsls r2, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024d074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r4, [pc, #3060] @ 24dc7c │ │ │ │ @@ -56852,15 +56852,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24d20a │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -57811,25 +57811,25 @@ │ │ │ │ b.w 24d2c4 │ │ │ │ bge.n 24dd78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 24dbc4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa9c0047 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + @ instruction: 0xfab40047 │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbfc0047 │ │ │ │ - @ instruction: 0xfa4a0047 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldc2 0, cr0, [r4], {71} @ 0x47 │ │ │ │ + @ instruction: 0xfa620047 │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa880047 │ │ │ │ - @ instruction: 0xfaa40047 │ │ │ │ + @ instruction: 0xfaa00047 │ │ │ │ + @ instruction: 0xfabc0047 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24e064 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24dffc │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -58251,36 +58251,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (24e1a4 ) │ │ │ │ ldr r0, [pc, #72] @ (24e1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + adcs.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ + ands.w r0, r2, #13041664 @ 0xc70000 │ │ │ │ pop {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf5380047 │ │ │ │ - @ instruction: 0xf3fa0047 │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ + @ instruction: 0xf3fe0047 │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3e60047 │ │ │ │ + @ instruction: 0xf4ac0047 │ │ │ │ + bics.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ pop {r1, r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ - ands.w r0, r8, #13041664 @ 0xc70000 │ │ │ │ - cbnz r6, 24e20a │ │ │ │ + @ instruction: 0xf3be0047 │ │ │ │ + cbnz r2, 24e214 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - usat r0, #7, r6, asr #1 │ │ │ │ - cbnz r2, 24e20e │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3940047 │ │ │ │ usat r0, #7, ip, asr #1 │ │ │ │ - cbnz r6, 24e214 │ │ │ │ + ubfx r0, r4, #1, #8 │ │ │ │ + cbnz r6, 24e21a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - usat r0, #7, r0, lsl #1 │ │ │ │ - add.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf3980047 │ │ │ │ + adds.w r0, lr, #13041664 @ 0xc70000 │ │ │ │ │ │ │ │ 0024e1ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -58416,15 +58416,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24e376 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -59370,25 +59370,25 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r4} │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r0, 24ee12 │ │ │ │ + cbz r0, 24ee18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [r0, #-284] @ 0x11c │ │ │ │ - cbz r2, 24ee06 │ │ │ │ + ldrd r0, r0, [r8, #-284] @ 0x11c │ │ │ │ + cbz r2, 24ee0c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaa00047 │ │ │ │ - strd r0, r0, [lr], #284 @ 0x11c │ │ │ │ - cbz r6, 24ee08 │ │ │ │ + @ instruction: 0xeab80047 │ │ │ │ + stmdb r6, {r0, r1, r2, r6} │ │ │ │ + cbz r6, 24ee0e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmdb ip!, {r0, r1, r2, r6} │ │ │ │ - strd r0, r0, [r8, #-284] @ 0x11c │ │ │ │ + strd r0, r0, [r4, #-284] @ 0x11c │ │ │ │ + strd r0, r0, [r0, #-284]! @ 0x11c │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24f1ce │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24f166 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -59812,45 +59812,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24f30c ) │ │ │ │ ldr r0, [pc, #72] @ (24f310 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24fa7c │ │ │ │ + b.n 24faac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f804 │ │ │ │ + b.n 24f834 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f7e4 │ │ │ │ + b.n 24f814 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f948 │ │ │ │ + b.n 24f978 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f854 │ │ │ │ + b.n 24f884 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f778 │ │ │ │ + b.n 24f7a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f75c │ │ │ │ + b.n 24f78c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f790 │ │ │ │ + b.n 24f7c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f740 │ │ │ │ + b.n 24f770 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24fa50 │ │ │ │ + b.n 24fa80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024f314 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -59973,15 +59973,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 24f4ce │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -60953,29 +60953,29 @@ │ │ │ │ b.n 24fde6 │ │ │ │ @ instruction: 0xb7da │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 250048 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + add r0, pc, #80 @ (adr r0, 250028 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24ff44 │ │ │ │ + bvc.n 24ff74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 250034 │ │ │ │ + bls.n 250064 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2500d0 │ │ │ │ + bvc.n 24ff00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24ff4c │ │ │ │ + bvc.n 24ff7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24ff88 │ │ │ │ + bvc.n 24ffb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -61376,45 +61376,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2504ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 2504a8 │ │ │ │ + bcs.n 2504d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 250430 │ │ │ │ + beq.n 250460 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 2505b8 │ │ │ │ + bne.n 2503e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2504c4 │ │ │ │ + bne.n 2504f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 2503ec │ │ │ │ + beq.n 25041c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 2505a0 │ │ │ │ + beq.n 2505d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 250588 │ │ │ │ + beq.n 2505b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 250498 │ │ │ │ + bne.n 2504c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 250564 │ │ │ │ + beq.n 250594 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 250598 │ │ │ │ + beq.n 2505c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002504f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61837,15 +61837,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r2, pc, #168 @ (adr r2, 250a90 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #328 @ (adr r1, 250b38 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -61966,15 +61966,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 250b8e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -62935,29 +62935,29 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #0 @ (adr r1, 251680 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r2, #8] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 250dda │ │ │ │ b.n 25148c │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -63344,46 +63344,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (251b3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 251b70 │ │ │ │ + cbnz r6, 251b76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 251b5e │ │ │ │ + cbnz r0, 251b64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - hlt 0x002c │ │ │ │ + revsh r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev r0, r3 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 251b92 │ │ │ │ + cbnz r6, 251b98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 251b72 │ │ │ │ + rev r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 251b76 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ rev r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ + rev r4, r3 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00251b40 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63564,35 +63564,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -65987,29 +65987,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2532ae │ │ │ │ nop │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -66159,45 +66159,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2539f0 ) │ │ │ │ ldr r0, [pc, #72] @ (2539f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, #56] @ 0x38 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002539f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66277,15 +66277,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r6, [r3, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00253ae8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -66569,15 +66569,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00253e10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66660,15 +66660,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -66689,15 +66689,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2540f4 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -67427,49 +67427,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r2, r7] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00254734 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -67605,25 +67605,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2548be │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -67651,36 +67651,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 25493a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 254c40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -67754,21 +67754,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 254a80 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -67798,31 +67798,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 254b06 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -69014,50 +69014,50 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #832] @ (255b30 ) │ │ │ │ + ldr r3, [pc, #928] @ (255b90 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bx r8 │ │ │ │ + bx fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, r8 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, r8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, ip │ │ │ │ + cmp r4, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ ldrb r0, [r4, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00255834 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -69191,24 +69191,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2559ce │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -69237,15 +69237,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 255a52 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 255d68 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -69253,22 +69253,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -69344,21 +69344,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 255b94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -69389,33 +69389,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 255c20 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ vldr d7, [pc, #328] @ 255d68 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -69603,19 +69603,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 244ba8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 255d2e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00255e4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69695,15 +69695,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #672] @ (2561d0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #40] @ (255f64 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00255f3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69788,15 +69788,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #720] @ (2562f8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #48] @ (256064 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256034 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69882,15 +69882,15 @@ │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #720] @ (2563f4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [pc, #96] @ (256190 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256130 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70230,21 +70230,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 256418 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bx r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mov lr, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002564a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70330,21 +70330,21 @@ │ │ │ │ b.n 256508 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r6, r9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp lr, r8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002565a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70431,17 +70431,17 @@ │ │ │ │ b.n 256604 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, sl │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #28 │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r8, sl │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025669c : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -70555,17 +70555,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 256746 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r0, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #24 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r5, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bics r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002567dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70641,19 +70641,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256838 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ orrs r2, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002568bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70728,17 +70728,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 25691c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r0, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ sbcs r4, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025699c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70816,17 +70816,17 @@ │ │ │ │ b.n 2569fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r0, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256a84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70903,17 +70903,17 @@ │ │ │ │ b.n 256ae4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r0, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256b68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70991,19 +70991,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256bc4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #142 @ 0x8e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256c4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71104,17 +71104,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 256d3c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r6, #168 @ 0xa8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256d70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71218,17 +71218,17 @@ │ │ │ │ b.n 256e66 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #202 @ 0xca │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256e9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71308,15 +71308,15 @@ │ │ │ │ b.n 256f1a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #90 @ 0x5a │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #88 @ 0x58 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256f7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71398,15 +71398,15 @@ │ │ │ │ b.n 25700a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025706c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71528,23 +71528,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r1, #190 @ 0xbe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r3, #124 @ 0x7c │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002571d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -71666,23 +71666,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257338 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71776,19 +71776,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ adds r7, #170 @ 0xaa │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #110 @ 0x6e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #16] │ │ │ │ + str r6, [r6, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257440 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -71866,15 +71866,15 @@ │ │ │ │ b.n 2574be │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #182 @ 0xb6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257520 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71956,15 +71956,15 @@ │ │ │ │ b.n 2575ae │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #210 @ 0xd2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257610 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72039,15 +72039,15 @@ │ │ │ │ b.n 25767c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #230 @ 0xe6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002576e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72141,23 +72141,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2232fc │ │ │ │ adds r4, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #10 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r3, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002577ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72249,23 +72249,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ adds r3, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #254 @ 0xfe │ │ │ │ + movs r5, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #142 @ 0x8e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002578f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72358,25 +72358,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2232fc │ │ │ │ adds r1, #254 @ 0xfe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r1, #114 @ 0x72 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72468,23 +72468,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2232fc │ │ │ │ adds r0, #234 @ 0xea │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldrh r6, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257b18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72573,21 +72573,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 2232fc │ │ │ │ cmp r7, #222 @ 0xde │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r7, #102 @ 0x66 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257c18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72681,19 +72681,19 @@ │ │ │ │ nop │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257d1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72760,15 +72760,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257de0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72836,15 +72836,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vcvt.u16.f16 d18, d6, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257ea0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72912,15 +72912,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r5, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257f60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72987,15 +72987,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258020 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73063,15 +73063,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2ad6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #116 @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002580e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73139,15 +73139,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r2, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r1, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002581a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73214,15 +73214,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r1, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + subs r0, r5, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258260 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73288,15 +73288,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubl.u q10, d15, d28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, r2 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258320 : │ │ │ │ @@ -73364,15 +73364,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r7, #116 @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002583e0 : │ │ │ │ @@ -73437,15 +73437,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r7, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258498 : │ │ │ │ @@ -73515,15 +73515,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r6, #94 @ 0x5e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #252 @ 0xfc │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258558 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73591,15 +73591,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.64 d18, d14, #63 @ 0x3f │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #30 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258618 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73667,15 +73667,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r4, #222 @ 0xde │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002586d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73742,15 +73742,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r4, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r6, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258798 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73813,15 +73813,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #94 @ 0x5e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025884c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73884,15 +73884,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r2, #170 @ 0xaa │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258904 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73954,15 +73954,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #242 @ 0xf2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002589b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74022,15 +74022,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, #216 @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258a68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74093,15 +74093,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r0, #142 @ 0x8e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258b20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74163,15 +74163,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r2, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, r6, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258bd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74231,15 +74231,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r2, r4, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r7, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258c84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74302,15 +74302,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r6, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258d44 : │ │ │ │ @@ -74372,15 +74372,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r0, r6, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258dfc : │ │ │ │ @@ -74442,15 +74442,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r7, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258eb4 : │ │ │ │ @@ -74519,15 +74519,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r0, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, r0, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258f80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74592,15 +74592,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r6, r6, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r4, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259048 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74736,19 +74736,19 @@ │ │ │ │ nop │ │ │ │ subs r0, r5, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r0, r3 │ │ │ │ + bics r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bics r4, r6 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002591c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74829,19 +74829,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ adds r0, r6, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002592bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74905,15 +74905,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshrun.s64 d17, q10, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r0, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r2, r3, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74977,15 +74977,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r6, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #5 │ │ │ │ + lsrs r0, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259440 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75049,15 +75049,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r6, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75122,15 +75122,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002595c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75194,15 +75194,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r6, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259680 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75266,15 +75266,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r6, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259740 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75341,15 +75341,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsra.u64 d17, d20, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259808 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75416,15 +75416,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r4, r5, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r1, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002598d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75488,15 +75488,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r4, r4, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r0, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259990 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75563,15 +75563,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r0, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r4, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259a5c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75636,15 +75636,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r3, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r3, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259b24 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75777,19 +75777,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ lsrs r4, r2, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259c94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75869,18 +75869,18 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r4, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vmov.i32 q8, #227 @ 0x000000e3 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + vshr.u16 q8, , #2 │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259d84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -75941,15 +75941,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r6, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 q8, q7, │ │ │ │ + vmov.i32 q0, #227 @ 0x000000e3 │ │ │ │ lsrs r6, r1, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76011,15 +76011,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 5, r0, cr10, cr3, {2} │ │ │ │ + mrc2 0, 6, r0, cr2, cr3, {2} │ │ │ │ lsrs r4, r2, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259ef0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76080,15 +76080,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 0, r0, cr2, cr3, {2} │ │ │ │ + mrc2 0, 0, r0, cr10, cr3, {2} │ │ │ │ lsrs r0, r4, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259fa4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76147,15 +76147,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [lr, #-332] @ 0xfffffeb4 │ │ │ │ + stc2l 0, cr0, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ lsrs r4, r5, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a054 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76220,15 +76220,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r3, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], {83} @ 0x53 │ │ │ │ + stc2 0, cr0, [ip], #332 @ 0x14c │ │ │ │ lsrs r2, r0, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76292,15 +76292,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff09d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd00053 │ │ │ │ + @ instruction: 0xfbe80053 │ │ │ │ lsrs r6, r7, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a1d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76363,15 +76363,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r3, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb100053 │ │ │ │ + @ instruction: 0xfb280053 │ │ │ │ lsrs r6, r7, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a298 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76434,15 +76434,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r3, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa500053 │ │ │ │ + @ instruction: 0xfa680053 │ │ │ │ lsls r6, r7, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76496,15 +76496,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9a80053 │ │ │ │ + vst1.8 @ instruction: 0xf9c00053 │ │ │ │ lsls r6, r0, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a3f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76558,15 +76558,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r8 :64], r3 │ │ │ │ + vld4.16 {d0-d3}, [r0 :64], r3 │ │ │ │ lsls r6, r4, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a498 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76629,15 +76629,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r8, r3, lsl #1] │ │ │ │ + ldr??.w r0, [r0, r3, lsl #1] │ │ │ │ lsls r4, r0, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a548 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76699,15 +76699,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7a80053 │ │ │ │ + @ instruction: 0xf7c00053 │ │ │ │ lsls r4, r2, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a5f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76769,15 +76769,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f80053 │ │ │ │ + @ instruction: 0xf7100053 │ │ │ │ lsls r4, r4, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a6a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76837,15 +76837,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r1, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #34899 @ 0x8853 │ │ │ │ + @ instruction: 0xf6600053 │ │ │ │ lsls r4, r6, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a758 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76907,15 +76907,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5980053 │ │ │ │ + subs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r0, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a808 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76977,15 +76977,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e80053 │ │ │ │ + add.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r2, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a8b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77045,15 +77045,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r7, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + orrs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a968 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77113,15 +77113,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf39c0053 │ │ │ │ + @ instruction: 0xf3b40053 │ │ │ │ lsls r4, r7, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025aa18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77183,15 +77183,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2ec0053 │ │ │ │ + ssat r0, #20, r4, lsl #1 │ │ │ │ lsls r4, r1, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025aac8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77249,15 +77249,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf23c0053 │ │ │ │ + @ instruction: 0xf2540053 │ │ │ │ movs r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmla.i16 q8, q2, d7[2] │ │ │ │ │ │ │ │ 0025ab70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77320,15 +77320,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i q0, q3, d3[5] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1800053 │ │ │ │ + @ instruction: 0xf1980053 │ │ │ │ vhadd.u32 q0, q6, │ │ │ │ │ │ │ │ 0025ac20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77388,15 +77388,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 13, cr0, cr6, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d00053 │ │ │ │ + @ instruction: 0xf0e80053 │ │ │ │ cdp2 0, 7, cr0, cr12, cr7, {3} │ │ │ │ │ │ │ │ 0025acd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77456,15 +77456,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 2, cr0, cr6, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, #83 @ 0x53 │ │ │ │ + bics.w r0, r8, #83 @ 0x53 │ │ │ │ stc2l 0, cr0, [ip, #412] @ 0x19c │ │ │ │ │ │ │ │ 0025ad80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77522,15 +77522,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldc2l 0, cr0, [r6, #-412]! @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ + vshr.s8 q0, , #8 │ │ │ │ ldc2 0, cr0, [ip, #-412] @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025ae30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77587,15 +77587,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r6], {103} @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr2, cr3, {2} │ │ │ │ + mrc 0, 6, r0, cr10, cr3, {2} │ │ │ │ stc2l 0, cr0, [lr], #-412 @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025aed8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77651,15 +77651,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldc2 0, cr0, [lr], {103} @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr10, cr3, {2} │ │ │ │ + mrc 0, 1, r0, cr2, cr3, {2} │ │ │ │ @ instruction: 0xfbc40067 │ │ │ │ │ │ │ │ 0025af80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77715,15 +77715,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb760067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ + stc 0, cr0, [sl, #332] @ 0x14c │ │ │ │ @ instruction: 0xfb1c0067 │ │ │ │ │ │ │ │ 0025b028 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77778,15 +77778,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xface0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], {83} @ 0x53 │ │ │ │ + stcl 0, cr0, [r2], #332 @ 0x14c │ │ │ │ @ instruction: 0xfa720067 │ │ │ │ │ │ │ │ 0025b0d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77842,15 +77842,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa260067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + ldc 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ vst1.8 {d16[3]}, [ip], r7 │ │ │ │ │ │ │ │ 0025b178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77906,15 +77906,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [lr, r7, lsl #2] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, r3, lsr #1 │ │ │ │ + @ instruction: 0xeb920053 │ │ │ │ vld4.16 {d0-d3}, [r4 :128], r7 │ │ │ │ │ │ │ │ 0025b220 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77969,15 +77969,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr.w r0, [r6, #103] @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead20053 │ │ │ │ + @ instruction: 0xeaea0053 │ │ │ │ ldr??.w r0, [sl, r7, lsl #2] │ │ │ │ │ │ │ │ 0025b2c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -78033,15 +78033,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [ip, r7, lsl #2] │ │ │ │ - bics.w r0, sl, r3, lsr #1 │ │ │ │ + orrs.w r0, r2, r3, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7ce0067 │ │ │ │ │ │ │ │ 0025b378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78097,15 +78097,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf77c0067 │ │ │ │ - @ instruction: 0xe98a0053 │ │ │ │ + @ instruction: 0xe9a20053 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf71e0067 │ │ │ │ │ │ │ │ 0025b424 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78160,15 +78160,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf6d00067 │ │ │ │ - @ instruction: 0xe8de0053 │ │ │ │ + ldrd r0, r0, [r6], #332 @ 0x14c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6700067 │ │ │ │ │ │ │ │ 0025b4d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78231,15 +78231,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6260067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8380053 │ │ │ │ + @ instruction: 0xe8500053 │ │ │ │ subs.w r0, r0, #15138816 @ 0xe70000 │ │ │ │ │ │ │ │ 0025b590 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -78299,15 +78299,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbc.w r0, r6, #15138816 @ 0xe70000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b53c │ │ │ │ + b.n 25b56c │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf4ee0067 │ │ │ │ │ │ │ │ 0025b650 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -78414,15 +78414,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, r8, #15138816 @ 0xe70000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b3a4 │ │ │ │ + b.n 25b3d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf3c60067 │ │ │ │ │ │ │ │ 0025b788 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78479,15 +78479,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3680067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b2f4 │ │ │ │ + b.n 25b324 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf3160067 │ │ │ │ │ │ │ │ 0025b838 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78543,15 +78543,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf2b80067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b244 │ │ │ │ + b.n 25b274 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf2660067 │ │ │ │ │ │ │ │ 0025b8e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78609,15 +78609,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ addw r0, r8, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b194 │ │ │ │ + b.n 25b1c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs.w r0, r6, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025b998 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78674,15 +78674,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r8, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25c0e4 │ │ │ │ + b.n 25c114 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r0, r6, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025ba48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78738,15 +78738,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf0a80067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25c034 │ │ │ │ + b.n 25c064 │ │ │ │ lsls r3, r2, #1 │ │ │ │ orrs.w r0, r6, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025baf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78806,15 +78806,15 @@ │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vext.8 q8, q6, , #0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bfa0 │ │ │ │ + b.n 25bfd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmla.i32 d0, d0, d7[1] │ │ │ │ │ │ │ │ 0025bbb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78874,15 +78874,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s8 q8, q2, │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bee8 │ │ │ │ + b.n 25bf18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cdp 0, 14, cr0, cr8, cr7, {3} │ │ │ │ │ │ │ │ 0025bc68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78938,15 +78938,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cdp 0, 8, cr0, cr12, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25be28 │ │ │ │ + b.n 25be58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cdp 0, 3, cr0, cr0, cr7, {3} │ │ │ │ │ │ │ │ 0025bd18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79008,15 +79008,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [lr, #412] @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + b.n 25bde4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stcl 0, cr0, [r8, #-412]! @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025bdd8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79077,15 +79077,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [lr, #-412] @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stc 0, cr0, [r6], #412 @ 0x19c │ │ │ │ │ │ │ │ 0025be98 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -79192,15 +79192,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rsbs r0, lr, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25bf70 │ │ │ │ + ble.n 25bfa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xeb860067 │ │ │ │ │ │ │ │ 0025bfc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79257,15 +79257,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeb360067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25c0c8 │ │ │ │ + ble.n 25c0f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xeadc0067 │ │ │ │ │ │ │ │ 0025c068 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79322,15 +79322,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eor.w r0, lr, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25c020 │ │ │ │ + bgt.n 25c050 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics.w r0, r4, r7, asr #1 │ │ │ │ │ │ │ │ 0025c110 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79386,15 +79386,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r6, #412]! @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 25c178 │ │ │ │ + blt.n 25c1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xe98a0067 │ │ │ │ │ │ │ │ 0025c1b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79453,15 +79453,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmdb r8!, {r0, r1, r2, r5, r6} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 25c2c4 │ │ │ │ + blt.n 25c2f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strd r0, r0, [r6], #412 @ 0x19c │ │ │ │ │ │ │ │ 0025c268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79519,15 +79519,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia.w r8, {r0, r1, r2, r5, r6} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25c214 │ │ │ │ + bge.n 25c244 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xe8360067 │ │ │ │ │ │ │ │ 0025c318 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79585,15 +79585,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25c36c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25c364 │ │ │ │ + bls.n 25c394 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c2d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c3c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79651,15 +79651,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 25c2bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25c4b4 │ │ │ │ + bls.n 25c4e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c224 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79754,15 +79754,15 @@ │ │ │ │ b.n 25c554 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c27c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 25c5b4 │ │ │ │ + bhi.n 25c5e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c168 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c590 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79857,15 +79857,15 @@ │ │ │ │ b.n 25c66a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c164 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25c69c │ │ │ │ + bvc.n 25c6cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c050 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c6a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79960,15 +79960,15 @@ │ │ │ │ b.n 25c77e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c050 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 25c788 │ │ │ │ + bvs.n 25c7b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cf3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c7b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80052,15 +80052,15 @@ │ │ │ │ bne.n 25c80a │ │ │ │ b.n 25c87a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ b.n 25cf20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 25c88c │ │ │ │ + bpl.n 25c8bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25ce40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c8b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80143,15 +80143,15 @@ │ │ │ │ b.n 25c96e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25ce20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25c998 │ │ │ │ + bmi.n 25c9c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cd4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c9a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80234,15 +80234,15 @@ │ │ │ │ b.n 25ca62 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cd2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25caa4 │ │ │ │ + bcc.n 25cad4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cc58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ca9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80325,15 +80325,15 @@ │ │ │ │ b.n 25cb56 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cc38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 25cbb0 │ │ │ │ + bcs.n 25cbe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ svc 234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025cb90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80352,15 +80352,15 @@ │ │ │ │ cbnz r2, 25cbfe │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25cbfe │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25cbfe │ │ │ │ - bl 6c4a84 │ │ │ │ + bl 6c4a9c │ │ │ │ ldr r2, [pc, #240] @ (25cccc ) │ │ │ │ ldr r3, [pc, #236] @ (25ccc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80439,15 +80439,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ svc 98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ svc 48 @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 25cbdc │ │ │ │ + beq.n 25cc0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ccd4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 25cb90 │ │ │ │ @@ -80477,15 +80477,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25cd52 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25cd52 │ │ │ │ - bl 6c4a84 │ │ │ │ + bl 6c4a9c │ │ │ │ ldr r2, [pc, #204] @ (25cdfc ) │ │ │ │ ldr r3, [pc, #200] @ (25cdf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80554,15 +80554,15 @@ │ │ │ │ nop │ │ │ │ udf #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 25cdb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ce04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80653,15 +80653,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 25ceec │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 25cea8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cf10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80752,15 +80752,15 @@ │ │ │ │ nop │ │ │ │ blt.n 25cfe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 25cf9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d01c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80777,15 +80777,15 @@ │ │ │ │ cbnz r2, 25d088 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25d088 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25d088 │ │ │ │ - bl 6c4888 │ │ │ │ + bl 6c48a0 │ │ │ │ ldr r2, [pc, #244] @ (25d15c ) │ │ │ │ ldr r3, [pc, #240] @ (25d158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80867,15 +80867,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bge.n 25d104 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 25d0a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d164 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80982,15 +80982,15 @@ │ │ │ │ nop │ │ │ │ bls.n 25d1bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 25d368 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d2a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81097,15 +81097,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 25d47c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 25d428 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d3e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81121,15 +81121,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25d448 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25d448 │ │ │ │ - bl 6c4888 │ │ │ │ + bl 6c48a0 │ │ │ │ ldr r2, [pc, #208] @ (25d4f8 ) │ │ │ │ ldr r3, [pc, #204] @ (25d4f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -81201,15 +81201,15 @@ │ │ │ │ nop │ │ │ │ bvc.n 25d514 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 25d4c4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81304,15 +81304,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 25d5f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 25d5ac │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d614 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81407,15 +81407,15 @@ │ │ │ │ nop │ │ │ │ bmi.n 25d6e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 25d698 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d728 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81508,15 +81508,15 @@ │ │ │ │ b.n 25d804 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 25d7cc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bcc.n 25d8b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025d840 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82143,15 +82143,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25de58 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r4, {r1, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025df08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82222,15 +82222,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25df76 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025dfe4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82301,15 +82301,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25e052 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e0c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82379,15 +82379,15 @@ │ │ │ │ b.n 25e100 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 25e20c │ │ │ │ + pop {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1!, {r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e194 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82446,15 +82446,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 25e28e │ │ │ │ + cbnz r0, 25e294 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e244 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82513,15 +82513,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0008 │ │ │ │ + hlt 0x0020 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e2f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82580,15 +82580,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 25e3d6 │ │ │ │ + cbnz r0, 25e3dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e3a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82606,15 +82606,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e406 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e406 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e406 │ │ │ │ - bl 6c4a74 │ │ │ │ + bl 6c4a8c │ │ │ │ ldr r2, [pc, #184] @ (25e49c ) │ │ │ │ ldr r3, [pc, #180] @ (25e498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82676,15 +82676,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb8b8 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e4a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82763,15 +82763,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb820 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e594 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82850,15 +82850,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e684 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82873,15 +82873,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25e6e0 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25e6e0 │ │ │ │ - bl 6c4a74 │ │ │ │ + bl 6c4a8c │ │ │ │ ldr r2, [pc, #168] @ (25e764 ) │ │ │ │ ldr r3, [pc, #160] @ (25e760 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82935,15 +82935,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e76c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83010,15 +83010,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e82c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83085,15 +83085,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e8ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83109,15 +83109,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e94c │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e94c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e94c │ │ │ │ - bl 6c4878 │ │ │ │ + bl 6c4890 │ │ │ │ ldr r2, [pc, #188] @ (25e9e8 ) │ │ │ │ ldr r3, [pc, #184] @ (25e9e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83181,15 +83181,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r2, 25ea4c │ │ │ │ + cbz r2, 25ea52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e9f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83271,15 +83271,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025eae8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83361,15 +83361,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ nop {14} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r2, 25ec10 │ │ │ │ + cbz r2, 25ec16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ebe0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83384,15 +83384,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25ec3a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25ec3a │ │ │ │ - bl 6c4878 │ │ │ │ + bl 6c4890 │ │ │ │ ldr r2, [pc, #172] @ (25ecc4 ) │ │ │ │ ldr r3, [pc, #164] @ (25ecc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83448,15 +83448,15 @@ │ │ │ │ nop │ │ │ │ ite ne │ │ │ │ lslne r7, r4, #1 │ │ │ │ tsteq r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00f2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025eccc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83526,15 +83526,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x002c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0002 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #808 @ 0x328 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ed94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83604,15 +83604,15 @@ │ │ │ │ nop │ │ │ │ pop {r2, r5, r6, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ee5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83689,15 +83689,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25eea0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ef50 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -83788,15 +83788,15 @@ │ │ │ │ b.n 25efb4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 25f09c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r4, 25f08c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f048 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83855,15 +83855,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x002c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #624 @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ rev16 r2, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f0f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83922,15 +83922,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 25f1da │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 25f1d2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f1a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83989,15 +83989,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 25f25e │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb8fa │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f258 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84560,15 +84560,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #112 @ (adr r6, 25f858 ) │ │ │ │ + add r6, pc, #208 @ (adr r6, 25f8b8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r4, 25f86a │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 25f848 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84663,15 +84663,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #32 @ (adr r5, 25f91c ) │ │ │ │ + add r5, pc, #128 @ (adr r5, 25f97c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ uxtb r0, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84766,15 +84766,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #976 @ (adr r3, 25fde0 ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 25fa40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r4, 25fa48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 25fa26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84869,15 +84869,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #896 @ (adr r2, 25fea4 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 25ff04 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ sub sp, #256 @ 0x100 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84972,15 +84972,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #816 @ (adr r1, 25ff68 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 25ffc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85075,15 +85075,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #736 @ (adr r0, 26002c ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 26008c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #608 @ 0x260 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85178,15 +85178,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #528 @ 0x210 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #880 @ 0x370 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85281,15 +85281,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #800 @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85687,23 +85687,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2232fc │ │ │ │ add r0, sp, #536 @ 0x218 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #936 @ (adr r7, 260730 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 26047c │ │ │ │ + bne.n 2602ac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260390 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85803,23 +85803,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ add r7, pc, #408 @ (adr r7, 260630 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #808 @ (adr r6, 2607d0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 260560 │ │ │ │ + beq.n 260590 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002604b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85920,25 +85920,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2232fc │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #224 @ (adr r6, 2606a8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #624 @ (adr r5, 260840 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002605d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -86038,23 +86038,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2232fc │ │ │ │ add r5, pc, #120 @ (adr r5, 260758 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, pc, #528 @ (adr r4, 260900 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002606f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86149,21 +86149,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 2232fc │ │ │ │ add r3, pc, #984 @ (adr r3, 260bcc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, pc, #416 @ (adr r3, 2609a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260808 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86257,17 +86257,17 @@ │ │ │ │ blx 2232fc │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #872 @ (adr r2, 260c6c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r2, pc, #424 @ (adr r2, 260ab0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260910 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86504,25 +86504,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (260bf4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260bf8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86695,31 +86695,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -86857,33 +86857,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260fdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87118,25 +87118,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2612c0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #22] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002612c4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -87227,59 +87227,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -87300,38 +87300,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -87387,33 +87387,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -87473,53 +87473,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 26171c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -87570,15 +87570,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -88094,33 +88094,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 2232fc │ │ │ │ str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 261d96 │ │ │ │ + cbnz r2, 261d9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 261da0 │ │ │ │ + cbnz r6, 261da6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, #8] │ │ │ │ + strh r0, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 261d7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb812 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00261d90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -88207,58 +88207,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88282,42 +88282,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88374,33 +88374,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88462,44 +88462,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2621d4 │ │ │ │ ... │ │ │ │ ldrh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88557,15 +88557,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 69a890 │ │ │ │ + bl 69a8a8 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -88747,17 +88747,17 @@ │ │ │ │ blx 2232fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002624b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88818,15 +88818,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0026256c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88892,15 +88892,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00262630 : │ │ │ │ @@ -88930,19 +88930,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (262688 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026268c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88968,19 +88968,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2626e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002626e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89009,19 +89009,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26274c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89054,19 +89054,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2627c0 ) │ │ │ │ ldr r0, [pc, #20] @ (2627c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002627c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89087,19 +89087,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (26280c ) │ │ │ │ ldr r0, [pc, #20] @ (262810 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #360 @ 0x168 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262814 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90072,17 +90072,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2630d6 │ │ │ │ b.n 26300a │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #224 @ (adr r3, 2633a4 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 263404 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002632c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90383,25 +90383,25 @@ │ │ │ │ bne.n 2635b4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 263636 │ │ │ │ strb r0, [r0, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r6, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263638 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90475,15 +90475,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (26373c ) │ │ │ │ ldr r1, [pc, #76] @ (263740 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 263712 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -90498,24 +90498,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r7, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (263750 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00263754 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90523,110 +90523,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2637ac ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r5, r0 │ │ │ │ - bl 55211c │ │ │ │ + bl 552134 │ │ │ │ ldr.w ip, [pc, #56] @ 2637b0 │ │ │ │ ldr r2, [pc, #56] @ (2637b4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2637b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r7, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002637bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 481ac8 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #44] @ 263804 │ │ │ │ ldr r2, [pc, #44] @ (263808 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (26380c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 26388a │ │ │ │ + pop {r1} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263810 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 481bac │ │ │ │ bl 22cabc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ cbz r0, 263878 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (263890 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 263864 │ │ │ │ ldr r0, [pc, #64] @ (263894 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 552268 │ │ │ │ + b.w 552280 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90638,22 +90638,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - add r6, r7 │ │ │ │ + add r6, sl │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002638a4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2638b2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -90669,25 +90669,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 481ac8 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #80] @ (26392c ) │ │ │ │ ldr r2, [pc, #84] @ (263930 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (263934 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 263908 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 263908 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -90707,99 +90707,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 263978 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263938 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 481ac8 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #60] @ 263990 │ │ │ │ ldr r2, [pc, #60] @ (263994 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (263998 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 26397c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x0004 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0026399c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 481ac8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #60] @ 2639f4 │ │ │ │ ldr r2, [pc, #60] @ (2639f8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2639fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2639e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev r0, r1 │ │ │ │ + rev r0, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (263a14 ) │ │ │ │ ldr r2, [pc, #20] @ (263a18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (263a1c ) │ │ │ │ @@ -90807,22 +90807,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r1, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (263a2c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 697bcc │ │ │ │ + b.w 697be4 │ │ │ │ nop │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90896,26 +90896,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 22360c │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7ff4 │ │ │ │ + bl 6a800c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 223608 │ │ │ │ blx 224090 │ │ │ │ ldr r1, [pc, #104] @ (263b7c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (263b80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 263aca │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 263aae │ │ │ │ ldr r2, [pc, #92] @ (263b84 ) │ │ │ │ ldr r3, [pc, #96] @ (263b88 ) │ │ │ │ ldr r1, [pc, #96] @ (263b8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -90940,44 +90940,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ ldr r0, [pc, #64] @ (263ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ strb r4, [r0, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #28] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #28] │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (263d54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -91080,58 +91080,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 687374 │ │ │ │ + bl 68738c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263c52 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 223ba8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263d3e │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (263d7c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r0, [pc, #168] @ (263d80 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69db74 │ │ │ │ + bl 69db8c │ │ │ │ b.n 263c60 │ │ │ │ ldr r3, [pc, #160] @ (263d84 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (263d88 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (263d8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #1 │ │ │ │ b.n 263c80 │ │ │ │ ldr r3, [pc, #144] @ (263d90 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (263d94 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (263d98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 263cfa │ │ │ │ movs r0, #20 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -91154,48 +91154,48 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 263ccc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmdb r8!, {r1, r2, r3, r6} │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldrd r0, r0, [r0, #-312] @ 0x138 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (263df4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -91216,23 +91216,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 263a30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 697bcc │ │ │ │ + b.w 697be4 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263e04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91269,15 +91269,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 6a474c │ │ │ │ + bl 6a4764 │ │ │ │ cbz r0, 263eac │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91293,19 +91293,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91322,31 +91322,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (263f78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (263f7c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69ea2c │ │ │ │ + bl 69ea44 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 6a0a94 │ │ │ │ + bl 6a0aac │ │ │ │ cbz r0, 263f66 │ │ │ │ ldr r3, [pc, #92] @ (263f80 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (263f84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a045c │ │ │ │ + bl 6a0474 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a0808 │ │ │ │ + bl 6a0820 │ │ │ │ ldr r2, [pc, #72] @ (263f88 ) │ │ │ │ ldr r3, [pc, #52] @ (263f74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91363,15 +91363,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ @@ -91449,27 +91449,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 263a30 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697bcc │ │ │ │ + b.w 697be4 │ │ │ │ add r0, pc, #208 @ (adr r0, 264128 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -91519,15 +91519,15 @@ │ │ │ │ beq.w 264398 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 6a7f90 │ │ │ │ + bl 6a7fa8 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 22505c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -91626,15 +91626,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26433a │ │ │ │ ldr r1, [pc, #464] @ (2643fc ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 697bcc │ │ │ │ + bl 697be4 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2640e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2640ea │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -91647,18 +91647,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7ff4 │ │ │ │ + bl 6a800c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #396] @ (26440c ) │ │ │ │ ldr r3, [pc, #348] @ (2643dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91684,15 +91684,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225228 │ │ │ │ b.n 26426e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -91702,43 +91702,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (264424 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2642cc │ │ │ │ ldr r2, [pc, #300] @ (264428 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (26442c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (264430 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2642cc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 224090 │ │ │ │ ldr r3, [pc, #276] @ (264434 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (264438 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (26443c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2642cc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (264440 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -91748,21 +91748,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (264448 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 26439c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 697bcc │ │ │ │ + bl 697be4 │ │ │ │ b.n 264276 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (26444c ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -91770,25 +91770,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (264450 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (264454 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2642cc │ │ │ │ movs r7, #0 │ │ │ │ b.n 264276 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 263f8c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 697bcc │ │ │ │ + bl 697be4 │ │ │ │ b.n 264276 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 26418e │ │ │ │ ldr r3, [pc, #152] @ (264458 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (26445c ) │ │ │ │ ldr r1, [pc, #156] @ (264460 ) │ │ │ │ @@ -91804,75 +91804,75 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r5, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264464 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91921,19 +91921,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 225cc0 │ │ │ │ str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002644ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91982,19 +91982,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 225cc0 │ │ │ │ str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #0] │ │ │ │ + str r4, [r7, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264574 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92006,32 +92006,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2645fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #92] @ (264600 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc88 │ │ │ │ + bl 68dca0 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 6ba478 │ │ │ │ + bl 6ba490 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2645c8 │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ ldr r2, [pc, #56] @ (264604 ) │ │ │ │ ldr r3, [pc, #44] @ (2645f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92046,17 +92046,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2640f8 │ │ │ │ + b.n 264128 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264608 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92070,40 +92070,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2646b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2646a0 │ │ │ │ mov r1, sp │ │ │ │ - bl 6ba384 │ │ │ │ + bl 6ba39c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 26469a │ │ │ │ cbz r7, 26466c │ │ │ │ ldr r6, [pc, #108] @ (2646b8 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26464e │ │ │ │ mov r0, r7 │ │ │ │ - bl 66d944 │ │ │ │ + bl 66d95c │ │ │ │ ldr r2, [pc, #72] @ (2646bc ) │ │ │ │ ldr r3, [pc, #56] @ (2646b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92113,32 +92113,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 264672 │ │ │ │ ldr r0, [pc, #28] @ (2646c0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 26463a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 264084 │ │ │ │ + b.n 2640b4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str.w r0, [sl, #78] @ 0x4e │ │ │ │ + str??.w r0, [r2, #78] @ 0x4e │ │ │ │ │ │ │ │ 002646c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -92152,15 +92152,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2248a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4fdc │ │ │ │ + bl 6b4ff4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 264724 │ │ │ │ ldr r2, [pc, #108] @ (26476c ) │ │ │ │ ldr r3, [pc, #104] @ (264768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92182,35 +92182,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 223358 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b9cf0 │ │ │ │ + bl 6b9d08 │ │ │ │ b.n 26474c │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4f18 │ │ │ │ + bl 6b4f30 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b9d1c │ │ │ │ + bl 6b9d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264744 │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ b.n 2646fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264774 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -92225,15 +92225,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2248a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4fdc │ │ │ │ + bl 6b4ff4 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2647d8 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 264812 │ │ │ │ ldr r2, [pc, #156] @ (264850 ) │ │ │ │ ldr r3, [pc, #152] @ (26484c ) │ │ │ │ add r2, pc │ │ │ │ @@ -92257,31 +92257,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 223358 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b9cf0 │ │ │ │ + bl 6b9d08 │ │ │ │ b.n 264800 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4f18 │ │ │ │ + bl 6b4f30 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b9d1c │ │ │ │ + bl 6b9d34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2647f8 │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ b.n 2647b0 │ │ │ │ ldr r2, [pc, #68] @ (264858 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 6b4f94 │ │ │ │ + bl 6b4fac │ │ │ │ ldr r2, [pc, #60] @ (26485c ) │ │ │ │ ldr r3, [pc, #40] @ (26484c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92289,65 +92289,65 @@ │ │ │ │ bne.n 264844 │ │ │ │ ldr r2, [pc, #44] @ (264860 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b4f94 │ │ │ │ + b.w 6b4fac │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r4, r6] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 225698 │ │ │ │ mov r5, r0 │ │ │ │ - bl 554154 │ │ │ │ + bl 55416c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2648f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r3, [pc, #92] @ (2648fc ) │ │ │ │ ldr r1, [pc, #92] @ (264900 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #80] @ (264904 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ ldr r1, [pc, #68] @ (264908 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 224394 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2648e6 │ │ │ │ @@ -92364,36 +92364,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223070 │ │ │ │ ldr.w r8, [pc, #20] @ 26490c │ │ │ │ add r8, pc │ │ │ │ b.n 264898 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224c7c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92427,20 +92427,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (264a1c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 264a02 │ │ │ │ mov r1, sp │ │ │ │ - bl 611fc0 │ │ │ │ + bl 611fd8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2649dc │ │ │ │ mov r0, r5 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #104] @ (264a20 ) │ │ │ │ ldr r3, [pc, #96] @ (264a18 ) │ │ │ │ @@ -92463,39 +92463,39 @@ │ │ │ │ ldr r6, [pc, #68] @ (264a24 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2649e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66151c │ │ │ │ + bl 661534 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2649ae │ │ │ │ ldr r1, [pc, #36] @ (264a28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2649b4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbca004b │ │ │ │ + @ instruction: 0xfbe2004b │ │ │ │ str r4, [r2, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264a2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92509,42 +92509,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68de6c │ │ │ │ + bl 68de84 │ │ │ │ ldr r1, [pc, #188] @ (264b1c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #180] @ (264b20 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #172] @ (264b24 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 264ad0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 555160 │ │ │ │ + bl 555178 │ │ │ │ cbz r0, 264aec │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 553ff8 │ │ │ │ + bl 554010 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #128] @ (264b28 ) │ │ │ │ ldr r3, [pc, #104] @ (264b14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92558,58 +92558,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 68eea0 │ │ │ │ + bl 68eeb8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 264aa0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 612180 │ │ │ │ + bl 612198 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 264aa0 │ │ │ │ ldr r2, [pc, #60] @ (264b2c ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (264b30 ) │ │ │ │ ldr r1, [pc, #64] @ (264b34 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 264aa0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfaf4004b │ │ │ │ - add r5, pc, #224 @ (adr r5, 264c04 ) │ │ │ │ + @ instruction: 0xfb0c004b │ │ │ │ + add r5, pc, #320 @ (adr r5, 264c64 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r2, [r4, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #120 @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264b38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92622,26 +92622,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #192] @ (264c28 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6121f4 │ │ │ │ + bl 61220c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 264be0 │ │ │ │ cbz r3, 264ba8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 264c06 │ │ │ │ @@ -92671,25 +92671,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 68f0f4 │ │ │ │ + bl 68f10c │ │ │ │ b.n 264ba8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 68f094 │ │ │ │ + bl 68f0ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (264c30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223168 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 264b86 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (264c34 ) │ │ │ │ @@ -92702,27 +92702,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa02004b │ │ │ │ - add r4, pc, #240 @ (adr r4, 264d1c ) │ │ │ │ + @ instruction: 0xfa1a004b │ │ │ │ + add r4, pc, #336 @ (adr r4, 264d7c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ ldrh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264c40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (264ce0 ) │ │ │ │ @@ -92733,21 +92733,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (264ce8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 264cba │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 555160 │ │ │ │ + bl 555178 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 264cce │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 264cc2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -92765,39 +92765,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 264c8a │ │ │ │ ldr r1, [pc, #44] @ (264cf0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 264c92 │ │ │ │ ldr r1, [pc, #36] @ (264cf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 264c92 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r6, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, #75] @ 0x4b │ │ │ │ + ldrsb.w r0, [r2, fp] │ │ │ │ ldrsh r6, [r6, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, #50] @ 0x32 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264cf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92809,19 +92809,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264d6c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556564 │ │ │ │ + bl 55657c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #56] @ (264d70 ) │ │ │ │ ldr r3, [pc, #44] @ (264d68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92840,15 +92840,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r2, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264d74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92862,19 +92862,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264de8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556654 │ │ │ │ + bl 55666c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #56] @ (264dec ) │ │ │ │ ldr r3, [pc, #44] @ (264de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92893,15 +92893,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r6, [r2, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264df0 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264e02 │ │ │ │ @@ -92920,43 +92920,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 2248a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4fdc │ │ │ │ + bl 6b4ff4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552344 │ │ │ │ + bl 55235c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 264e60 │ │ │ │ mov r4, r0 │ │ │ │ b.n 264e3e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 264e60 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264e3a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4f94 │ │ │ │ + bl 6b4fac │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264e3e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2245a8 │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264e70 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264e82 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -92971,19 +92971,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 2248a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4fdc │ │ │ │ + bl 6b4ff4 │ │ │ │ ldr r0, [pc, #68] @ (264eec ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 611fc0 │ │ │ │ + bl 611fd8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264ee0 │ │ │ │ ldr r6, [pc, #56] @ (264ef0 ) │ │ │ │ add r6, pc │ │ │ │ b.n 264ec0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -92994,29 +92994,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 2236b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264ebc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4f94 │ │ │ │ + bl 6b4fac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264ec0 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 66151c │ │ │ │ + b.w 661534 │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (264efc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ sub sp, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93025,48 +93025,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (264f64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (264f68 ) │ │ │ │ ldr r1, [pc, #64] @ (264f6c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (264f70 ) │ │ │ │ ldr r3, [pc, #52] @ (264f74 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r0, [r4, r3] │ │ │ │ + ldrsb r0, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93079,15 +93079,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (264fdc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 264fba │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93098,27 +93098,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (264fe0 ) │ │ │ │ ldr r4, [pc, #32] @ (264fe4 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 264fa6 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264fe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #400] @ (26518c ) │ │ │ │ @@ -93137,15 +93137,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2651a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -93227,15 +93227,15 @@ │ │ │ │ blx 22568c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2651b4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26508a │ │ │ │ blx 224600 │ │ │ │ ldr r3, [pc, #160] @ (2651b8 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2651bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -93243,15 +93243,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2650b2 │ │ │ │ ldr r3, [pc, #136] @ (2651c4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -93259,15 +93259,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2651b0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 265040 │ │ │ │ ldr r0, [pc, #112] @ (2651c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 265040 │ │ │ │ ldr r3, [pc, #104] @ (2651cc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2650ac │ │ │ │ @@ -93276,52 +93276,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2650ac │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2651d0 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2650ac │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r6, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 265210 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93330,25 +93330,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (265218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 264fe8 │ │ │ │ nop │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026521c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93360,15 +93360,15 @@ │ │ │ │ cbz r1, 265248 │ │ │ │ ldr r0, [pc, #40] @ (265260 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69f008 │ │ │ │ + b.w 69f020 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (265264 ) │ │ │ │ add r0, pc │ │ │ │ bl 3fc604 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -93448,15 +93448,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 265328 │ │ │ │ ldr r0, [pc, #112] @ (265380 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 265328 │ │ │ │ ldr r3, [pc, #84] @ (265374 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 265342 │ │ │ │ movs r3, #1 │ │ │ │ @@ -93483,29 +93483,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 265326 │ │ │ │ ldr r0, [pc, #40] @ (265384 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 265326 │ │ │ │ ldr r6, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ble.n 265298 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #20] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265388 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93579,15 +93579,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (26548c ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ b.n 2653d2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 26544c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2653c0 │ │ │ │ ldr r3, [pc, #64] @ (265490 ) │ │ │ │ @@ -93617,25 +93617,25 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bgt.n 265544 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bgt.n 2654e0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002654a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93701,15 +93701,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 265558 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 26553c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 69f020 │ │ │ │ + b.w 69f038 │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -93839,19 +93839,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2656a4 ) │ │ │ │ ldr r0, [pc, #20] @ (2656a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r0, [r2, r0] │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002656ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93896,15 +93896,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc254 │ │ │ │ cbz r0, 265748 │ │ │ │ ldr r0, [pc, #120] @ (265790 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ ldr r2, [pc, #112] @ (265794 ) │ │ │ │ ldr r3, [pc, #92] @ (265780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93931,15 +93931,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2657a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2656e2 │ │ │ │ ldr r0, [pc, #60] @ (2657a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2656e2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, r0] │ │ │ │ @@ -93958,15 +93958,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bls.n 2657c4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r1, 2657ea │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2657f8 ) │ │ │ │ @@ -94051,21 +94051,21 @@ │ │ │ │ b.n 26584c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (265890 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r7, pc, #808 @ (adr r7, 265bbc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2658a0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ nop │ │ │ │ add r7, pc, #760 @ (adr r7, 265b9c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94078,51 +94078,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (26590c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 554634 │ │ │ │ + bl 55464c │ │ │ │ ldr r3, [pc, #60] @ (265910 ) │ │ │ │ ldr r2, [pc, #64] @ (265914 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (265918 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r7, [pc, #432] @ (265abc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r5, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (265924 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69dfc8 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + b.w 69dfe0 │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -94181,25 +94181,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265998 │ │ │ │ ldr r0, [pc, #24] @ (2659d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 265998 │ │ │ │ str r4, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -94237,26 +94237,26 @@ │ │ │ │ bne.n 265a18 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 265a6c │ │ │ │ movs r0, #0 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldr r3, [pc, #56] @ (265aa8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265a44 │ │ │ │ ldr r3, [pc, #48] @ (265aac ) │ │ │ │ @@ -94268,29 +94268,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265a44 │ │ │ │ ldr r0, [pc, #36] @ (265ab4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 265a44 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 265a38 │ │ │ │ str r6, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94315,15 +94315,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265ae8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94340,80 +94340,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (265be4 ) │ │ │ │ ldr r2, [pc, #100] @ (265be8 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (265bec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 265ba2 │ │ │ │ bl 26597c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 265bb6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 265bd0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #384] @ (265d68 ) │ │ │ │ + ldr r3, [pc, #480] @ (265dc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (265d74 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94422,21 +94422,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (265d7c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (265d80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 265d32 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 6ab8ac │ │ │ │ + bl 6ab8c4 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (265d84 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 2232e4 │ │ │ │ add r5, pc │ │ │ │ @@ -94445,45 +94445,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265d0e │ │ │ │ ldr r6, [pc, #296] @ (265d8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265cdc │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e8a4 │ │ │ │ + bl 54e8bc │ │ │ │ cbnz r0, 265cdc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 265c8c │ │ │ │ b.n 265c98 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 265c98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265c82 │ │ │ │ ldr r1, [pc, #244] @ (265d90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265d3e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94559,27 +94559,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (265d98 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 265cc0 │ │ │ │ bmi.n 265e58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [pc, #880] @ (2660ec ) │ │ │ │ + ldr r2, [pc, #976] @ (26614c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r5, pc, #1016 @ (adr r5, 266180 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r5, pc, #336 @ (adr r5, 265ee8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r4, pc, #808 @ (adr r4, 2660c4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94594,28 +94594,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (265dec ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 688354 │ │ │ │ + b.w 68836c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #200] @ (265eb0 ) │ │ │ │ + ldr r1, [pc, #296] @ (265f10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 265e48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94623,50 +94623,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (265e50 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 265e32 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5525b0 │ │ │ │ + b.w 5525c8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #888] @ (2661c4 ) │ │ │ │ + ldr r0, [pc, #984] @ (266224 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265e7c │ │ │ │ ldr r1, [pc, #56] @ (265ea8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 265e8e │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -94676,22 +94676,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (265eb0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 265e7c │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #336] @ (266000 ) │ │ │ │ + ldr r0, [pc, #432] @ (266060 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 265f00 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 265f0e │ │ │ │ push {lr} │ │ │ │ @@ -94706,15 +94706,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265eec │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aba1c │ │ │ │ + b.w 6aba34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94723,22 +94723,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6aba1c │ │ │ │ + b.w 6aba34 │ │ │ │ nop │ │ │ │ │ │ │ │ 00265f18 : │ │ │ │ cbz r0, 265f22 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6aba1c │ │ │ │ + b.w 6aba34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265f2c : │ │ │ │ cbz r0, 265f78 │ │ │ │ @@ -94758,15 +94758,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265f64 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aba1c │ │ │ │ + b.w 6aba34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94775,40 +94775,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6aba1c │ │ │ │ + b.w 6aba34 │ │ │ │ nop │ │ │ │ │ │ │ │ 00265f90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 6abac0 │ │ │ │ + bl 6abad8 │ │ │ │ cbnz r0, 265fb8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab8b8 │ │ │ │ - bl 6aac60 │ │ │ │ + b.w 6ab8d0 │ │ │ │ + bl 6aac78 │ │ │ │ ldr r3, [pc, #12] @ (265fcc ) │ │ │ │ ldr r1, [pc, #16] @ (265fd0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6aa1f4 │ │ │ │ + bl 6aa20c │ │ │ │ b.n 265fa8 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00265fd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94854,31 +94854,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26600a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldr r3, [pc, #36] @ (2660a0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2660a4 ) │ │ │ │ ldr r0, [pc, #40] @ (2660a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -94889,25 +94889,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2660b0 ) │ │ │ │ ldr r0, [pc, #32] @ (2660b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - mov r0, sp │ │ │ │ + mov r8, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ ldrb r6, [r7, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r4, sl │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + mov r4, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002660b8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002660bc : │ │ │ │ @@ -94972,17 +94972,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00266150 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 266188 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95031,19 +95031,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2661dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002661e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -95108,15 +95108,15 @@ │ │ │ │ bpl.n 26620e │ │ │ │ ldr r0, [pc, #64] @ (2662c0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26620e │ │ │ │ ldr r3, [pc, #48] @ (2662c4 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2662c8 ) │ │ │ │ ldr r0, [pc, #48] @ (2662cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -95125,27 +95125,27 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #32] @ (2662cc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (2664b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002662d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95183,26 +95183,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2662f0 │ │ │ │ ldr r0, [pc, #28] @ (266350 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2662f0 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #152] @ (2663dc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266354 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95237,25 +95237,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 266378 │ │ │ │ ldr r0, [pc, #24] @ (2663c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 266378 │ │ │ │ @ instruction: 0x479e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002663cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -95348,17 +95348,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bx r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #752] @ (2667c8 ) │ │ │ │ + ldr r2, [pc, #848] @ (266828 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r6, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002664dc : │ │ │ │ cbz r0, 2664e2 │ │ │ │ b.w 26597c │ │ │ │ @@ -95482,29 +95482,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (266640 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r3, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r6, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266644 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95516,34 +95516,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (266690 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r3, [pc, #28] @ (266694 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (266698 ) │ │ │ │ ldr r0, [pc, #28] @ (26669c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors r0, r5 │ │ │ │ + lsls r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002666a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95630,28 +95630,28 @@ │ │ │ │ beq.w 26693e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2668a8 │ │ │ │ ldr r6, [pc, #580] @ (2669bc ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26683e │ │ │ │ ldr r5, [pc, #564] @ (2669c0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2669c4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2667c4 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2667b4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2667b4 │ │ │ │ @@ -95688,15 +95688,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2669d0 ) │ │ │ │ ldr r2, [pc, #476] @ (2669d4 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r6, [pc, #460] @ (2669d8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26694e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 266834 │ │ │ │ @@ -95716,27 +95716,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 265928 │ │ │ │ b.n 266776 │ │ │ │ ldr r6, [pc, #420] @ (2669e4 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2667c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2669e8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2669ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 2700e0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 27007c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95754,15 +95754,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2669f8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 266808 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 266776 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95797,15 +95797,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (266a04 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 266808 │ │ │ │ ldr r3, [pc, #248] @ (266a08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2666ca │ │ │ │ ldr r3, [pc, #240] @ (266a0c ) │ │ │ │ @@ -95814,15 +95814,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2666ca │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (266a10 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2666ca │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266746 │ │ │ │ b.n 266884 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95871,67 +95871,67 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r0, fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r1, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #23] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266a28 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 266a40 │ │ │ │ @@ -95953,15 +95953,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ nop │ │ │ │ │ │ │ │ 00266a74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96005,26 +96005,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 266a96 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (266af8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 266a96 │ │ │ │ lsls r2, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266afc : │ │ │ │ cbz r0, 266b08 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -96053,19 +96053,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266b4c ) │ │ │ │ ldr r0, [pc, #20] @ (266b50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #16] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266b54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266be8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -96097,25 +96097,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96221,23 +96221,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (266cfc ) │ │ │ │ ldr r0, [pc, #28] @ (266d00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #6 │ │ │ │ + subs r2, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #10] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266d04 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96418,15 +96418,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (266ef8 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 266ed8 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -96454,19 +96454,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r7, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266efc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96478,15 +96478,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 268624 │ │ │ │ mov r0, r6 │ │ │ │ bl 268618 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96516,19 +96516,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + strb r0, [r2, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266f88 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266f92 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96542,19 +96542,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266fbc ) │ │ │ │ ldr r0, [pc, #20] @ (266fc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266fc4 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266fce │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -96568,19 +96568,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266ff8 ) │ │ │ │ ldr r0, [pc, #20] @ (266ffc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267000 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 26700a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -96594,19 +96594,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (267034 ) │ │ │ │ ldr r0, [pc, #20] @ (267038 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026703c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96902,19 +96902,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2672d4 ) │ │ │ │ ldr r0, [pc, #20] @ (2672d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002672dc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96927,18 +96927,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 223358 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 554af4 │ │ │ │ + bl 554b0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2672fa │ │ │ │ ldr r3, [pc, #28] @ (267340 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96947,17 +96947,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00267344 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -96977,15 +96977,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2673a4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 267372 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 26738a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26736c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -96996,15 +96996,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002673ac : │ │ │ │ ldr r3, [pc, #28] @ (2673cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -97049,27 +97049,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 267412 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267452 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 26740c │ │ │ │ ldr r1, [pc, #80] @ (267480 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553e4c │ │ │ │ + bl 553e64 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 26740c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97087,36 +97087,36 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (267674 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, r7 │ │ │ │ + add r2, sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 2673d8 │ │ │ │ + blt.n 267408 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00267484 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2c935c │ │ │ │ mov r1, r4 │ │ │ │ - bl 54dfb4 │ │ │ │ + bl 54dfcc │ │ │ │ cbz r0, 2674c6 │ │ │ │ mov r1, r5 │ │ │ │ bl 2673d0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2674ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -97136,79 +97136,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ b.n 2674b2 │ │ │ │ ldr r3, [pc, #44] @ (26751c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (267520 ) │ │ │ │ ldr r1, [pc, #48] @ (267524 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2674b2 │ │ │ │ nop │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #244 @ 0xf4 │ │ │ │ + adds r2, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267528 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (267578 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 267564 │ │ │ │ ldr.w ip, [pc, #52] @ 26757c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (267580 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267584 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -97219,67 +97219,67 @@ │ │ │ │ cbz r0, 2675bc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2675c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #24] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002675cc : │ │ │ │ cbz r0, 2675f8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (267620 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 267602 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (267624 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, #68] @ 0x44 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267628 : │ │ │ │ cbz r0, 26763e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -97298,56 +97298,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (267668 ) │ │ │ │ ldr r0, [pc, #20] @ (26766c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2677bc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267730 │ │ │ │ ldr r4, [pc, #300] @ (2677c0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2677c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267788 │ │ │ │ ldr r2, [pc, #276] @ (2677c8 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2677cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #264] @ (2677d0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267766 │ │ │ │ ldr r7, [pc, #256] @ (2677d4 ) │ │ │ │ @@ -97355,25 +97355,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2676e2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267766 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r2, [pc, #236] @ (2677d8 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2676da │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2676da │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97386,36 +97386,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223354 │ │ │ │ ldr r4, [pc, #172] @ (2677e0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 267778 │ │ │ │ ldr r0, [pc, #164] @ (2677e4 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2677e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 26fe54 │ │ │ │ cbz r0, 267778 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2257a4 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26775c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ b.n 26775c │ │ │ │ ldr r0, [pc, #112] @ (2677ec ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223354 │ │ │ │ @@ -97431,45 +97431,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 267722 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2677b8 │ │ │ │ + bls.n 2677e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adcs r4, r7 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r6, [r5, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7f2004a │ │ │ │ + strb.w r0, [sl, sl] │ │ │ │ │ │ │ │ 002677f4 : │ │ │ │ cbz r0, 2677fa │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ @@ -97481,45 +97481,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (267860 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 26783e │ │ │ │ ldr.w ip, [pc, #64] @ 267864 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (267868 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026786c : │ │ │ │ cbz r0, 26788a │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 267896 │ │ │ │ @@ -97701,28 +97701,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 267a22 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267af2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267a1a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 267a1a │ │ │ │ ldr r3, [pc, #292] @ (267b5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (267b60 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267a1a │ │ │ │ ldr r3, [pc, #280] @ (267b64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267b0e │ │ │ │ @@ -97740,27 +97740,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (267b70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 267aa0 │ │ │ │ ldr r3, [pc, #204] @ (267b5c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (267b74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ ldr r2, [pc, #212] @ (267b78 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2663cc │ │ │ │ mov r1, r0 │ │ │ │ @@ -97773,15 +97773,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -97791,15 +97791,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 267b2e │ │ │ │ ldr r0, [pc, #132] @ (267b80 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ mov r4, r0 │ │ │ │ b.n 267a68 │ │ │ │ ldr r3, [pc, #116] @ (267b84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267a54 │ │ │ │ @@ -97807,66 +97807,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 267a54 │ │ │ │ ldr r0, [pc, #104] @ (267b8c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 267a54 │ │ │ │ ldr r3, [pc, #96] @ (267b90 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267afa │ │ │ │ ldr r3, [pc, #76] @ (267b88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267afa │ │ │ │ ldr r0, [pc, #80] @ (267b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 267afa │ │ │ │ ldrh r4, [r7, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (267d60 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #66 @ 0x42 │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vsri.32 d22, d20, #1 │ │ │ │ + vmls.i q11, , d12[0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #116] @ 0x74 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267b98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -97888,15 +97888,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (267c3c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (267c40 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (267c44 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -97923,33 +97923,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267bcc │ │ │ │ ldr r0, [pc, #40] @ (267c54 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 267bcc │ │ │ │ cmp r7, #74 @ 0x4a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (267e40 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r4, #128 @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #236 @ 0xec │ │ │ │ + cmp r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267c58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97961,15 +97961,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 267c7c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267ca4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267c76 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 267c76 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -97992,15 +97992,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267ccc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98011,15 +98011,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 267d4a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 267d1c │ │ │ │ cbz r7, 267d08 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -98055,21 +98055,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (267d70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, #32] │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267d74 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -98149,19 +98149,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ sxtb r2, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267e44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98208,54 +98208,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (267f14 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (267f18 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 6999a8 │ │ │ │ + bl 6999c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267eea │ │ │ │ ldr r2, [pc, #64] @ (267f1c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267e88 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 267e8c │ │ │ │ b.n 267e7a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 267ed8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 267f4e │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (267f58 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r6, 267f46 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00267f20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98314,54 +98314,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (268054 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (268058 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 6999a8 │ │ │ │ + bl 6999c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267ffe │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (26805c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267f5c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #124] @ (268060 ) │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cbnz r0, 26800a │ │ │ │ ldr r2, [pc, #120] @ (268064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (268068 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 267fc0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #88] @ (26806c ) │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267fea │ │ │ │ ldr r2, [pc, #80] @ (268070 ) │ │ │ │ add r2, pc │ │ │ │ @@ -98385,33 +98385,33 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #138 @ 0x8a │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (268098 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ sub sp, #208 @ 0xd0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268080 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98451,25 +98451,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #888 @ 0x378 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r6, #36 @ 0x24 │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268108 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98509,23 +98509,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r7, sp, #360 @ 0x168 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r6, [r1, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268188 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98552,30 +98552,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223ad4 │ │ │ │ ldr r3, [pc, #140] @ (268258 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2681e2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ adds r4, #1 │ │ │ │ blx 223ad4 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 26820e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2681d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6999a8 │ │ │ │ + bl 6999c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268230 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2681d0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98591,36 +98591,36 @@ │ │ │ │ bne.n 268238 │ │ │ │ ldr r0, [pc, #60] @ (268260 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223ad0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 268202 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r6, sp, #800 @ 0x320 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [r6, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r1, [pc, #64] @ (26829c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #250 @ 0xfa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (26848c ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -98839,41 +98839,41 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, #32] │ │ │ │ + str r6, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r2, #32] │ │ │ │ + str r0, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2685e0 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r3, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002684d0 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (268594 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -98949,17 +98949,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2686cc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002685a4 : │ │ │ │ ldr r0, [pc, #4] @ (2685ac ) │ │ │ │ add r0, pc │ │ │ │ b.n 268264 │ │ │ │ nop │ │ │ │ @@ -99326,19 +99326,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (26892c ) │ │ │ │ ldr r0, [pc, #20] @ (268930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #12 │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrsh r4, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268934 : │ │ │ │ cbz r0, 26893a │ │ │ │ b.w 223608 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99365,19 +99365,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r5, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268988 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99421,25 +99421,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (268a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r1, r2] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a14 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99471,19 +99471,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268a74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a78 : │ │ │ │ cbz r0, 268a88 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99500,19 +99500,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ab8 : │ │ │ │ cbz r0, 268ac8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99529,19 +99529,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268af8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99560,19 +99560,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268b34 ) │ │ │ │ ldr r0, [pc, #20] @ (268b38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b3c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99591,19 +99591,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268b78 ) │ │ │ │ ldr r0, [pc, #20] @ (268b7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b80 : │ │ │ │ cbz r0, 268b90 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99620,19 +99620,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268bc0 : │ │ │ │ cbz r0, 268bd0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99649,19 +99649,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268bfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c00 : │ │ │ │ cbz r0, 268c10 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99677,19 +99677,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268c3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #2 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c40 : │ │ │ │ cbz r0, 268c50 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99706,19 +99706,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268c7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c80 : │ │ │ │ cbz r0, 268c90 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99734,19 +99734,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268cb8 ) │ │ │ │ ldr r0, [pc, #20] @ (268cbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268cc0 : │ │ │ │ cbz r0, 268cd0 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99762,19 +99762,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268cf8 ) │ │ │ │ ldr r0, [pc, #20] @ (268cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d00 : │ │ │ │ cbz r0, 268d10 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99790,19 +99790,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268d38 ) │ │ │ │ ldr r0, [pc, #20] @ (268d3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d40 : │ │ │ │ cbz r0, 268d50 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99818,19 +99818,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268d78 ) │ │ │ │ ldr r0, [pc, #20] @ (268d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + ldrh r0, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d80 : │ │ │ │ cbz r0, 268d92 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99847,19 +99847,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268dc4 : │ │ │ │ cbz r0, 268dd4 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99875,19 +99875,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268dfc ) │ │ │ │ ldr r0, [pc, #20] @ (268e00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e04 : │ │ │ │ cbz r0, 268e14 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99903,19 +99903,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268e3c ) │ │ │ │ ldr r0, [pc, #20] @ (268e40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e44 : │ │ │ │ cbz r0, 268e56 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99932,19 +99932,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268e84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e88 : │ │ │ │ cbz r0, 268e9a │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99961,19 +99961,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ecc : │ │ │ │ cbz r0, 268ede │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99991,19 +99991,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268f10 : │ │ │ │ cbz r0, 268f22 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100021,19 +100021,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268f54 : │ │ │ │ cbz r0, 268f66 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100051,19 +100051,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268f98 : │ │ │ │ cbz r0, 268fac │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100081,19 +100081,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268fdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268fe0 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 268ff4 │ │ │ │ ldr r3, [pc, #20] @ (268ffc ) │ │ │ │ add r3, pc │ │ │ │ @@ -100101,15 +100101,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00269000 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100136,15 +100136,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225d18 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00269054 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 269068 │ │ │ │ ldr r3, [pc, #20] @ (269070 ) │ │ │ │ add r3, pc │ │ │ │ @@ -100152,15 +100152,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r1, #66 @ 0x42 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00269074 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100190,21 +100190,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2690d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002690d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100263,15 +100263,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225d18 │ │ │ │ nop │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 26921e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2691f6 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -100387,17 +100387,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2691e6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2691c6 │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -100479,24 +100479,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 269370 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 269394 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2236b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26936a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26936a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100704,15 +100704,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (269598 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 269620 │ │ │ │ @@ -100778,124 +100778,124 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2696ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #148] @ (2696f0 ) │ │ │ │ ldr r3, [pc, #148] @ (2696f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2696f8 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2696fc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #140] @ (269700 ) │ │ │ │ ldr r2, [pc, #140] @ (269704 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (269708 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #132] @ (26970c ) │ │ │ │ ldr r2, [pc, #136] @ (269710 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (269714 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #128] @ (269718 ) │ │ │ │ ldr r2, [pc, #128] @ (26971c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (269720 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #120] @ (269724 ) │ │ │ │ ldr r2, [pc, #124] @ (269728 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (26972c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #116] @ (269730 ) │ │ │ │ ldr r2, [pc, #116] @ (269734 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (269738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #108] @ (26973c ) │ │ │ │ ldr r2, [pc, #112] @ (269740 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (269744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555380 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + b.w 555398 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp sl, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2, #-312]! @ 0xfffffec8 │ │ │ │ + ldcl 0, cr0, [sl, #-312]! @ 0xfffffec8 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r1] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #13] │ │ │ │ + strb r0, [r6, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (269830 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100905,61 +100905,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2697fc │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (26983c ) │ │ │ │ ldr r6, [pc, #188] @ (269840 ) │ │ │ │ - bl 55e1b4 │ │ │ │ + bl 55e1cc │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #168] @ (269844 ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 55e374 │ │ │ │ + bl 55e38c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2697e6 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ - bl 562adc │ │ │ │ + bl 562af4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #112] @ (269848 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -100970,41 +100970,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (269850 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r6, #1 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, r7] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 269894 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101012,29 +101012,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (26989c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2698a0 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223354 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 269a14 ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 269a74 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2698e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101042,29 +101042,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2698ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2698f0 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223354 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #48 @ (adr r2, 269924 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 269984 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 269934 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101072,29 +101072,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (26993c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269940 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223354 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #752 @ (adr r1, 269c34 ) │ │ │ │ + add r1, pc, #848 @ (adr r1, 269c94 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 269984 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101102,29 +101102,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (26998c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269990 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223354 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #784] @ (269c9c ) │ │ │ │ + ldr r7, [pc, #880] @ (269cfc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #856] @ (269ce8 ) │ │ │ │ + ldr r7, [pc, #952] @ (269d48 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #432 @ (adr r1, 269b44 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 269ba4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 269a40 │ │ │ │ sub sp, #16 │ │ │ │ @@ -101141,22 +101141,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269a4c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269a50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2699f2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 269a12 │ │ │ │ @@ -101167,15 +101167,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269a5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #76] @ (269a60 ) │ │ │ │ ldr r3, [pc, #48] @ (269a48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101187,29 +101187,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r2, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #456] @ (269c18 ) │ │ │ │ + ldr r7, [pc, #552] @ (269c78 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #368] @ (269bc4 ) │ │ │ │ + ldr r7, [pc, #464] @ (269c24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #624] @ (269ccc ) │ │ │ │ + ldr r7, [pc, #720] @ (269d2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #128] @ (269ae0 ) │ │ │ │ + ldr r7, [pc, #224] @ (269b40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r6, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101228,22 +101228,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269b1c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269b20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269ac2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 269ae2 │ │ │ │ @@ -101254,15 +101254,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269b2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #76] @ (269b30 ) │ │ │ │ ldr r3, [pc, #48] @ (269b18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101274,29 +101274,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r0, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #648] @ (269da8 ) │ │ │ │ + ldr r6, [pc, #744] @ (269e08 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #560] @ (269d54 ) │ │ │ │ + ldr r6, [pc, #656] @ (269db4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (269f1c ) │ │ │ │ + ldr r7, [pc, #80] @ (269b7c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #320] @ (269c70 ) │ │ │ │ + ldr r6, [pc, #416] @ (269cd0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r4, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101315,22 +101315,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269bec ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269bf0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269b92 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 269bb2 │ │ │ │ @@ -101341,15 +101341,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269bfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #76] @ (269c00 ) │ │ │ │ ldr r3, [pc, #48] @ (269be8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101361,29 +101361,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r4, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #840] @ (269f38 ) │ │ │ │ + ldr r5, [pc, #936] @ (269f98 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #752] @ (269ee4 ) │ │ │ │ + ldr r5, [pc, #848] @ (269f44 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #368] @ (269d6c ) │ │ │ │ + ldr r6, [pc, #464] @ (269dcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #512] @ (269e00 ) │ │ │ │ + ldr r5, [pc, #608] @ (269e60 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r6, r2, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101402,22 +101402,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269cbc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269cc0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269c62 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 269c82 │ │ │ │ @@ -101428,15 +101428,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269ccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #76] @ (269cd0 ) │ │ │ │ ldr r3, [pc, #48] @ (269cb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101448,29 +101448,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r4, r4, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #8] @ (269cc8 ) │ │ │ │ + ldr r5, [pc, #104] @ (269d28 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #944] @ (26a074 ) │ │ │ │ + ldr r5, [pc, #16] @ (269cd4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #736] @ (269fac ) │ │ │ │ + ldr r5, [pc, #832] @ (26a00c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #704] @ (269f90 ) │ │ │ │ + ldr r4, [pc, #800] @ (269ff0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r6, r0, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101480,24 +101480,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269d14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #208] @ (269de4 ) │ │ │ │ + ldr r4, [pc, #304] @ (269e44 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #280] @ (269e30 ) │ │ │ │ + ldr r4, [pc, #376] @ (269e90 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269d50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101505,24 +101505,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269d58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #960] @ (26a118 ) │ │ │ │ + ldr r4, [pc, #32] @ (269d78 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #8] @ (269d64 ) │ │ │ │ + ldr r4, [pc, #104] @ (269dc4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269d94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101530,24 +101530,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269d9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - lsls r6, r3, #9 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #688] @ (26a04c ) │ │ │ │ + ldr r3, [pc, #784] @ (26a0ac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #760] @ (26a098 ) │ │ │ │ + ldr r3, [pc, #856] @ (26a0f8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269df0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101556,34 +101556,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (269df8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #416] @ (269f98 ) │ │ │ │ + ldr r3, [pc, #512] @ (269ff8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #488] @ (269fe4 ) │ │ │ │ + ldr r3, [pc, #584] @ (26a044 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269e4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101592,34 +101592,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (269e54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r2, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #48] @ (269e84 ) │ │ │ │ + ldr r3, [pc, #144] @ (269ee4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #120] @ (269ed0 ) │ │ │ │ + ldr r3, [pc, #216] @ (269f30 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (269ed4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -101627,58 +101627,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (269edc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 269ec8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 269eb0 │ │ │ │ ldr.w ip, [pc, #84] @ 269ee0 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (269ee4 ) │ │ │ │ ldr r1, [pc, #84] @ (269ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5625e8 │ │ │ │ + bl 562600 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ blx 223928 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 269e84 │ │ │ │ nop │ │ │ │ - lsls r4, r4, #5 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #720] @ (26a1ac ) │ │ │ │ + ldr r2, [pc, #816] @ (26a20c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #784] @ (26a1f0 ) │ │ │ │ + ldr r2, [pc, #880] @ (26a250 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r0, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #832] @ (26a228 ) │ │ │ │ + ldr r2, [pc, #928] @ (26a288 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #920] @ (26a284 ) │ │ │ │ + ldr r2, [pc, #1016] @ (26a2e4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (269f68 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101689,15 +101689,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 269f3e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -101712,30 +101712,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (269f74 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [pc, #144] @ (269ffc ) │ │ │ │ + ldr r2, [pc, #240] @ (26a05c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #168] @ (26a01c ) │ │ │ │ + ldr r2, [pc, #264] @ (26a07c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #64] @ (269fb8 ) │ │ │ │ + ldr r3, [pc, #160] @ (26a018 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (26a020 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101745,15 +101745,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (26a02c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (26a030 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 269fb4 │ │ │ │ ldr r3, [pc, #132] @ (26a034 ) │ │ │ │ add r3, pc │ │ │ │ @@ -101801,29 +101801,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 26bd4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 269fb4 │ │ │ │ nop │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #568] @ (26a260 ) │ │ │ │ + ldr r1, [pc, #664] @ (26a2c0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #664] @ (26a2c4 ) │ │ │ │ + ldr r1, [pc, #760] @ (26a324 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r6, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [pc, #712] @ (26a304 ) │ │ │ │ + ldr r2, [pc, #808] @ (26a364 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #664] @ (26a2d8 ) │ │ │ │ + ldr r2, [pc, #760] @ (26a338 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101854,19 +101854,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 56244c │ │ │ │ + bl 562464 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 26a0c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 26a0f4 │ │ │ │ @@ -101889,20 +101889,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 56244c │ │ │ │ + bl 562464 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26a0c4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 26a1e0 │ │ │ │ ldr.w r2, [pc, #1192] @ 26a5c4 │ │ │ │ movs r4, #0 │ │ │ │ @@ -102046,19 +102046,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (26a5d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5624e4 │ │ │ │ + bl 5624fc │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 26a0c4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 26a0ca │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 26a0c4 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -102358,39 +102358,39 @@ │ │ │ │ b.n 26a476 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #936] @ (26a960 ) │ │ │ │ + ldr r1, [pc, #8] @ (26a5c0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vqadd.u8 q8, q4, q3 │ │ │ │ - ldr r0, [pc, #936] @ (26a968 ) │ │ │ │ + vqadd.u32 q8, q0, q3 │ │ │ │ + ldr r1, [pc, #8] @ (26a5c8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r7, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #648] @ (26a854 ) │ │ │ │ + ldr r0, [pc, #744] @ (26a8b4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #424] @ (26a778 ) │ │ │ │ + ldr r0, [pc, #520] @ (26a7d8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-344]! @ 0xfffffea8 │ │ │ │ - mov r8, lr │ │ │ │ + ldc2l 0, cr0, [lr, #-344]! @ 0xfffffea8 │ │ │ │ + bx r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bxns sl │ │ │ │ + bxns sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stc2 0, cr0, [lr], {86} @ 0x56 │ │ │ │ - @ instruction: 0xfbea0056 │ │ │ │ - mov r4, sp │ │ │ │ + stc2 0, cr0, [r6], #-344 @ 0xfffffea8 │ │ │ │ + stc2 0, cr0, [r2], {86} @ 0x56 │ │ │ │ + mov ip, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #88] @ (26a64c ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26a626 │ │ │ │ @@ -102458,15 +102458,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (26a6b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102498,15 +102498,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (26a704 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (26a708 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 69f040 │ │ │ │ + b.w 69f058 │ │ │ │ ldr r0, [pc, #24] @ (26a70c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 26a6c8 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 26a6de │ │ │ │ @@ -102532,15 +102532,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a748 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 69f040 │ │ │ │ + b.w 69f058 │ │ │ │ ldr r2, [pc, #16] @ (26a74c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 26a71a │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -102562,15 +102562,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [pc, #20] @ (26a78c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 69f040 │ │ │ │ + b.w 69f058 │ │ │ │ ldr r1, [pc, #12] @ (26a790 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 26a768 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -102615,15 +102615,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 26a7d0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #12 │ │ │ │ @@ -102652,15 +102652,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (26aa3c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #488] @ (26aa40 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26aa0e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -102695,15 +102695,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a866 │ │ │ │ ldr r3, [pc, #404] @ (26aa44 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #384] @ (26aa40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a864 │ │ │ │ ldr r3, [pc, #384] @ (26aa48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102716,24 +102716,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26a864 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (26aa50 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a866 │ │ │ │ ldr r2, [pc, #356] @ (26aa54 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #320] @ (26aa40 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a864 │ │ │ │ ldr r2, [pc, #332] @ (26aa58 ) │ │ │ │ @@ -102747,24 +102747,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a864 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (26aa5c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a866 │ │ │ │ ldr r2, [pc, #264] @ (26aa3c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #252] @ (26aa40 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a864 │ │ │ │ ldr r2, [pc, #272] @ (26aa60 ) │ │ │ │ @@ -102778,24 +102778,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 26a864 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (26aa64 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a866 │ │ │ │ ldr r2, [pc, #200] @ (26aa3c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #188] @ (26aa40 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26a864 │ │ │ │ ldr r2, [pc, #212] @ (26aa68 ) │ │ │ │ @@ -102809,25 +102809,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26a864 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (26aa6c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a866 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 269054 │ │ │ │ ldr r3, [pc, #128] @ (26aa44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r2, [pc, #112] @ (26aa40 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a864 │ │ │ │ ldr r3, [pc, #148] @ (26aa70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102843,15 +102843,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (26aa74 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a866 │ │ │ │ ldr r2, [pc, #104] @ (26aa78 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a864 │ │ │ │ @@ -102861,52 +102861,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26a864 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (26aa7c ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26a864 │ │ │ │ nop │ │ │ │ lsls r4, r4, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r7] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #256] @ (26ab7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026aa80 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102943,18 +102943,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (26aaec ) │ │ │ │ ldr r0, [pc, #16] @ (26aaf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - rsbs r0, r6, #14024704 @ 0xd60000 │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + @ instruction: 0xf5ee0056 │ │ │ │ + ldrb r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, r3] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -102987,30 +102987,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 26ab76 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 26abbc │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 26ab84 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 26aa80 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 67d9b4 │ │ │ │ + bl 67d9cc │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 26abd8 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -103065,23 +103065,23 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf4cc0056 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + @ instruction: 0xf4e40056 │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf4b40056 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + @ instruction: 0xf4cc0056 │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ac30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -103120,26 +103120,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26aca4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ac4a │ │ │ │ ldr r0, [pc, #28] @ (26aca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26ac4a │ │ │ │ cdp2 0, 12, cr0, cr10, cr6, {3} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026acac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -103238,15 +103238,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc254 │ │ │ │ cbz r0, 26adaa │ │ │ │ bl 451b4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 67d9b4 │ │ │ │ + b.w 67d9cc │ │ │ │ nop │ │ │ │ ldrsb r4, [r3, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r0, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026adc0 : │ │ │ │ @@ -103301,25 +103301,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (26af2c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (26af30 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #228] @ (26af34 ) │ │ │ │ ldr r1, [pc, #232] @ (26af38 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #216] @ (26af3c ) │ │ │ │ ldr r3, [pc, #188] @ (26af24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103343,26 +103343,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (26af48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26ae62 │ │ │ │ bl 3fc3ec │ │ │ │ cbnz r0, 26aec0 │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc254 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ae62 │ │ │ │ bl 451b4c │ │ │ │ b.n 26ae62 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 26ae62 │ │ │ │ movs r7, #1 │ │ │ │ b.n 26aee0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26aa80 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -103397,24 +103397,24 @@ │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #-408]! @ 0xfffffe68 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r2, #-408]! @ 0xfffffe68 │ │ │ │ ldr r7, [pc, #368] @ (26b0a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf2620056 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + @ instruction: 0xf27a0056 │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 0, cr0, [r6], #408 @ 0x198 │ │ │ │ - @ instruction: 0xf2140056 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + @ instruction: 0xf22c0056 │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r4] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026af4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103519,26 +103519,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc254 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26afd2 │ │ │ │ b.n 26b02c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #48] @ (26b0b0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -103547,15 +103547,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (26b0b4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 26afdc │ │ │ │ strh r0, [r2, #6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r0, #6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -103727,15 +103727,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -103834,15 +103834,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -103983,15 +103983,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -104032,21 +104032,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, sl, #15073280 @ 0xe60000 │ │ │ │ │ │ │ │ 0026b590 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (26b59c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69f008 │ │ │ │ + b.w 69f020 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026b5a0 : │ │ │ │ - b.w 69f020 │ │ │ │ + b.w 69f038 │ │ │ │ │ │ │ │ 0026b5a4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (26b620 ) │ │ │ │ @@ -104121,15 +104121,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 26b678 │ │ │ │ bl 26a6bc │ │ │ │ ldr r0, [pc, #96] @ (26b6bc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -104142,43 +104142,43 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (26b6c8 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ b.n 26b666 │ │ │ │ ldr r3, [pc, #48] @ (26b6cc ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (26b6d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (26b6d4 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26b696 │ │ │ │ ldr r5, [pc, #168] @ (26b764 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r6, [r0, #9] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bics.w r0, r2, r6, lsr #1 │ │ │ │ - str r2, [r7, r4] │ │ │ │ + orr.w r0, sl, r6, lsr #1 │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands.w r0, r2, r6, lsr #1 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + bic.w r0, sl, r6, lsr #1 │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -104442,15 +104442,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (26b9b4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ movs r0, #12 │ │ │ │ blx 2232e4 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -104473,25 +104473,25 @@ │ │ │ │ bpl.n 26b946 │ │ │ │ ldr r0, [pc, #36] @ (26b9c4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ @ instruction: 0xf1e40066 │ │ │ │ - ldr r7, [pc, #608] @ (26bc18 ) │ │ │ │ + ldr r7, [pc, #704] @ (26bc78 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #504] @ (26bbc0 ) │ │ │ │ + ldr r7, [pc, #600] @ (26bc20 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (26ba68 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -104760,100 +104760,100 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (26bd28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26bc32 │ │ │ │ ldr r3, [pc, #160] @ (26bd2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26badc │ │ │ │ ldr r3, [pc, #152] @ (26bd30 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26badc │ │ │ │ ldr r0, [pc, #144] @ (26bd34 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26badc │ │ │ │ ldr r2, [pc, #136] @ (26bd38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (26bd3c ) │ │ │ │ ldr r1, [pc, #140] @ (26bd40 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26bc38 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (26bd44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (26bd48 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d714 │ │ │ │ + bl 69d72c │ │ │ │ b.n 26bcc4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orns r0, sl, #102 @ 0x66 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, r6, #102 @ 0x66 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 26bd6c │ │ │ │ + bge.n 26bd9c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [pc, #728] @ (26bfe0 ) │ │ │ │ + ldr r6, [pc, #824] @ (26c040 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #752] @ (26bffc ) │ │ │ │ + ldr r6, [pc, #848] @ (26c05c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bkpt 0x0028 │ │ │ │ + bkpt 0x0040 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #232] @ (26bdfc ) │ │ │ │ + ldr r6, [pc, #328] @ (26be5c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #56] @ (26bd54 ) │ │ │ │ + ldr r6, [pc, #152] @ (26bdb4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ cdp 0, 12, cr0, cr10, cr6, {3} │ │ │ │ - ldr r5, [pc, #288] @ (26be44 ) │ │ │ │ + ldr r5, [pc, #384] @ (26bea4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26b654 │ │ │ │ + b.n 26b684 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #856] @ (26c084 ) │ │ │ │ + ldr r4, [pc, #952] @ (26c0e4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #960] @ (26c0f8 ) │ │ │ │ + ldr r5, [pc, #32] @ (26bd58 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #704] @ (26bffc ) │ │ │ │ + ldr r4, [pc, #800] @ (26c05c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26b5f4 │ │ │ │ + b.n 26b624 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #608] @ (26bfa4 ) │ │ │ │ + ldr r4, [pc, #704] @ (26c004 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26b5ac │ │ │ │ + b.n 26b5dc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #456] @ (26bf14 ) │ │ │ │ + ldr r4, [pc, #552] @ (26bf74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bd4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104968,15 +104968,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (26bea4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26be7e │ │ │ │ ldr r0, [pc, #52] @ (26bea8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 26bdf8 │ │ │ │ ldr r3, [pc, #44] @ (26beac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26be70 │ │ │ │ @@ -104984,27 +104984,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26be70 │ │ │ │ ldr r0, [pc, #32] @ (26beb4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26be70 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [sl, #-408] @ 0xfffffe68 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #688] @ (26c15c ) │ │ │ │ + ldr r3, [pc, #784] @ (26c1bc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #440] @ (26c070 ) │ │ │ │ + ldr r3, [pc, #536] @ (26c0d0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026beb8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -105040,15 +105040,15 @@ │ │ │ │ blx 2231a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 698900 │ │ │ │ + b.w 698918 │ │ │ │ │ │ │ │ 0026bf20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -105185,17 +105185,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (26c0bc ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - b.n 26c1b0 │ │ │ │ + b.n 26c1e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #568] @ (26c2f8 ) │ │ │ │ + ldr r1, [pc, #664] @ (26c358 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c0c0 : │ │ │ │ cbz r1, 26c0d0 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 26c0e8 │ │ │ │ @@ -105222,15 +105222,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - b.n 26c188 │ │ │ │ + b.n 26c1b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0026c10c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -105496,19 +105496,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26c3b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 26c2c4 │ │ │ │ + ble.n 26c2f4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov r8, r4 │ │ │ │ + mov r8, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, r9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c3b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105712,15 +105712,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 69879c │ │ │ │ + bl 6987b4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 26c636 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -105730,15 +105730,15 @@ │ │ │ │ cbz r0, 26c63a │ │ │ │ ldr r1, [pc, #156] @ (26c688 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22416c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #140] @ (26c68c ) │ │ │ │ ldr r3, [pc, #124] @ (26c67c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105767,19 +105767,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (26c6a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 698900 │ │ │ │ + bl 698918 │ │ │ │ b.n 26c636 │ │ │ │ ldr r1, [pc, #64] @ (26c6a4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (26c6a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -105794,27 +105794,27 @@ │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26c160 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 26c0a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 26c68c │ │ │ │ + blt.n 26c6bc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 26c668 │ │ │ │ + bge.n 26c698 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mvns r0, r7 │ │ │ │ + add r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 26c62c │ │ │ │ + bge.n 26c65c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -105830,25 +105830,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (26c768 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #128] @ (26c76c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #120] @ (26c770 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 224e94 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105882,33 +105882,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 26b0b8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 26acac │ │ │ │ nop │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r4, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c774 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (26c7c4 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (26c7c8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 26c7ae │ │ │ │ ldr r1, [pc, #48] @ (26c7cc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -105924,15 +105924,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r4, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - orrs r4, r3 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0026c7d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105948,15 +105948,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ mov r1, sp │ │ │ │ bl 26b624 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #56] @ (26c84c ) │ │ │ │ ldr r3, [pc, #44] @ (26c844 ) │ │ │ │ @@ -105977,15 +105977,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 26ce8c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 26ce3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026c850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106018,35 +106018,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26c87e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d6a8 │ │ │ │ + b.w 67d6c0 │ │ │ │ ldr r1, [pc, #24] @ (26c8d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 612de4 │ │ │ │ - ldr r2, [pc, #80] @ (26c920 ) │ │ │ │ + b.w 612dfc │ │ │ │ + ldr r2, [pc, #176] @ (26c980 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - tst r4, r0 │ │ │ │ + tst r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c8dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -106090,15 +106090,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26cab8 │ │ │ │ ldr r3, [pc, #480] @ (26cb40 ) │ │ │ │ ldr r1, [pc, #484] @ (26cb44 ) │ │ │ │ ldr.w r9, [pc, #484] @ 26cb48 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -106109,100 +106109,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (26cb50 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 26c9a0 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (26cb54 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (26cb58 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (26cb5c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 26c9ee │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (26cb60 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c980 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #392] @ (26cb64 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ b.n 26c98a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26ca66 │ │ │ │ ldr.w r8, [pc, #364] @ 26cb68 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 26ca24 │ │ │ │ ldr r1, [pc, #352] @ (26cb6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 26ca5c │ │ │ │ ldr r1, [pc, #344] @ (26cb70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 26ca62 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (26cb74 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26ca08 │ │ │ │ ldr r2, [pc, #288] @ (26cb78 ) │ │ │ │ add r2, pc │ │ │ │ b.n 26ca08 │ │ │ │ ldr r2, [pc, #284] @ (26cb7c ) │ │ │ │ @@ -106214,22 +106214,22 @@ │ │ │ │ cbz r3, 26cabe │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 26ca7c │ │ │ │ ldr r1, [pc, #268] @ (26cb80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c942 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 67d630 │ │ │ │ + bl 67d648 │ │ │ │ ldr r2, [pc, #244] @ (26cb84 ) │ │ │ │ ldr r3, [pc, #152] @ (26cb2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -106249,99 +106249,99 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 26caea │ │ │ │ ldr r3, [pc, #120] @ (26cb40 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (26cb88 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (26cb8c ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 26ca6c │ │ │ │ ldr r3, [pc, #84] @ (26cb40 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #108] @ (26cb64 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ b.n 26cad8 │ │ │ │ ldr r2, [pc, #52] @ (26cb44 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 26c9f8 │ │ │ │ ldr r1, [pc, #120] @ (26cb90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 26ca8e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ b.n 26cf58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 26cf44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r4 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #336] @ (26cc8c ) │ │ │ │ + ldr r1, [pc, #432] @ (26ccec ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs r2, r7 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #544] @ (26cd68 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #144] @ (26cbdc ) │ │ │ │ + ldr r1, [pc, #240] @ (26cc3c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ sbcs r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ - subs r2, r0, #3 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbcs r0, r4 │ │ │ │ + vhadd.s16 q0, q6, │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs r0, r4 │ │ │ │ + sbcs r0, r7 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r1 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs r0, r1 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs r6, r1 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp 0, 3, cr0, cr4, cr15, {2} │ │ │ │ - cdp 0, 2, cr0, cr14, cr15, {2} │ │ │ │ - asrs r2, r1 │ │ │ │ + cdp 0, 4, cr0, cr12, cr15, {2} │ │ │ │ + cdp 0, 4, cr0, cr6, cr15, {2} │ │ │ │ + asrs r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 26cc7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc 0, cr0, [r6, #316]! @ 0x13c │ │ │ │ - eors r2, r2 │ │ │ │ + stcl 0, cr0, [lr, #316] @ 0x13c │ │ │ │ + eors r2, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + ands r0, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cb94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -106354,51 +106354,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cd20 │ │ │ │ ldr r1, [pc, #380] @ (26cd3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ccec │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26ccce │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26ccc8 │ │ │ │ ldr r2, [pc, #356] @ (26cd40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (26cd44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #348] @ (26cd48 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #340] @ (26cd4c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [pc, #332] @ (26cd50 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #324] @ (26cd54 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cd0a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cd0a │ │ │ │ ldr.w r9, [pc, #300] @ 26cd58 │ │ │ │ @@ -106407,47 +106407,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 26cc4a │ │ │ │ ldr r1, [pc, #296] @ (26cd64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cd14 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (26cd68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (26cd6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (26cd70 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 26cd74 │ │ │ │ ldr r2, [pc, #212] @ (26cd78 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -106466,92 +106466,92 @@ │ │ │ │ b.n 26cbde │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (26cd84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cbda │ │ │ │ b.n 26ccc8 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (26cd88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cbd4 │ │ │ │ b.n 26ccce │ │ │ │ ldr r1, [pc, #128] @ (26cd8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d414 │ │ │ │ + b.w 67d42c │ │ │ │ ldr r1, [pc, #108] @ (26cd90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d414 │ │ │ │ + b.w 67d42c │ │ │ │ nop │ │ │ │ svc 90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #244 @ 0xf4 │ │ │ │ + ands r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + ands r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r6, r3 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r4 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r0, r1 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + ands r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + ands r2, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #624] @ (26cfe8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r7, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cd94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -106566,30 +106566,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (26ce88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #192] @ (26ce8c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #184] @ (26ce90 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ ldr r1, [pc, #176] @ (26ce94 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (26ce98 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -106597,15 +106597,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 26ce4a │ │ │ │ mov r0, r7 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #120] @ (26ce9c ) │ │ │ │ ldr r3, [pc, #92] @ (26ce80 ) │ │ │ │ @@ -106627,15 +106627,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (26cea0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26ce1a │ │ │ │ cbnz r0, 26ce6a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -106645,23 +106645,23 @@ │ │ │ │ b.n 26ce1a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 26cf40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #156 @ 0x9c │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ble.n 26cf30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + subs r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 26cf4c │ │ │ │ + bne.n 26cf7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 26ce70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ ... │ │ │ │ @@ -106682,37 +106682,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (26cf68 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #144] @ (26cf6c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #136] @ (26cf70 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (26cf74 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 26cf42 │ │ │ │ mov r0, r9 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #92] @ (26cf78 ) │ │ │ │ ldr r3, [pc, #68] @ (26cf60 ) │ │ │ │ @@ -106741,21 +106741,21 @@ │ │ │ │ b.n 26cf12 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 26d000 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bgt.n 26cff0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #218 @ 0xda │ │ │ │ + subs r5, #242 @ 0xf2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 26cf5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026cf7c : │ │ │ │ @@ -106793,15 +106793,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ ldr r1, [pc, #56] @ (26d01c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 436074 │ │ │ │ @@ -106809,30 +106809,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (26d024 ) │ │ │ │ ldr r1, [pc, #40] @ (26d028 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 26cfd2 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 26d014 │ │ │ │ + bcs.n 26d044 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 12f01e │ │ │ │ - subs r5, #24 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 26cfbc │ │ │ │ + bne.n 26cfec │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d02c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -106849,38 +106849,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 26d1b4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 26d0d6 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 692c9c │ │ │ │ + bl 692cb4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 26d11e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 26d18e │ │ │ │ bne.n 26d11e │ │ │ │ @@ -106910,15 +106910,15 @@ │ │ │ │ beq.n 26d116 │ │ │ │ movs r0, #16 │ │ │ │ blx 2232e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 692ad8 │ │ │ │ + bl 692af0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26d090 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26934c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 26d11e │ │ │ │ @@ -106931,20 +106931,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 26d0ec │ │ │ │ ldr r1, [pc, #156] @ (26d1bc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d75c │ │ │ │ + bl 67d774 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d798 │ │ │ │ + bl 67d7b0 │ │ │ │ ldr r2, [pc, #132] @ (26d1c0 ) │ │ │ │ ldr r3, [pc, #104] @ (26d1a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -106983,31 +106983,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bge.n 26d138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #228 @ 0xe4 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r0, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bls.n 26d160 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 26d230 │ │ │ │ + beq.n 26d260 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #50 @ 0x32 │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d1d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107024,37 +107024,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 2248a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4fdc │ │ │ │ + bl 6b4ff4 │ │ │ │ ldr r3, [pc, #76] @ (26d258 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 26d216 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 26d242 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2236b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26d210 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4f18 │ │ │ │ + bl 6b4f30 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 26d216 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -107081,44 +107081,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (26d340 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #176] @ (26d344 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ ldr r1, [pc, #168] @ (26d348 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (26d34c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ ldr r3, [pc, #148] @ (26d350 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6872e8 │ │ │ │ + bl 687300 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 26d306 │ │ │ │ mov r0, r6 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #116] @ (26d354 ) │ │ │ │ ldr r3, [pc, #88] @ (26d338 ) │ │ │ │ add r2, pc │ │ │ │ @@ -107155,22 +107155,22 @@ │ │ │ │ b.n 26d2d6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 26d268 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaac004a │ │ │ │ + pkhbt r0, r4, sl, lsl #1 │ │ │ │ bhi.n 26d258 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 26ce94 │ │ │ │ + b.n 26cec4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #832 @ (adr r5, 26d68c ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 26d6ec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #688 @ 0x2b0 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 26d3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d358 : │ │ │ │ @@ -107190,48 +107190,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (26d450 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #196] @ (26d454 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (26d458 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #128] @ (26d45c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dec8 │ │ │ │ + bl 68dee0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -107268,23 +107268,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bvc.n 26d380 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - tst r4, r2 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r1, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r5, r1, #1 │ │ │ │ bvs.n 26d448 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d464 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107320,15 +107320,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (26d574 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107357,15 +107357,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (26d588 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107376,55 +107376,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (26d594 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ b.n 26d494 │ │ │ │ ldr r3, [pc, #68] @ (26d598 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (26d59c ) │ │ │ │ ldr r0, [pc, #68] @ (26d5a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 26d490 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #180 @ 0xb4 │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d5a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -107507,27 +107507,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (26d72c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26d61a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 26d6a6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 693144 │ │ │ │ + bl 69315c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26d6d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -107544,27 +107544,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (26d738 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ b.n 26d61a │ │ │ │ ldr r3, [pc, #104] @ (26d73c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (26d740 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (26d744 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26d61a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (26d748 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (26d74c ) │ │ │ │ ldr r0, [pc, #88] @ (26d750 ) │ │ │ │ add r3, pc │ │ │ │ @@ -107572,49 +107572,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bpl.n 26d7a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bpl.n 26d794 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 26d700 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #8 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d754 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -107639,29 +107639,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (26d7c0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d7c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107698,15 +107698,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (26d878 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107717,33 +107717,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (26d884 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26d832 │ │ │ │ bcc.n 26d8c4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d888 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107786,15 +107786,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (26d928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 69d57c │ │ │ │ + bl 69d594 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107802,19 +107802,19 @@ │ │ │ │ nop │ │ │ │ bcs.n 26d9a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d92c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107905,15 +107905,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -107936,63 +107936,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ ldr r1, [pc, #88] @ (26dac0 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (26dac4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (26dac8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d57c │ │ │ │ - bcc.n 26d990 │ │ │ │ + b.w 69d594 │ │ │ │ + bcc.n 26d9c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bne.n 26db60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #148 @ 0x94 │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026dacc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -108030,15 +108030,15 @@ │ │ │ │ beq.w 26de1a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2249c0 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 692564 │ │ │ │ + bl 69257c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 26de54 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -108138,15 +108138,15 @@ │ │ │ │ b.w 26c44c │ │ │ │ blx 223a0c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 225bf8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 55cd34 │ │ │ │ + bl 55cd4c │ │ │ │ ldr r3, [pc, #828] @ (26dfb8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ded0 │ │ │ │ ldr r0, [pc, #820] @ (26dfbc ) │ │ │ │ @@ -108166,23 +108166,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2248a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5631b8 │ │ │ │ + bl 5631d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26ddcc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c368 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -108202,40 +108202,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 26c3b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 223410 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2231a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5631b8 │ │ │ │ + bl 5631d0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 26dcf2 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 26dd48 │ │ │ │ mov r0, fp │ │ │ │ bl 26c44c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26dd5a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 26ddde │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 26dc42 │ │ │ │ ldr r2, [pc, #612] @ (26dfcc ) │ │ │ │ ldr r3, [pc, #572] @ (26dfa4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -108280,17 +108280,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 26de10 │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26ddde │ │ │ │ mov r0, r8 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 692634 │ │ │ │ + bl 69264c │ │ │ │ b.n 26dc3c │ │ │ │ ldr r2, [pc, #504] @ (26dfe0 ) │ │ │ │ ldr r3, [pc, #440] @ (26dfa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -108305,15 +108305,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ ldr r2, [pc, #468] @ (26dff0 ) │ │ │ │ ldr r3, [pc, #388] @ (26dfa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108327,15 +108327,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 26dd3c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223974 │ │ │ │ ldr r2, [pc, #416] @ (26e000 ) │ │ │ │ @@ -108346,15 +108346,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (26e008 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 26dd64 │ │ │ │ ldr r2, [pc, #388] @ (26e00c ) │ │ │ │ ldr r3, [pc, #284] @ (26dfa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108373,15 +108373,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (26e018 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 26ddde │ │ │ │ mov r0, r9 │ │ │ │ bl 26c44c │ │ │ │ b.n 26ddde │ │ │ │ ldr r3, [pc, #328] @ (26e01c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -108393,24 +108393,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26dc86 │ │ │ │ ldr r0, [pc, #312] @ (26e024 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26dc86 │ │ │ │ cbz r0, 26df12 │ │ │ │ bl 26c44c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 26dc3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ b.n 26dc3c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 26df0a │ │ │ │ b.n 26dc3c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ @@ -108423,29 +108423,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (26e030 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26dec8 │ │ │ │ b.n 26ddde │ │ │ │ ldr r3, [pc, #232] @ (26e034 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (26e038 ) │ │ │ │ ldr r1, [pc, #232] @ (26e03c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 223514 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26dec8 │ │ │ │ b.n 26ddde │ │ │ │ ldr r3, [pc, #204] @ (26e040 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -108453,108 +108453,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (26e048 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 223514 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 223134 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26dec8 │ │ │ │ b.n 26ddde │ │ │ │ beq.n 26dff8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26dfc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5, {r2, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r5, {r3, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5, {r1, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #196 @ 0xc4 │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r4!, {r2, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r2, [pc, #848] @ (26e370 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -108566,23 +108566,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #120] @ (26e0f8 ) │ │ │ │ ldr r1, [pc, #120] @ (26e0fc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 26e09e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26e04c │ │ │ │ mov r0, r6 │ │ │ │ blx 2248a8 │ │ │ │ @@ -108611,25 +108611,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 26e094 │ │ │ │ + bvc.n 26e0c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026e104 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108642,26 +108642,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (26e1c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (26e1cc ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #140] @ (26e1d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 26e178 │ │ │ │ ldr r1, [pc, #132] @ (26e1d4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2240ec │ │ │ │ @@ -108681,15 +108681,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (26e1dc ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108698,52 +108698,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (26e1e4 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 26e18e │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (26e3c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 26e1fc │ │ │ │ + bvc.n 26e22c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #8 │ │ │ │ + adds r0, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26e1f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ adds r5, #130 @ 0x82 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (26e208 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ nop │ │ │ │ adds r5, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -108847,29 +108847,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r6, [pc, #176] @ (26e3e0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r0!, {r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ite │ │ │ │ - lsl r6, r2, #1 │ │ │ │ - cmpal r6, #238 @ 0xee │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + cmp r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (26e400 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -108877,39 +108877,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 60f040 │ │ │ │ + bl 60f058 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 69d100 │ │ │ │ + bl 69d118 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 26e3d2 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 69cfa4 │ │ │ │ + bl 69cfbc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60f090 │ │ │ │ + bl 60f0a8 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60f040 │ │ │ │ + bl 60f058 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108952,74 +108952,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2232e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 60f9c0 │ │ │ │ + bl 60f9d8 │ │ │ │ ldr r1, [pc, #124] @ (26e4b4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ cbz r0, 26e44e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (26e4b8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ cbz r0, 26e468 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (26e4bc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ cbz r0, 26e484 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (26e4c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ cbz r0, 26e4a0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r2, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #912 @ (adr r0, 26e854 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 26e8b4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 26e524 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109027,15 +109027,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (26e52c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #60] @ 26e530 │ │ │ │ ldr r3, [pc, #60] @ (26e534 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (26e538 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (26e53c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -109049,19 +109049,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -109092,15 +109092,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -109126,31 +109126,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (26e610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 26e64c │ │ │ │ sub sp, #12 │ │ │ │ @@ -109158,24 +109158,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (26e654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 26e348 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (26e6b8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -109189,24 +109189,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldr r2, [pc, #304] @ (26e7ec ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (26e738 ) │ │ │ │ @@ -109216,54 +109216,54 @@ │ │ │ │ ldr r1, [pc, #108] @ (26e740 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 69cd4c │ │ │ │ + bl 69cd64 │ │ │ │ ldr r1, [pc, #80] @ (26e744 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #56] @ (26e748 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh.w r0, [ip, r5] │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + ldr.w r0, [r4, r5] │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfaac0045 │ │ │ │ - ldrh.w r0, [r2, r5] │ │ │ │ + @ instruction: 0xfac40045 │ │ │ │ + str.w r0, [sl, r5] │ │ │ │ adds r0, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 26e7d0 │ │ │ │ @@ -109275,15 +109275,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (26e7d8 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 267584 │ │ │ │ cbz r0, 26e7ba │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -109307,18 +109307,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 26e83c │ │ │ │ + cbnz r2, 26e842 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7ba0045 │ │ │ │ - @ instruction: 0xf79e0045 │ │ │ │ + @ instruction: 0xf7d20045 │ │ │ │ + @ instruction: 0xf7b60045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (26e94c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #348] @ (26e950 ) │ │ │ │ @@ -109326,15 +109326,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (26e954 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 26e938 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 223a0c │ │ │ │ @@ -109444,21 +109444,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26e958 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (26e95c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cbnz r2, 26e994 │ │ │ │ + cbnz r2, 26e99a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7140045 │ │ │ │ - @ instruction: 0xf7280045 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf72c0045 │ │ │ │ + @ instruction: 0xf7400045 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -109479,15 +109479,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 26ea1a │ │ │ │ @@ -109508,15 +109508,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -109531,31 +109531,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xf53e0045 │ │ │ │ - cbnz r2, 26ea40 │ │ │ │ + adcs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ + cbnz r2, 26ea46 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf53c0045 │ │ │ │ + adcs.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -109589,15 +109589,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (26ec5c ) │ │ │ │ ldr r7, [pc, #404] @ (26ec60 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ebf0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -109616,37 +109616,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26ec0c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26ebc6 │ │ │ │ ldr r0, [pc, #348] @ (26ec68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #344] @ (26ec6c ) │ │ │ │ ldr r2, [pc, #344] @ (26ec70 ) │ │ │ │ ldr r1, [pc, #348] @ (26ec74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (26ec78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (26ec7c ) │ │ │ │ ldr r1, [pc, #332] @ (26ec80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2662d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -109668,15 +109668,15 @@ │ │ │ │ blx 223358 │ │ │ │ mov r4, r0 │ │ │ │ blx 2248a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60ef38 │ │ │ │ + bl 60ef50 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -109691,24 +109691,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26ec32 │ │ │ │ ldr r4, [pc, #192] @ (26ec88 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #176] @ (26ec8c ) │ │ │ │ ldr r2, [pc, #180] @ (26ec90 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ b.n 26eb2a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26eae2 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -109728,64 +109728,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26eb06 │ │ │ │ ldr r0, [pc, #116] @ (26ec9c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26eb06 │ │ │ │ ldr r3, [pc, #96] @ (26ec94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ebc6 │ │ │ │ ldr r3, [pc, #88] @ (26ec98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ebc6 │ │ │ │ ldr r0, [pc, #88] @ (26eca0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26ebc6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #108 @ 0x6c │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r0!, {r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73c0045 │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + @ instruction: 0xf7540045 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf3f40045 │ │ │ │ - @ instruction: 0xf6680045 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + and.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf6800045 │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf3dc0045 │ │ │ │ - @ instruction: 0xf3f00045 │ │ │ │ - movs r7, #4 │ │ │ │ + @ instruction: 0xf3f40045 │ │ │ │ + and.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ + movs r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + rsbs r0, r0, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ssat r0, #6, lr, asr #1 │ │ │ │ + sbfx r0, r6, #1, #6 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (26edd4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -109794,15 +109794,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (26eddc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 26ed7e │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 26ed3e │ │ │ │ @@ -109846,15 +109846,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (26ede8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 266dbc │ │ │ │ @@ -109879,40 +109879,40 @@ │ │ │ │ ldr r1, [pc, #84] @ (26edf4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 266d6c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + cpsie a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf2520045 │ │ │ │ - @ instruction: 0xf4c20045 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + @ instruction: 0xf26a0045 │ │ │ │ + @ instruction: 0xf4da0045 │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rsb r0, r8, #69 @ 0x45 │ │ │ │ - rsbs r0, ip, #69 @ 0x45 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + @ instruction: 0xf1e00045 │ │ │ │ + @ instruction: 0xf1f40045 │ │ │ │ + push {r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbc.w r0, lr, #69 @ 0x45 │ │ │ │ - @ instruction: 0xf1820045 │ │ │ │ + @ instruction: 0xf1860045 │ │ │ │ + @ instruction: 0xf19a0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (26ef30 ) │ │ │ │ ldr r2, [pc, #292] @ (26ef34 ) │ │ │ │ @@ -109932,15 +109932,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -109963,15 +109963,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (26ef44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e20c │ │ │ │ ldr r2, [pc, #152] @ (26ef48 ) │ │ │ │ @@ -110014,15 +110014,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e20c │ │ │ │ b.n 26eeac │ │ │ │ @@ -110030,26 +110030,26 @@ │ │ │ │ nop │ │ │ │ pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - eor.w r0, r2, #69 @ 0x45 │ │ │ │ - eors.w r0, r8, #69 @ 0x45 │ │ │ │ + eors.w r0, sl, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf0b00045 │ │ │ │ pop {r2, r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r3, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - and.w r0, r8, #69 @ 0x45 │ │ │ │ - ands.w r0, ip, #69 @ 0x45 │ │ │ │ + bic.w r0, r0, #69 @ 0x45 │ │ │ │ + bics.w r0, r4, #69 @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (26f130 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #448] @ (26f134 ) │ │ │ │ @@ -110066,15 +110066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 267d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f11e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -110087,15 +110087,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 223a0c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225bf8 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -110141,15 +110141,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 26e20c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -110175,15 +110175,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (26f158 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 223a0c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225bf8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -110218,31 +110218,31 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cbnz r0, 26f19a │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d0, d2, d5[0] │ │ │ │ - vmla.i32 d0, d6, d5[0] │ │ │ │ - cbz r4, 26f1a4 │ │ │ │ + vmla.i32 d0, d10, d5[0] │ │ │ │ + vext.8 q0, q7, , #0 │ │ │ │ + cbz r4, 26f1aa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - uxtb r6, r1 │ │ │ │ + uxtb r6, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr12, cr5, {2} │ │ │ │ - cdp 0, 12, cr0, cr6, cr5, {2} │ │ │ │ - sxtb r2, r1 │ │ │ │ + cdp 0, 14, cr0, cr4, cr5, {2} │ │ │ │ + cdp 0, 13, cr0, cr14, cr5, {2} │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 5, cr0, cr0, cr5, {2} │ │ │ │ - cdp 0, 6, cr0, cr4, cr5, {2} │ │ │ │ + cdp 0, 6, cr0, cr8, cr5, {2} │ │ │ │ + cdp 0, 7, cr0, cr12, cr5, {2} │ │ │ │ rev r4, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r1, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (26f1c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -110252,40 +110252,40 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #60] @ (26f1d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 26f1aa │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ef5c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 26e7dc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ef5c │ │ │ │ - and.w r0, r8, #69 @ 0x45 │ │ │ │ - cbz r6, 26f1ec │ │ │ │ + bic.w r0, r0, #69 @ 0x45 │ │ │ │ + cbz r6, 26f1f2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [sl, #276] @ 0x114 │ │ │ │ - @ instruction: 0xf0b20045 │ │ │ │ + stc 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ + @ instruction: 0xf0ca0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (26f3c4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #476] @ (26f3c8 ) │ │ │ │ @@ -110319,15 +110319,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 26f284 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -110386,15 +110386,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 267d74 │ │ │ │ @@ -110416,15 +110416,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 224210 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -110466,21 +110466,21 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cbnz r0, 26f3d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb87c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add sp, #264 @ 0x108 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [sl], #-276 @ 0xfffffeec │ │ │ │ - mcrr 0, 4, r0, r0, cr5 │ │ │ │ - subs r0, r1, #1 │ │ │ │ + mcrr 0, 4, r0, r2, cr5 │ │ │ │ + mrrc 0, 4, r0, r8, cr5 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 26fe18 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -110494,15 +110494,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 26fe24 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -110719,15 +110719,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 26f772 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110811,15 +110811,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 26fe34 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2678dc │ │ │ │ mov r0, r9 │ │ │ │ @@ -110851,15 +110851,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f472 │ │ │ │ ldr.w r0, [pc, #1676] @ 26fe40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26f472 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -110993,15 +110993,15 @@ │ │ │ │ blx 223358 │ │ │ │ mov r6, r0 │ │ │ │ blx 2248a8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 60f090 │ │ │ │ + bl 60f0a8 │ │ │ │ b.n 26f474 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -111264,22 +111264,22 @@ │ │ │ │ bpl.w 26f5a8 │ │ │ │ ldr r0, [pc, #536] @ (26fe4c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 26f5a8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (26fe50 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60f090 │ │ │ │ + bl 60f0a8 │ │ │ │ b.n 26f472 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 26f472 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -111335,15 +111335,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -111376,15 +111376,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -111442,43 +111442,42 @@ │ │ │ │ bgt.w 26f472 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 26fdf4 │ │ │ │ b.w 26f472 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb6f4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 26fddc │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - b.n 26fe08 │ │ │ │ + b.n 26fe0c │ │ │ │ lsls r5, r0, #1 │ │ │ │ + @ instruction: 0xe8000045 │ │ │ │ subs r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026fe54 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 26fe5c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -111524,22 +111523,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 270030 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69d0f4 │ │ │ │ + bl 69d10c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69cdec │ │ │ │ + bl 69ce04 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e348 │ │ │ │ b.n 26ff16 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 26ff10 │ │ │ │ @@ -111658,40 +111657,40 @@ │ │ │ │ beq.n 270046 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 60ef38 │ │ │ │ + bl 60ef50 │ │ │ │ b.n 26fece │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 26fece │ │ │ │ ldr r1, [pc, #48] @ (270078 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60ef38 │ │ │ │ + bl 60ef50 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 26fec8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #568 @ 0x238 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #968 @ 0x3c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r4, #29] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 0027007c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -111707,24 +111706,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002700e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -111736,47 +111735,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (270124 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 266e20 │ │ │ │ nop │ │ │ │ - add r2, pc, #64 @ (adr r2, 270160 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 2701c0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - udf #12 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00270128 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (27015c ) │ │ │ │ add r0, pc │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ cbz r0, 27014e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (270160 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5519ac │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + b.w 5519c4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r4, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111786,29 +111785,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2701a8 ) │ │ │ │ ldr r1, [pc, #44] @ (2701ac ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r6, r5 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -111822,18 +111821,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2701f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002701f4 : │ │ │ │ ldr r3, [pc, #48] @ (270228 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2701fe │ │ │ │ @@ -111853,15 +111852,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r2, r5, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (270234 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ asrs r6, r7, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2702a4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 270296 │ │ │ │ @@ -111949,15 +111948,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 26b224 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 27027a │ │ │ │ - cbz r2, 27034c │ │ │ │ + cbz r2, 270352 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -111966,41 +111965,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 60f9c0 │ │ │ │ + bl 60f9d8 │ │ │ │ ldr r1, [pc, #52] @ (270384 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldr r1, [pc, #40] @ (270388 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2703ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -112008,15 +112007,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2703f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #60] @ 2703f8 │ │ │ │ ldr r3, [pc, #60] @ (2703fc ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (270400 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (270404 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -112031,19 +112030,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + sub sp, #264 @ 0x108 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -112101,26 +112100,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2704b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270428 │ │ │ │ ldr r0, [pc, #24] @ (2704b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 270428 │ │ │ │ nop │ │ │ │ add r6, pc, #944 @ (adr r6, 27085c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27054c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -112138,33 +112137,33 @@ │ │ │ │ b.n 270514 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 60f090 │ │ │ │ + bl 60f0a8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 224708 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 270536 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ - bl 60f040 │ │ │ │ + bl 551e04 │ │ │ │ + bl 60f058 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2704ea │ │ │ │ @@ -112179,19 +112178,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -112287,19 +112286,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (270698 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2705bc │ │ │ │ ldr r0, [pc, #64] @ (27069c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2705bc │ │ │ │ ldr r0, [pc, #56] @ (2706a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 27060e │ │ │ │ ldr r1, [pc, #52] @ (2706a4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2705b2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #528 @ (adr r5, 27088c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -112309,25 +112308,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #1000 @ (adr r4, 270a78 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #80] @ (2706e8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r5, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112655,15 +112654,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 270960 │ │ │ │ ldr r0, [pc, #804] @ (270d20 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 270960 │ │ │ │ ldr r3, [pc, #792] @ (270d24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112672,15 +112671,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2708ca │ │ │ │ ldr r0, [pc, #772] @ (270d28 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2708ca │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 270b9a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -112859,15 +112858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 270b30 │ │ │ │ ldr r1, [pc, #316] @ (270d50 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (270d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 270b50 │ │ │ │ ldr r2, [pc, #296] @ (270d4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 270b50 │ │ │ │ @@ -112885,15 +112884,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (270d1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 270aca │ │ │ │ ldr r0, [pc, #264] @ (270d5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 270aca │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2655b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -112920,15 +112919,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 270be8 │ │ │ │ ldr r0, [pc, #192] @ (270d64 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 270be8 │ │ │ │ bl 265388 │ │ │ │ b.n 270be8 │ │ │ │ ldr.w sl, [pc, #180] @ 270d68 │ │ │ │ add sl, pc │ │ │ │ b.n 270c86 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -112946,79 +112945,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (270d1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270c6e │ │ │ │ ldr r0, [pc, #132] @ (270d70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 270c6e │ │ │ │ nop │ │ │ │ add r2, pc, #552 @ (adr r2, 270f20 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r6, r5, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r2, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + lsrs r4, r3, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #272] @ (270e38 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r1, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r0, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r7, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #27 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -113040,22 +113039,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (270ef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 270d92 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 60eedc │ │ │ │ + b.w 60eef4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -113163,19 +113162,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 270e2e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 270eb2 │ │ │ │ b.n 270e5e │ │ │ │ - add r6, pc, #648 @ (adr r6, 271174 ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2711d4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2710ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -113187,15 +113186,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2710b8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 270fa2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -113310,86 +113309,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2710c0 ) │ │ │ │ ldr r0, [pc, #132] @ (2710c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 271012 │ │ │ │ b.n 271016 │ │ │ │ ldr r1, [pc, #112] @ (2710c8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2710cc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 27101c │ │ │ │ ldr r3, [pc, #100] @ (2710d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270fc4 │ │ │ │ ldr r3, [pc, #92] @ (2710d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270fc4 │ │ │ │ ldr r0, [pc, #84] @ (2710d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 270fc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 270868 │ │ │ │ b.n 27101c │ │ │ │ ldr r3, [pc, #68] @ (2710dc ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2710e0 ) │ │ │ │ ldr r0, [pc, #68] @ (2710e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r5, pc, #264 @ (adr r5, 2711b8 ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 271218 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r2, #22 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #64 @ (adr r4, 271104 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 271164 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #976 @ (adr r3, 27149c ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 2710fc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r7, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #704 @ (adr r3, 2713a0 ) │ │ │ │ + add r3, pc, #800 @ (adr r3, 271400 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 271120 │ │ │ │ sub sp, #12 │ │ │ │ @@ -113397,24 +113396,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (271128 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2704bc │ │ │ │ nop │ │ │ │ - add r3, pc, #312 @ (adr r3, 27125c ) │ │ │ │ + add r3, pc, #408 @ (adr r3, 2712bc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 271190 │ │ │ │ sub sp, #28 │ │ │ │ @@ -113422,15 +113421,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (271198 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 225074 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (27119c ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -113444,19 +113443,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, pc, #40 @ (adr r3, 2711bc ) │ │ │ │ + add r3, pc, #136 @ (adr r3, 27121c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r0, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113466,15 +113465,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (271208 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ bl 27040c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2711da │ │ │ │ bl 26a750 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -113487,19 +113486,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, pc, #600 @ (adr r2, 27145c ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 2714bc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2712b8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113509,15 +113508,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2712bc ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2712c0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 271286 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -113559,19 +113558,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r2, pc, #176 @ (adr r2, 27136c ) │ │ │ │ + add r2, pc, #272 @ (adr r2, 2713cc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r6, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -113581,15 +113580,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (271364 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 271302 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 271328 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -113622,24 +113621,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 26521c │ │ │ │ b.n 271314 │ │ │ │ nop │ │ │ │ - add r1, pc, #440 @ (adr r1, 271518 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 271578 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 631372 │ │ │ │ + bl 631372 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 271448 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (27144c ) │ │ │ │ @@ -113649,15 +113648,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (271454 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #176] @ (271458 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2713f8 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -113674,15 +113673,15 @@ │ │ │ │ cbnz r2, 271424 │ │ │ │ mov r0, r3 │ │ │ │ bl 27040c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 60eedc │ │ │ │ + b.w 60eef4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113699,15 +113698,15 @@ │ │ │ │ bpl.n 2713b0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (271464 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2713b0 │ │ │ │ ldr r2, [pc, #64] @ (271468 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2713d0 │ │ │ │ @@ -113715,37 +113714,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2713d0 │ │ │ │ ldr r0, [pc, #48] @ (27146c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2713d0 │ │ │ │ nop │ │ │ │ - add r0, pc, #776 @ (adr r0, 271754 ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 2717b4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 271558 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -113766,15 +113765,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 22505c │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 271500 │ │ │ │ @@ -113795,15 +113794,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (271574 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 559f54 │ │ │ │ + bl 559f6c │ │ │ │ ldr r2, [pc, #116] @ (271578 ) │ │ │ │ ldr r3, [pc, #96] @ (271564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -113828,25 +113827,25 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2714e2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, r1 │ │ │ │ + movs r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [sp, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -113869,15 +113868,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (271698 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 22505c │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -113910,15 +113909,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 558c00 │ │ │ │ + bl 558c18 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 27167c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2715d6 │ │ │ │ @@ -113950,37 +113949,37 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2716ac ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 26521c │ │ │ │ b.n 271606 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 2715d8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vhadd.u8 q0, q0, │ │ │ │ - vhadd.u8 q0, q7, │ │ │ │ + vhadd.u16 q0, q4, │ │ │ │ + vhadd.u32 q0, q3, │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r6, r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc2 0, cr0, [sl, #276] @ 0x114 │ │ │ │ + ldc2 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ bl 17b6aa │ │ │ │ bl 30f6ae │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2716bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r2, r7, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113989,44 +113988,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (271764 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #128] @ (271768 ) │ │ │ │ ldr r3, [pc, #128] @ (27176c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (271770 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (271774 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (271778 ) │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r3, [pc, #120] @ (27177c ) │ │ │ │ ldr r2, [pc, #124] @ (271780 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (271784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r3, [pc, #112] @ (271788 ) │ │ │ │ ldr r2, [pc, #116] @ (27178c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (271790 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #108] @ (271794 ) │ │ │ │ ldr r3, [pc, #108] @ (271798 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (27179c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -114034,60 +114033,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2717a0 ) │ │ │ │ ldr r2, [pc, #104] @ (2717a4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 555550 │ │ │ │ + bl 555568 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r4, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #0 │ │ │ │ + movs r3, #24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -114152,15 +114151,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -114179,15 +114178,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225b28 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2719c0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6966d4 │ │ │ │ + bl 6966ec │ │ │ │ cbnz r0, 2718dc │ │ │ │ ldr r2, [pc, #744] @ (271b9c ) │ │ │ │ ldr r3, [pc, #728] @ (271b8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -114288,15 +114287,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d714 │ │ │ │ + bl 69d72c │ │ │ │ b.n 2718b0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 224530 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -114309,33 +114308,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (271ba8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 223ff0 │ │ │ │ b.n 2718b0 │ │ │ │ ldr r4, [pc, #392] @ (271bac ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2718b0 │ │ │ │ ldr r1, [pc, #372] @ (271bb0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271ace │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (271bb4 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -114354,15 +114353,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (271bb8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 271a18 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -114417,77 +114416,77 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (271bc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 271a18 │ │ │ │ ldr r2, [pc, #132] @ (271bc8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (271bcc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (271bd0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 271a18 │ │ │ │ ldr r2, [pc, #112] @ (271bd4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (271bd8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (271bdc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 271a18 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r7 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + lsls r4, r4, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vhadd.u8 q8, q5, │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + vhadd.u32 q8, q1, │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp2 0, 6, cr0, cr14, cr5, {2} │ │ │ │ - cdp2 0, 7, cr0, cr4, cr5, {2} │ │ │ │ + cdp2 0, 8, cr0, cr6, cr5, {2} │ │ │ │ + cdp2 0, 8, cr0, cr12, cr5, {2} │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r2, #-408]! @ 0x198 │ │ │ │ - cdp2 0, 3, cr0, cr12, cr5, {2} │ │ │ │ - ldc2l 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + cdp2 0, 5, cr0, cr4, cr5, {2} │ │ │ │ + cdp2 0, 1, cr0, cr6, cr5, {2} │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ - stc2 0, cr0, [lr, #276] @ 0x114 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldc2l 0, cr0, [lr, #-276] @ 0xfffffeec │ │ │ │ + stc2 0, cr0, [r6, #276]! @ 0x114 │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ - ldc2 0, cr0, [r6, #276] @ 0x114 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldc2 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ + stc2 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ + ldc2 0, cr0, [lr, #-276] @ 0xfffffeec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (271f4c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114675,15 +114674,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223fec │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 271c86 │ │ │ │ b.n 271dbc │ │ │ │ @@ -114803,17 +114802,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26b0b8 │ │ │ │ b.n 271c00 │ │ │ │ ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (272084 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfb7e0045 │ │ │ │ + @ instruction: 0xfb960045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 271fa4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114821,57 +114820,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (271fac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst4.16 {d0-d3}, [r4], r5 │ │ │ │ - ldrsb.w r0, [r6, r5] │ │ │ │ + ldrsb.w r0, [ip, r5] │ │ │ │ + vld4.16 {d0-d3}, [lr], r5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271ff4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (271ff8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (271ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh.w r0, [r0, #69] @ 0x45 │ │ │ │ - str.w r0, [r2, #69] @ 0x45 │ │ │ │ + str.w r0, [r8, #69] @ 0x45 │ │ │ │ + ldr.w r0, [sl, #69] @ 0x45 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 272044 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114879,55 +114878,55 @@ │ │ │ │ ldr r1, [pc, #48] @ (27204c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str??.w r0, [r0, r5] │ │ │ │ - ldr??.w r0, [r2, r5] │ │ │ │ + ldr??.w r0, [r8, r5] │ │ │ │ + strb.w r0, [sl, #69] @ 0x45 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 272090 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (272094 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (272098 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r4, [sp, #536] @ 0x218 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb.w r0, [r0, r5] │ │ │ │ - strh.w r0, [r2, r5] │ │ │ │ + strh.w r0, [r8, r5] │ │ │ │ + ldrh.w r0, [sl, r5] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2720e0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114935,121 +114934,121 @@ │ │ │ │ ldr r1, [pc, #48] @ (2720e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7c40045 │ │ │ │ - @ instruction: 0xf7d60045 │ │ │ │ + @ instruction: 0xf7dc0045 │ │ │ │ + @ instruction: 0xf7ee0045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 27212c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (272130 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (272134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7740045 │ │ │ │ - @ instruction: 0xf7860045 │ │ │ │ + @ instruction: 0xf78c0045 │ │ │ │ + @ instruction: 0xf79e0045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 272170 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (272174 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (272178 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - str r3, [sp, #632] @ 0x278 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7280045 │ │ │ │ - @ instruction: 0xf73a0045 │ │ │ │ + @ instruction: 0xf7400045 │ │ │ │ + @ instruction: 0xf7520045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2721e4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (2721e8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2721ec ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2721d0 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2721dc │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 223ff0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r1, [pc, #16] @ (2721f0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2721b8 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6e80045 │ │ │ │ - @ instruction: 0xf6f80045 │ │ │ │ + @ instruction: 0xf7000045 │ │ │ │ + @ instruction: 0xf7100045 │ │ │ │ b.n 2725b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (272270 ) │ │ │ │ @@ -115061,15 +115060,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 272246 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -115084,28 +115083,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (27227c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf6740045 │ │ │ │ - str r2, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xf68c0045 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf67a0045 │ │ │ │ - @ instruction: 0xf72c0045 │ │ │ │ + @ instruction: 0xf6920045 │ │ │ │ + @ instruction: 0xf7440045 │ │ │ │ │ │ │ │ 00272280 : │ │ │ │ ldr r3, [pc, #124] @ (272300 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 27229a │ │ │ │ ldr r3, [pc, #120] @ (272304 ) │ │ │ │ @@ -115142,32 +115141,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223974 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (272310 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 272590 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r7, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf6e80045 │ │ │ │ + @ instruction: 0xf7000045 │ │ │ │ asrs r0, r1, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movt r0, #18501 @ 0x4845 │ │ │ │ + @ instruction: 0xf6dc0045 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 272396 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -115347,40 +115346,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2724f8 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf5f40045 │ │ │ │ - @ instruction: 0xf5ee0045 │ │ │ │ - @ instruction: 0xf5ec0045 │ │ │ │ - @ instruction: 0xf5ea0045 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + addw r0, ip, #2117 @ 0x845 │ │ │ │ + addw r0, r6, #2117 @ 0x845 │ │ │ │ + addw r0, r4, #2117 @ 0x845 │ │ │ │ + addw r0, r2, #2117 @ 0x845 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sbcs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf59c0045 │ │ │ │ - sub.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf5fc0045 │ │ │ │ - addw r0, r6, #2117 @ 0x845 │ │ │ │ - rsbs r0, r4, #12910592 @ 0xc50000 │ │ │ │ - subs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf5980045 │ │ │ │ - sbcs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf5e80045 │ │ │ │ + @ instruction: 0xf58e0045 │ │ │ │ + subs.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + subs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf6140045 │ │ │ │ + @ instruction: 0xf61e0045 │ │ │ │ + @ instruction: 0xf5ec0045 │ │ │ │ + rsb r0, lr, #12910592 @ 0xc50000 │ │ │ │ + subs.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf5920045 │ │ │ │ + addw r0, r0, #2117 @ 0x845 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 27251a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ lsrs r5, r4, #8 │ │ │ │ @@ -115572,26 +115571,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 272746 │ │ │ │ ldr r2, [pc, #152] @ (272750 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #144] @ (272754 ) │ │ │ │ ldr r3, [pc, #144] @ (272758 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (27275c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115634,18 +115633,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3dc0045 │ │ │ │ - ldrh r2, [r1, #52] @ 0x34 │ │ │ │ + @ instruction: 0xf3f40045 │ │ │ │ + ldrh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ubfx r0, r4, #1, #6 │ │ │ │ + @ instruction: 0xf3dc0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (272810 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -115656,32 +115655,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 55e194 │ │ │ │ + bl 55e1ac │ │ │ │ cbz r0, 2727be │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2232e4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27268c │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2727e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d57c │ │ │ │ + bl 67d594 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (272818 ) │ │ │ │ ldr r3, [pc, #80] @ (272814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115777,25 +115776,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2728f4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 272884 │ │ │ │ strh r6, [r2, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1ec0045 │ │ │ │ + addw r0, r4, #69 @ 0x45 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2729bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #180] @ (2729c0 ) │ │ │ │ @@ -115806,35 +115805,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27299a │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27299a │ │ │ │ movs r0, #20 │ │ │ │ blx 2232e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 564774 │ │ │ │ + bl 56478c │ │ │ │ cbz r0, 27299e │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 55e194 │ │ │ │ + bl 55e1ac │ │ │ │ cbz r0, 27295a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 27268c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ mov r0, r5 │ │ │ │ bl 2723a4 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 27298e │ │ │ │ ldr r2, [pc, #88] @ (2729c4 ) │ │ │ │ @@ -115850,111 +115849,111 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d48c │ │ │ │ + bl 67d4a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ movs r4, #0 │ │ │ │ b.n 27296a │ │ │ │ ldr r3, [pc, #40] @ (2729c8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2729cc ) │ │ │ │ ldr r1, [pc, #40] @ (2729d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27295a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r7, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub.w r0, ip, #69 @ 0x45 │ │ │ │ - @ instruction: 0xf0ea0045 │ │ │ │ + rsb r0, r4, #69 @ 0x45 │ │ │ │ + add.w r0, r2, #69 @ 0x45 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 272a1e │ │ │ │ mov r4, r1 │ │ │ │ - bl 5642bc │ │ │ │ + bl 5642d4 │ │ │ │ ldr r1, [pc, #128] @ (272a74 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 564318 │ │ │ │ + bl 564330 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5643f4 │ │ │ │ + bl 56440c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272a60 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2729fa │ │ │ │ ldr r1, [pc, #100] @ (272a78 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 564524 │ │ │ │ + bl 56453c │ │ │ │ cbz r5, 272a52 │ │ │ │ - bl 5642bc │ │ │ │ + bl 5642d4 │ │ │ │ ldr r1, [pc, #84] @ (272a7c ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 564318 │ │ │ │ + bl 564330 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5643f4 │ │ │ │ + bl 56440c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272a60 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 272a2e │ │ │ │ ldr r1, [pc, #56] @ (272a80 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 564524 │ │ │ │ + bl 56453c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf1800045 │ │ │ │ + @ instruction: 0xf1980045 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, #69 @ 0x45 │ │ │ │ + sbcs.w r0, r0, #69 @ 0x45 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -116038,15 +116037,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 6939b0 │ │ │ │ + bl 6939c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272cce │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -116113,18 +116112,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (272d10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ b.n 272af4 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 272c96 │ │ │ │ ldr r0, [pc, #220] @ (272d14 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -116147,103 +116146,103 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (272d20 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 272c24 │ │ │ │ ldr r3, [pc, #168] @ (272d24 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (272d28 ) │ │ │ │ ldr r1, [pc, #168] @ (272d2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 272c24 │ │ │ │ ldr r3, [pc, #152] @ (272d30 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (272d34 ) │ │ │ │ ldr r1, [pc, #152] @ (272d38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 272c24 │ │ │ │ ldr r3, [pc, #136] @ (272d3c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (272d40 ) │ │ │ │ ldr r1, [pc, #136] @ (272d44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 272c24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (272d48 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (272d4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (272d50 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 272c24 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf0bc0045 │ │ │ │ + @ instruction: 0xf0d40045 │ │ │ │ strh r4, [r2, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i d0, d4, d1[1] │ │ │ │ - cdp 0, 7, cr0, cr14, cr5, {2} │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + vmla.i16 d0, d12, d5[0] │ │ │ │ + cdp 0, 9, cr0, cr6, cr5, {2} │ │ │ │ + lsrs r6, r7, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i d16, d14, d1[1] │ │ │ │ - cdp 0, 2, cr0, cr10, cr5, {2} │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + vmla.i32 d16, d6, d5[0] │ │ │ │ + cdp 0, 4, cr0, cr2, cr5, {2} │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s16 q8, q2, │ │ │ │ - cdp 0, 0, cr0, cr14, cr5, {2} │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + vhadd.s32 q8, q6, │ │ │ │ + cdp 0, 2, cr0, cr6, cr5, {2} │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s16 q8, q2, │ │ │ │ - ldcl 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + vhadd.s32 q8, q6, │ │ │ │ + cdp 0, 0, cr0, cr10, cr5, {2} │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ - ldcl 0, cr0, [r6, #276] @ 0x114 │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + vhadd.s16 q0, q6, │ │ │ │ + stcl 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ + ldrh r0, [r3, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s q0, q5, │ │ │ │ - ldc 0, cr0, [r6, #276]! @ 0x114 │ │ │ │ + vhadd.s16 q8, q1, │ │ │ │ + stcl 0, cr0, [lr, #276] @ 0x114 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r4, [sp, #40] @ 0x28 │ │ │ │ @@ -116273,20 +116272,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (272e3c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r1, [pc, #136] @ (272e40 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 272e12 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 272ddc │ │ │ │ cbz r5, 272de8 │ │ │ │ @@ -116308,78 +116307,78 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272d86 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272d86 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r3, [pc, #40] @ (272e44 ) │ │ │ │ ldr r2, [pc, #44] @ (272e48 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (272e4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 272d88 │ │ │ │ - cdp 0, 10, cr0, cr6, cr5, {2} │ │ │ │ - cdp 0, 10, cr0, cr4, cr5, {2} │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + cdp 0, 11, cr0, cr14, cr5, {2} │ │ │ │ + cdp 0, 11, cr0, cr12, cr5, {2} │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 4, cr0, cr12, cr5, {2} │ │ │ │ - ldcl 0, cr0, [r2], #-276 @ 0xfffffeec │ │ │ │ + cdp 0, 6, cr0, cr4, cr5, {2} │ │ │ │ + stc 0, cr0, [sl], {69} @ 0x45 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 272e6e │ │ │ │ - bl 564754 │ │ │ │ + bl 56476c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 272e80 │ │ │ │ - bl 564754 │ │ │ │ + bl 56476c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 272ea4 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 272eb4 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 272ef6 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 272ed6 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -116393,15 +116392,15 @@ │ │ │ │ bl 26951c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 272ec6 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (272f0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69ec08 │ │ │ │ + b.w 69ec20 │ │ │ │ bmi.n 272eec │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 272f20 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116432,18 +116431,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (272f78 ) │ │ │ │ ldr r0, [pc, #20] @ (272f7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xeb2e0045 │ │ │ │ - stc 0, cr0, [r2, #-276]! @ 0xfffffeec │ │ │ │ + adc.w r0, r6, r5, lsl #1 │ │ │ │ + ldc 0, cr0, [sl, #-276]! @ 0xfffffeec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (273064 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (273068 ) │ │ │ │ @@ -116459,15 +116458,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 272fe4 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 272fc4 │ │ │ │ - bl 56dd28 │ │ │ │ + bl 56dd40 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 272fd6 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 272fd6 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -116481,30 +116480,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 2232e4 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55e1a4 │ │ │ │ + bl 55e1bc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 273014 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 27268c │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272fae │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 67d4c8 │ │ │ │ + bl 67d4e0 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 272fe4 │ │ │ │ ldr r2, [pc, #52] @ (27306c ) │ │ │ │ ldr r3, [pc, #44] @ (273068 ) │ │ │ │ add r2, pc │ │ │ │ @@ -116593,15 +116592,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 69c1d8 │ │ │ │ + bl 69c1f0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 27311a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116720,15 +116719,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2732ba │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5625e8 │ │ │ │ + bl 562600 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -116762,26 +116761,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27325e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (273304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27325e │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9be0045 │ │ │ │ + ldrd r0, r0, [r6, #276] @ 0x114 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2733bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116792,26 +116791,26 @@ │ │ │ │ beq.n 27334a │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 273390 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2733c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 273396 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 27334a │ │ │ │ mov r0, r5 │ │ │ │ bl 273240 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -116831,15 +116830,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 273340 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2733cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 273340 │ │ │ │ ldr r0, [pc, #60] @ (2733d0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 273338 │ │ │ │ ldr r3, [pc, #60] @ (2733d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -116851,30 +116850,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273340 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2733d8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 273340 │ │ │ │ nop │ │ │ │ strb r6, [r5, #31] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #-276]! @ 0x114 │ │ │ │ - strd r0, r0, [r2, #-276]! @ 0x114 │ │ │ │ + @ instruction: 0xe98c0045 │ │ │ │ + ldrd r0, r0, [sl, #-276]! @ 0x114 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [sl, #-276]! @ 0x114 │ │ │ │ + @ instruction: 0xe9920045 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (273550 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #352] @ (273554 ) │ │ │ │ @@ -116895,15 +116894,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2734ae │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5624e4 │ │ │ │ + bl 5624fc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2734d4 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 273444 │ │ │ │ @@ -116912,15 +116911,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 6b0ab8 │ │ │ │ + bl 6b0ad0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 27346a │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2734e0 │ │ │ │ cbnz r3, 273486 │ │ │ │ @@ -116930,15 +116929,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (27355c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (273560 ) │ │ │ │ ldr r3, [pc, #204] @ (273558 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -116955,15 +116954,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 27341c │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5624e4 │ │ │ │ + bl 5624fc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2734d4 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 273432 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -116986,15 +116985,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27346a │ │ │ │ ldr r0, [pc, #112] @ (273570 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 273486 │ │ │ │ b.n 27346c │ │ │ │ blx 223928 │ │ │ │ b.n 273472 │ │ │ │ ldr r2, [pc, #72] @ (273564 ) │ │ │ │ @@ -117013,15 +117012,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 273442 │ │ │ │ ldr r0, [pc, #60] @ (273578 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 273442 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r3, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r0, [r2, #28] │ │ │ │ @@ -117034,18 +117033,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c00045 │ │ │ │ + @ instruction: 0xe8d80045 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8320045 │ │ │ │ + strex r0, r0, [sl, #276] @ 0x114 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 273ae4 │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -117070,28 +117069,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26b740 │ │ │ │ ldr.w r7, [pc, #1308] @ 273ae8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27379c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 273aec │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 273af0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 26b710 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -117537,15 +117536,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 273898 │ │ │ │ ldr r0, [pc, #188] @ (273b00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 273898 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26b710 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 273834 │ │ │ │ @@ -117563,70 +117562,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2738fe │ │ │ │ ldr r0, [pc, #128] @ (273b08 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2738fe │ │ │ │ ldr r3, [pc, #100] @ (273af8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 273898 │ │ │ │ ldr r3, [pc, #88] @ (273afc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 273898 │ │ │ │ ldr r0, [pc, #92] @ (273b0c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 273898 │ │ │ │ ldr r3, [pc, #72] @ (273b04 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2738fe │ │ │ │ ldr r3, [pc, #48] @ (273afc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2738fe │ │ │ │ ldr r0, [pc, #56] @ (273b10 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2738fe │ │ │ │ nop │ │ │ │ strb r4, [r6, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r7, #29] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #704] @ (273dbc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2742fc │ │ │ │ + b.n 27332c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 274240 │ │ │ │ + b.n 274270 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 27422c │ │ │ │ + b.n 27425c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2741a8 │ │ │ │ + b.n 2741d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (273bc0 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -117651,15 +117650,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 269054 │ │ │ │ ldr r2, [pc, #100] @ (273bc4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r2, [pc, #92] @ (273bc8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 273b9a │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -117686,27 +117685,27 @@ │ │ │ │ bpl.n 273b72 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (273bd4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 273b72 │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 274120 │ │ │ │ + b.n 274150 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273bd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117721,21 +117720,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 273c0e │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273c0e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ cbnz r0, 273c2e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117746,46 +117745,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 272f80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 56478c │ │ │ │ + bl 5647a4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 273c84 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 273cbe │ │ │ │ bls.n 273c94 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 273cda │ │ │ │ ldr r3, [pc, #136] @ (273ce8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #128] @ (273cec ) │ │ │ │ ldr r2, [pc, #132] @ (273cf0 ) │ │ │ │ ldr r1, [pc, #132] @ (273cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d540 │ │ │ │ + bl 67d558 │ │ │ │ movs r4, #0 │ │ │ │ b.n 273c1a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -117817,19 +117816,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #30 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273cf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117865,58 +117864,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2724fc │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 273d8e │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ cbz r0, 273d8e │ │ │ │ ldr r2, [pc, #184] @ (273e30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273dc2 │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273dc2 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 564774 │ │ │ │ + bl 56478c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272760 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 273d9e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 273df6 │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273df6 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 564774 │ │ │ │ + bl 56478c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272760 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -117938,19 +117937,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273e34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -117972,15 +117971,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273e56 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 273e8e │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 56afd8 │ │ │ │ + b.w 56aff0 │ │ │ │ cbz r4, 273ebc │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273e74 │ │ │ │ ldr r3, [pc, #76] @ (273edc ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -117988,15 +117987,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (273ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118007,29 +118006,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (273ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 273ea8 │ │ │ │ stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 273f1c │ │ │ │ + b.n 273f4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 273edc │ │ │ │ + bgt.n 273f0c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r2, #26] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 273e8c │ │ │ │ + blt.n 273ebc │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273ef4 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 22319c │ │ │ │ │ │ │ │ @@ -118194,24 +118193,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2740d6 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2728f8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2740d6 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 6835ac │ │ │ │ + bl 6835c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d48c │ │ │ │ + bl 67d4a4 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d4c8 │ │ │ │ + bl 67d4e0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27a364 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27de18 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 283008 │ │ │ │ mov r0, r4 │ │ │ │ @@ -118242,32 +118241,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2741c4 │ │ │ │ ldr r1, [pc, #156] @ (274200 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 27417e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 265524 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 274190 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223608 │ │ │ │ @@ -118286,31 +118285,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 274096 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (27420c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 274096 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 274160 │ │ │ │ + ble.n 274190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2741d8 │ │ │ │ + bgt.n 274208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 274c68 │ │ │ │ @@ -118445,15 +118444,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69ca14 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2745a0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -118631,25 +118630,25 @@ │ │ │ │ b.n 274344 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69ca14 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 27443a │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 26c44c │ │ │ │ ldr.w r1, [pc, #1756] @ 274c80 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2748a4 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -118801,35 +118800,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69ca14 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 274812 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 69cab4 │ │ │ │ + bl 69cacc │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 69c374 │ │ │ │ + bl 69c38c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2747f0 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -118837,15 +118836,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2747e6 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 69c374 │ │ │ │ + bl 69c38c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2747f0 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2747d4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -118912,15 +118911,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 27460e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (274c94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27460e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -119046,21 +119045,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 6c4888 │ │ │ │ + bl 6c48a0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 6c4888 │ │ │ │ + bl 6c48a0 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -119163,15 +119162,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 69c1d8 │ │ │ │ + bl 69c1f0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 274b8e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 274b5e │ │ │ │ @@ -119223,15 +119222,15 @@ │ │ │ │ bpl.w 27460e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (274ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27460e │ │ │ │ ldr r3, [pc, #92] @ (274ca4 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (274ca8 ) │ │ │ │ ldr r0, [pc, #92] @ (274cac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -119248,41 +119247,41 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 274bd4 │ │ │ │ + bgt.n 274c04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 274d64 │ │ │ │ + bls.n 274b94 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 274bd0 │ │ │ │ + bvs.n 274c00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r0, [r7, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 274d74 │ │ │ │ + bcc.n 274ba4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 274c58 │ │ │ │ + bcs.n 274c88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274cb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -119344,24 +119343,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274dea │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6b09d8 │ │ │ │ + bl 6b09f0 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 56244c │ │ │ │ + bl 562464 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 274e90 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119384,15 +119383,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274e9a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 274da6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0ab8 │ │ │ │ + bl 6b0ad0 │ │ │ │ b.n 274daa │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274d1e │ │ │ │ mov r0, r4 │ │ │ │ bl 273240 │ │ │ │ b.n 274d1e │ │ │ │ @@ -119431,22 +119430,22 @@ │ │ │ │ cbnz r3, 274ea2 │ │ │ │ ldr r2, [pc, #180] @ (274ef4 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (274ef8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ b.n 274d0e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 274e7a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 274e7a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 274e7a │ │ │ │ @@ -119497,30 +119496,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r5, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r2, [r5, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 274ed0 │ │ │ │ + bne.n 274f00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - beq.n 274e7c │ │ │ │ + beq.n 274eac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274f14 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 274f26 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -119555,15 +119554,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5624e4 │ │ │ │ + bl 5624fc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 274f9c │ │ │ │ ldr r2, [pc, #64] @ (274fb8 ) │ │ │ │ ldr r3, [pc, #56] @ (274fb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119615,15 +119614,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 56244c │ │ │ │ + bl 562464 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 275028 │ │ │ │ ldr r2, [pc, #64] @ (275044 ) │ │ │ │ ldr r3, [pc, #56] @ (275040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119685,53 +119684,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 27511c │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2750d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b09cc │ │ │ │ + bl 6b09e4 │ │ │ │ cbz r0, 2750d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 275132 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (275154 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6b0a7c │ │ │ │ + b.w 6b0a94 │ │ │ │ ldr r2, [pc, #108] @ (275158 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 275126 │ │ │ │ ldr r2, [pc, #104] @ (27515c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 275126 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (275160 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 275126 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -119760,23 +119759,23 @@ │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r3, [pc, #80] @ (2751ac ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2751f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -120217,15 +120216,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (275728 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ ldr r3, [pc, #228] @ (27571c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 27572c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -120307,21 +120306,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r7, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r2, [r0, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r4, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -120536,15 +120535,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (27599c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 275978 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 275978 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 275986 │ │ │ │ mov r0, r4 │ │ │ │ @@ -120556,17 +120555,17 @@ │ │ │ │ bl 285868 │ │ │ │ b.n 275946 │ │ │ │ nop │ │ │ │ str r0, [r5, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (275c54 ) │ │ │ │ @@ -120706,15 +120705,15 @@ │ │ │ │ bl 275048 │ │ │ │ mov r0, r5 │ │ │ │ bl 275910 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275b90 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 275bc8 │ │ │ │ - bl 56dd28 │ │ │ │ + bl 56dd40 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 275b74 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 275b74 │ │ │ │ blx 2257a8 │ │ │ │ @@ -120722,17 +120721,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275b90 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2728f8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 275b90 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 683434 │ │ │ │ + bl 68344c │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d48c │ │ │ │ + bl 67d4a4 │ │ │ │ ldr r3, [pc, #216] @ (275c6c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 275a12 │ │ │ │ mov r0, r5 │ │ │ │ bl 273240 │ │ │ │ @@ -120811,31 +120810,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r6, [r6, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (275dac ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -120926,30 +120925,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 27537c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r7 │ │ │ │ bl 275910 │ │ │ │ b.n 275cd8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #408] @ (275f48 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #360] @ (275f20 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r6, [pc, #176] @ (275e6c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (275e98 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -121004,15 +121003,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 275048 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #52] @ (275eac ) │ │ │ │ ldr r3, [pc, #36] @ (275e9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121027,15 +121026,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #176] @ (275f54 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #592] @ (276100 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121080,25 +121079,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 275ece │ │ │ │ ldr r0, [pc, #36] @ (275f40 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 275ece │ │ │ │ ldr r4, [pc, #280] @ (27604c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (275ffc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -121144,15 +121143,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 275048 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #56] @ (276010 ) │ │ │ │ ldr r3, [pc, #36] @ (276000 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121168,18 +121167,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #680] @ (2762b0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - itte ls │ │ │ │ - lslls r5, r0, #1 │ │ │ │ - ldrls r3, [pc, #200] @ (2760dc ) │ │ │ │ - lslhi r6, r4, #1 │ │ │ │ + itee lt │ │ │ │ + lsllt r5, r0, #1 │ │ │ │ + ldrge r3, [pc, #200] @ (2760dc ) │ │ │ │ + lslge r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #344] @ 276180 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #344] @ (276184 ) │ │ │ │ @@ -121250,15 +121249,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 275048 │ │ │ │ ldr r1, [pc, #180] @ (276198 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #168] @ (27619c ) │ │ │ │ ldr r3, [pc, #144] @ (276184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121281,15 +121280,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2760e0 │ │ │ │ ldr r0, [pc, #120] @ (2761a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2760e0 │ │ │ │ ldr r3, [pc, #112] @ (2761ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27606e │ │ │ │ ldr r3, [pc, #92] @ (2761a4 ) │ │ │ │ @@ -121299,15 +121298,15 @@ │ │ │ │ bpl.n 27606e │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2761b0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27606e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2761b4 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2761b8 ) │ │ │ │ ldr r0, [pc, #76] @ (2761bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -121322,35 +121321,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #760] @ (276484 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x002e │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r2, [pc, #96] @ (276200 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 2761c4 │ │ │ │ + cbnz r6, 2761ca │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r0, 276206 │ │ │ │ + cbnz r0, 27620c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2763a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121410,15 +121409,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 275048 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #316] @ (2763b8 ) │ │ │ │ ldr r3, [pc, #296] @ (2763a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121478,15 +121477,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 275048 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #164] @ (2763c4 ) │ │ │ │ ldr r3, [pc, #128] @ (2763a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121504,15 +121503,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2762c6 │ │ │ │ ldr r0, [pc, #132] @ (2763d0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2762c6 │ │ │ │ ldr r2, [pc, #116] @ (2763d4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 276222 │ │ │ │ @@ -121522,15 +121521,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 276222 │ │ │ │ ldr r0, [pc, #96] @ (2763d8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 276222 │ │ │ │ ldr r3, [pc, #84] @ (2763dc ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2763e0 ) │ │ │ │ ldr r0, [pc, #84] @ (2763e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121545,39 +121544,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #88] @ (276404 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #576] @ (2765fc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #448] @ (276580 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r6} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0x47ea │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + ite eq │ │ │ │ + lsleq r5, r0, #1 │ │ │ │ + strbne r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x009e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r4, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + cbnz r0, 2763ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (276594 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -121692,15 +121691,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 275048 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #112] @ (2765ac ) │ │ │ │ ldr r3, [pc, #88] @ (276598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121725,36 +121724,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2765b8 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 276422 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bxns r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r4 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp lr, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [pc, #544] @ (2767d4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, pc} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2767b0 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121838,15 +121837,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 27537c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [pc, #248] @ (2767c8 ) │ │ │ │ ldr r3, [pc, #228] @ (2767b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121891,15 +121890,15 @@ │ │ │ │ bpl.n 27665a │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2767d8 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27665a │ │ │ │ ldr r2, [pc, #136] @ (2767dc ) │ │ │ │ ldr r3, [pc, #92] @ (2767b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -121939,39 +121938,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r4, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 276852 │ │ │ │ + cbnz r6, 276858 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bics r6, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #824] @ (276b1c ) │ │ │ │ + ldr r5, [pc, #920] @ (276b7c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r4, 27682a │ │ │ │ + cbz r4, 276830 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2767f6 │ │ │ │ + cbnz r6, 2767fc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [pc, #728] @ (276ac8 ) │ │ │ │ + ldr r5, [pc, #824] @ (276b28 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - uxtb r4, r6 │ │ │ │ + cbz r4, 276836 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 276848 │ │ │ │ + cbnz r6, 27684e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 277410 │ │ │ │ @@ -122029,15 +122028,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 277a02 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27771e │ │ │ │ ldr.w r0, [pc, #2940] @ 277420 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 277598 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -122068,15 +122067,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 27790c │ │ │ │ ldr.w r0, [pc, #2828] @ 277424 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 276c8a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2772fe │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -122152,15 +122151,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4bf0 │ │ │ │ + bl 6c4c08 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -122168,18 +122167,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6c4bf0 │ │ │ │ + bl 6c4c08 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6c4bf0 │ │ │ │ + bl 6c4c08 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 276a46 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -122552,15 +122551,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 27537c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r5 │ │ │ │ bl 275910 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 276b88 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 276e66 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -122780,15 +122779,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (277448 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -122947,15 +122946,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 276ac0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (277460 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 276ac0 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 276e4e │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -122965,15 +122964,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 276e4e │ │ │ │ movs r0, #8 │ │ │ │ b.n 276c9e │ │ │ │ ldr r0, [pc, #352] @ (277464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 27759e │ │ │ │ ldr r3, [pc, #256] @ (27741c ) │ │ │ │ @@ -122989,15 +122988,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 276e66 │ │ │ │ ldr r0, [pc, #284] @ (277468 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -123069,49 +123068,49 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 277136 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vqrdmlah.s , , d22[0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 277450 │ │ │ │ + cbz r2, 277456 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [sp, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2774a4 │ │ │ │ + cbz r4, 2774aa │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + cpsie │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27746a │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -123186,45 +123185,45 @@ │ │ │ │ bl 275048 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2774cc │ │ │ │ ldr.w r1, [pc, #1560] @ 277b68 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ b.w 276aca │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2763e8 │ │ │ │ b.w 276c8a │ │ │ │ movs r0, #4 │ │ │ │ b.w 276c9e │ │ │ │ ldr.w r0, [pc, #1528] @ 277b6c │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ ldr.w r0, [pc, #1512] @ 277b70 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ movs r0, #2 │ │ │ │ b.w 276c9e │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 276c9e │ │ │ │ ldr.w r0, [pc, #1484] @ 277b74 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276c8a │ │ │ │ b.n 276e90 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 276a54 │ │ │ │ @@ -123240,15 +123239,15 @@ │ │ │ │ bpl.w 276d38 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 277b80 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -123290,15 +123289,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -123322,28 +123321,28 @@ │ │ │ │ bpl.w 276c7e │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 277b94 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 276c7e │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 269054 │ │ │ │ ldr.w r3, [pc, #1188] @ 277b98 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 277ac4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -123419,15 +123418,15 @@ │ │ │ │ bpl.w 276c8a │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (277ba8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 276c8a │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2777a0 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2777a0 │ │ │ │ @@ -123466,15 +123465,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (277bb0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 276f24 │ │ │ │ ldr r2, [pc, #812] @ (277bb4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 27700a │ │ │ │ ldr r2, [pc, #740] @ (277b7c ) │ │ │ │ @@ -123483,15 +123482,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 27700a │ │ │ │ ldr r0, [pc, #788] @ (277bb8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 27700a │ │ │ │ ldr r3, [pc, #768] @ (277bbc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123503,15 +123502,15 @@ │ │ │ │ bpl.w 27738a │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (277bc0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -123541,15 +123540,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 3c99e4 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 276c8a │ │ │ │ ldr r0, [pc, #652] @ (277bd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.w 276c8a │ │ │ │ ldr r2, [pc, #592] @ (277ba0 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 277756 │ │ │ │ @@ -123584,34 +123583,34 @@ │ │ │ │ bpl.w 276966 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (277bd8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 276966 │ │ │ │ ldr r0, [pc, #516] @ (277bdc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 277756 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (277be0 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 276992 │ │ │ │ ldr r3, [pc, #480] @ (277be4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -123624,22 +123623,22 @@ │ │ │ │ bpl.w 27689a │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (277be8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 27689a │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (277bec ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -123647,15 +123646,15 @@ │ │ │ │ bne.w 27727e │ │ │ │ b.w 276ac0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (277bf0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -123665,15 +123664,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (277bf4 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -123694,15 +123693,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (277bfc ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27770e │ │ │ │ ldr r3, [pc, #264] @ (277c00 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 276900 │ │ │ │ ldr r3, [pc, #116] @ (277b7c ) │ │ │ │ @@ -123710,15 +123709,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 276900 │ │ │ │ ldr r0, [pc, #240] @ (277c04 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 276900 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (277c08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27783a │ │ │ │ @@ -123727,106 +123726,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 27783a │ │ │ │ ldr r0, [pc, #200] @ (277c0c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27783a │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2777a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 273240 │ │ │ │ b.n 2777a0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #784 @ 0x310 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxtb r4, r3 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 277ba2 │ │ │ │ + cbz r6, 277ba8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #384] @ (277d0c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #896] @ (277f20 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 277c0c │ │ │ │ + cbz r4, 277c12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 277c0c │ │ │ │ + cbz r4, 277c12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #656] @ (277e50 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 277bc6 │ │ │ │ + cbz r0, 277bcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vsra.u64 , q1, #1 │ │ │ │ + @ instruction: 0xffffb1ea │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #400 @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #832 @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 277ccc │ │ │ │ @@ -123900,15 +123899,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #170 @ 0xaa │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #130 @ 0x82 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2780b4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -123948,15 +123947,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277d3a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 277dd2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -123984,15 +123983,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277d8e │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 26c44c │ │ │ │ @@ -124068,15 +124067,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 27537c │ │ │ │ mov r0, r4 │ │ │ │ bl 275204 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r4 │ │ │ │ bl 275910 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 277ee4 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 277ee4 │ │ │ │ @@ -124219,15 +124218,15 @@ │ │ │ │ bpl.w 277e2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2780e8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 277e2c │ │ │ │ ldr r3, [pc, #100] @ (2780ec ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 277fae │ │ │ │ ldr r3, [pc, #80] @ (2780e4 ) │ │ │ │ @@ -124237,47 +124236,47 @@ │ │ │ │ bpl.n 277fae │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2780f0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 277fae │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #920 @ (adr r1, 278460 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 2784c0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #560 @ (adr r1, 2782fc ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 27835c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #696 @ (adr r0, 27838c ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 2783ec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 2780be │ │ │ │ @ instruction: 0xffff2b36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bne.n 2780d6 │ │ │ │ vmla.i , , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2783f4 ) │ │ │ │ @@ -124349,23 +124348,23 @@ │ │ │ │ bne.n 2781a6 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5685f4 │ │ │ │ + bl 56860c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 278292 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 568878 │ │ │ │ + bl 568890 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2782ee │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 224fbc │ │ │ │ @@ -124384,15 +124383,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 275910 │ │ │ │ ldr r3, [pc, #460] @ (278404 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5688b4 │ │ │ │ + bl 5688cc │ │ │ │ ldr r2, [pc, #448] @ (278408 ) │ │ │ │ ldr r3, [pc, #432] @ (2783f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -124407,33 +124406,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278362 │ │ │ │ mov r0, r7 │ │ │ │ bl 277c10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5688b4 │ │ │ │ + bl 5688cc │ │ │ │ b.n 278244 │ │ │ │ ldr r3, [pc, #380] @ (278400 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278330 │ │ │ │ movs r6, #0 │ │ │ │ b.n 278274 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #352] @ (278400 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278394 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ b.n 27828e │ │ │ │ ldr r3, [pc, #332] @ (278400 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27828e │ │ │ │ ldr r3, [pc, #332] @ (27840c ) │ │ │ │ @@ -124451,25 +124450,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (278418 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (27841c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27828e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #264] @ (278400 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2783c2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ b.n 278274 │ │ │ │ ldr r3, [pc, #276] @ (278420 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278220 │ │ │ │ ldr r3, [pc, #248] @ (278410 ) │ │ │ │ @@ -124477,15 +124476,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 278220 │ │ │ │ ldr r0, [pc, #256] @ (278424 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278220 │ │ │ │ ldr r3, [pc, #216] @ (27840c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27828e │ │ │ │ ldr r3, [pc, #208] @ (278410 ) │ │ │ │ @@ -124498,15 +124497,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (27842c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278430 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27828e │ │ │ │ ldr r3, [pc, #168] @ (27840c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278274 │ │ │ │ ldr r3, [pc, #160] @ (278410 ) │ │ │ │ @@ -124519,15 +124518,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (278438 ) │ │ │ │ ldr r0, [pc, #184] @ (27843c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278274 │ │ │ │ ldr r3, [pc, #116] @ (27840c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2782a8 │ │ │ │ ldr r3, [pc, #108] @ (278410 ) │ │ │ │ @@ -124538,15 +124537,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (278440 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (278444 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2782a8 │ │ │ │ ldr r3, [pc, #72] @ (27840c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278300 │ │ │ │ ldr r3, [pc, #64] @ (278410 ) │ │ │ │ @@ -124557,15 +124556,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (278448 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (27844c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278300 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124576,43 +124575,43 @@ │ │ │ │ bvc.n 2784ce │ │ │ │ vtbx.8 d18, {d31}, d4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #520 @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -124640,94 +124639,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 278842 │ │ │ │ add r3, pc, #968 @ (adr r3, 278870 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr r3, [pc, #976] @ (278888 ) │ │ │ │ ldr r2, [pc, #976] @ (27888c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (278890 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr r1, [pc, #952] @ (278894 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #928] @ (278898 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #920] @ (27889c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #908] @ (2788a0 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #900] @ (2788a4 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #888] @ (2788a8 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #876] @ (2788ac ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #864] @ (2788b0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #856] @ (2788b4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #844] @ (2788b8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #836] @ (2788bc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r1, [pc, #824] @ (2788c0 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 278732 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -124735,15 +124734,15 @@ │ │ │ │ bl 266a28 │ │ │ │ ldr r3, [pc, #784] @ (2788c4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 56257c │ │ │ │ + bl 562594 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 278804 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2787aa │ │ │ │ @@ -124757,75 +124756,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 2232e4 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55e1a4 │ │ │ │ + bl 55e1bc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 27862a │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 27268c │ │ │ │ mov r0, r6 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 27864c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d4c8 │ │ │ │ + bl 67d4e0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 27866c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2728f8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 27866c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 6832bc │ │ │ │ + bl 6832d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d48c │ │ │ │ + bl 67d4a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 272318 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr r2, [pc, #556] @ (2788cc ) │ │ │ │ ldr r0, [pc, #556] @ (2788d0 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -124883,15 +124882,15 @@ │ │ │ │ bl 266a28 │ │ │ │ ldr r3, [pc, #368] @ (2788c4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 56257c │ │ │ │ + bl 562594 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2785d6 │ │ │ │ blx 223928 │ │ │ │ b.n 2785d6 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -124904,34 +124903,34 @@ │ │ │ │ bl 266a28 │ │ │ │ ldr r3, [pc, #304] @ (2788c4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 56257c │ │ │ │ + bl 562594 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 278834 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2788d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ b.n 2785fe │ │ │ │ ldr r2, [pc, #284] @ (2788dc ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ b.n 2785fe │ │ │ │ ldr r1, [pc, #268] @ (2788e0 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 275048 │ │ │ │ mov r0, r4 │ │ │ │ @@ -124980,82 +124979,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2784a4 │ │ │ │ ldr r0, [pc, #152] @ (2788f8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2784a4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2788ea │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r6, #140 @ 0x8c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #344 @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (278ac8 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #352 @ 0x160 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vraddhn.i d18, , q1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #192 @ (adr r7, 2789a4 ) │ │ │ │ + add r7, pc, #288 @ (adr r7, 278a04 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 27880e │ │ │ │ vrshr.u64 q9, q9, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #784] @ (278c04 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #560 @ (adr r5, 278b2c ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 278b8c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (278978 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -125068,60 +125067,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 278972 │ │ │ │ ldr r1, [pc, #76] @ (278984 ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r1, [pc, #72] @ (278988 ) │ │ │ │ ldr r2, [pc, #76] @ (27898c ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (278990 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ - bl 562adc │ │ │ │ + bl 562af4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 278450 │ │ │ │ ldr r1, [pc, #32] @ (278994 ) │ │ │ │ add r1, pc │ │ │ │ b.n 278938 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 278d50 ) │ │ │ │ + add r6, pc, #40 @ (adr r6, 2789b0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 278c28 ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 278c88 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00278998 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -125169,15 +125168,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6b9c04 │ │ │ │ + bl 6b9c1c │ │ │ │ cbnz r0, 278a58 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 275048 │ │ │ │ mov r0, r4 │ │ │ │ bl 275910 │ │ │ │ @@ -125200,21 +125199,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #84] @ (278ab8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 278a78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r4 │ │ │ │ bl 277c10 │ │ │ │ b.n 278a30 │ │ │ │ ldr r3, [pc, #64] @ (278abc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125227,15 +125226,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (278ac4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (278ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278a6a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r1, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #18 │ │ │ │ @@ -125245,17 +125244,17 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #632 @ (adr r4, 278d40 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 278da0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 278c3c ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 278c9c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (278cac ) │ │ │ │ @@ -125325,15 +125324,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (278ccc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (278cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 275048 │ │ │ │ mov r0, r5 │ │ │ │ @@ -125423,15 +125422,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 278b52 │ │ │ │ ldr r0, [pc, #112] @ (278ce4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 278b52 │ │ │ │ ldr r3, [pc, #96] @ (278ce8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125441,49 +125440,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 278c4c │ │ │ │ ldr r0, [pc, #80] @ (278cec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278c4c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r0, #42 @ 0x2a │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, pc, #232 @ (adr r4, 278da4 ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 278e04 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #112 @ (adr r4, 278d40 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 278da0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #472 @ (adr r1, 278eac ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 278f0c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r5, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vrsra.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #920 @ (adr r2, 279080 ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 2790e0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #80 @ (adr r1, 278d40 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 278da0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (278f6c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -125587,15 +125586,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 278d30 │ │ │ │ ldr r0, [pc, #388] @ (278f8c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278d30 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 275048 │ │ │ │ @@ -125672,15 +125671,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (278f9c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278d30 │ │ │ │ ldr r3, [pc, #208] @ (278fa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278de6 │ │ │ │ ldr r3, [pc, #168] @ (278f88 ) │ │ │ │ @@ -125688,20 +125687,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 278de6 │ │ │ │ ldr r0, [pc, #188] @ (278fa8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 278de6 │ │ │ │ ldr r0, [pc, #176] @ (278fac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 278e9c │ │ │ │ add r1, pc, #8 @ (adr r1, 278f18 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -125739,31 +125738,31 @@ │ │ │ │ adds r2, r2, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vrshr.u32 d21, d4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #712 @ (adr r1, 279258 ) │ │ │ │ + add r1, pc, #808 @ (adr r1, 2792b8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bics r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #272 @ (adr r1, 2790b0 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 279110 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #384 @ (adr r0, 279130 ) │ │ │ │ + add r0, pc, #480 @ (adr r0, 279190 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00278fb0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -125896,15 +125895,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26b590 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x27913a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0027913c : │ │ │ │ @@ -125980,15 +125979,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27917a │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ bl 284380 │ │ │ │ ldr r2, [pc, #132] @ (27929c ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2666a0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -126023,15 +126022,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2792b0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2791f2 │ │ │ │ ldr r0, [pc, #60] @ (2792b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2791f2 │ │ │ │ nop │ │ │ │ strb r2, [r4, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, r6, r6 │ │ │ │ @@ -126043,23 +126042,23 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r1, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vqrdmulh.s , , d22[0] │ │ │ │ + @ instruction: 0xffff9dfe │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r2, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002792b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -126095,24 +126094,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 27932c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2792f0 │ │ │ │ ldr r0, [pc, #24] @ (279340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 61303c │ │ │ │ + bl 613054 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r2, [r5, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279344 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -126175,17 +126174,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 279410 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2793fe │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 564754 │ │ │ │ + bl 56476c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -126205,25 +126204,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (279450 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ b.n 279410 │ │ │ │ nop │ │ │ │ strb r4, [r3, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279454 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -126255,94 +126254,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27949a │ │ │ │ ldr.w r0, [pc, #2368] @ 279df8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a04d0 │ │ │ │ + bl 6a04e8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 272e50 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2796b6 │ │ │ │ ldr.w r1, [pc, #2344] @ 279dfc │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 279e00 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 279e04 │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldr.w r1, [pc, #2332] @ 279e08 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldr.w r1, [pc, #2256] @ 279e0c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b2c │ │ │ │ ldr.w r1, [pc, #2236] @ 279e10 │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2796e6 │ │ │ │ ldr.w r1, [pc, #2224] @ 279e14 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ cbz r0, 27957a │ │ │ │ movs r0, #1 │ │ │ │ - bl 56e77c │ │ │ │ + bl 56e794 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279bac │ │ │ │ ldr.w r2, [pc, #2204] @ 279e18 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 69fe88 │ │ │ │ + bl 69fea0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2795e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -126362,15 +126361,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fe9c │ │ │ │ + bl 69feb4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2795a8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2795fe │ │ │ │ @@ -126380,15 +126379,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 279e1c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 69fe88 │ │ │ │ + bl 69fea0 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 279672 │ │ │ │ @@ -126420,37 +126419,37 @@ │ │ │ │ bne.w 279c24 │ │ │ │ movs r0, #8 │ │ │ │ blx 2232e4 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fe9c │ │ │ │ + bl 69feb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279626 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2796ea │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a04d0 │ │ │ │ + bl 6a04e8 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2794c4 │ │ │ │ ldr.w r3, [pc, #1928] @ 279e20 │ │ │ │ ldr.w r2, [pc, #1928] @ 279e24 │ │ │ │ ldr.w r1, [pc, #1928] @ 279e28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r2, [pc, #1908] @ 279e2c │ │ │ │ ldr.w r3, [pc, #1848] @ 279df4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126465,39 +126464,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 279e30 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279ae8 │ │ │ │ ldr.w r1, [pc, #1844] @ 279e34 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ cbz r0, 279768 │ │ │ │ ldr.w r3, [pc, #1832] @ 279e38 │ │ │ │ ldr.w r2, [pc, #1832] @ 279e3c │ │ │ │ ldr.w r1, [pc, #1832] @ 279e40 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ bl 272e50 │ │ │ │ cbz r7, 27973c │ │ │ │ mov r0, r7 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2796b6 │ │ │ │ ldr.w r2, [pc, #1792] @ 279e44 │ │ │ │ ldr.w r3, [pc, #1708] @ 279df4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126505,98 +126504,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 279b5c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 66acd0 │ │ │ │ + b.w 66ace8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 56a3d4 │ │ │ │ + bl 56a3ec │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27972e │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5685c4 │ │ │ │ + bl 5685dc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279c06 │ │ │ │ ldr.w r1, [pc, #1720] @ 279e48 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 279e4c │ │ │ │ add r1, pc │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldr.w r1, [pc, #1712] @ 279e50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ ldr.w r1, [pc, #1696] @ 279e54 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279808 │ │ │ │ - bl 554cdc │ │ │ │ + bl 554cf4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 554aac │ │ │ │ + bl 554ac4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279c3c │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279c5c │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 56aeec │ │ │ │ + bl 56af04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27972e │ │ │ │ ldr.w r1, [pc, #1612] @ 279e58 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279826 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 279c7c │ │ │ │ ldr.w r1, [pc, #1588] @ 279e5c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 279be8 │ │ │ │ ldr.w r1, [pc, #1560] @ 279e60 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b76 │ │ │ │ ldr.w r1, [pc, #1544] @ 279e64 │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -126616,37 +126615,37 @@ │ │ │ │ bne.w 279d5e │ │ │ │ ldr.w r1, [pc, #1500] @ 279e70 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ ldr.w r1, [pc, #1488] @ 279e74 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldr.w r1, [pc, #1472] @ 279e78 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 279e7c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2798f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -126696,35 +126695,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279ca8 │ │ │ │ ldr.w r1, [pc, #1284] @ 279e84 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279cb6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3ca4cc │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27972e │ │ │ │ ldr.w r1, [pc, #1252] @ 279e88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279cc0 │ │ │ │ ldr.w r1, [pc, #1236] @ 279e8c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 267484 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -126754,100 +126753,100 @@ │ │ │ │ beq.w 279cc8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 279d90 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279dc8 │ │ │ │ - bl 55e1b4 │ │ │ │ + bl 55e1cc │ │ │ │ ldr.w r3, [pc, #1120] @ 279e90 │ │ │ │ ldr.w r2, [pc, #1120] @ 279e94 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 279e98 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1100] @ 279e9c │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 55e374 │ │ │ │ + bl 55e38c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 279dba │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 278450 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr.w r1, [pc, #1056] @ 279ea0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ cbz r0, 279ac4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 279ac4 │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ cbz r0, 279ac4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 56478c │ │ │ │ + bl 5647a4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279ce4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 279ab8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (279ea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 61303c │ │ │ │ + bl 613054 │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ cbz r7, 279ac4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ ldr r2, [pc, #992] @ (279ea8 ) │ │ │ │ ldr r3, [pc, #812] @ (279df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 27975c │ │ │ │ b.n 279b5c │ │ │ │ ldr r0, [pc, #972] @ (279eac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a04d0 │ │ │ │ + bl 6a04e8 │ │ │ │ b.n 279694 │ │ │ │ ldr r1, [pc, #964] @ (279eb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69ffcc │ │ │ │ + bl 69ffe4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27977c │ │ │ │ b.n 27978c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 279b60 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ ldr r2, [pc, #932] @ (279eb4 ) │ │ │ │ ldr r3, [pc, #740] @ (279df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126859,20 +126858,20 @@ │ │ │ │ b.w 272e50 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2796ea │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279b04 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 279b0c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ ldr r2, [pc, #876] @ (279eb8 ) │ │ │ │ ldr r3, [pc, #680] @ (279df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126905,64 +126904,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (279ec8 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27996a │ │ │ │ ldr r3, [pc, #796] @ (279ecc ) │ │ │ │ ldr r2, [pc, #800] @ (279ed0 ) │ │ │ │ ldr r1, [pc, #800] @ (279ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #780] @ (279ed8 ) │ │ │ │ ldr r3, [pc, #552] @ (279df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 279b20 │ │ │ │ b.n 279b5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a04d0 │ │ │ │ + bl 6a04e8 │ │ │ │ b.n 279694 │ │ │ │ ldr r3, [pc, #752] @ (279edc ) │ │ │ │ ldr r2, [pc, #756] @ (279ee0 ) │ │ │ │ ldr r1, [pc, #756] @ (279ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ ldr r3, [pc, #736] @ (279ee8 ) │ │ │ │ ldr r2, [pc, #736] @ (279eec ) │ │ │ │ ldr r1, [pc, #740] @ (279ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 279666 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -126977,40 +126976,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (279efc ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ ldr r3, [pc, #672] @ (279f00 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (279f04 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (279f08 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ ldr r3, [pc, #652] @ (279f0c ) │ │ │ │ ldr r2, [pc, #656] @ (279f10 ) │ │ │ │ ldr r1, [pc, #656] @ (279f14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 28579c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 279972 │ │ │ │ b.n 27972e │ │ │ │ ldr r0, [pc, #620] @ (279f18 ) │ │ │ │ @@ -127031,30 +127030,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2729d4 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 279d7c │ │ │ │ ldr r1, [pc, #576] @ (279f1c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ cbnz r0, 279cec │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 279abe │ │ │ │ b.n 279ac4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279ce4 │ │ │ │ - bl 564770 │ │ │ │ + bl 564788 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 279a94 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 279abe │ │ │ │ b.n 279ac4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 27972e │ │ │ │ ldr r3, [pc, #432] @ (279ec0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27993c │ │ │ │ ldr r3, [pc, #424] @ (279ec4 ) │ │ │ │ @@ -127065,15 +127064,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (279f20 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 27993c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2796b6 │ │ │ │ ldr r2, [pc, #480] @ (279f24 ) │ │ │ │ ldr r3, [pc, #172] @ (279df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127091,231 +127090,231 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 27972e │ │ │ │ mov r0, r4 │ │ │ │ bl 272e50 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 279742 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ b.n 279742 │ │ │ │ ldr r3, [pc, #416] @ (279f34 ) │ │ │ │ ldr r2, [pc, #420] @ (279f38 ) │ │ │ │ ldr r1, [pc, #420] @ (279f3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ bl 272e50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66acd0 │ │ │ │ + bl 66ace8 │ │ │ │ b.n 279742 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 272e50 │ │ │ │ b.n 279742 │ │ │ │ ldr r3, [pc, #372] @ (279f40 ) │ │ │ │ ldr r2, [pc, #376] @ (279f44 ) │ │ │ │ ldr r1, [pc, #376] @ (279f48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 279dc0 │ │ │ │ nop │ │ │ │ asrs r4, r3, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r1, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfa60004d │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + @ instruction: 0xfa78004d │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r7, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r6, r1, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r2, r0, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r8, r0 │ │ │ │ + add r8, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, r3, r4 │ │ │ │ + subs r4, r6, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [pc, #168] @ (279f40 ) │ │ │ │ + ldr r7, [pc, #264] @ (279fa0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [pc, #240] @ (279f8c ) │ │ │ │ + ldr r7, [pc, #336] @ (279fec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf4d2004d │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + @ instruction: 0xf4ea004d │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r0, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r2, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r0, r5, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r0, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r4, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vrshr.u32 , q12, #1 │ │ │ │ + vrshr.u64 d31, d0, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r6, r0, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127335,78 +127334,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279f72 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55e2f0 │ │ │ │ + bl 55e308 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279fd2 │ │ │ │ ldr r3, [pc, #80] @ (279fe8 ) │ │ │ │ ldr r2, [pc, #80] @ (279fec ) │ │ │ │ ldr r1, [pc, #84] @ (279ff0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #68] @ (279ff4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 278450 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5525b0 │ │ │ │ + b.w 5525c8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 279f8a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #808] @ (27a318 ) │ │ │ │ + ldr r1, [pc, #904] @ (27a378 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [pc, #880] @ (27a364 ) │ │ │ │ + ldr r1, [pc, #976] @ (27a3c4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (27a058 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 69ea2c │ │ │ │ + bl 69ea44 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 27a03c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 27a03c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0a94 │ │ │ │ + bl 6a0aac │ │ │ │ cbz r0, 27a052 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127420,17 +127419,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 27a01e │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -127443,15 +127442,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (27a13c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6a07fc │ │ │ │ + bl 6a0814 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 27a0d8 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 27913c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -127478,15 +127477,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (27a144 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (27a148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ea2c │ │ │ │ + bl 69ea44 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 2259bc │ │ │ │ ldr r3, [pc, #92] @ (27a14c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -127500,38 +127499,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 223358 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a04d0 │ │ │ │ + bl 6a04e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27a0fe │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a0800 │ │ │ │ + bl 6a0818 │ │ │ │ b.n 27a094 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27a0b0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r1, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a150 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 2232e0 │ │ │ │ @@ -127570,15 +127569,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 275798 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -127634,15 +127633,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -127708,21 +127707,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 27a31a │ │ │ │ nop │ │ │ │ lsrs r2, r0, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #720] @ 0x2d0 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27a490 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #424] @ 0x1a8 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a364 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 27a396 │ │ │ │ push {lr} │ │ │ │ @@ -127733,17 +127732,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 225544 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6b09ec │ │ │ │ + b.w 6b0a04 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 6b09ec │ │ │ │ + b.w 6b0a04 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -128305,19 +128304,19 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -128845,19 +128844,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ vhadd.u16 q0, q6, │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027aef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -128974,15 +128973,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 60502a │ │ │ │ + bl 60502a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -129113,28 +129112,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129458,15 +129457,15 @@ │ │ │ │ bl 27b36c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225b98 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c368 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 223410 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129486,15 +129485,15 @@ │ │ │ │ blx 224e24 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225b98 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c368 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 223410 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129548,15 +129547,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 27b230 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 275048 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (27b6cc ) │ │ │ │ ldr r3, [pc, #108] @ (27b6ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -129595,17 +129594,17 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27b63a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6f20065 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r5, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r6, #12 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -129617,15 +129616,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 2233ac │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 2240a0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -129670,15 +129669,15 @@ │ │ │ │ blx 22371c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27b87a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -129706,15 +129705,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 27b230 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 275048 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129776,21 +129775,21 @@ │ │ │ │ b.n 27b87a │ │ │ │ nop │ │ │ │ @ instruction: 0xf3d00065 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27b9dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (27bab0 ) │ │ │ │ @@ -129924,15 +129923,15 @@ │ │ │ │ bgt.n 27b946 │ │ │ │ cbz r5, 27ba80 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27ba80 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129949,15 +129948,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27ba64 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ b.n 27ba82 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bab8 ) │ │ │ │ ldr r3, [pc, #44] @ (27bab4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130111,15 +130110,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 27bc88 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27bc88 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -130136,15 +130135,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27bc6c │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ b.n 27bc8a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bcc0 ) │ │ │ │ ldr r3, [pc, #44] @ (27bcbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130263,15 +130262,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 27bd3e │ │ │ │ cbz r6, 27be2c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 27be2c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130289,15 +130288,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27be0c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ b.n 27be2e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27be64 ) │ │ │ │ ldr r3, [pc, #44] @ (27be60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130323,15 +130322,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -130469,19 +130468,19 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 27bee6 │ │ │ │ - @ instruction: 0xf7f00055 │ │ │ │ - @ instruction: 0xf7d60055 │ │ │ │ + strb.w r0, [r8, r5, lsl #1] │ │ │ │ + @ instruction: 0xf7ee0055 │ │ │ │ + @ instruction: 0xf7ca0055 │ │ │ │ @ instruction: 0xf7b20055 │ │ │ │ - @ instruction: 0xf79a0055 │ │ │ │ - @ instruction: 0xf77a0055 │ │ │ │ + @ instruction: 0xf7920055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (27c118 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -130565,15 +130564,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27b030 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 27c070 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf73a0055 │ │ │ │ + @ instruction: 0xf7520055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #424] @ (27c2dc ) │ │ │ │ @@ -130619,15 +130618,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27c2c2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 224f34 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 224ef8 │ │ │ │ @@ -130700,15 +130699,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 27b230 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 275048 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (27c2f0 ) │ │ │ │ ldr r3, [pc, #68] @ (27c2e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -130934,15 +130933,15 @@ │ │ │ │ str.w r3, [r7, #560] @ 0x230 │ │ │ │ b.n 27c3f4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8000065 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, #13959168 @ 0xd50000 │ │ │ │ + orrs.w r0, lr, #13959168 @ 0xd50000 │ │ │ │ b.n 27c428 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 27c264 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -131476,15 +131475,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 27ca68 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ b.n 27c550 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #85 @ 0x55 │ │ │ │ + @ instruction: 0xf1900055 │ │ │ │ b.n 27d124 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -131517,15 +131516,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 27537c │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -131577,15 +131576,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (27cdcc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 27cda4 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -131734,16 +131733,16 @@ │ │ │ │ b.n 27cde8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 222 @ 0xde │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, r5, lsr #1 │ │ │ │ - ldrd r0, r0, [sl, #340]! @ 0x154 │ │ │ │ + sbcs.w r0, r0, r5, lsr #1 │ │ │ │ + ands.w r0, r2, r5, lsr #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 27d0d4 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 27cde0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -131896,15 +131895,15 @@ │ │ │ │ bl 2758dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 27d420 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -132004,15 +132003,15 @@ │ │ │ │ blx 2259bc │ │ │ │ ldr r3, [pc, #456] @ (27d280 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (27d29c ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 698260 │ │ │ │ + bl 698278 │ │ │ │ b.n 27cb52 │ │ │ │ mov r3, r4 │ │ │ │ b.n 27cd02 │ │ │ │ mov r2, r4 │ │ │ │ b.n 27cc78 │ │ │ │ mov r2, r4 │ │ │ │ b.n 27cdf2 │ │ │ │ @@ -132178,25 +132177,25 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 27d1e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r0!, {r0, r2, r4, r6} │ │ │ │ + @ instruction: 0xe8c80055 │ │ │ │ bgt.n 27d2f4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xe8500055 │ │ │ │ - @ instruction: 0xe8120055 │ │ │ │ + strd r0, r0, [r8], #-340 @ 0x154 │ │ │ │ + @ instruction: 0xe82a0055 │ │ │ │ b.n 27d50a │ │ │ │ vqshrn.u64 d29, q6, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 27cd20 │ │ │ │ + b.n 27cd50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27cccc │ │ │ │ + b.n 27ccfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx 22505c │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -132282,15 +132281,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 27d018 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -132478,15 +132477,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27d652 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -132545,15 +132544,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - b.n 27da10 │ │ │ │ + b.n 27da40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -132605,15 +132604,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132928,15 +132927,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 27537c │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -133289,17 +133288,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 273ef4 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 27ddd4 │ │ │ │ b.n 27d828 │ │ │ │ - b.n 27df24 │ │ │ │ + b.n 27df54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27deb0 │ │ │ │ + b.n 27dee0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0027ddfc : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 27d67c │ │ │ │ nop │ │ │ │ @@ -133323,24 +133322,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 27de3a │ │ │ │ blx 225544 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 27de30 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b09ec │ │ │ │ + b.w 6b0a04 │ │ │ │ │ │ │ │ 0027de6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133614,23 +133613,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -133740,15 +133739,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27e1f6 │ │ │ │ - bhi.n 27e1a0 │ │ │ │ + bhi.n 27e1d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -134053,23 +134052,23 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 27e5ec │ │ │ │ + bvs.n 27e61c │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r5!, {r1, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bpl.n 27e640 │ │ │ │ + bpl.n 27e670 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #832] @ (27e908 ) │ │ │ │ + ldr r6, [pc, #928] @ (27e968 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #912] @ (27e95c ) │ │ │ │ + ldr r6, [pc, #1008] @ (27e9bc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -134287,23 +134286,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 27e93c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 27e8e8 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -134347,15 +134346,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27e938 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 27e85a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 27e8be │ │ │ │ @@ -135136,25 +135135,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3!, {r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cbnz r4, 27f176 │ │ │ │ lsls r5, r4, #1 │ │ │ │ revsh r4, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - muls r6, r3 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - muls r2, r6 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135487,23 +135486,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 27f4ee │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb7bc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135836,23 +135835,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb60c │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -136574,25 +136573,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r6, sp, #392 @ 0x188 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r4, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + revsh r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -136925,23 +136924,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2803c6 │ │ │ │ + cbnz r2, 2803cc │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r0, sp, #784 @ 0x310 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb74a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #220 @ 0xdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -137274,23 +137273,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r7, pc, #80 @ (adr r7, 2807a4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, pc, #152 @ (adr r5, 2807f8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbz r0, 2807ca │ │ │ │ + cbz r0, 2807d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138007,25 +138006,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #440 @ (adr r3, 281114 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #584 @ 0x248 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138742,25 +138741,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #416 @ (adr r5, 281910 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 281970 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 281994 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 2819f4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r6, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r5, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139479,25 +139478,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -140216,25 +140215,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -140255,15 +140254,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 282b14 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -140344,15 +140343,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 282944 │ │ │ │ ldr.w r3, [pc, #1660] @ 282f80 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -140374,15 +140373,15 @@ │ │ │ │ blx 224938 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282f66 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -140999,21 +140998,21 @@ │ │ │ │ b.n 282f60 │ │ │ │ strh r6, [r6, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r3, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2830c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r7, #16 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00282f98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141063,20 +141062,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 283026 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 225544 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6b09ec │ │ │ │ + b.w 6b0a04 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (283140 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -141144,15 +141143,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (283154 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 283108 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2830b0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141173,35 +141172,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (283160 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (283164 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 283070 │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 283418 │ │ │ │ + b.n 283448 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfbbc0044 │ │ │ │ + @ instruction: 0xfbd40044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (28337c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (283380 ) │ │ │ │ @@ -141263,55 +141262,55 @@ │ │ │ │ bne.n 283284 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f9c8 │ │ │ │ + bl 55f9e0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2832e0 │ │ │ │ ldr r2, [pc, #356] @ (283390 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (283394 ) │ │ │ │ ldr r7, [pc, #360] @ (283398 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #344] @ (28339c ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28332a │ │ │ │ mov r0, sl │ │ │ │ - bl 55fd44 │ │ │ │ + bl 55fd5c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2833a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55fc00 │ │ │ │ + bl 55fc18 │ │ │ │ b.n 2831c6 │ │ │ │ blx 223928 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 28320a │ │ │ │ ldr r3, [pc, #276] @ (2833a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -141342,33 +141341,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2833b4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2833b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2831b2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 283350 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f2c │ │ │ │ b.n 2831c6 │ │ │ │ ldr r0, [pc, #184] @ (2833bc ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2831f2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141386,15 +141385,15 @@ │ │ │ │ bpl.n 283266 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2833c4 ) │ │ │ │ ldr r0, [pc, #132] @ (2833c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 283266 │ │ │ │ ldr r3, [pc, #88] @ (2833ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2832f2 │ │ │ │ ldr r3, [pc, #76] @ (2833a8 ) │ │ │ │ @@ -141405,59 +141404,59 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2833cc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2833d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2832f2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r1, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb766 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - svc 188 @ 0xbc │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfa1c0044 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + @ instruction: 0xfa340044 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 2833dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vst1.8 {d0[2]}, [r4], r4 │ │ │ │ + ldrsb.w r0, [ip, #68] @ 0x44 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (283544 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -141468,28 +141467,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (28354c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564d20 │ │ │ │ + bl 564d38 │ │ │ │ cbnz r0, 283444 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 28343e │ │ │ │ ldr r2, [pc, #324] @ (283550 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2834b0 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -141498,24 +141497,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 223928 │ │ │ │ b.n 28340a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #256] @ (283554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2834e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ ldr r2, [pc, #236] @ (283558 ) │ │ │ │ ldr r3, [pc, #224] @ (28354c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141577,15 +141576,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (283568 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (28356c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 28345c │ │ │ │ ldr r3, [pc, #76] @ (283560 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2834b8 │ │ │ │ ldr r3, [pc, #72] @ (283564 ) │ │ │ │ @@ -141598,15 +141597,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (283578 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2834b8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r0, [r3, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -141614,28 +141613,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + lsls r2, r3, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf7ec0044 │ │ │ │ - ble.n 283638 │ │ │ │ + strb.w r0, [r4, r4] │ │ │ │ + ble.n 283668 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf7c00044 │ │ │ │ + @ instruction: 0xf7d80044 │ │ │ │ │ │ │ │ 0028357c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -141664,26 +141663,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 564d20 │ │ │ │ + bl 564d38 │ │ │ │ cbnz r0, 283628 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 283622 │ │ │ │ ldr r2, [pc, #92] @ (283644 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (283648 ) │ │ │ │ ldr r3, [pc, #64] @ (283640 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -141699,15 +141698,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223928 │ │ │ │ b.n 2835e6 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ b.n 2835fa │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141729,20 +141728,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2836e8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564d20 │ │ │ │ + bl 564d38 │ │ │ │ cbz r0, 2836b2 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ ldr r2, [pc, #96] @ (2836ec ) │ │ │ │ ldr r3, [pc, #88] @ (2836e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141764,15 +141763,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 28368a │ │ │ │ blx 223928 │ │ │ │ b.n 2836bc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r5, #18] │ │ │ │ @@ -141798,49 +141797,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2837a0 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 283784 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 561df8 │ │ │ │ + bl 561e10 │ │ │ │ ldr r6, [pc, #176] @ (2837d4 ) │ │ │ │ ldr r2, [pc, #180] @ (2837d8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2837dc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #164] @ (2837e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (2837e4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2837aa │ │ │ │ ldr r1, [pc, #132] @ (2837e8 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 561ed0 │ │ │ │ + bl 561ee8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141871,35 +141870,35 @@ │ │ │ │ bpl.n 283760 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2837f4 ) │ │ │ │ ldr r0, [pc, #52] @ (2837f8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 283760 │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sxth r6, r7 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vhadd.u8 q0, q0, q2 │ │ │ │ + vhadd.u16 q0, q4, q2 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #142 @ 0x8e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cdp2 0, 0, cr0, cr0, cr4, {2} │ │ │ │ + cdp2 0, 1, cr0, cr8, cr4, {2} │ │ │ │ │ │ │ │ 002837fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -141924,58 +141923,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f9c8 │ │ │ │ + bl 55f9e0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2838e0 │ │ │ │ ldr r2, [pc, #208] @ (28392c ) │ │ │ │ ldr r1, [pc, #212] @ (283930 ) │ │ │ │ ldr r3, [pc, #212] @ (283934 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #196] @ (283938 ) │ │ │ │ add r1, pc │ │ │ │ - bl 562168 │ │ │ │ + bl 562180 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #168] @ (28393c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2838f6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55fd44 │ │ │ │ + bl 55fd5c │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (283940 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55fc00 │ │ │ │ + bl 55fc18 │ │ │ │ ldr r2, [pc, #140] @ (283944 ) │ │ │ │ ldr r3, [pc, #104] @ (283924 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141986,15 +141985,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f2c │ │ │ │ b.n 2838b6 │ │ │ │ blx 223928 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 283830 │ │ │ │ ldr r3, [pc, #80] @ (283948 ) │ │ │ │ @@ -142009,42 +142008,42 @@ │ │ │ │ bpl.n 28389a │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (283950 ) │ │ │ │ ldr r0, [pc, #68] @ (283954 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 28389a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbz r2, 283932 │ │ │ │ + cbz r2, 283938 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r0, 28393c │ │ │ │ + cbz r0, 283942 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2l 0, cr0, [r0, #272]! @ 0x110 │ │ │ │ + ldc2l 0, cr0, [r8, #272]! @ 0x110 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r2, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4], #272 @ 0x110 │ │ │ │ + stc2l 0, cr0, [ip], {68} @ 0x44 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -142103,15 +142102,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2839e4 │ │ │ │ ldr.w r4, [pc, #1120] @ 283e6c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 283f62 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -142137,15 +142136,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 283af2 │ │ │ │ ldr.w r1, [pc, #1032] @ 283e74 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (283e78 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -142157,17 +142156,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (283e7c ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 697d08 │ │ │ │ + bl 697d20 │ │ │ │ mov r0, r7 │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (283e80 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (283e54 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -142184,36 +142183,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b09cc │ │ │ │ + bl 6b09e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 283ed4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (283e84 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (283e88 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b0838 │ │ │ │ + bl 6b0850 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 283e48 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -142333,15 +142332,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (283e98 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 283c1e │ │ │ │ mov r7, r3 │ │ │ │ b.n 283a08 │ │ │ │ ldr.w lr, [pc, #480] @ 283e9c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -142354,15 +142353,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (283ea0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -142399,21 +142398,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 283a7c │ │ │ │ mov r5, sl │ │ │ │ @@ -142429,15 +142428,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 283ea8 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -142457,98 +142456,98 @@ │ │ │ │ beq.n 283eb0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b0bb0 │ │ │ │ + bl 6b0bc8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 6aa234 │ │ │ │ + bl 6aa24c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (283eac ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ b.n 283a7c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 283ec2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strb r6, [r7, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], {68} @ 0x44 │ │ │ │ - stc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ + stc2 0, cr0, [ip], #272 @ 0x110 │ │ │ │ + stc2 0, cr0, [r0], #272 @ 0x110 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 4, r0, r8, cr4 │ │ │ │ - b.n 2837fc │ │ │ │ + ldc2l 0, cr0, [r0], #-272 @ 0xfffffef0 │ │ │ │ + b.n 28382c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2837bc │ │ │ │ + b.n 2837ec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfbe20044 │ │ │ │ - @ instruction: 0xfbc60044 │ │ │ │ + @ instruction: 0xfbfa0044 │ │ │ │ + @ instruction: 0xfbde0044 │ │ │ │ strb r4, [r0, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 283690 │ │ │ │ + b.n 2836c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfb680044 │ │ │ │ + @ instruction: 0xfb800044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa20044 │ │ │ │ + @ instruction: 0xfaba0044 │ │ │ │ adds r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 {d16[2]}, [r4], r4 │ │ │ │ - b.n 284228 │ │ │ │ + ldr??.w r0, [ip, #68] @ 0x44 │ │ │ │ + b.n 284258 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284170 │ │ │ │ + b.n 2841a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28406c │ │ │ │ + b.n 28409c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b09e4 │ │ │ │ + bl 6b09fc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b09ec │ │ │ │ + bl 6b0a04 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 283e2e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 6b0ae8 │ │ │ │ + bl 6b0b00 │ │ │ │ b.n 283b06 │ │ │ │ ldr.w ip, [pc, #140] @ 283f7c │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 283c06 │ │ │ │ ldr.w ip, [pc, #124] @ 283f80 │ │ │ │ @@ -142559,15 +142558,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (283f84 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 283c06 │ │ │ │ ldr r3, [pc, #84] @ (283f88 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 283da0 │ │ │ │ @@ -142582,15 +142581,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 283daa │ │ │ │ ldr r0, [pc, #60] @ (283f90 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 283daa │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 283abc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (283f94 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (283f98 ) │ │ │ │ @@ -142598,41 +142597,41 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7dc0044 │ │ │ │ + @ instruction: 0xf7f40044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r6, r4] │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + ldr.w r0, [lr, r4] │ │ │ │ + strh r4, [r7, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf7020044 │ │ │ │ + @ instruction: 0xf71a0044 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 69854c │ │ │ │ + bl 698564 │ │ │ │ mov r0, r4 │ │ │ │ bl 283958 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 283fb2 │ │ │ │ ldr r5, [pc, #36] @ (283fe4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 697c80 │ │ │ │ + bl 697c98 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142674,15 +142673,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -142696,19 +142695,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf4a40072 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6340044 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + movw r0, #51268 @ 0xc844 │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - addw r0, r2, #2116 @ 0x844 │ │ │ │ - bgt.n 2840d8 │ │ │ │ + @ instruction: 0xf61a0044 │ │ │ │ + bgt.n 284108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028408c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142751,15 +142750,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (284160 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142778,32 +142777,32 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (28416c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2840ba │ │ │ │ nop │ │ │ │ ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ and.w r0, sl, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5900044 │ │ │ │ + sub.w r0, r8, #12845056 @ 0xc40000 │ │ │ │ @ instruction: 0xf3d80072 │ │ │ │ - sbcs.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ + @ instruction: 0xf58a0044 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6960044 │ │ │ │ + subw r0, lr, #2116 @ 0x844 │ │ │ │ │ │ │ │ 00284170 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2841d8 ) │ │ │ │ @@ -142827,36 +142826,36 @@ │ │ │ │ cbz r2, 2841ba │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 697d08 │ │ │ │ + bl 697d20 │ │ │ │ b.n 2841c0 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [pc, #36] @ (2841e8 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2841ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ nop │ │ │ │ ldr r6, [r0, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf3400072 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d20044 │ │ │ │ + @ instruction: 0xf4ea0044 │ │ │ │ @ instruction: 0xf3020072 │ │ │ │ - @ instruction: 0xf4a00044 │ │ │ │ + @ instruction: 0xf4b80044 │ │ │ │ │ │ │ │ 002841f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #180] @ (2842b8 ) │ │ │ │ @@ -142876,19 +142875,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 28425c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 28423c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b09cc │ │ │ │ + bl 6b09e4 │ │ │ │ cbnz r0, 284290 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b0bb0 │ │ │ │ + bl 6b0bc8 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -142896,53 +142895,53 @@ │ │ │ │ cbz r3, 28427e │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 28427e │ │ │ │ ldr r1, [pc, #92] @ (2842c4 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 275910 │ │ │ │ ldr r1, [pc, #72] @ (2842c8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2842b0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28423c │ │ │ │ ldr r2, [pc, #48] @ (2842cc ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 28423c │ │ │ │ blx 223928 │ │ │ │ b.n 284294 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2842bc │ │ │ │ + ble.n 2842ec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 284220 │ │ │ │ + bgt.n 284250 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 2841f4 │ │ │ │ + bgt.n 284224 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ ... │ │ │ │ │ │ │ │ 002842d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -142993,30 +142992,30 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28431a │ │ │ │ ldr r1, [pc, #48] @ (28437c ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2841f0 │ │ │ │ nop │ │ │ │ ldr r4, [r4, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ rsbs r0, lr, #114 @ 0x72 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, ip, #1, #4 │ │ │ │ + usat r0, #4, r4, lsl #1 │ │ │ │ subs.w r0, lr, #114 @ 0x72 │ │ │ │ - @ instruction: 0xf35c0044 │ │ │ │ + @ instruction: 0xf3740044 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf31a0044 │ │ │ │ + @ instruction: 0xf3320044 │ │ │ │ │ │ │ │ 00284380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2843f8 ) │ │ │ │ @@ -143031,44 +143030,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2232e4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 697bd0 │ │ │ │ + bl 697be8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2843fc ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (284400 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 698278 │ │ │ │ + bl 698290 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xf1360072 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - orr.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ + orrs.w r0, sl, #12845056 @ 0xc40000 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (284598 ) │ │ │ │ @@ -143164,15 +143163,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 275048 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r5 │ │ │ │ bl 275910 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #128] @ (2845b0 ) │ │ │ │ ldr r3, [pc, #108] @ (28459c ) │ │ │ │ add r2, pc │ │ │ │ @@ -143217,18 +143216,18 @@ │ │ │ │ b.n 284498 │ │ │ │ str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vhadd.s q0, q2, q2 │ │ │ │ + vhadd.s8 q8, q6, q2 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 28464c │ │ │ │ + bge.n 28467c │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143270,25 +143269,25 @@ │ │ │ │ bl 275804 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 284610 │ │ │ │ ldr r1, [pc, #32] @ (284640 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 275910 │ │ │ │ str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2846ac │ │ │ │ + bls.n 2846dc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 28462c │ │ │ │ + bls.n 28465c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2846a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143635,15 +143634,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adcs.w r0, lr, r4, lsl #1 │ │ │ │ + sbcs.w r0, r6, r4, lsl #1 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r4, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ @@ -143748,15 +143747,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [r7, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143825,15 +143824,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 284b54 │ │ │ │ ldr r0, [pc, #48] @ (284bac ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 284b54 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r1, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -143843,15 +143842,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], #272 @ 0x110 │ │ │ │ + stcl 0, cr0, [r2], {68} @ 0x44 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (284cac ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -143925,15 +143924,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 284be0 │ │ │ │ ldr r0, [pc, #76] @ (284cc0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284be0 │ │ │ │ ldr r3, [pc, #64] @ (284cc4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284c4c │ │ │ │ ldr r3, [pc, #48] @ (284cbc ) │ │ │ │ @@ -143944,32 +143943,32 @@ │ │ │ │ ldr r3, [pc, #48] @ (284cc8 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (284ccc ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284c4c │ │ │ │ nop │ │ │ │ ldrsh r2, [r7, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf00044 │ │ │ │ + stc 0, cr0, [r8], {68} @ 0x44 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], {68} @ 0x44 │ │ │ │ - b.n 284d78 │ │ │ │ + stc 0, cr0, [r6], #-272 @ 0xfffffef0 │ │ │ │ + b.n 284da8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (284d98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144024,15 +144023,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (284db4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284d1e │ │ │ │ ldr r3, [pc, #60] @ (284da4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284d1e │ │ │ │ ldr r3, [pc, #52] @ (284da8 ) │ │ │ │ @@ -144046,34 +144045,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (284dc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284d1e │ │ │ │ ldrsh r6, [r4, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sbc.w r0, ip, r4, lsl #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + @ instruction: 0xeb840044 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs.w r0, r2, r4, lsl #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + sbc.w r0, sl, r4, lsl #1 │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -144107,15 +144106,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 284e74 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 284e48 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 56ef80 │ │ │ │ + bl 56ef98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 284efc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284eda │ │ │ │ @@ -144146,15 +144145,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 284ea8 │ │ │ │ ldr r0, [pc, #344] @ (284fe0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 284f58 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 284e32 │ │ │ │ @@ -144173,15 +144172,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 284e48 │ │ │ │ ldr r0, [pc, #280] @ (284fe8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284e48 │ │ │ │ ldr r3, [pc, #264] @ (284fe4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284e46 │ │ │ │ ldr r3, [pc, #244] @ (284fdc ) │ │ │ │ @@ -144189,24 +144188,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 284e46 │ │ │ │ ldr r0, [pc, #252] @ (284fec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284e46 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284f98 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 284e48 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 224354 │ │ │ │ ldr r3, [pc, #168] @ (284fd0 ) │ │ │ │ @@ -144228,15 +144227,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (284ff4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (284ff8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284f12 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284eb8 │ │ │ │ b.n 284e48 │ │ │ │ ldr r3, [pc, #108] @ (284fd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -144258,15 +144257,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (285000 ) │ │ │ │ ldr r0, [pc, #124] @ (285004 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284f12 │ │ │ │ ldr r3, [pc, #84] @ (284ff0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284f0c │ │ │ │ ldr r3, [pc, #56] @ (284fdc ) │ │ │ │ @@ -144277,15 +144276,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (285008 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (28500c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 284f0c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r4] │ │ │ │ @@ -144294,31 +144293,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, ip, r4, lsl #1 │ │ │ │ + @ instruction: 0xeab40044 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, sl, r4, lsl #1 │ │ │ │ - orns r0, r8, r4, lsl #1 │ │ │ │ + @ instruction: 0xeab20044 │ │ │ │ + eors.w r0, r0, r4, lsl #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a80044 │ │ │ │ - ble.n 284f44 │ │ │ │ + strd r0, r0, [r0, #272] @ 0x110 │ │ │ │ + ble.n 284f74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe9840044 │ │ │ │ - ble.n 2850d4 │ │ │ │ + @ instruction: 0xe99c0044 │ │ │ │ + ble.n 285104 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrd r0, r0, [r8, #272]! @ 0x110 │ │ │ │ - ble.n 285088 │ │ │ │ + ands.w r0, r0, r4, lsl #1 │ │ │ │ + ble.n 2850b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144441,15 +144440,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2852c8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285078 │ │ │ │ ldr r3, [pc, #368] @ (2852cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2850d4 │ │ │ │ ldr r3, [pc, #352] @ (2852c4 ) │ │ │ │ @@ -144457,15 +144456,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2850d4 │ │ │ │ ldr r0, [pc, #352] @ (2852d0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2850d4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2851ac │ │ │ │ ldr r3, [pc, #336] @ (2852d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2851ac │ │ │ │ @@ -144479,15 +144478,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2852dc ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2852e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 275804 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 275804 │ │ │ │ ldr r1, [pc, #292] @ (2852e4 ) │ │ │ │ @@ -144532,15 +144531,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2852f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2851ee │ │ │ │ ldr r3, [pc, #120] @ (2852b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 285274 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2851ee │ │ │ │ @@ -144557,15 +144556,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2852f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2852f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2851ee │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2852d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285242 │ │ │ │ @@ -144580,15 +144579,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (285300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (285304 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2851ee │ │ │ │ nop │ │ │ │ ldrh r4, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -144599,40 +144598,40 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #336] @ (285414 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r0!, {r2, r6} │ │ │ │ + @ instruction: 0xe8c80044 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 285354 │ │ │ │ + bgt.n 285384 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [lr], #272 @ 0x110 │ │ │ │ - blt.n 285380 │ │ │ │ + ldmdb r6, {r2, r6} │ │ │ │ + blt.n 2853b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrd r0, r0, [r2], #272 @ 0x110 │ │ │ │ - stmia r0!, {r1, r2, r5, r6} │ │ │ │ + stmdb sl, {r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strd r0, r0, [r0], #-272 @ 0x110 │ │ │ │ - bge.n 28527c │ │ │ │ + ldrd r0, r0, [r8], #-272 @ 0x110 │ │ │ │ + bge.n 2852ac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xe80e0044 │ │ │ │ - bge.n 285214 │ │ │ │ + @ instruction: 0xe8260044 │ │ │ │ + bge.n 285244 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285194 │ │ │ │ + b.n 2851c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285154 │ │ │ │ + b.n 285184 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 2853bc │ │ │ │ + bge.n 2853ec │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2853a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144688,30 +144687,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2853c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285366 │ │ │ │ ldrsb r6, [r5, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00fc │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - b.n 28522c │ │ │ │ + ite ne │ │ │ │ + lslne r3, r1, #1 │ │ │ │ + beq.n 28525c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 285474 │ │ │ │ + bls.n 2854a4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144836,15 +144835,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2856a0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285428 │ │ │ │ ldr r3, [pc, #388] @ (2856a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285484 │ │ │ │ ldr r3, [pc, #368] @ (28569c ) │ │ │ │ @@ -144852,15 +144851,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 285484 │ │ │ │ ldr r0, [pc, #368] @ (2856a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285484 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 285578 │ │ │ │ ldr r3, [pc, #352] @ (2856ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285578 │ │ │ │ @@ -144874,15 +144873,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2856b4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2856b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 275804 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 275804 │ │ │ │ ldr r1, [pc, #304] @ (2856bc ) │ │ │ │ @@ -144927,15 +144926,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2856c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2855ba │ │ │ │ ldr r3, [pc, #128] @ (28568c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 28564a │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2855ba │ │ │ │ @@ -144952,15 +144951,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2856cc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2856d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2855ba │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2856ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285614 │ │ │ │ @@ -144975,15 +144974,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2856d8 ) │ │ │ │ ldr r0, [pc, #108] @ (2856dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2855ba │ │ │ │ ldrsb r6, [r4, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrsb r2, [r4, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -144993,45 +144992,45 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #480] @ (28587c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 285254 │ │ │ │ + b.n 285284 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 28579c │ │ │ │ + bhi.n 2855cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 28511c │ │ │ │ + b.n 28514c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 2855c0 │ │ │ │ + bvc.n 2855f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28510c │ │ │ │ + b.n 28513c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284fe8 │ │ │ │ + b.n 285018 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 2856b4 │ │ │ │ + bvc.n 2856e4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285118 │ │ │ │ + b.n 285148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 285640 │ │ │ │ + bvs.n 285670 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285db4 │ │ │ │ + b.n 285de4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285d78 │ │ │ │ + b.n 285da8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 2857d8 │ │ │ │ + bvs.n 285608 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (28577c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145087,30 +145086,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (285798 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 28573e │ │ │ │ strb r6, [r2, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2857dc │ │ │ │ + cbnz r4, 2857e2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284fac │ │ │ │ + b.n 284fdc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 28569c │ │ │ │ + bpl.n 2856cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028579c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145138,31 +145137,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (285810 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285f9c │ │ │ │ + b.n 285fcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r6, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 285f64 │ │ │ │ + b.n 285f94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00285814 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145225,15 +145224,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 562740 │ │ │ │ + bl 562758 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145250,15 +145249,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2859b4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 6b0ab8 │ │ │ │ + bl 6b0ad0 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 285930 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 28597e │ │ │ │ movs r2, #0 │ │ │ │ @@ -145300,15 +145299,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 285930 │ │ │ │ ldr r0, [pc, #92] @ (285a00 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 285930 │ │ │ │ ldr r3, [pc, #60] @ (2859f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285910 │ │ │ │ @@ -145322,33 +145321,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 285910 │ │ │ │ ldr r0, [pc, #44] @ (285a08 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 285910 │ │ │ │ nop │ │ │ │ strh r2, [r1, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00285a0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -145403,19 +145402,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 224a58 │ │ │ │ cbnz r0, 285ac2 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 6b09b0 │ │ │ │ + bl 6b09c8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 6b0a7c │ │ │ │ + bl 6b0a94 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 285a5c │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 274f14 │ │ │ │ b.n 285a5c │ │ │ │ @@ -145449,43 +145448,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 285fc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55e194 │ │ │ │ + bl 55e1ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285cb2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 285b48 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 285fc4 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 55e1a4 │ │ │ │ + bl 55e1bc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285d46 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285ca8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 285fc8 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 285fcc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -145510,30 +145509,30 @@ │ │ │ │ bne.n 285bce │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 285dc4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 55e194 │ │ │ │ + bl 55e1ac │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 285be2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 55e194 │ │ │ │ + bl 55e1ac │ │ │ │ cbz r0, 285c06 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 285d7a │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 285d6a │ │ │ │ @@ -145590,29 +145589,29 @@ │ │ │ │ bl 275910 │ │ │ │ ldr r1, [pc, #832] @ (285fdc ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 274fbc │ │ │ │ b.n 285cda │ │ │ │ - bl 66ac94 │ │ │ │ + bl 66acac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 285b7a │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #788] @ (285fd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285e32 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ mov r0, r6 │ │ │ │ bl 274f2c │ │ │ │ ldr r2, [pc, #772] @ (285fe0 ) │ │ │ │ ldr r3, [pc, #732] @ (285fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -145650,15 +145649,15 @@ │ │ │ │ bne.w 285eb8 │ │ │ │ mov r0, fp │ │ │ │ blx 225668 │ │ │ │ b.n 285d1c │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #640] @ (285fd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285f30 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ @@ -145692,20 +145691,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (285fec ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (285ff0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d3e │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 56dcc8 │ │ │ │ + bl 56dce0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 285ee8 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -145734,15 +145733,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (285ff4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (285ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d3e │ │ │ │ ldr r3, [pc, #432] @ (285fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285cce │ │ │ │ ldr r3, [pc, #420] @ (285fe8 ) │ │ │ │ @@ -145753,15 +145752,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (285ffc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (286000 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285cce │ │ │ │ ldr r3, [pc, #416] @ (286004 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285e7a │ │ │ │ ldr r3, [pc, #376] @ (285fe8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145786,15 +145785,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (28600c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (286010 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d3e │ │ │ │ ldr r3, [pc, #296] @ (285fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285d3e │ │ │ │ ldr r3, [pc, #288] @ (285fe8 ) │ │ │ │ @@ -145805,19 +145804,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (286014 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (286018 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d3e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d434 │ │ │ │ ldr r3, [pc, #228] @ (285fd8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285d3e │ │ │ │ ldr r3, [pc, #224] @ (285fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145832,15 +145831,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (28601c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (286020 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d3e │ │ │ │ ldr r3, [pc, #176] @ (285fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285d62 │ │ │ │ ldr r3, [pc, #168] @ (285fe8 ) │ │ │ │ @@ -145851,15 +145850,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (286024 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (286028 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d62 │ │ │ │ ldr r3, [pc, #128] @ (285fe4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285d1c │ │ │ │ ldr r3, [pc, #120] @ (285fe8 ) │ │ │ │ @@ -145870,21 +145869,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (28602c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (286030 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 285d1c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (286034 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285c70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145893,70 +145892,69 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #960] @ (286384 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 2860dc │ │ │ │ + b.n 28610c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 286084 │ │ │ │ + b.n 2860b4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + cpsie │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285fd4 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + @ instruction: 0xe8160044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl 2b3fde │ │ │ │ ldr r6, [pc, #184] @ (28609c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7!, {r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 2860f0 │ │ │ │ + ble.n 285f20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 286084 │ │ │ │ + cbz r4, 28608a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 28610c │ │ │ │ + ble.n 285f3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 28600c │ │ │ │ + ble.n 28603c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 285f4c │ │ │ │ + bgt.n 285f7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 286124 │ │ │ │ + bgt.n 285f54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 286034 │ │ │ │ + ble.n 286064 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -146015,15 +146013,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 286122 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 692f90 │ │ │ │ + bl 692fa8 │ │ │ │ cbnz r0, 286136 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 286146 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -146050,15 +146048,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 692f90 │ │ │ │ + bl 692fa8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 28613a │ │ │ │ movs r0, #3 │ │ │ │ b.n 2860fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -146140,15 +146138,15 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #608] @ (286458 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #352] @ (286360 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28621a │ │ │ │ @@ -146530,15 +146528,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 286610 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2865ca │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 693144 │ │ │ │ + bl 69315c │ │ │ │ cbz r0, 28660a │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 225264 │ │ │ │ b.n 28658c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -146556,15 +146554,15 @@ │ │ │ │ b.n 286552 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 286552 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692f90 │ │ │ │ + bl 692fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2865ca │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 286552 │ │ │ │ bl 28615c │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -146598,25 +146596,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, pc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 286638 │ │ │ │ + bvs.n 286668 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 28660c │ │ │ │ + bvs.n 28663c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 286640 │ │ │ │ + bvs.n 286670 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 2865dc │ │ │ │ + bvs.n 28660c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028667c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146666,19 +146664,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 28679c │ │ │ │ + bvs.n 2867cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 286710 │ │ │ │ + bvs.n 286740 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147029,15 +147027,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 286a74 │ │ │ │ ldr r0, [pc, #100] @ (286afc ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 286a74 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -147059,23 +147057,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 286a6c │ │ │ │ + bcs.n 286a9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286b00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147102,50 +147100,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 286b1c │ │ │ │ ldr r0, [pc, #24] @ (286b60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 286b1c │ │ │ │ subs r7, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #16] @ (286b6c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 286bc4 │ │ │ │ + bcs.n 286bf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (286b94 ) │ │ │ │ add r0, pc │ │ │ │ bl 286b00 │ │ │ │ ldr r0, [pc, #28] @ (286b98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #0 │ │ │ │ bl 28a1c8 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 28a2bc │ │ │ │ nop │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 286bcc │ │ │ │ + bcs.n 286bfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (286ba4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ - bcs.n 286bd4 │ │ │ │ + bcs.n 286c04 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 28a3b0 │ │ │ │ @@ -147174,19 +147172,19 @@ │ │ │ │ bl 453130 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 286bd6 │ │ │ │ ldr r0, [pc, #16] @ (286c10 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ - add r6, pc, #672 @ (adr r6, 286eac ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 286f0c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 286bc0 │ │ │ │ + bne.n 286bf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 286ba0 │ │ │ │ + bne.n 286bd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147240,19 +147238,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (286cb0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286b00 │ │ │ │ ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 286d24 │ │ │ │ + bne.n 286d54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 286d14 │ │ │ │ + bne.n 286d44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147303,17 +147301,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 286c80 │ │ │ │ + beq.n 286cb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 286c70 │ │ │ │ + beq.n 286ca0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (286de8 ) │ │ │ │ ldr r1, [pc, #132] @ (286dec ) │ │ │ │ @@ -147364,23 +147362,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224adc │ │ │ │ b.n 286db2 │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 286eb0 │ │ │ │ + beq.n 286ee0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 286e98 │ │ │ │ + beq.n 286ec8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r7!, {r2, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 286e14 │ │ │ │ + beq.n 286e44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 286e2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (287070 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -147613,53 +147611,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 224adc │ │ │ │ b.n 286eea │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r7, {r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r5!, {r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2870fc ) │ │ │ │ add r4, pc │ │ │ │ @@ -147675,17 +147673,17 @@ │ │ │ │ blx 224160 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 286b00 │ │ │ │ stmia r4!, {r2} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (287138 ) │ │ │ │ ldr r1, [pc, #32] @ (28713c ) │ │ │ │ @@ -147698,15 +147696,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 287138 │ │ │ │ + udf #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2871a8 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -147743,23 +147741,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 223d38 │ │ │ │ b.n 28716c │ │ │ │ stmia r3!, {r2, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r3!, {r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2871d2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147817,15 +147815,15 @@ │ │ │ │ b.w 286b00 │ │ │ │ bkpt 0x005c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r2, {r2, r3, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 287374 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 2873d4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 28726e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147885,15 +147883,15 @@ │ │ │ │ nop │ │ │ │ pop {r6, r7, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r1!, {r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r2!, {r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147921,19 +147919,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28735c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147961,19 +147959,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2873c0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ stmia r1!, {r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2873ee │ │ │ │ ldr r3, [pc, #48] @ (2873fc ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -147992,17 +147990,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmia r1!, {r2, r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 287428 │ │ │ │ @@ -148023,15 +148021,15 @@ │ │ │ │ bne.n 28741a │ │ │ │ ldr r0, [pc, #12] @ (28744c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ pop {r1, r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287450 : │ │ │ │ ldr r3, [pc, #12] @ (287460 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -148366,23 +148364,23 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bkpt 0x002e │ │ │ │ lsls r2, r6, #1 │ │ │ │ bkpt 0x0006 │ │ │ │ lsls r2, r6, #1 │ │ │ │ pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ pop {r1, r4, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2879a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -148581,38 +148579,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ adds r3, #82 @ 0x52 │ │ │ │ lsls r5, r4, #1 │ │ │ │ pop {r2, r4, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ pop {r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #880] @ 0x370 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vhadd.u32 q0, q0, q3 │ │ │ │ + vhadd.u q0, q4, q3 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (287ab8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -148747,27 +148745,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (287b58 ) │ │ │ │ ldr r0, [pc, #36] @ (287b5c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 286b00 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r7, #30 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbnz r4, 287b80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbnz r2, 287b84 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 287b90 │ │ │ │ @@ -148782,17 +148780,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ ldr r0, [pc, #12] @ (287ba0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (287cb8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -148818,19 +148816,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 287c50 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 287c50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ - bl 552060 │ │ │ │ + bl 552068 │ │ │ │ + bl 552078 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 287c92 │ │ │ │ ldr r1, [pc, #172] @ (287cc0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -148895,42 +148893,42 @@ │ │ │ │ ldr r3, [pc, #68] @ (287ce8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 287c72 │ │ │ │ ldr r0, [pc, #60] @ (287cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 287c72 │ │ │ │ cmp r7, #82 @ 0x52 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xb8f6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cdp2 0, 6, cr0, cr12, cr4, {2} │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + cdp2 0, 8, cr0, cr4, cr4, {2} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr4, {2} │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + cdp2 0, 3, cr0, cr12, cr4, {2} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb862 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (287f70 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -149077,15 +149075,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 692f90 │ │ │ │ + bl 692fa8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 287f46 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 28a70c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -149195,21 +149193,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb6be │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb640 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r2, r6, r7, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287fa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149266,16 +149264,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - it ls │ │ │ │ - lslls r4, r0, #1 │ │ │ │ + nop {11} │ │ │ │ + lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288044 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -149373,18 +149371,18 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 288044 │ │ │ │ nop │ │ │ │ - bkpt 0x00fa │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - nop │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + itee ne │ │ │ │ + lslne r4, r0, #1 │ │ │ │ + it ne @ unpredictable │ │ │ │ + lslne r4, r0, #1 │ │ │ │ │ │ │ │ 00288148 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (2881c4 ) │ │ │ │ @@ -149429,19 +149427,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - itt eq │ │ │ │ - lsleq r4, r0, #1 │ │ │ │ + itt ne │ │ │ │ + lslne r4, r0, #1 │ │ │ │ │ │ │ │ 002881c8 : │ │ │ │ - pusheq {r4, r5, lr} │ │ │ │ + pushne {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #72] @ (288220 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #72] @ (288224 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -149472,17 +149470,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 2232fc │ │ │ │ cmp r1, #46 @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149655,19 +149653,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 2232fc │ │ │ │ cbz r6, 288400 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cbz r0, 2883f4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 2883fc │ │ │ │ + cbnz r2, 288402 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -149699,15 +149697,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 286b00 │ │ │ │ nop │ │ │ │ sub sp, #304 @ 0x130 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 28847c │ │ │ │ + cbnz r2, 288482 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028845c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -149803,15 +149801,15 @@ │ │ │ │ bne.n 28851a │ │ │ │ ldr r0, [pc, #12] @ (288554 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 288566 │ │ │ │ ldr r0, [pc, #84] @ (2885b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ @@ -149841,19 +149839,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 28845c │ │ │ │ ldr r0, [pc, #20] @ (2885bc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286b00 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb87c │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r7, sp, #376 @ 0x178 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002885c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149941,17 +149939,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cpsid │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002886b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -150028,25 +150026,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (288790 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69df5c │ │ │ │ + b.w 69df74 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r4, #70 @ 0x46 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r0, 28879c │ │ │ │ + cbnz r0, 2887a2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -150103,17 +150101,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223d34 │ │ │ │ nop │ │ │ │ add r4, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2888cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -150165,15 +150163,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2888a0 │ │ │ │ nop │ │ │ │ add r4, sp, #536 @ 0x218 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150267,19 +150265,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 2250a0 │ │ │ │ b.n 288998 │ │ │ │ nop │ │ │ │ add r3, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb788 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150311,16 +150309,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (288a44 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf580004a │ │ │ │ - ldc 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ + @ instruction: 0xf598004a │ │ │ │ + stcl 0, cr0, [lr, #280] @ 0x118 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (288a8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (288a90 ) │ │ │ │ @@ -150371,15 +150369,15 @@ │ │ │ │ bl 2887c8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 286b00 │ │ │ │ add r2, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150626,15 +150624,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 288cc2 │ │ │ │ ldr.w r0, [pc, #1468] @ 289320 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288cc2 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 223560 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -150753,15 +150751,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 288c7e │ │ │ │ ldr.w r0, [pc, #1156] @ 289340 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288c7e │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 288fa8 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 289220 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 288dfc │ │ │ │ @@ -150818,15 +150816,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 288c7a │ │ │ │ ldr r0, [pc, #1016] @ (289354 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 288c7a │ │ │ │ ldr r3, [pc, #1004] @ (289358 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288cd2 │ │ │ │ @@ -150834,15 +150832,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 288cd2 │ │ │ │ ldr r0, [pc, #984] @ (28935c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 288cd2 │ │ │ │ ldr r3, [pc, #888] @ (28930c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150915,15 +150913,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 288dec │ │ │ │ ldr r0, [pc, #812] @ (289370 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288dec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288dec │ │ │ │ b.n 28902a │ │ │ │ ldr r3, [pc, #792] @ (289374 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -150934,15 +150932,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288d36 │ │ │ │ ldr r0, [pc, #772] @ (289378 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 288d36 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -151049,15 +151047,15 @@ │ │ │ │ b.n 289114 │ │ │ │ ldr r4, [pc, #556] @ (2893a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 289114 │ │ │ │ ldr r0, [pc, #548] @ (2893a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #0 │ │ │ │ bl 28a1c8 │ │ │ │ movs r0, #0 │ │ │ │ bl 28a2bc │ │ │ │ b.n 288f9e │ │ │ │ ldr r4, [pc, #532] @ (2893a8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -151141,74 +151139,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (28931c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288dec │ │ │ │ ldr r0, [pc, #400] @ (2893ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288dec │ │ │ │ ldr r2, [pc, #396] @ (2893f0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288dec │ │ │ │ ldr r2, [pc, #172] @ (28931c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 288dec │ │ │ │ ldr r0, [pc, #376] @ (2893f4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288dec │ │ │ │ ldr r3, [pc, #368] @ (2893f8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288e6a │ │ │ │ ldr r3, [pc, #136] @ (28931c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288e6a │ │ │ │ ldr r0, [pc, #348] @ (2893fc ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288e6a │ │ │ │ ldr r3, [pc, #340] @ (289400 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288f9e │ │ │ │ ldr r3, [pc, #100] @ (28931c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288f9e │ │ │ │ ldr r0, [pc, #320] @ (289404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 288f9e │ │ │ │ ldr r3, [pc, #312] @ (289408 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28909a │ │ │ │ ldr r3, [pc, #64] @ (28931c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 28909a │ │ │ │ ldr r0, [pc, #292] @ (28940c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 28909a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ subs r6, r2, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #632 @ 0x278 │ │ │ │ @@ -151223,15 +151221,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r7, pc, #888 @ (adr r7, 289690 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4} │ │ │ │ + push {r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r7, pc, #280 @ (adr r7, 289440 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #64 @ (adr r7, 28936c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #920 @ (adr r6, 2896c8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -151239,65 +151237,65 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #568 @ (adr r6, 289570 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #352 @ (adr r6, 28949c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 289386 │ │ │ │ + cbz r4, 28938c │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, pc, #992 @ (adr r5, 289728 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #840 @ (adr r5, 289694 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #664 @ (adr r5, 2895e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 28938e │ │ │ │ + cbz r4, 289394 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #896] @ (2896dc ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 289386 │ │ │ │ + cbz r2, 28938c │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, pc, #216 @ (adr r5, 28943c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #176 @ (adr r5, 289418 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #0 @ (adr r5, 28936c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #240 @ (adr r4, 289470 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #768 @ (adr r3, 28968c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r4, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -151315,40 +151313,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r6, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str.w r0, [r4, #69] @ 0x45 │ │ │ │ + ldr.w r0, [ip, #69] @ 0x45 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r2, pc, #720 @ (adr r2, 2896b8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #408 @ 0x198 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289410 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151397,19 +151395,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #720 @ (adr r0, 289764 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002894a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -151563,15 +151561,15 @@ │ │ │ │ beq.n 289644 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (289710 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2895e2 │ │ │ │ ldr r0, [pc, #260] @ (289714 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -151672,30 +151670,30 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - eors.w r0, r6, #13107200 @ 0xc80000 │ │ │ │ + @ instruction: 0xf4ae0048 │ │ │ │ ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289734 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151800,15 +151798,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -151856,15 +151854,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2898b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -151872,15 +151870,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (28990c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (289910 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (289914 ) │ │ │ │ ldr r3, [pc, #52] @ (289918 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -151890,19 +151888,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 28992e │ │ │ │ movs r0, #0 │ │ │ │ @@ -151963,28 +151961,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (289a60 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 289a38 │ │ │ │ ldr r3, [pc, #136] @ (289a64 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (289a68 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 223348 │ │ │ │ @@ -152012,33 +152010,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (289a6c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 552334 │ │ │ │ + b.w 55234c │ │ │ │ ldr r1, [pc, #36] @ (289a70 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (289a74 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ + add r3, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r7, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (289ac0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152059,17 +152057,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ite ne │ │ │ │ - lslne r6, r0, #1 │ │ │ │ - stmdbeq sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + ite cs │ │ │ │ + lslcs r6, r0, #1 │ │ │ │ + stmdbcc sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (289dc0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #744] @ (289dc4 ) │ │ │ │ movs r0, #0 │ │ │ │ @@ -152271,85 +152269,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289baa │ │ │ │ ldr r0, [pc, #300] @ (289de8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289baa │ │ │ │ ldr r3, [pc, #292] @ (289dec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289bec │ │ │ │ ldr r3, [pc, #276] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 289bec │ │ │ │ ldr r0, [pc, #276] @ (289df0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289bec │ │ │ │ ldr r3, [pc, #272] @ (289df4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289bfa │ │ │ │ ldr r3, [pc, #244] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 289bfa │ │ │ │ ldr r0, [pc, #256] @ (289df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289bfa │ │ │ │ ldr r3, [pc, #248] @ (289dfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289c18 │ │ │ │ ldr r3, [pc, #216] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 289c18 │ │ │ │ ldr r0, [pc, #232] @ (289e00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289c18 │ │ │ │ ldr r3, [pc, #228] @ (289e04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289c0a │ │ │ │ ldr r3, [pc, #184] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 289c0a │ │ │ │ ldr r0, [pc, #208] @ (289e08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289c0a │ │ │ │ ldr r3, [pc, #200] @ (289e0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289c28 │ │ │ │ ldr r3, [pc, #148] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 289c28 │ │ │ │ ldr r0, [pc, #180] @ (289e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289c28 │ │ │ │ ldr r3, [pc, #176] @ (289e14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289c54 │ │ │ │ ldr r3, [pc, #116] @ (289de4 ) │ │ │ │ @@ -152362,15 +152360,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 289c54 │ │ │ │ ldr r3, [pc, #124] @ (289e1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -152379,65 +152377,65 @@ │ │ │ │ ldr r3, [pc, #56] @ (289de4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289c90 │ │ │ │ ldr r0, [pc, #104] @ (289e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 289c90 │ │ │ │ nop │ │ │ │ asrs r0, r6, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr??.w r0, [lr, sp] │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrb.w r0, [r6, #77] @ 0x4d │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #336 @ 0x150 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #840 @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #32 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289e24 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -152446,15 +152444,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00289e30 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (289e3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 607878 │ │ │ │ + b.w 607890 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00289e40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -152538,24 +152536,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (28a150 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 60fca0 │ │ │ │ + bl 60fcb8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 4365d8 │ │ │ │ - bl 554154 │ │ │ │ + bl 55416c │ │ │ │ ldr r1, [pc, #556] @ (28a154 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 289f44 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (28a158 ) │ │ │ │ add r3, pc │ │ │ │ @@ -152568,29 +152566,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (28a15c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 607da8 │ │ │ │ + bl 607dc0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (28a160 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (28a164 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (28a168 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ ldr r3, [pc, #484] @ (28a16c ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 289534 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152602,15 +152600,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (28a178 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 28a066 │ │ │ │ ldr r2, [pc, #444] @ (28a17c ) │ │ │ │ ldr r3, [pc, #364] @ (28a130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152633,15 +152631,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (28a188 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 289fb8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28a118 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2248a8 │ │ │ │ @@ -152660,49 +152658,49 @@ │ │ │ │ beq.n 28a0d6 │ │ │ │ ldr r0, [pc, #348] @ (28a190 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6100a8 │ │ │ │ + bl 6100c0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 289ee6 │ │ │ │ ldr r3, [pc, #324] @ (28a194 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (28a198 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (28a19c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r6, #0 │ │ │ │ b.n 289f94 │ │ │ │ ldr r3, [pc, #308] @ (28a1a0 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (28a1a4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (28a1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 289f94 │ │ │ │ ldr r0, [pc, #288] @ (28a1ac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 608144 │ │ │ │ + bl 60815c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -152746,15 +152744,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289ed4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (28a1c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 289ed4 │ │ │ │ ldr r1, [pc, #168] @ (28a1c4 ) │ │ │ │ add r1, pc │ │ │ │ blx 224af4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 28a022 │ │ │ │ @@ -152766,74 +152764,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ ldr r1, [pc, #512] @ (28a350 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #816 @ (adr r7, 28a4a8 ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 28a508 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 28a40c ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 28a46c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 28a278 ) │ │ │ │ + add r7, pc, #336 @ (adr r7, 28a2d8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #352 @ (adr r5, 28a2ec ) │ │ │ │ + add r5, pc, #448 @ (adr r5, 28a34c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28a744 │ │ │ │ + b.n 28a774 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 28a514 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 28a574 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #984 @ (adr r4, 28a578 ) │ │ │ │ + add r5, pc, #56 @ (adr r5, 28a1d8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #256 @ (adr r7, 28a2a8 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 28a308 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #864 @ (adr r4, 28a50c ) │ │ │ │ + add r4, pc, #960 @ (adr r4, 28a56c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r7, pc, #296 @ (adr r7, 28a2dc ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 28a33c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #824 @ (adr r6, 28a4fc ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 28a55c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #984 @ (adr r6, 28a5a0 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 28a200 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a1c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152877,15 +152875,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 28a242 │ │ │ │ ldr r0, [pc, #112] @ (28a2a8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 608144 │ │ │ │ + bl 60815c │ │ │ │ b.n 28a1fc │ │ │ │ ldr r1, [pc, #104] @ (28a2ac ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -152908,15 +152906,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a22a │ │ │ │ ldr r0, [pc, #56] @ (28a2b8 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 28a22a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r5, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r6, r4, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -152926,21 +152924,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, pc, #328 @ (adr r6, 28a3f8 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 28a458 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #920 @ (adr r5, 28a654 ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 28a6b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a2bc : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fce38 │ │ │ │ │ │ │ │ @@ -153005,39 +153003,39 @@ │ │ │ │ │ │ │ │ 0028a35c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr.w ip, [pc, #48] @ 28a3a4 │ │ │ │ ldr r2, [pc, #48] @ (28a3a8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (28a3ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #16 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 28a3d6 │ │ │ │ + cbz r2, 28a3dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028a3b0 : │ │ │ │ ldr r3, [pc, #24] @ (28a3cc ) │ │ │ │ ldr r2, [pc, #28] @ (28a3d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -153076,15 +153074,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0028a418 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28a434 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (28a43c ) │ │ │ │ @@ -153098,17 +153096,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 286b00 │ │ │ │ ldr r0, [pc, #12] @ (28a444 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 28a190 │ │ │ │ + b.n 28a1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153150,15 +153148,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 2242a4 │ │ │ │ ldr r3, [pc, #128] @ (28a534 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 60f090 │ │ │ │ + bl 60f0a8 │ │ │ │ ldr r0, [pc, #116] @ (28a538 ) │ │ │ │ add r0, pc │ │ │ │ bl 286b00 │ │ │ │ ldr r2, [pc, #112] @ (28a53c ) │ │ │ │ ldr r3, [pc, #96] @ (28a52c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -153202,34 +153200,34 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 28a150 │ │ │ │ + b.n 28a180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r0, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #672 @ (adr r3, 28a7e8 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 28a848 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r6, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #584 @ (adr r3, 28a798 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 28a7f8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 28a63c ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 28a69c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a554 : │ │ │ │ ldr r0, [pc, #4] @ (28a55c ) │ │ │ │ add r0, pc │ │ │ │ b.w 286b00 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a560 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -153258,25 +153256,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (28a5c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28a592 │ │ │ │ ldr r0, [pc, #24] @ (28a5c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 28a592 │ │ │ │ lsls r4, r3, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #112 @ (adr r3, 28a63c ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 28a69c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a5cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153347,15 +153345,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a638 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28a5ea │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ad404 │ │ │ │ + bl 6ad41c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a5ea │ │ │ │ ldr r2, [pc, #96] @ (28a6f0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 28a6c4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -153373,15 +153371,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 28a656 │ │ │ │ ldr r0, [pc, #72] @ (28a700 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a656 │ │ │ │ ldr r2, [pc, #60] @ (28a704 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28a694 │ │ │ │ @@ -153389,15 +153387,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a694 │ │ │ │ ldr r0, [pc, #44] @ (28a708 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a694 │ │ │ │ nop │ │ │ │ lsls r4, r5, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153405,19 +153403,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #248 @ (adr r2, 28a7fc ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 28a85c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #272 @ (adr r2, 28a81c ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 28a87c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a70c : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 28a718 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -153695,21 +153693,21 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r6, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 28aa40 ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 28aaa0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #40 @ (adr r0, 28a9fc ) │ │ │ │ + add r0, pc, #136 @ (adr r0, 28aa5c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #24 @ (adr r0, 28a9f0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -153804,25 +153802,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ ldr r1, [pc, #604] @ (28ad4c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ ldr r1, [pc, #596] @ (28ad50 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 28acc4 │ │ │ │ ldr r1, [pc, #580] @ (28ad54 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ @@ -153892,30 +153890,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 28ac2c │ │ │ │ ldr r1, [pc, #428] @ (28ad70 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ ldr r1, [pc, #416] @ (28ad74 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 69ffdc │ │ │ │ + bl 69fff4 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #372] @ (28ad78 ) │ │ │ │ ldr r3, [pc, #308] @ (28ad3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -153928,32 +153926,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (28ad7c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fdd4 │ │ │ │ + bl 69fdec │ │ │ │ cbnz r0, 28ac90 │ │ │ │ ldr r1, [pc, #324] @ (28ad80 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fdd4 │ │ │ │ + bl 69fdec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28abf2 │ │ │ │ ldr r2, [pc, #316] @ (28ad84 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (28ad88 ) │ │ │ │ ldr r1, [pc, #316] @ (28ad8c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 28abfa │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 28ab9e │ │ │ │ ldr r1, [pc, #288] @ (28ad90 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -153963,166 +153961,166 @@ │ │ │ │ bne.n 28ad12 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 28ab1e │ │ │ │ ldr r1, [pc, #268] @ (28ad94 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d28c │ │ │ │ + bl 69d2a4 │ │ │ │ b.n 28ac5e │ │ │ │ ldr r2, [pc, #260] @ (28ad98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (28ad9c ) │ │ │ │ ldr r1, [pc, #264] @ (28ada0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 28ac5e │ │ │ │ ldr r4, [pc, #248] @ (28ada4 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (28ada8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (28adac ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 28ac5e │ │ │ │ ldr r2, [pc, #232] @ (28adb0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (28adb4 ) │ │ │ │ ldr r1, [pc, #236] @ (28adb8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #220] @ (28adbc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 28ac5e │ │ │ │ ldr r2, [pc, #212] @ (28adc0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (28adc4 ) │ │ │ │ ldr r1, [pc, #216] @ (28adc8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #200] @ (28adcc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 28ac5e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (28add0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (28add4 ) │ │ │ │ ldr r1, [pc, #188] @ (28add8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #172] @ (28addc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 28ac5e │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r7, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r2, #20 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vhadd.u8 q0, q3, q10 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #896] @ 0x380 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (28aedc ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -154225,21 +154223,21 @@ │ │ │ │ b.n 28ae22 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #-400] @ 0xfffffe70 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r6], #400 @ 0x190 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (28b054 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -154348,15 +154346,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (28b07c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 28af90 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -154369,15 +154367,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (28b088 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 223ff0 │ │ │ │ b.n 28b012 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbfc0064 │ │ │ │ tst r4, r5 │ │ │ │ @@ -154388,25 +154386,25 @@ │ │ │ │ @ instruction: 0xfb780064 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -154536,37 +154534,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (28b1f4 ) │ │ │ │ ldr r0, [pc, #56] @ (28b1f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r4, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #8 @ (adr r0, 28b1e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b208 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 2258c4 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -154608,29 +154606,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 225874 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b288 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 28b284 │ │ │ │ - b.w 692818 │ │ │ │ + b.w 692830 │ │ │ │ b.w 225568 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 225270 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 28b2ae │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 692818 │ │ │ │ + b.w 692830 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225568 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154672,17 +154670,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -154760,17 +154758,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 28b360 │ │ │ │ b.n 28b3c0 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (28b51c ) │ │ │ │ @@ -154853,28 +154851,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 28a838 │ │ │ │ b.n 28b468 │ │ │ │ ldr r1, [pc, #44] @ (28b528 ) │ │ │ │ ldr r0, [pc, #44] @ (28b52c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 223ff0 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28b468 │ │ │ │ bl 225d74 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6d20064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf69e0064 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r6, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155169,60 +155167,60 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r6, #14942208 @ 0xe40000 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 28b90c ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 28b96c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf3fc0064 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 28b7a8 │ │ │ │ + ble.n 28b7d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ + add r0, pc, #16 @ (adr r0, 28b884 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (28b984 ) │ │ │ │ @@ -155314,15 +155312,15 @@ │ │ │ │ b.n 28b8f4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2660064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2100064 │ │ │ │ - str r3, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028b994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155402,15 +155400,15 @@ │ │ │ │ beq.n 28bab4 │ │ │ │ mov r5, r9 │ │ │ │ b.n 28b9ea │ │ │ │ ldr r1, [pc, #220] @ (28bb44 ) │ │ │ │ ldr r0, [pc, #224] @ (28bb48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 223ff0 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -155488,30 +155486,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 225d74 │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, lr, #100 @ 0x64 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r0, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ orns r0, sl, #100 @ 0x64 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r7, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -155694,17 +155692,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -155860,21 +155858,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223ff0 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28bdac │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (28bfd8 ) │ │ │ │ @@ -156067,17 +156065,17 @@ │ │ │ │ b.n 28c088 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28c0c6 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r5, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (28c3cc ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -156297,15 +156295,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 28c294 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (28c3e0 ) │ │ │ │ ldr r0, [pc, #88] @ (28c3e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 223ff0 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -156323,24 +156321,24 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 28c38e │ │ │ │ bl 225d74 │ │ │ │ @ instruction: 0xe9bc0064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrd r0, r0, [lr, #-400]! @ 0x190 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r4, #11] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r5, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156532,21 +156530,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223ff0 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28c48c │ │ │ │ nop │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (28c844 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -156733,15 +156731,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 28c7dc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (28c858 ) │ │ │ │ ldr r0, [pc, #80] @ (28c85c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 223ff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -156755,21 +156753,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 28c6d2 │ │ │ │ bl 225d74 │ │ │ │ b.n 28c218 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 28c1b0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -157024,17 +157022,17 @@ │ │ │ │ b.n 28ca64 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28caa8 │ │ │ │ ... │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -157514,63 +157512,63 @@ │ │ │ │ ... │ │ │ │ ble.n 28d0dc │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 28d004 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r5, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028d02c : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 28b994 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (28d040 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e898 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28d04c ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e898 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28d058 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e814 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28d064 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e814 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28d0ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157591,15 +157589,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28d106 │ │ │ │ mov lr, r3 │ │ │ │ @@ -157633,15 +157631,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28d0f8 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r2, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28d16c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157662,15 +157660,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28d1be │ │ │ │ mov lr, r3 │ │ │ │ @@ -157702,15 +157700,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28d1b0 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 28d230 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -157790,17 +157788,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (28d2c8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (28d2e0 ) │ │ │ │ ldr r2, [pc, #20] @ (28d2e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28d2e8 ) │ │ │ │ @@ -157808,15 +157806,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bhi.n 28d35c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -157881,15 +157879,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28d3c6 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -158335,15 +158333,15 @@ │ │ │ │ beq.n 28d90e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28d96e │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 28d928 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28d8c2 │ │ │ │ ldr r3, [pc, #224] @ (28d998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158357,15 +158355,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 28d8de │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d8ca │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d988 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 28d900 │ │ │ │ dmb ish │ │ │ │ @@ -158426,15 +158424,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 28d8a6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (28d9a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ b.n 28d900 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bl 225da4 │ │ │ │ bcs.n 28d8bc │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -158581,15 +158579,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 28dc3c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28db56 │ │ │ │ ldr r3, [pc, #244] @ (28dc40 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158603,15 +158601,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 28db6e │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 28db5e │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28dc38 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 28dbe2 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -158657,15 +158655,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28db7e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (28dc44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28db82 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -158687,19 +158685,19 @@ │ │ │ │ bl 225da4 │ │ │ │ ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28d830 │ │ │ │ + b.n 28d860 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r3, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028dc54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158795,21 +158793,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r5, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r2, [r1, #5] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [r4, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r1, #178 @ 0xb2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 0028dd64 : │ │ │ │ @@ -158891,15 +158889,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28de50 │ │ │ │ adds r4, #4 │ │ │ │ @@ -158918,15 +158916,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [r4, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r4, [r6, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -158948,15 +158946,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (28e094 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -159135,71 +159133,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #50 @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrsb r4, [r0, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bl 5e40aa │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + bl 5e40aa │ │ │ │ + ldr r6, [r6, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r3, {r1, r3, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 28e4f4 │ │ │ │ + b.n 28e524 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e4d4 │ │ │ │ + b.n 28e504 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e4b4 │ │ │ │ + b.n 28e4e4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e494 │ │ │ │ + b.n 28e4c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e474 │ │ │ │ + b.n 28e4a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e454 │ │ │ │ + b.n 28e484 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028e10c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -159382,83 +159380,83 @@ │ │ │ │ bne.n 28e1d2 │ │ │ │ ldr r0, [pc, #144] @ (28e354 ) │ │ │ │ add r0, pc │ │ │ │ b.n 28e1d6 │ │ │ │ ldr.w lr, [pc, #140] @ 28e358 │ │ │ │ add lr, pc │ │ │ │ b.n 28e132 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #8 │ │ │ │ + adds r0, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #210 @ 0xd2 │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -159498,17 +159496,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28e3ae │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159536,15 +159534,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159572,15 +159570,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (28e4dc ) │ │ │ │ @@ -159602,15 +159600,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028e4e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160214,15 +160212,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 28ea78 │ │ │ │ + bvc.n 28eaa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -160488,19 +160486,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28ed84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 28ed34 │ │ │ │ + bmi.n 28ed64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (28ee30 ) │ │ │ │ @@ -160529,23 +160527,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 6b3d90 │ │ │ │ + bl 6b3da8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3f14 │ │ │ │ + bl 6b3f2c │ │ │ │ ldr r2, [pc, #56] @ (28ee38 ) │ │ │ │ ldr r3, [pc, #48] @ (28ee34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160697,19 +160695,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28ef94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 28ef24 │ │ │ │ + bcs.n 28ef54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ @@ -160892,21 +160890,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (28f1b4 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3cf180 │ │ │ │ b.n 28f116 │ │ │ │ nop │ │ │ │ - bvs.n 28f1e0 │ │ │ │ + bvs.n 28f210 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r4, [r5, r0] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, r7] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrsh r2, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -161017,21 +161015,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 2250ac │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f372 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f382 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161045,35 +161043,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (28f3a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 6abacc │ │ │ │ + bl 6abae4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 28f338 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 6abacc │ │ │ │ + bl 6abae4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (28f42c ) │ │ │ │ @@ -161097,15 +161095,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 28f400 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 28f400 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (28f434 ) │ │ │ │ ldr r2, [pc, #44] @ (28f430 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -161160,15 +161158,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 28f8b6 │ │ │ │ ldr.w r0, [pc, #1116] @ 28f8e8 │ │ │ │ ldr.w r1, [pc, #1116] @ 28f8ec │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -161210,15 +161208,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 6a4744 │ │ │ │ + bl 6a475c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 28f778 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -161283,15 +161281,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a4744 │ │ │ │ + bl 6a475c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 28f64e │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -161332,23 +161330,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 28f1b8 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 6a474c │ │ │ │ + bl 6a4764 │ │ │ │ b.n 28f620 │ │ │ │ ldr r3, [pc, #576] @ (28f8f4 ) │ │ │ │ ldr r1, [pc, #580] @ (28f8f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -161390,15 +161388,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6a4744 │ │ │ │ + bl 6a475c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 28f7cc │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 28f4aa │ │ │ │ movs r0, #16 │ │ │ │ blx 2232e4 │ │ │ │ @@ -161416,15 +161414,15 @@ │ │ │ │ bl 28f1b8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a474c │ │ │ │ + bl 6a4764 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -161499,51 +161497,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 6a474c │ │ │ │ + bl 6a4764 │ │ │ │ b.n 28f76e │ │ │ │ ldr r0, [pc, #68] @ (28f8fc ) │ │ │ │ ldr r1, [pc, #68] @ (28f900 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 28f4e0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (28f904 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 28f4e0 │ │ │ │ @ instruction: 0xb6b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb626 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r7, #228 @ 0xe4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #222 @ 0xde │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r4, [r6, r5] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r5, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ @@ -161646,19 +161644,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 28f9b2 │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 28f95a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cbz r0, 28fa76 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 28fa48 │ │ │ │ @@ -161966,17 +161964,17 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #288 @ 0x120 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bne.n 28fd40 │ │ │ │ + bcs.n 28fd70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fd70 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162102,30 +162100,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 28ff4c │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 28ff6a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 28fe7e │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #244] @ (28ffb8 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (28ffbc ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28ff9a │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -162142,15 +162140,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 28fef6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r2, [pc, #156] @ (28ffc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -162188,36 +162186,36 @@ │ │ │ │ b.n 28feb6 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28ff0e │ │ │ │ ldr r0, [pc, #48] @ (28ffc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 28ff10 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ b.n 28ff42 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #824 @ 0x338 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r0, #42 @ 0x2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [pc, #656] @ (29024c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028ffc8 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 290000 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -162287,19 +162285,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ blx 2232fc │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r7, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #984] @ (290454 ) │ │ │ │ + ldr r7, [pc, #56] @ (2900b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (290218 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -162385,15 +162383,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab9d8 │ │ │ │ + bl 6ab9f0 │ │ │ │ cbz r0, 290188 │ │ │ │ ldr r2, [pc, #216] @ (290234 ) │ │ │ │ ldr r3, [pc, #192] @ (29021c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -162446,15 +162444,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 290126 │ │ │ │ ldr r0, [pc, #104] @ (290244 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 290126 │ │ │ │ ldr r3, [pc, #92] @ (290248 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2901bc │ │ │ │ @@ -162463,46 +162461,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2901bc │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (29024c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2901bc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - tst r2, r2 │ │ │ │ + tst r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r2, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r1, sp, #512 @ 0x200 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r7, [pc, #928] @ (2905e0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 29007c │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 29007c │ │ │ │ nop │ │ │ │ @@ -162761,15 +162759,15 @@ │ │ │ │ bl 296068 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ b.n 29038c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ mov r3, r9 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 28fbac │ │ │ │ ldr r3, [r7, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -162801,15 +162799,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2902e4 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2905a2 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 290458 │ │ │ │ @@ -162827,34 +162825,34 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 296808 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 29055a │ │ │ │ b.n 29038c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 290544 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #592 @ 0x250 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [pc, #728] @ (2908cc ) │ │ │ │ + ldr r7, [pc, #824] @ (29092c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #272 @ (adr r7, 29070c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #936] @ (2909b0 ) │ │ │ │ + ldr r5, [pc, #8] @ (290610 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -162995,15 +162993,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29066e │ │ │ │ ldr r0, [pc, #108] @ (2907d8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 29066e │ │ │ │ ldr r3, [pc, #92] @ (2907dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29072c │ │ │ │ @@ -163017,40 +163015,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2907e0 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 29072c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #920 @ (adr r4, 290b50 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #856 @ (adr r4, 290b18 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #264 @ (adr r4, 2908d4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r3, [pc, #768] @ (290ad0 ) │ │ │ │ + ldr r3, [pc, #864] @ (290b30 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #264] @ (2908e4 ) │ │ │ │ + ldr r3, [pc, #360] @ (290944 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #200] @ (2908ac ) │ │ │ │ + ldr r3, [pc, #296] @ (29090c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2908f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -163152,35 +163150,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 29082e │ │ │ │ ldr r0, [pc, #48] @ (290914 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 29082e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #64 @ (adr r3, 290938 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #16 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r3, pc, #0 @ (adr r3, 290904 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #400 @ (adr r2, 290a9c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ add ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #248] @ (290a10 ) │ │ │ │ + ldr r2, [pc, #344] @ (290a70 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2909f0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -163258,35 +163256,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 290962 │ │ │ │ ldr r0, [pc, #48] @ (290a10 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 290962 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #880 @ (adr r1, 290d64 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #220 @ 0xdc │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, pc, #816 @ (adr r1, 290d30 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #416 @ (adr r1, 290ba8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #408] @ (290bac ) │ │ │ │ + ldr r1, [pc, #504] @ (290c0c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 290cb8 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -163347,15 +163345,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 290bb6 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ee3c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 29007c │ │ │ │ ldr r2, [pc, #500] @ (290ccc ) │ │ │ │ ldr r3, [pc, #480] @ (290cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -163374,50 +163372,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 290abc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ b.n 290b30 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 290b70 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3f14 │ │ │ │ + bl 6b3f2c │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2961c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 290b16 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 290b68 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290b46 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 290ac0 │ │ │ │ ldr r2, [pc, #348] @ (290cd0 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 28eb6c │ │ │ │ @@ -163439,15 +163437,15 @@ │ │ │ │ bpl.n 290b68 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (290cdc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 290b68 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -163530,47 +163528,47 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (290ce8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 290aa4 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 290ac0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r0, pc, #888 @ (adr r0, 291034 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #40] @ (290cec ) │ │ │ │ + ldr r1, [pc, #136] @ (290d4c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, pc, #656 @ (adr r0, 290f58 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #200 @ (adr r0, 290d98 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #72] @ (290d28 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, sp │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (290ff8 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -163687,15 +163685,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 3ce964 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 290d7c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -163787,15 +163785,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 29116e │ │ │ │ ldr r1, [pc, #260] @ (291024 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -163838,15 +163836,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 291036 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2911a0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 3cf154 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 3cf154 │ │ │ │ @@ -163869,39 +163867,39 @@ │ │ │ │ ... │ │ │ │ ldr r6, [sp, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ + cmp lr, ip │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, ip │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abae4 │ │ │ │ + bl 6abafc │ │ │ │ b.n 290ec8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abd6c │ │ │ │ + bl 6abd84 │ │ │ │ b.n 290fb0 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -163913,15 +163911,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 28ed88 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ b.n 291092 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -163929,38 +163927,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 29117a │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3f14 │ │ │ │ + bl 6b3f2c │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 296260 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 291076 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2910ca │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2910a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 290d7c │ │ │ │ ldr r3, [pc, #336] @ (29122c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290d56 │ │ │ │ ldr r3, [pc, #328] @ (291230 ) │ │ │ │ @@ -163973,24 +163971,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (291234 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 290d56 │ │ │ │ ldr r0, [pc, #288] @ (291238 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (29123c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ b.n 290d88 │ │ │ │ ldr r3, [pc, #276] @ (291240 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290d86 │ │ │ │ ldr r3, [pc, #248] @ (291230 ) │ │ │ │ @@ -164001,26 +163999,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (291244 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 290d88 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 290df0 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abd6c │ │ │ │ + bl 6abd84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 290f2e │ │ │ │ ldr r2, [pc, #204] @ (291248 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -164057,15 +164055,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 29121c │ │ │ │ ldr r1, [pc, #108] @ (29124c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 295658 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 3cf154 │ │ │ │ @@ -164077,35 +164075,35 @@ │ │ │ │ bl 3cf154 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 3cf154 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 22360c │ │ │ │ b.n 290f42 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abd6c │ │ │ │ + bl 6abd84 │ │ │ │ b.n 2911ea │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r2 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmn r6, r6 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r6 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 291690 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -164332,15 +164330,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2916b4 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2912f8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -164514,29 +164512,29 @@ │ │ │ │ ... │ │ │ │ ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r1 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2916d4 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -164592,43 +164590,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 29142c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 29142c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 291408 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 291522 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 2914fe │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 291466 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 2915e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 2915c0 │ │ │ │ ldr r3, [pc, #76] @ (291810 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 291466 │ │ │ │ ldr r3, [pc, #68] @ (291814 ) │ │ │ │ @@ -164642,27 +164640,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (291818 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 291466 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 291752 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 292044 │ │ │ │ @@ -164844,30 +164842,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 2257dc │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr.w r2, [pc, #1592] @ 292060 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 292064 │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 291b94 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -164984,15 +164982,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2919e6 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 291960 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 28ee3c │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 22360c │ │ │ │ @@ -165038,24 +165036,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 292074 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 291970 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 291b9c │ │ │ │ adds r5, #4 │ │ │ │ beq.w 291d92 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -165169,15 +165167,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 291cbc │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 291d16 │ │ │ │ b.n 291cbc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 291b98 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 28ee3c │ │ │ │ b.n 291ba4 │ │ │ │ @@ -165314,15 +165312,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (292088 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 291e7c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 28f2d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 291f34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -165402,15 +165400,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2919e6 │ │ │ │ mov r5, r7 │ │ │ │ b.n 291e76 │ │ │ │ ldr r2, [pc, #180] @ (292094 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -165420,83 +165418,83 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (292098 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2919e6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 291de8 │ │ │ │ b.n 291b9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 291e2a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 291e08 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 291c4c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2922f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #52 @ 0x34 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subw r0, r8, #74 @ 0x4a │ │ │ │ - adds r5, #98 @ 0x62 │ │ │ │ + movt r0, #74 @ 0x4a │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (29232c ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -165652,15 +165650,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (292354 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1531 @ 0x5fb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 412e48 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -165696,15 +165694,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (292360 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 292130 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 2252f0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165734,50 +165732,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (29236c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2921b0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r3, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r7, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, pc, #64 @ (adr r0, 292390 ) │ │ │ │ + add r0, pc, #160 @ (adr r0, 2923f0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #108 @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2924f0 ) │ │ │ │ @@ -165871,22 +165869,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2923f8 │ │ │ │ ldr r0, [pc, #172] @ (292514 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 292420 │ │ │ │ ldr r0, [pc, #164] @ (292518 ) │ │ │ │ ldr r1, [pc, #164] @ (29251c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 292404 │ │ │ │ ldr r1, [pc, #152] @ (292520 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3cf180 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -165904,15 +165902,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (29252c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2923ca │ │ │ │ ldr r3, [pc, #112] @ (292530 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292420 │ │ │ │ ldr r3, [pc, #92] @ (292528 ) │ │ │ │ @@ -165923,53 +165921,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (292534 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 292420 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #8 │ │ │ │ + adds r3, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r4, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #30 │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 29267c │ │ │ │ @@ -166092,15 +166090,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 292594 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166211,15 +166209,15 @@ │ │ │ │ it pl │ │ │ │ mvnpl.w r3, #94 @ 0x5e │ │ │ │ bpl.n 2926f0 │ │ │ │ add.w r3, r8, #4160 @ 0x1040 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov fp, r3 │ │ │ │ bl 28ece8 │ │ │ │ @@ -166307,15 +166305,15 @@ │ │ │ │ bl 28ee3c │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2926f0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 29281e │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ strd ip, ip, [sp, #116] @ 0x74 │ │ │ │ @@ -166410,30 +166408,30 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ee3c │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2926ec │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 2926ec │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2926ec │ │ │ │ b.n 2929b0 │ │ │ │ strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r0, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, pc, #368 @ (adr r5, 292b4c ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 292bac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166572,15 +166570,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (292bc4 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 28ee3c │ │ │ │ b.n 292a64 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 292ac2 │ │ │ │ @@ -166604,42 +166602,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (292bcc ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 292a5c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 292d0c │ │ │ │ @@ -166759,36 +166757,36 @@ │ │ │ │ bpl.n 292c2c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (292d2c ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 292c2c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r6, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (292eb4 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166909,15 +166907,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (292ed8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 292da6 │ │ │ │ ldr r3, [pc, #100] @ (292edc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292df8 │ │ │ │ @@ -166933,41 +166931,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (292ee0 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 292df8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #23] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #22] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #352] @ (293034 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #180 @ 0xb4 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (293048 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -167089,15 +167087,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 292f5e │ │ │ │ ldr r3, [pc, #76] @ (293070 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292fdc │ │ │ │ ldr r3, [pc, #60] @ (293068 ) │ │ │ │ @@ -167106,40 +167104,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292fdc │ │ │ │ ldr r0, [pc, #60] @ (293074 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 292fdc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r2, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [pc, #392] @ (2931ec ) │ │ │ │ + ldr r0, [pc, #488] @ (29324c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 293158 │ │ │ │ @@ -167218,36 +167216,36 @@ │ │ │ │ bpl.n 2930ce │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (293178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2930ce │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #9] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #9] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #208 @ 0xd0 │ │ │ │ + cmp r0, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (293460 ) │ │ │ │ @@ -167390,15 +167388,15 @@ │ │ │ │ b.n 293296 │ │ │ │ ldr r0, [pc, #376] @ (29347c ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (293480 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ee3c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 29007c │ │ │ │ ldr r2, [pc, #348] @ (293484 ) │ │ │ │ @@ -167421,23 +167419,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (293488 ) │ │ │ │ ldr r1, [pc, #308] @ (29348c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ b.n 2931f4 │ │ │ │ ldr r0, [pc, #296] @ (293490 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (293494 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 69e278 │ │ │ │ + bl 69e290 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ee3c │ │ │ │ b.n 29331c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -167483,15 +167481,15 @@ │ │ │ │ bpl.n 293314 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2934a4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 293314 │ │ │ │ ldr r3, [pc, #168] @ (2934a8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2931ea │ │ │ │ ldr r3, [pc, #148] @ (2934a0 ) │ │ │ │ @@ -167503,15 +167501,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2934ac ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2931ea │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29338e │ │ │ │ @@ -167527,49 +167525,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2933b4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r6, #5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r2, #5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r1, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r4, #31] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r0, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r5, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 293610 │ │ │ │ @@ -167693,36 +167691,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (293630 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 293518 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strb r4, [r0, #25] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r6, [r1, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #22] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2938ec ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -167939,15 +167937,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (293914 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 293696 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2252f0 │ │ │ │ @@ -167979,46 +167977,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (29391c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ee3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29375e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r0, #19] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r2, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -168225,15 +168223,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (293b90 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 29397c │ │ │ │ ldr r3, [pc, #76] @ (293b94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293a56 │ │ │ │ @@ -168242,39 +168240,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 293a56 │ │ │ │ ldr r0, [pc, #56] @ (293b98 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 293a56 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r2, #7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #592] @ (293de8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -168357,15 +168355,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 293c94 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -168465,15 +168463,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (293e24 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 293c18 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 293d08 │ │ │ │ ldr r2, [pc, #120] @ (293e28 ) │ │ │ │ @@ -168493,15 +168491,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (293e2c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 293d24 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -168510,31 +168508,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r0, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 293f54 │ │ │ │ @@ -168626,15 +168624,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 293e82 │ │ │ │ ldr r0, [pc, #92] @ (293f78 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 293e82 │ │ │ │ ldr r3, [pc, #80] @ (293f7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293ec4 │ │ │ │ @@ -168644,41 +168642,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 293ec4 │ │ │ │ ldr r0, [pc, #64] @ (293f80 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 293ec4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #96] @ (293fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2940cc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -168793,29 +168791,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 294060 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 294060 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 294098 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 294080 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -168974,15 +168972,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2942fc ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ee3c │ │ │ │ b.n 294170 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2941ce │ │ │ │ @@ -169007,41 +169005,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (294304 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 294166 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, r5, #1 │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r5 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -169181,15 +169179,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2944f8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ee3c │ │ │ │ b.n 294398 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2943fc │ │ │ │ @@ -169213,41 +169211,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (294500 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 294390 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r4, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r5 │ │ │ │ + adds r0, r0, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -169374,15 +169372,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (29472c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 29457e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 28ea58 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -169450,41 +169448,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (294738 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2945fe │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r7, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2949cc ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -169649,15 +169647,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2949f0 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2947e0 │ │ │ │ ldr r2, [pc, #228] @ (2949f4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -169695,15 +169693,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2949fc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2947ca │ │ │ │ mov r0, r4 │ │ │ │ bl 28ea58 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 294868 │ │ │ │ @@ -169733,35 +169731,35 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r4, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169799,15 +169797,15 @@ │ │ │ │ bl 296404 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 294ae8 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 294b26 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -169816,25 +169814,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (294b40 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -169875,16 +169873,16 @@ │ │ │ │ b.n 294a80 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r8, #72] @ 0x48 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + ldr??.w r0, [r0, #72] @ 0x48 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r1, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169929,17 +169927,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ab8b8 │ │ │ │ + bl 6ab8d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ab9d8 │ │ │ │ + bl 6ab9f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 294c06 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29007c │ │ │ │ ldr r2, [pc, #160] @ (294c80 ) │ │ │ │ ldr r3, [pc, #140] @ (294c70 ) │ │ │ │ @@ -169975,15 +169973,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 294bd8 │ │ │ │ ldr r0, [pc, #80] @ (294c84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ movs r1, #7 │ │ │ │ b.n 294bd8 │ │ │ │ ldr r3, [pc, #72] @ (294c88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294ba4 │ │ │ │ @@ -169992,39 +169990,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 294ba4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (294c90 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 294ba4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r5, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrsh r6, [r2, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r5, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00294c94 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -170068,20 +170066,20 @@ │ │ │ │ bmi.n 294cfa │ │ │ │ ldr r5, [pc, #108] @ (294d60 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294cfa │ │ │ │ ldr r5, [pc, #108] @ (294d64 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab8ac │ │ │ │ + bl 6ab8c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ab364 │ │ │ │ + bl 6ab37c │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab708 │ │ │ │ + b.w 6ab720 │ │ │ │ ldr r5, [pc, #84] @ (294d68 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294cfa │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -170152,38 +170150,38 @@ │ │ │ │ cbz r3, 294dda │ │ │ │ ldr r1, [pc, #96] @ (294e24 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a4aa8 │ │ │ │ + bl 6a4ac0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a44d8 │ │ │ │ + bl 6a44f0 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 294df6 │ │ │ │ ldr r1, [pc, #68] @ (294e28 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a4aa8 │ │ │ │ + bl 6a4ac0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a44d8 │ │ │ │ + bl 6a44f0 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 294e16 │ │ │ │ ldr r1, [pc, #44] @ (294e2c ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a4aa8 │ │ │ │ + bl 6a4ac0 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6a44d8 │ │ │ │ + bl 6a44f0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223608 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #612] @ 0x264 │ │ │ │ vcvt.u16.f16 , , #1 │ │ │ │ @@ -170287,15 +170285,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 224a94 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf9c │ │ │ │ + bl 6abfb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -170329,29 +170327,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (295164 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a4418 │ │ │ │ + bl 6a4430 │ │ │ │ ldr r1, [pc, #452] @ (295168 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 6a4418 │ │ │ │ + bl 6a4430 │ │ │ │ ldr r1, [pc, #432] @ (29516c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 6a4418 │ │ │ │ + bl 6a4430 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 295140 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 295148 │ │ │ │ @@ -170362,15 +170360,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #356] @ (295170 ) │ │ │ │ ldr r3, [pc, #328] @ (295154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170391,15 +170389,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4369 @ 0x1111 │ │ │ │ ldr r1, [pc, #304] @ (29517c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 294d80 │ │ │ │ b.n 294ff2 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223974 │ │ │ │ @@ -170410,15 +170408,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4361 @ 0x1109 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 295054 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 295120 │ │ │ │ ldr r3, [pc, #252] @ (29518c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -170426,62 +170424,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (295194 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4315 @ 0x10db │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 295054 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (295198 ) │ │ │ │ ldr r3, [pc, #232] @ (29519c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2951a0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4333 @ 0x10ed │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 295054 │ │ │ │ ldr r2, [pc, #208] @ (2951a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2951a8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4366 @ 0x110e │ │ │ │ ldr r1, [pc, #196] @ (2951ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 295054 │ │ │ │ ldr r1, [pc, #188] @ (2951b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 69d28c │ │ │ │ + bl 69d2a4 │ │ │ │ b.n 295054 │ │ │ │ ldr r2, [pc, #176] @ (2951b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2951b8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4323 @ 0x10e3 │ │ │ │ ldr r1, [pc, #168] @ (2951bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 295054 │ │ │ │ ldr r1, [pc, #156] @ (2951c0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 29508e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2951c4 ) │ │ │ │ movw r2, #4297 @ 0x10c9 │ │ │ │ @@ -170501,59 +170499,59 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r5 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ vtbl.8 d25, {d31- instruction: 0xffff9b3b │ │ │ │ vtbl.8 d21, {d15-d18}, d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u8 q0, q7, │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + vhadd.u32 q0, q3, │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 14, cr0, cr0, cr3, {2} │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + cdp2 0, 15, cr0, cr8, cr3, {2} │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 11, cr0, cr12, cr3, {2} │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + cdp2 0, 13, cr0, cr4, cr3, {2} │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 9, cr0, cr8, cr3, {2} │ │ │ │ - asrs r2, r7, #32 │ │ │ │ + cdp2 0, 11, cr0, cr0, cr3, {2} │ │ │ │ + asrs r2, r2, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr2, cr3, {2} │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + cdp2 0, 8, cr0, cr10, cr3, {2} │ │ │ │ + lsrs r0, r6, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr3, {2} │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + cdp2 0, 5, cr0, cr12, cr3, {2} │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 2, cr0, cr6, cr3, {2} │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + cdp2 0, 3, cr0, cr14, cr3, {2} │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002951d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170569,30 +170567,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 22505c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 295216 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 694a44 │ │ │ │ + bl 694a5c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295206 │ │ │ │ ldr r0, [pc, #88] @ (295270 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 6ab364 │ │ │ │ - bl 6ab708 │ │ │ │ + bl 6ab37c │ │ │ │ + bl 6ab720 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 29523c │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 694a44 │ │ │ │ + bl 694a5c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29522a │ │ │ │ ldr r2, [pc, #52] @ (295274 ) │ │ │ │ ldr r3, [pc, #44] @ (29526c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170628,42 +170626,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (29530c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 295304 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #112] @ (295310 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (295314 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2952f6 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170677,15 +170675,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2952e4 │ │ │ │ nop │ │ │ │ ldr r6, [r7, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2955a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 q0, q2, │ │ │ │ + vhadd.u q0, q6, │ │ │ │ │ │ │ │ 00295318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -170703,29 +170701,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 295592 │ │ │ │ mov r9, r0 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #588] @ (2955ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2955b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -170875,23 +170873,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 29556e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2955c0 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697a38 │ │ │ │ + bl 697a50 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28faf8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r2, [pc, #156] @ (2955c4 ) │ │ │ │ ldr r3, [pc, #116] @ (2955a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170916,19 +170914,19 @@ │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 295464 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6abd6c │ │ │ │ + bl 6abd84 │ │ │ │ b.n 295510 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 6abae4 │ │ │ │ + bl 6abafc │ │ │ │ b.n 2953cc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2954ea │ │ │ │ movs r4, #0 │ │ │ │ b.n 2954ea │ │ │ │ @@ -170941,22 +170939,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrsb r2, [r2, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295840 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr4, cr3, {2} │ │ │ │ + cdp2 0, 7, cr0, cr12, cr3, {2} │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r0, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vhadd.u32 q8, q3, │ │ │ │ + vhadd.u q8, q7, │ │ │ │ strb r2, [r4, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002955c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170965,42 +170963,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (29564c ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 295640 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #100] @ (295650 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (295654 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 29562c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -171008,15 +171006,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 295630 │ │ │ │ nop │ │ │ │ strb r0, [r6, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2958e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd00043 │ │ │ │ + @ instruction: 0xfbe80043 │ │ │ │ │ │ │ │ 00295658 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r3 │ │ │ │ @@ -171033,44 +171031,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #68] @ (2956dc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2956e0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 6ab760 │ │ │ │ + b.w 6ab778 │ │ │ │ nop │ │ │ │ strb r4, [r3, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295970 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb260043 │ │ │ │ + @ instruction: 0xfb3e0043 │ │ │ │ │ │ │ │ 002956e4 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (295754 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2956fa │ │ │ │ movs r0, #0 │ │ │ │ @@ -171083,43 +171081,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (295758 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (29575c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ab760 │ │ │ │ + b.w 6ab778 │ │ │ │ strb r4, [r4, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2959ec ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa20043 │ │ │ │ + @ instruction: 0xfaba0043 │ │ │ │ │ │ │ │ 00295760 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -171154,42 +171152,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295882 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #232] @ (2958b0 ) │ │ │ │ ldr r2, [pc, #232] @ (2958b4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 29583c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295876 │ │ │ │ ldr r2, [pc, #160] @ (2958b8 ) │ │ │ │ ldr r3, [pc, #140] @ (2958a8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -171221,25 +171219,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 29588e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28faf8 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 295816 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 295816 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2957c2 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 295866 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295816 │ │ │ │ @@ -171249,15 +171247,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295b44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [ip, #67] @ 0x43 │ │ │ │ + @ instruction: 0xfa140043 │ │ │ │ strh r2, [r6, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002958bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -171270,38 +171268,38 @@ │ │ │ │ bne.n 2959a2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 295976 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #196] @ (2959ac ) │ │ │ │ ldr r2, [pc, #196] @ (2959b0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29594e │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295982 │ │ │ │ ldr r3, [pc, #136] @ (2959b4 ) │ │ │ │ ldr r2, [pc, #136] @ (2959b8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171316,15 +171314,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29598e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 29592a │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -171332,34 +171330,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2958e2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 29592a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 29595e │ │ │ │ mov r0, r6 │ │ │ │ bl 28fdf0 │ │ │ │ b.n 29593e │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 295940 │ │ │ │ strh r4, [r7, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295c40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [ip, #67] @ 0x43 │ │ │ │ + ldr??.w r0, [r4, #67] @ 0x43 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 002959bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -171370,40 +171368,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (295a54 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 295a4e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #120] @ (295a58 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (295a5c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295a1a │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ cbnz r4, 295a3a │ │ │ │ ldr r3, [pc, #60] @ (295a60 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171415,26 +171413,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 295a20 │ │ │ │ ldr r0, [pc, #28] @ (295a64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 295a2a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295a2a │ │ │ │ str r4, [r7, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295cec ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7dc0043 │ │ │ │ + @ instruction: 0xf7f40043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00295a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171450,51 +171448,51 @@ │ │ │ │ beq.n 295b04 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295b18 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #176] @ (295b50 ) │ │ │ │ ldr r2, [pc, #180] @ (295b54 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 295af0 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 295b24 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 295ade │ │ │ │ b.n 295b24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171502,19 +171500,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 295a98 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171522,15 +171520,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 295ade │ │ │ │ nop │ │ │ │ str r6, [r1, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295de4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7260043 │ │ │ │ + @ instruction: 0xf73e0043 │ │ │ │ │ │ │ │ 00295b58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171541,58 +171539,58 @@ │ │ │ │ bne.n 295c04 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295bda │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #140] @ (295c10 ) │ │ │ │ ldr r2, [pc, #140] @ (295c14 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295bc0 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295be6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 295b7e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171600,15 +171598,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295bca │ │ │ │ nop │ │ │ │ ldr r7, [pc, #640] @ (295e90 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295ea4 ) │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #2115 @ 0x843 │ │ │ │ + @ instruction: 0xf6580043 │ │ │ │ │ │ │ │ 00295c18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171618,48 +171616,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295cb8 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #128] @ (295cc4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (295cc8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 295c90 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 295c7e │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -171672,15 +171670,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 295c7e │ │ │ │ nop │ │ │ │ ldr r6, [pc, #888] @ (29603c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295f58 ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf5920043 │ │ │ │ │ │ │ │ 00295ccc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171692,41 +171690,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 295da0 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #208] @ (295dcc ) │ │ │ │ ldr r2, [pc, #208] @ (295dd0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 295d76 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295d6a │ │ │ │ ldr r3, [pc, #140] @ (295dd4 ) │ │ │ │ ldr r2, [pc, #144] @ (295dd8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171741,19 +171739,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 295d44 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295dac │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 295d44 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -171761,31 +171759,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 295cf6 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 295d86 │ │ │ │ mov r0, r6 │ │ │ │ bl 28fdf0 │ │ │ │ b.n 295d58 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 295d5a │ │ │ │ nop │ │ │ │ ldr r6, [pc, #168] @ (295e74 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296060 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c80043 │ │ │ │ + @ instruction: 0xf4e00043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 00295ddc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -171828,29 +171826,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 295f50 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #336] @ (295fa8 ) │ │ │ │ ldr r2, [pc, #340] @ (295fac ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov fp, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, fp │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -171861,15 +171859,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 295f08 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295ef6 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 295ed0 │ │ │ │ ldr r3, [pc, #240] @ (295fb0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -171895,15 +171893,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 295ebc │ │ │ │ b.n 295ed0 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28faec │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -171930,29 +171928,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28faf8 │ │ │ │ b.n 295eac │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac174 │ │ │ │ + bl 6ac18c │ │ │ │ b.n 295e50 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28faf8 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 295ed0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 295ed0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28fdf0 │ │ │ │ b.n 295ed0 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 28fd70 │ │ │ │ @@ -171964,15 +171962,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #8] @ (295fb0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29623c ) │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, lr, #1, #3 │ │ │ │ + usat r0, #3, r6, lsl #1 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #224] @ (29609c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ @@ -171985,40 +171983,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (296054 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29604e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #120] @ (296058 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (29605c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29601a │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ cbnz r4, 29603a │ │ │ │ ldr r3, [pc, #60] @ (296060 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -172030,26 +172028,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 296020 │ │ │ │ ldr r0, [pc, #28] @ (296064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 29602a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29602a │ │ │ │ ldr r3, [pc, #240] @ (296148 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2962ec ) │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, ip, #67 @ 0x43 │ │ │ │ + @ instruction: 0xf1f40043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r0, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00296068 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172058,56 +172056,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2960e8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2960e0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #92] @ (2960ec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2960f0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2960cc │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2960d0 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #576] @ (29632c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296380 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1300043 │ │ │ │ + adc.w r0, r8, #67 @ 0x43 │ │ │ │ │ │ │ │ 002960f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172119,74 +172117,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296182 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #148] @ (2961b8 ) │ │ │ │ ldr r2, [pc, #148] @ (2961bc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296166 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29618e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 29611e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296170 │ │ │ │ ldr r2, [pc, #8] @ (2961c0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29644c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a00043 │ │ │ │ + @ instruction: 0xf0b80043 │ │ │ │ │ │ │ │ 002961c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -172198,57 +172196,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3ce7c8 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #100] @ (296258 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (29625c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296238 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29623c │ │ │ │ ldr r1, [pc, #216] @ (296330 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2964ec ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d16, d12, d3[0] │ │ │ │ + vmla.i32 d16, d4, d3[0] │ │ │ │ │ │ │ │ 00296260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172260,57 +172258,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 3ce7c8 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #100] @ (2962f8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2962fc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2962d8 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2962dc │ │ │ │ ldr r0, [pc, #600] @ (296550 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29658c ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q6, │ │ │ │ + vhadd.s8 q8, q2, │ │ │ │ │ │ │ │ 00296300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172321,30 +172319,30 @@ │ │ │ │ bne.n 2963f2 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2963d6 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #204] @ (2963fc ) │ │ │ │ ldr r2, [pc, #208] @ (296400 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 2259bc │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -172355,15 +172353,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 29639a │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2963e2 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2963b6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172372,47 +172370,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296388 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296328 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 22360c │ │ │ │ mov r0, r7 │ │ │ │ blx 2259bc │ │ │ │ mov r2, r0 │ │ │ │ b.n 29635e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296388 │ │ │ │ @ instruction: 0x47f6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296690 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 9, cr0, cr2, cr3, {2} │ │ │ │ + cdp 0, 10, cr0, cr10, cr3, {2} │ │ │ │ │ │ │ │ 00296404 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172423,58 +172421,58 @@ │ │ │ │ bne.n 2964b0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296486 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #140] @ (2964bc ) │ │ │ │ ldr r2, [pc, #140] @ (2964c0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29646c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296492 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 29642a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172482,15 +172480,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296476 │ │ │ │ nop │ │ │ │ mov ip, lr │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296750 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4, #268] @ 0x10c │ │ │ │ + stc 0, cr0, [ip, #268]! @ 0x10c │ │ │ │ │ │ │ │ 002964c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -172516,41 +172514,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 28facc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296582 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #152] @ (2965b0 ) │ │ │ │ ldr r2, [pc, #152] @ (2965b4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296554 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29658e │ │ │ │ ldr r2, [pc, #88] @ (2965b8 ) │ │ │ │ ldr r3, [pc, #72] @ (2965ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172564,32 +172562,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296512 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 29655e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29655e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ mov r4, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov r6, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #656] @ (296844 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [ip], #268 @ 0x10c │ │ │ │ + stcl 0, cr0, [r4], {67} @ 0x43 │ │ │ │ cmp sl, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002965bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172602,58 +172600,58 @@ │ │ │ │ bne.n 296668 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29663e │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #140] @ (296674 ) │ │ │ │ ldr r2, [pc, #140] @ (296678 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296624 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29664a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2965e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172661,15 +172659,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29662e │ │ │ │ nop │ │ │ │ cmp r4, r7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296908 ) │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, ip, r3, lsl #1 │ │ │ │ + @ instruction: 0xebf40043 │ │ │ │ │ │ │ │ 0029667c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172677,56 +172675,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2966fc ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2966f4 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #92] @ (296700 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (296704 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2966e0 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2966e4 │ │ │ │ nop │ │ │ │ add r4, pc │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296994 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, ip, r3, lsl #1 │ │ │ │ + @ instruction: 0xeb340043 │ │ │ │ │ │ │ │ 00296708 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #216] @ (2967f0 ) │ │ │ │ @@ -172754,41 +172752,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2967cc │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #152] @ (2967fc ) │ │ │ │ ldr r2, [pc, #156] @ (296800 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29679e │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2967d8 │ │ │ │ ldr r2, [pc, #88] @ (296804 ) │ │ │ │ ldr r3, [pc, #72] @ (2967f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172802,33 +172800,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 29675c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 2967a8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2967a8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mvns r6, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296a90 ) │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r2, r3, lsl #1 │ │ │ │ + orns r0, sl, r3, lsl #1 │ │ │ │ muls r0, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172843,59 +172841,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296894 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #144] @ (2968cc ) │ │ │ │ ldr r2, [pc, #148] @ (2968d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296878 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2968a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296834 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172903,15 +172901,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296882 │ │ │ │ nop │ │ │ │ cmn r4, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296b60 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe98a0043 │ │ │ │ + @ instruction: 0xe9a20043 │ │ │ │ │ │ │ │ 002968d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -172919,57 +172917,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (296960 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 296958 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #100] @ (296964 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296968 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296942 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296946 │ │ │ │ nop │ │ │ │ tst r2, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296bf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w lr!, {r0, r1, r6} │ │ │ │ + @ instruction: 0xe8d60043 │ │ │ │ │ │ │ │ 0029696c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -173005,42 +173003,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296a96 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #232] @ (296ac4 ) │ │ │ │ ldr r2, [pc, #232] @ (296ac8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296a50 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296a8a │ │ │ │ ldr r2, [pc, #160] @ (296acc ) │ │ │ │ ldr r3, [pc, #140] @ (296abc ) │ │ │ │ add r2, pc │ │ │ │ @@ -173072,25 +173070,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 296aa2 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28faf8 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296a2a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 296a2a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2969d6 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 296a7a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296a2a │ │ │ │ @@ -173100,16 +173098,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296d58 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296a9c │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + @ instruction: 0xe8000043 │ │ │ │ lsrs r6, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296ad0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173121,57 +173118,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296b78 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296b4e │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #136] @ (296b84 ) │ │ │ │ ldr r2, [pc, #140] @ (296b88 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296b34 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296b5a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296af4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173179,15 +173176,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296b3e │ │ │ │ nop │ │ │ │ ands r0, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296e18 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296920 │ │ │ │ + b.n 296950 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296b8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173200,59 +173197,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296c18 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #148] @ (296c50 ) │ │ │ │ ldr r2, [pc, #148] @ (296c54 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296bfc │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296c24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296bb6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173260,15 +173257,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296c06 │ │ │ │ nop │ │ │ │ subs r7, #106 @ 0x6a │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296ee4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296868 │ │ │ │ + b.n 296898 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296c58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173277,55 +173274,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (296cd4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 296cce │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #88] @ (296cd8 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (296cdc ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296cba │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296cbe │ │ │ │ subs r6, #160 @ 0xa0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296f6c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29675c │ │ │ │ + b.n 29678c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296ce0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173335,29 +173332,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 296d66 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #100] @ (296d70 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296d74 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -173365,29 +173362,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296d50 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296d54 │ │ │ │ subs r6, #22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297004 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2966dc │ │ │ │ + b.n 29670c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296d78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -173424,43 +173421,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296ea4 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #232] @ (296ed0 ) │ │ │ │ ldr r2, [pc, #232] @ (296ed4 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r9, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296e5e │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296e98 │ │ │ │ ldr r2, [pc, #156] @ (296ed8 ) │ │ │ │ ldr r3, [pc, #140] @ (296ec8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173492,25 +173489,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 296eb0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 28faf8 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296e38 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ b.n 296e38 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 296de2 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 296e88 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296e38 │ │ │ │ @@ -173519,15 +173516,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297164 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29768c │ │ │ │ + b.n 2976bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173556,42 +173553,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296fa8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r2, [pc, #132] @ (296fb4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (296fb8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296f70 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173610,36 +173607,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296f0a │ │ │ │ nop │ │ │ │ subs r4, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297248 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2974d4 │ │ │ │ + b.n 297504 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.w 6ab708 │ │ │ │ + b.w 6ab720 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 6ab708 │ │ │ │ + bl 6ab720 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00296fe0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (296ff0 ) │ │ │ │ ldr r0, [pc, #12] @ (296ff4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 6acbe4 │ │ │ │ + b.w 6acbfc │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 00296ff8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173653,59 +173650,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 297084 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #148] @ (2970bc ) │ │ │ │ ldr r2, [pc, #148] @ (2970c0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 297068 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297090 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 297022 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173713,15 +173710,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 297072 │ │ │ │ nop │ │ │ │ subs r2, #254 @ 0xfe │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297350 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2973fc │ │ │ │ + b.n 29742c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002970c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173734,61 +173731,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 297154 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #152] @ (29718c ) │ │ │ │ ldr r2, [pc, #152] @ (297190 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 297138 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297160 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2970ee │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173796,15 +173793,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 297142 │ │ │ │ nop │ │ │ │ subs r2, #50 @ 0x32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297420 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297334 │ │ │ │ + b.n 297364 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297194 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173817,29 +173814,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 297228 │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #156] @ (297260 ) │ │ │ │ ldr r2, [pc, #156] @ (297264 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -173848,32 +173845,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29720c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297234 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 2971be │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173881,15 +173878,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 297216 │ │ │ │ nop │ │ │ │ subs r1, #98 @ 0x62 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2974f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297268 │ │ │ │ + b.n 297298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297268 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173901,73 +173898,73 @@ │ │ │ │ bne.n 297316 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2972ec │ │ │ │ - bl 6ac700 │ │ │ │ + bl 6ac718 │ │ │ │ ldr r3, [pc, #140] @ (297320 ) │ │ │ │ ldr r2, [pc, #140] @ (297324 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa234 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6aa24c │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2972d2 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab760 │ │ │ │ + bl 6ab778 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2972f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abfc0 │ │ │ │ + bl 6abfd8 │ │ │ │ b.n 29728e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac09c │ │ │ │ + bl 6ac0b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2972dc │ │ │ │ subs r0, #144 @ 0x90 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2975b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173991,15 +173988,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 10, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 11, cr0, cr14, cr3, {2} │ │ │ │ │ │ │ │ 00297374 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -174022,15 +174019,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cdp 0, 5, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 6, cr0, cr14, cr3, {2} │ │ │ │ │ │ │ │ 002973c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -174049,15 +174046,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - cdp 0, 0, cr0, cr14, cr3, {2} │ │ │ │ + cdp 0, 2, cr0, cr6, cr3, {2} │ │ │ │ │ │ │ │ 00297404 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -174082,85 +174079,85 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stcl 0, cr0, [r6, #268] @ 0x10c │ │ │ │ + ldcl 0, cr0, [lr, #268] @ 0x10c │ │ │ │ │ │ │ │ 00297454 : │ │ │ │ b.w 224d4c │ │ │ │ │ │ │ │ 00297458 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (297480 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ stmia r0!, {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00297484 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2974ec ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #80] @ (2974f0 ) │ │ │ │ ldr r2, [pc, #80] @ (2974f4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2974d6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2974f8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #504] @ (2976e8 ) │ │ │ │ + ldr r6, [pc, #600] @ (297748 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-268]! @ 0xfffffef4 │ │ │ │ - ldcl 0, cr0, [r0, #-268] @ 0xfffffef4 │ │ │ │ - ldcl 0, cr0, [r6, #-268]! @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [r4, #268] @ 0x10c │ │ │ │ + stcl 0, cr0, [r8, #-268]! @ 0xfffffef4 │ │ │ │ + stc 0, cr0, [lr, #268] @ 0x10c │ │ │ │ │ │ │ │ 002974fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -174177,59 +174174,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2975a4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 297580 │ │ │ │ ldr r6, [pc, #92] @ (2975a8 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 297580 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 297526 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [pc, #24] @ (2975b4 ) │ │ │ │ + ldr r6, [pc, #120] @ (297614 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 2974c8 │ │ │ │ + bge.n 2974f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r4, r1 │ │ │ │ + orrs r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc 0, cr0, [r2, #-268]! @ 0xfffffef4 │ │ │ │ - ldc 0, cr0, [r6, #-268] @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [sl, #-268]! @ 0xfffffef4 │ │ │ │ + stc 0, cr0, [lr, #-268]! @ 0xfffffef4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -174405,22 +174402,22 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (297790 ) │ │ │ │ ldr r0, [pc, #28] @ (297794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #152] @ (29781c ) │ │ │ │ + ldr r4, [pc, #248] @ (29787c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb300043 │ │ │ │ - adc.w r0, r2, r3, lsl #1 │ │ │ │ - ldr r4, [pc, #72] @ (2977d8 ) │ │ │ │ + adc.w r0, r8, r3, lsl #1 │ │ │ │ + adcs.w r0, sl, r3, lsl #1 │ │ │ │ + ldr r4, [pc, #168] @ (297838 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, ip, r3, lsl #1 │ │ │ │ - @ instruction: 0xeb3a0043 │ │ │ │ + @ instruction: 0xeb340043 │ │ │ │ + adcs.w r0, r2, r3, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -174446,19 +174443,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2977f4 ) │ │ │ │ ldr r0, [pc, #24] @ (2977f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add.w r0, ip, r3, lsl #1 │ │ │ │ - ldr r3, [pc, #672] @ (297a94 ) │ │ │ │ + @ instruction: 0xeb240043 │ │ │ │ + ldr r3, [pc, #768] @ (297af4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeab20043 │ │ │ │ - @ instruction: 0xeada0043 │ │ │ │ + pkhbt r0, sl, r3, lsl #1 │ │ │ │ + @ instruction: 0xeaf20043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -174577,22 +174574,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, #34 @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [pc, #352] @ (297ab0 ) │ │ │ │ + ldr r2, [pc, #448] @ (297b10 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [r2, #-268]! @ 0x10c │ │ │ │ - @ instruction: 0xe9aa0043 │ │ │ │ + ldrd r0, r0, [sl, #-268]! @ 0x10c │ │ │ │ + strd r0, r0, [r2, #268] @ 0x10c │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2979b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -174626,15 +174623,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r1, #154 @ 0x9a │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #768] @ (297cc4 ) │ │ │ │ + ldr r5, [pc, #864] @ (297d24 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #126 @ 0x7e │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174700,18 +174697,18 @@ │ │ │ │ nop │ │ │ │ adds r1, #42 @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #234 @ 0xea │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r1, [pc, #224] @ (297b54 ) │ │ │ │ + ldr r1, [pc, #320] @ (297bb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia.w r2!, {r0, r1, r6} │ │ │ │ - @ instruction: 0xe83e0043 │ │ │ │ + @ instruction: 0xe8ca0043 │ │ │ │ + @ instruction: 0xe8560043 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (297b78 ) │ │ │ │ add r0, pc │ │ │ │ @@ -175457,19 +175454,19 @@ │ │ │ │ nop │ │ │ │ cmp r1, #98 @ 0x62 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #246 @ 0xf6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r7 │ │ │ │ + adcs r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 2982fc │ │ │ │ + b.n 29832c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2983f8 │ │ │ │ + b.n 298428 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298270 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175506,19 +175503,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ push {r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 202 @ 0xca │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2983a8 │ │ │ │ + b.n 2983d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002982e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -175539,15 +175536,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cbz r0, 298392 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bl 58c326 │ │ │ │ + bl 58c326 │ │ │ │ │ │ │ │ 00298328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (29848c ) │ │ │ │ @@ -175680,17 +175677,17 @@ │ │ │ │ blx 2232fc │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #66 @ 0x42 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -176561,15 +176558,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #376 @ 0x178 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298d9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176608,19 +176605,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 298d48 │ │ │ │ + bmi.n 298d78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 298e94 │ │ │ │ + bpl.n 298ec4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298e14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177437,15 +177434,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #272 @ (adr r1, 2996b4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002995a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177477,15 +177474,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, pc, #936 @ (adr r0, 2999ac ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299608 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177522,15 +177519,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r0, pc, #552 @ (adr r0, 299898 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r1, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299674 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177572,15 +177569,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #96 @ (adr r0, 299748 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002996ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177625,15 +177622,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029976c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177681,15 +177678,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002997f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177740,15 +177737,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -178037,23 +178034,23 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ asrs r0, r5, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r0, #4 │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r7!, {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299bb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178299,19 +178296,19 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r7, #19 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299e6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178491,19 +178488,19 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r0, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a060 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178877,27 +178874,27 @@ │ │ │ │ nop │ │ │ │ lsls r6, r1, #31 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r5, #29 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x00d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r3, r0, #1 │ │ │ │ + itt lt │ │ │ │ + lsllt r3, r0, #1 │ │ │ │ │ │ │ │ 0029a400 : │ │ │ │ - pushge {r0, r1, r2, r3} │ │ │ │ + pushlt {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #124] @ (29a490 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #124] @ (29a494 ) │ │ │ │ @@ -179226,15 +179223,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r2, #18 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r1, #16 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a740 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179430,15 +179427,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r6, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r2, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a938 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179516,15 +179513,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r7, #6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r7, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029aa0c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179567,15 +179564,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029aa80 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179616,15 +179613,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r2, #32] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029aaf4 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179736,19 +179733,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r4, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ac1c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -180001,19 +179998,19 @@ │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip, #396] @ 0x18c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #8] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 0, cr0, [sl], #396 @ 0x18c │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029aeb4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180230,19 +180227,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfad80063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfa600063 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 29b130 │ │ │ │ + cbz r2, 29b136 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxtb r6, r0 │ │ │ │ + uxtb r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b108 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180580,43 +180577,43 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldrsb.w r0, [r6, r3, lsl #2] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xf6fc0063 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ lsrs r6, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, sp, #320 @ 0x140 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r5, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #328 @ 0x148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r7, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, sp, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b4fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180882,22 +180879,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bics.w r0, r0, #14876672 @ 0xe30000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r4, r0, #32 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf3ba0063 │ │ │ │ - lsrs r2, r0, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b7b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181094,15 +181091,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #21] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r6, r1, #23 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b9c4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -181255,22 +181252,22 @@ │ │ │ │ movw r2, #1716 @ 0x6b4 │ │ │ │ blx 2232fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0cc0063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r0, ip, #99 @ 0x63 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #368 @ (adr r7, 29bcd4 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 29bd34 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bb64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181290,15 +181287,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bbac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181337,19 +181334,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29bc24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #536 @ (adr r6, 29be3c ) │ │ │ │ + add r6, pc, #632 @ (adr r6, 29be9c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bc28 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181647,46 +181644,46 @@ │ │ │ │ movw r2, #1810 @ 0x712 │ │ │ │ blx 2232fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r0, #396]! @ 0x18c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #168 @ (adr r7, 29bff4 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 29c054 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #152 @ (adr r7, 29bfe8 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 29c048 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 29c21c ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 29c27c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #256 @ (adr r6, 29c058 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 29c0b8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #632 @ (adr r6, 29c1d4 ) │ │ │ │ + add r6, pc, #728 @ (adr r6, 29c234 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #280 @ (adr r6, 29c078 ) │ │ │ │ + add r6, pc, #376 @ (adr r6, 29c0d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #832 @ (adr r5, 29c2a4 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 29c304 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #32 @ (adr r6, 29bf88 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 29bfe8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcrr 0, 6, r0, lr, cr3 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #552 @ (adr r5, 29c19c ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 29c1fc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #600 @ (adr r3, 29c1d0 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 29c230 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 29c178 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 29c1d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #464 @ (adr r5, 29c158 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 29c1b8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #400 @ (adr r3, 29c11c ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 29c17c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bf8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -181770,17 +181767,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, ip, r3, asr #1 │ │ │ │ - add r5, pc, #64 @ (adr r5, 29c0bc ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 29c11c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #360 @ (adr r4, 29c1e8 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 29c248 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ pkhtb r0, r8, r3, asr #1 │ │ │ │ │ │ │ │ 0029c084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181865,17 +181862,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, r4, r3, asr #1 │ │ │ │ - add r4, pc, #128 @ (adr r4, 29c1f4 ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 29c254 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #392 @ (adr r3, 29c300 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 29c360 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrd r0, r0, [r0, #396] @ 0x18c │ │ │ │ │ │ │ │ 0029c17c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182284,18 +182281,18 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ b.n 29c2c4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29c0a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #332] @ 0x14c │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + stc2 0, cr0, [r6, #332]! @ 0x14c │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -182400,22 +182397,22 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ b.n 29c0d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29bf70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mrrc2 0, 5, r0, sl, cr3 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldc2l 0, cr0, [r2], #-332 @ 0xfffffeb4 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182692,15 +182689,15 @@ │ │ │ │ b.n 29c98c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29d1a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29cd70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029ca88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182719,25 +182716,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #516] @ (29cccc ) │ │ │ │ ldr r2, [pc, #520] @ (29ccd0 ) │ │ │ │ ldr r1, [pc, #520] @ (29ccd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (29ccd8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -182921,37 +182918,37 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29cd80 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh.w r0, [lr, #83] @ 0x53 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + ldr.w r0, [r6, #83] @ 0x53 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ udf #188 @ 0xbc │ │ │ │ lsls r3, r4, #1 │ │ │ │ + @ instruction: 0xf71c0053 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf7040053 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf6ec0053 │ │ │ │ str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6d40053 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029cd04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183552,30 +183549,30 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ble.n 29d3b4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvc.n 29d344 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - vshr.s32 q0, , #2 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + vshr.s16 q8, , #10 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d404 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -183597,24 +183594,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ ldr r3, [pc, #488] @ (29d634 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (29d638 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #472] @ (29d63c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -183648,15 +183645,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 224c1c │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 29d4b6 │ │ │ │ ldr r1, [pc, #368] @ (29d640 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29d5da │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -183747,25 +183744,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (29d654 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d4dc │ │ │ │ ldr r1, [pc, #104] @ (29d658 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d4e4 │ │ │ │ ldr r3, [pc, #80] @ (29d65c ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (29d660 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183775,39 +183772,39 @@ │ │ │ │ blx 2232fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 29d608 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.s64 q0, q4, │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + vqadd.s16 q8, q0, │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bpl.n 29d704 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldc 0, cr0, [r0, #332] @ 0x14c │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d664 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184245,19 +184242,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ str r2, [r2, #0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vtbx.8 d30, {d15}, d6 │ │ │ │ + vqrshrun.s64 d30, q7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #58] @ 0x3a │ │ │ │ + strh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029db6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184532,24 +184529,24 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r3, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [r7, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strd r0, r0, [r2, #264] @ 0x108 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrd r0, r0, [sl, #264] @ 0x108 │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029de94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184723,25 +184720,25 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldmia r3, {r1, r2, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29daa4 │ │ │ │ + b.n 29dad4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29da8c │ │ │ │ + b.n 29dabc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029e070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -184878,43 +184875,43 @@ │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e9bc │ │ │ │ + b.n 29d9ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e9a0 │ │ │ │ + b.n 29e9d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e984 │ │ │ │ + b.n 29e9b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e968 │ │ │ │ + b.n 29e998 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e94c │ │ │ │ + b.n 29e97c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -185096,49 +185093,49 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e7fc │ │ │ │ + b.n 29e82c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e7cc │ │ │ │ + b.n 29e7fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e7ac │ │ │ │ + b.n 29e7dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, #24] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e78c │ │ │ │ + b.n 29e7bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e76c │ │ │ │ + b.n 29e79c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e74c │ │ │ │ + b.n 29e77c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029e418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -185258,46 +185255,46 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e5e8 │ │ │ │ + b.n 29e618 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r5, #24] │ │ │ │ + strh r4, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e5c8 │ │ │ │ + b.n 29e5f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e5a8 │ │ │ │ + b.n 29e5d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29e594 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69ec08 │ │ │ │ + b.w 69ec20 │ │ │ │ movs r3, #106 @ 0x6a │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185331,15 +185328,15 @@ │ │ │ │ beq.n 29e606 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 669d50 │ │ │ │ + bl 669d68 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fcb80 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 3fc9bc │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -185373,29 +185370,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 29e6c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29e6c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -185430,22 +185427,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 686160 │ │ │ │ + bl 686178 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6732f0 │ │ │ │ + bl 673308 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687868 │ │ │ │ + bl 687880 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29ea10 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -185500,23 +185497,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 223ff0 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ mov r0, r7 │ │ │ │ blx 225b8c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 673034 │ │ │ │ + bl 67304c │ │ │ │ ldr r2, [pc, #780] @ (29eb04 ) │ │ │ │ ldr r3, [pc, #756] @ (29eaf0 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185641,15 +185638,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 29e95e │ │ │ │ ldr r0, [pc, #452] @ (29eb18 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 29e972 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -185703,30 +185700,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (29eb24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 29e7e2 │ │ │ │ ldr r3, [pc, #272] @ (29eb28 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (29eb2c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (29eb30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 29e7e2 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 223974 │ │ │ │ ldr r3, [pc, #236] @ (29eb34 ) │ │ │ │ @@ -185736,28 +185733,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (29eb3c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 29e7e2 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29e9ba │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 29e9ca │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 29e9d2 │ │ │ │ ldr r0, [pc, #196] @ (29eb40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 29e9d2 │ │ │ │ ldr r3, [pc, #188] @ (29eb44 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 29e876 │ │ │ │ @@ -185770,15 +185767,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (29eb50 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 29e7e2 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 2232e4 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 29e892 │ │ │ │ ldr r3, [pc, #140] @ (29eb54 ) │ │ │ │ @@ -185790,76 +185787,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (29eb5c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 29e7e2 │ │ │ │ mov r3, sl │ │ │ │ b.n 29e9f0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r1, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #10] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #184] @ (29ebc4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #120] @ (29eb88 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r5, [pc, #776] @ (29ee1c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r5, [pc, #592] @ (29ed68 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29eacc │ │ │ │ + blt.n 29eafc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29ea94 │ │ │ │ + blt.n 29eac4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #27] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29ec34 │ │ │ │ + blt.n 29ea64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29ebe4 │ │ │ │ + blt.n 29ec14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29ebb0 │ │ │ │ + blt.n 29ebe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29eb58 │ │ │ │ + blt.n 29eb88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0029eb60 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185965,33 +185962,33 @@ │ │ │ │ 0029ec44 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 29ecc0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 29ecc0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -186102,15 +186099,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bx r9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0029edd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186123,59 +186120,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 29ee30 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29ee30 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0029ee38 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 29eea0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 29eea0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -186247,15 +186244,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e6bac │ │ │ │ vldr d7, [pc, #64] @ 29efa8 │ │ │ │ ldr r2, [pc, #72] @ (29efb4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (29efb8 ) │ │ │ │ @@ -186285,23 +186282,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl eafb2 │ │ │ │ cmp r4, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029efbc : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 29efd0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 0029efd8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 29f004 │ │ │ │ cbz r1, 29eff6 │ │ │ │ @@ -186421,19 +186418,19 @@ │ │ │ │ revsh r4, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 6511a │ │ │ │ add r2, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 29f18c │ │ │ │ + bpl.n 29f1bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ rev r2, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029f130 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -186543,15 +186540,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f21c │ │ │ │ ldr r0, [pc, #72] @ (29f290 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f21c │ │ │ │ ldr r3, [pc, #60] @ (29f294 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f1ec │ │ │ │ @@ -186559,31 +186556,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f1ec │ │ │ │ ldr r0, [pc, #40] @ (29f298 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f1ec │ │ │ │ blx 225448 │ │ │ │ cbnz r2, 29f292 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f29c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186631,15 +186628,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f2d0 │ │ │ │ ldr r0, [pc, #72] @ (29f360 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f2d0 │ │ │ │ ldr r3, [pc, #60] @ (29f364 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f2d0 │ │ │ │ @@ -186647,32 +186644,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f2d0 │ │ │ │ ldr r0, [pc, #40] @ (29f368 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f2d0 │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ @ instruction: 0xb856 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f36c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186689,15 +186686,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -186791,29 +186788,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (29f4c8 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r3, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 29f3e8 │ │ │ │ + bne.n 29f418 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 29f3cc │ │ │ │ + bne.n 29f3fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f4cc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029f4d0 : │ │ │ │ @@ -186879,17 +186876,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - bne.n 29f468 │ │ │ │ + bne.n 29f498 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f530 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186914,15 +186911,15 @@ │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29f580 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ subs r7, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (29f5c0 ) │ │ │ │ @@ -186930,28 +186927,28 @@ │ │ │ │ ldr.w ip, [pc, #44] @ 29f5c4 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (29f5c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5537ec │ │ │ │ + bl 553804 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (29f7c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.w 2f3a60 │ │ │ │ ldr.w r1, [r0, #1004] @ 0x3ec │ │ │ │ b.w 29f36c │ │ │ │ subw r0, r0, #1028 @ 0x404 │ │ │ │ b.w 29ed0c │ │ │ │ push {r4, lr} │ │ │ │ @@ -186993,45 +186990,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #236] @ (29f740 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #220] @ (29f744 ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #216] @ (29f748 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #208] @ (29f74c ) │ │ │ │ ldr r1, [pc, #212] @ (29f750 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #192] @ (29f754 ) │ │ │ │ ldr r1, [pc, #196] @ (29f758 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #180] @ (29f75c ) │ │ │ │ ldr r1, [pc, #180] @ (29f760 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ (29f764 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -187041,27 +187038,27 @@ │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #28947 @ 0x7113 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ movs r3, #3 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ strh.w r3, [r7, #114] @ 0x72 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #144] @ (29f768 ) │ │ │ │ ldr r2, [pc, #144] @ (29f76c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #144] @ (29f770 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ movs r2, #11 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #128] @ (29f774 ) │ │ │ │ ldr r3, [pc, #132] @ (29f778 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r6, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (29f77c ) │ │ │ │ @@ -187083,41 +187080,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - beq.n 29f838 │ │ │ │ + beq.n 29f668 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r6, lr │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187142,15 +187139,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f804 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #1936] @ 0x790 │ │ │ │ bl 3e63ac │ │ │ │ @@ -187164,19 +187161,19 @@ │ │ │ │ ldr.w r2, [r4, #1936] @ 0x790 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3eadac │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8efc │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 29f878 │ │ │ │ sub sp, #16 │ │ │ │ @@ -187185,15 +187182,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (29f880 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r3, #144] @ 0x90 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #3112] @ 0xc28 │ │ │ │ bl 3e63ac │ │ │ │ @@ -187208,19 +187205,19 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3eadac │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8efc │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -187319,15 +187316,15 @@ │ │ │ │ ldr r1, [pc, #816] @ (29fcc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #800] @ (29fcc4 ) │ │ │ │ add.w r1, r0, #2688 @ 0xa80 │ │ │ │ mov.w r3, #640 @ 0x280 │ │ │ │ add r2, pc │ │ │ │ strh r3, [r5, #6] │ │ │ │ @@ -187360,15 +187357,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ strb.w r3, [r5, #210] @ 0xd2 │ │ │ │ ldr r3, [pc, #720] @ (29fcd4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r4, #2872 @ 0xb38 │ │ │ │ bl 2f3ab8 │ │ │ │ ldrb.w r1, [r5, #210] @ 0xd2 │ │ │ │ add.w r5, r4, #2880 @ 0xb40 │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -187454,24 +187451,24 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #476] @ (29fcf8 ) │ │ │ │ ldr r1, [pc, #476] @ (29fcfc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r6, r4, #1944 @ 0x798 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #380] @ 29fcb0 │ │ │ │ ldr r2, [pc, #456] @ (29fd00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #456] @ (29fd04 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ @@ -187497,15 +187494,15 @@ │ │ │ │ strb.w r2, [r5, #2324] @ 0x914 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #400] @ (29fd0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #400] @ (29fd10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5553e8 │ │ │ │ + bl 555400 │ │ │ │ add.w r2, r4, #6400 @ 0x1900 │ │ │ │ mov.w r3, #44800 @ 0xaf00 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f4d0 │ │ │ │ ldrb.w r3, [r5, #2720] @ 0xaa0 │ │ │ │ @@ -187514,98 +187511,98 @@ │ │ │ │ ldr r5, [pc, #368] @ (29fd14 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (29fd18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 555680 │ │ │ │ + bl 555698 │ │ │ │ ldr r1, [pc, #356] @ (29fd1c ) │ │ │ │ add.w r2, r5, #129 @ 0x81 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555680 │ │ │ │ + bl 555698 │ │ │ │ ldr r1, [pc, #344] @ (29fd20 ) │ │ │ │ add.w r2, r5, #132 @ 0x84 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555810 │ │ │ │ + bl 555828 │ │ │ │ ldr r1, [pc, #332] @ (29fd24 ) │ │ │ │ add.w r2, r5, #136 @ 0x88 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555810 │ │ │ │ + bl 555828 │ │ │ │ ldr r1, [pc, #320] @ (29fd28 ) │ │ │ │ add.w r2, r5, #140 @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555748 │ │ │ │ + bl 555760 │ │ │ │ ldr r1, [pc, #308] @ (29fd2c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r2, r4, #1936 @ 0x790 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 555810 │ │ │ │ + b.w 555828 │ │ │ │ ldr r3, [pc, #292] @ (29fd30 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #288] @ (29fd34 ) │ │ │ │ ldr.w r9, [pc, #292] @ 29fd38 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #284] @ (29fd3c ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #3152 @ 0xc50 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #44544 @ 0xae00 │ │ │ │ bl 2a0640 │ │ │ │ ldr r2, [pc, #260] @ (29fd40 ) │ │ │ │ ldr r1, [pc, #264] @ (29fd44 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #248] @ (29fd48 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #228] @ (29fd4c ) │ │ │ │ ldr r1, [pc, #232] @ (29fd50 ) │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54b448 │ │ │ │ + bl 54b460 │ │ │ │ b.n 29fb6e │ │ │ │ movs r1, #0 │ │ │ │ b.n 29fab0 │ │ │ │ mov.w r6, #2560 @ 0xa00 │ │ │ │ movs r7, #0 │ │ │ │ add.w r2, r4, #6816 @ 0x1aa0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -187614,89 +187611,89 @@ │ │ │ │ bl 29f4ec │ │ │ │ b.n 29fba0 │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #9] │ │ │ │ - lsls r3, r0, #1 │ │ │ │ strb r0, [r6, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ + strb r0, [r1, #10] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 29fcdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x004a │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfb77ffff │ │ │ │ @ instruction: 0xfb0bffff │ │ │ │ lsls r7, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, r2] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r4, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r1, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (29ff34 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 29fdc4 │ │ │ │ + cbnz r6, 29fdca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (29fdd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187707,15 +187704,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ sub.w r2, r4, #240 @ 0xf0 │ │ │ │ sub.w r1, r4, #241 @ 0xf1 │ │ │ │ clz r2, r2 │ │ │ │ clz r1, r1 │ │ │ │ mov r6, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ @@ -187729,29 +187726,29 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 29fdc2 │ │ │ │ ldr.w r0, [r5, #3120] @ 0xc30 │ │ │ │ cbz r0, 29fdc2 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r6, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 29fe78 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187760,15 +187757,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (29fe80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ subw r0, r0, #3128 @ 0xc38 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ bl 3423f0 │ │ │ │ mov.w r2, #888 @ 0x378 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ bl 3eb11c │ │ │ │ @@ -187797,19 +187794,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 29fecc │ │ │ │ sub sp, #12 │ │ │ │ @@ -187817,30 +187814,30 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (29fed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29ff18 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187849,26 +187846,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (29ff20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #3152 @ 0xc50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a0658 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29ff68 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187877,27 +187874,27 @@ │ │ │ │ ldr r1, [pc, #48] @ (29ff70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r0, #2112 @ 0x840 │ │ │ │ ldr.w r1, [r3, #3116] @ 0xc2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f3c8 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 29ffc4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187905,32 +187902,32 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #60] @ (29ffcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r3, #2316] @ 0x90c │ │ │ │ cbz r0, 29ffb2 │ │ │ │ ldrb.w r0, [r3, #2320] @ 0x910 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2a0038 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187939,15 +187936,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a0040 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #6816 @ 0x1aa0 │ │ │ │ bl 29f4f0 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 2a0026 │ │ │ │ @@ -187961,19 +187958,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r4, #6624 @ 0x19e0 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 29f4d8 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2a00d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -187982,15 +187979,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2a00e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cbnz r5, 2a00c2 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r4, #2324] @ 0x914 │ │ │ │ cbnz r2, 2a0094 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ @@ -188021,23 +188018,23 @@ │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #28] @ (2a00e8 ) │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldr r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2a0160 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188050,51 +188047,51 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2a0170 ) │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ addw r1, r7, #3116 @ 0xc2c │ │ │ │ movs r2, #1 │ │ │ │ bl 2bb10c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #40] @ (2a0174 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r7, #3120 @ 0xc30 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2bb018 │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #640] @ (2a03f0 ) │ │ │ │ + ldr r6, [pc, #736] @ (2a0450 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2a0234 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188102,24 +188099,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #172] @ (2a023c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #156] @ (2a0240 ) │ │ │ │ ldr r1, [pc, #160] @ (2a0244 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ strb.w r1, [r2, #64] @ 0x40 │ │ │ │ strb.w r3, [r2, #128] @ 0x80 │ │ │ │ @@ -188152,23 +188149,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ (2a0314 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188179,94 +188176,94 @@ │ │ │ │ ldr r2, [pc, #180] @ (2a031c ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #164] @ (2a0320 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a0296 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0648 │ │ │ │ ldr r1, [pc, #140] @ (2a0324 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a02e4 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a02c2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #96] @ (2a0328 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #96] @ (2a032c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a02ac │ │ │ │ ldr r1, [pc, #72] @ (2a0330 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a02ac │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #60] @ (2a0334 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #60] @ (2a0338 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a02ac │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 2a042c │ │ │ │ + ble.n 2a025c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2a0418 │ │ │ │ sub sp, #8 │ │ │ │ @@ -188277,63 +188274,63 @@ │ │ │ │ ldr r2, [pc, #196] @ (2a0420 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a0398 │ │ │ │ ldr r1, [pc, #168] @ (2a0424 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a0398 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r5, #6816 @ 0x1aa0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f4f8 │ │ │ │ ldr r1, [pc, #140] @ (2a0428 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a03b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a064c │ │ │ │ ldr r1, [pc, #112] @ (2a042c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a03ca │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a0402 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (2a0430 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r3, [pc, #96] @ (2a0434 ) │ │ │ │ ldr r1, [pc, #96] @ (2a0438 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #400 @ 0x190 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188342,31 +188339,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f4e4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 2a0380 │ │ │ │ + bgt.n 2a03b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 2a051c │ │ │ │ sub sp, #8 │ │ │ │ @@ -188377,64 +188374,64 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a0524 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a049a │ │ │ │ ldr r1, [pc, #172] @ (2a0528 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a049a │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #6816 @ 0x1aa0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f4fc │ │ │ │ ldr r1, [pc, #144] @ (2a052c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a04ba │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0650 │ │ │ │ ldr r1, [pc, #116] @ (2a0530 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a04cc │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a0504 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #100] @ (2a0534 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r3, [pc, #96] @ (2a0538 ) │ │ │ │ ldr r1, [pc, #100] @ (2a053c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188444,31 +188441,31 @@ │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f4e8 │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 2a0480 │ │ │ │ + blt.n 2a04b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (2a0620 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188479,25 +188476,25 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a0628 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #184] @ (2a062c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a05ac │ │ │ │ ldr r1, [pc, #176] @ (2a0630 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a0598 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f500 │ │ │ │ mov r3, r8 │ │ │ │ @@ -188506,27 +188503,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f4f4 │ │ │ │ ldr r1, [pc, #132] @ (2a0634 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a05cc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #3152 @ 0xc50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0644 │ │ │ │ ldr r1, [pc, #104] @ (2a0638 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2a060e │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 2a05f8 │ │ │ │ add.w r1, r7, #6400 @ 0x1900 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -188545,29 +188542,29 @@ │ │ │ │ b.w 29f4dc │ │ │ │ ldr r1, [pc, #44] @ (2a063c ) │ │ │ │ add.w r3, r5, #260 @ 0x104 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2232fc │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 2a0564 │ │ │ │ + bge.n 2a0594 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, #100] @ 0x64 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a0640 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0644 : │ │ │ │ @@ -188605,15 +188602,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a0778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2a077c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #244] @ (2a0780 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2a06ca │ │ │ │ @@ -188663,20 +188660,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a06b6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2a0790 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2a0794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2a0768 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188687,33 +188684,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a0702 │ │ │ │ b.n 2a06b6 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, pc, #520 @ (adr r4, 2a0988 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ + ldr r2, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2a0894 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188791,34 +188788,34 @@ │ │ │ │ bpl.n 2a07c6 │ │ │ │ ldr r0, [pc, #48] @ (2a08a4 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a07c6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2a0820 │ │ │ │ nop │ │ │ │ add r3, pc, #360 @ (adr r3, 2a0a00 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a08b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ cmp r6, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188847,15 +188844,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #760] @ (2a0c04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a0aa8 │ │ │ │ @@ -188868,20 +188865,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 40115c │ │ │ │ ldr r1, [pc, #720] @ (2a0c08 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 553a04 │ │ │ │ + bl 553a1c │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2a09a6 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #692] @ (2a0c0c ) │ │ │ │ ldr r3, [pc, #664] @ (2a0bf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188892,27 +188889,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ ldr r3, [pc, #644] @ (2a0c10 ) │ │ │ │ ldr r2, [pc, #648] @ (2a0c14 ) │ │ │ │ ldr r1, [pc, #648] @ (2a0c18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a094e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 3ea51c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188934,15 +188931,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2a0c24 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a094e │ │ │ │ vldr d7, [pc, #484] @ 2a0be0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2a0c28 ) │ │ │ │ @@ -188993,41 +188990,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a094e │ │ │ │ ldr r0, [pc, #444] @ (2a0c3c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a094e │ │ │ │ ldr r3, [pc, #432] @ (2a0c40 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2a0c44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2a0c48 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a094e │ │ │ │ ldr r3, [pc, #416] @ (2a0c4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a091a │ │ │ │ ldr r3, [pc, #384] @ (2a0c38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2a091a │ │ │ │ ldr r0, [pc, #396] @ (2a0c50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a091a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189035,30 +189032,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2a0ba2 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a0ba2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2a0ba2 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0ba2 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189070,15 +189067,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2a0c5c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a09f0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189093,20 +189090,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2a09c8 │ │ │ │ ldr r3, [pc, #188] @ (2a0c60 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189114,15 +189111,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2a0c68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a09f0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2a0c6c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2a0c70 ) │ │ │ │ ldr r1, [pc, #168] @ (2a0c74 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189141,77 +189138,77 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #200 @ (adr r2, 2a0cbc ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ittt mi │ │ │ │ - lslmi r3, r2, #1 │ │ │ │ - strmi r6, [r3, #108] @ 0x6c │ │ │ │ + itte pl │ │ │ │ + lslpl r3, r2, #1 │ │ │ │ + strpl r6, [r6, #108] @ 0x6c │ │ │ │ lslmi r3, r0, #1 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, pc, #712 @ (adr r1, 2a0ed8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00b6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bkpt 0x0050 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (2a1028 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #80] @ 0x50 │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (2a0c60 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r7} │ │ │ │ + pop {r1, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r5, r6} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, #80] @ 0x50 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2a0d6c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189220,26 +189217,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2a0d74 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #212] @ (2a0d78 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2a0d7c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2a0d80 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #200] @ (2a0d84 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2a0d2c │ │ │ │ ldr r3, [pc, #192] @ (2a0d88 ) │ │ │ │ @@ -189251,26 +189248,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #160] @ (2a0d90 ) │ │ │ │ ldr r1, [pc, #164] @ (2a0d94 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2a0d98 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189291,15 +189288,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2a0da0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a0cc6 │ │ │ │ ldr r0, [pc, #96] @ (2a0da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a0cc6 │ │ │ │ ldr r3, [pc, #92] @ (2a0da8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0d18 │ │ │ │ ldr r3, [pc, #72] @ (2a0da0 ) │ │ │ │ @@ -189307,46 +189304,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0d18 │ │ │ │ ldr r0, [pc, #76] @ (2a0dac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a312c │ │ │ │ - cbnz r4, 2a0dd6 │ │ │ │ + b.w 6a3144 │ │ │ │ + cbnz r4, 2a0ddc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #76] @ 0x4c │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2a0de0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189357,19 +189354,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189521,27 +189518,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0f60 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a0f60 │ │ │ │ bl 2a0db0 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2a14b8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189623,15 +189620,15 @@ │ │ │ │ bpl.n 2a0fdc │ │ │ │ ldr.w r0, [pc, #1072] @ 2a14c8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a0fdc │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2a1068 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2a1068 │ │ │ │ @@ -189690,15 +189687,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2a14d4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #1 │ │ │ │ bl 34053c │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2a1068 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190019,21 +190016,22 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #656] @ (2a1754 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + movs r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vmla.i q8, q5, d2[0] │ │ │ │ │ │ │ │ 002a14d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -190061,15 +190059,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2a1824 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ bl 34053c │ │ │ │ vldr d7, [pc, #724] @ 2a1808 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2a1828 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190331,15 +190329,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a1608 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2a183c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a1608 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2a1840 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2a1844 ) │ │ │ │ ldr r1, [pc, #80] @ (2a1848 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190353,38 +190351,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2a1860 │ │ │ │ + cbz r4, 2a1866 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2 0, cr0, [r2], #-264 @ 0xfffffef8 │ │ │ │ + mcrr2 0, 4, r0, sl, cr2 │ │ │ │ str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a184c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a1850 : │ │ │ │ @@ -190412,15 +190410,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2a2120 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ cbnz r0, 2a18ce │ │ │ │ ldr.w r2, [pc, #2180] @ 2a2124 │ │ │ │ ldr.w r3, [pc, #2160] @ 2a2114 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191207,53 +191205,53 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2a2320 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #992] @ (2a253c ) │ │ │ │ + ldr r3, [pc, #64] @ (2a219c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r7, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a2174 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191265,29 +191263,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2a21b8 ) │ │ │ │ ldr r1, [pc, #44] @ (2a21bc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #152 @ (adr r7, 2a2254 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 2a22b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a21c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191307,35 +191305,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ cbz r0, 2a2260 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2a2290 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #132] @ (2a2294 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2a2298 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2a229c ) │ │ │ │ ldr r3, [pc, #72] @ (2a2284 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191358,38 +191356,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2a22a8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a2238 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #8] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ands r6, r7 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf0a20049 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2a25a4 ) │ │ │ │ + @ instruction: 0xf0ba0049 │ │ │ │ + add r6, pc, #880 @ (adr r6, 2a2604 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r2, #6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r6, pc, #424 @ (adr r6, 2a244c ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 2a24ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, r0] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a22ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191417,19 +191415,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r7, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2a2368 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 2a23c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2310 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191456,19 +191454,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ asrs r2, r3, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r5, pc, #736 @ (adr r5, 2a2648 ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 2a26a8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, r6] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2370 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191500,19 +191498,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2a23d4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 223ad0 │ │ │ │ asrs r4, r7, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a23d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191541,30 +191539,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2a2450 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ bl 2a2370 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #24] @ (2a2454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ asrs r4, r2, #11 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r6, r5, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2458 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -191573,44 +191571,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (2a24e8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2a24d4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2a24c6 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #100] @ (2a24ec ) │ │ │ │ ldr r2, [pc, #104] @ (2a24f0 ) │ │ │ │ ldr r1, [pc, #104] @ (2a24f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #92] @ (2a24f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 3f8084 │ │ │ │ ldr r1, [pc, #84] @ (2a24fc ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54caa0 │ │ │ │ + bl 54cab8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54de44 │ │ │ │ + b.w 54de5c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -191619,23 +191617,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r2, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 2a26f8 ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 2a2758 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191645,15 +191643,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2544 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a262c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -191926,31 +191924,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a2844 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #24] @ (2a2848 ) │ │ │ │ ldr r1, [pc, #24] @ (2a284c ) │ │ │ │ ldr r0, [pc, #28] @ (2a2850 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a2310 │ │ │ │ nop │ │ │ │ lsrs r0, r7, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #864] @ (2a2bac ) │ │ │ │ + ldr r5, [pc, #960] @ (2a2c0c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #872] @ (2a2bb8 ) │ │ │ │ + ldr r5, [pc, #968] @ (2a2c18 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #976] @ (2a2c24 ) │ │ │ │ + ldr r6, [pc, #48] @ (2a2884 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -192055,15 +192053,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2a28f4 │ │ │ │ b.n 2a293e │ │ │ │ strh r4, [r3, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #832 @ (adr r0, 2a2cb8 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 2a2d18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r0, #18] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r5, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r1, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -192079,17 +192077,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c9584 │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c94c0 │ │ │ │ ldr r0, [pc, #8] @ (2a29bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69df5c │ │ │ │ + b.w 69df74 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #528] @ (2a2bd0 ) │ │ │ │ + ldr r4, [pc, #624] @ (2a2c30 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192225,25 +192223,25 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r3, #6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #32] @ (2a2b64 ) │ │ │ │ + ldr r4, [pc, #128] @ (2a2bc4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #576] @ (2a2d90 ) │ │ │ │ + ldr r3, [pc, #672] @ (2a2df0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #480] @ (2a2d38 ) │ │ │ │ + ldr r3, [pc, #576] @ (2a2d98 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -192288,27 +192286,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2a2c5c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2a2c60 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2a2c64 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #92] @ (2a2c68 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2a2c6c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -192324,38 +192322,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #52] @ (2a2c7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + b.w 54e274 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a271c │ │ │ │ + b.n 2a274c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #912] @ (2a3008 ) │ │ │ │ + ldr r1, [pc, #1008] @ (2a3068 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, r1, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -192363,15 +192361,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2cb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a2ce6 │ │ │ │ @@ -192547,15 +192545,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2eca │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2a2edc │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2a2f18 │ │ │ │ @@ -193128,15 +193126,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2a3534 │ │ │ │ ldr r0, [pc, #100] @ (2a3548 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69df5c │ │ │ │ + b.w 69df74 │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2a354c ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -193163,15 +193161,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r7, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - sbcs r6, r3 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r0, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2a3304 │ │ │ │ nop │ │ │ │ @@ -193365,33 +193363,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2a37d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c8c30 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7bf4 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8c30 │ │ │ │ nop │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #34 @ 0x22 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #114 @ 0x72 │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2a38c8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -193484,34 +193482,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2a392c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2a29c0 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a29c0 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2a29c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2a37dc │ │ │ │ nop │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #26 │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2a3a18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193520,15 +193518,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2a3a20 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c9970 │ │ │ │ cbnz r0, 2a397e │ │ │ │ add sp, #20 │ │ │ │ @@ -193582,40 +193580,40 @@ │ │ │ │ ldr r2, [pc, #64] @ (2a3a30 ) │ │ │ │ ldr r1, [pc, #64] @ (2a3a34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2a38d4 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r4, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 0, 2, r0, cr0, cr10, {2} │ │ │ │ - subs r5, #30 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2a3d6c ) │ │ │ │ @@ -193629,15 +193627,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a3a88 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2a3aba │ │ │ │ cmp r4, #4 │ │ │ │ @@ -193930,21 +193928,21 @@ │ │ │ │ ldr r4, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2a4d8f │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r1, #124 @ 0x7c │ │ │ │ + subs r1, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -194462,29 +194460,29 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2a3e94 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf7100072 │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movt r0, #43122 @ 0xa872 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ rsbs r0, r8, #15859712 @ 0xf20000 │ │ │ │ rsb r0, lr, #15859712 @ 0xf20000 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ adcs.w r0, sl, #15859712 @ 0xf20000 │ │ │ │ add.w r0, lr, #15859712 @ 0xf20000 │ │ │ │ @ instruction: 0xf4c00072 │ │ │ │ lsls r3, r2, #8 │ │ │ │ uxtb r1, r4 │ │ │ │ and.w r3, r3, #7936 @ 0x1f00 │ │ │ │ @@ -196332,27 +196330,27 @@ │ │ │ │ b.n 2a58a0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #20] @ (2a5974 ) │ │ │ │ ldr r1, [pc, #20] @ (2a5978 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a2310 │ │ │ │ svc 164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2a59a0 │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196374,15 +196372,15 @@ │ │ │ │ add.w r3, r1, #18 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 6c4d18 │ │ │ │ + bl 6c4d30 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #176 @ 0xb0 │ │ │ │ ldr.w r0, [r2, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -196491,15 +196489,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 3c908c │ │ │ │ cbz r0, 2a5b32 │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #172] @ 0xac │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a5b08 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196537,15 +196535,15 @@ │ │ │ │ b.n 2a5bba │ │ │ │ ldrd r2, r7, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cbz r5, 2a5bbe │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a5aec │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -196567,15 +196565,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a5aec │ │ │ │ cbz r0, 2a5c0c │ │ │ │ ldrd r3, r1, [r4, #168] @ 0xa8 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2a5bdc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196614,15 +196612,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r5, r5, [r6, #4] │ │ │ │ str r5, [r6, #12] │ │ │ │ @@ -196703,15 +196701,15 @@ │ │ │ │ add.w r3, sl, #8 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a5c7e │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ cbz r0, 2a5d64 │ │ │ │ bl 2a5794 │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx 22360c │ │ │ │ @@ -196723,41 +196721,41 @@ │ │ │ │ strd r2, r2, [r4, #124] @ 0x7c │ │ │ │ add r5, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a5c7e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #792] @ (2a60b4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r1, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #552] @ (2a5fd4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ add r4, sp, #56 @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a5e20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -196765,37 +196763,37 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a5e28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #52] @ 2a5e2c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2a5e30 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2a5e34 ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + b.w 54cee4 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, ip, #65 @ 0x41 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + @ instruction: 0xf1e40041 │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ str.w r1, [r0, #404] @ 0x194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -196839,49 +196837,49 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5ed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #20] @ (2a5ed4 ) │ │ │ │ ldr r1, [pc, #20] @ (2a5ed8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a2310 │ │ │ │ bge.n 2a5fc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r5, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5f44 │ │ │ │ ldr r2, [pc, #84] @ (2a5f48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2a5f4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #72] @ (2a5f50 ) │ │ │ │ ldr r1, [pc, #76] @ (2a5f54 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2a5f58 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2a5f5c │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2a5f60 ) │ │ │ │ add ip, pc │ │ │ │ @@ -196890,28 +196888,28 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf0bc0041 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + @ instruction: 0xf0d40041 │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2a5f80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [r2], {96} @ 0x60 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5fc8 │ │ │ │ @@ -196921,15 +196919,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2a5fd0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #44] @ 2a5fc0 │ │ │ │ ldr r2, [pc, #60] @ (2a5fd4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -196945,19 +196943,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r5, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 2a5f04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196967,15 +196965,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2a605c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #284] @ 0x11c │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -196993,19 +196991,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -197028,27 +197026,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #232] @ (2a61a8 ) │ │ │ │ ldr r2, [pc, #236] @ (2a61ac ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2a61b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -197086,15 +197084,15 @@ │ │ │ │ bl 3c908c │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2a6154 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a60de │ │ │ │ ldr r2, [pc, #92] @ (2a61b4 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2a61a4 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -197122,19 +197120,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2a6130 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #488] @ (2a638c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #696] @ (2a6470 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -197181,15 +197179,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2a6060 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r3, [r4, #420] @ 0x1a4 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #404] @ 0x194 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -197214,15 +197212,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #408] @ 0x198 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #292] @ 0x124 │ │ │ │ strb.w r3, [r4, #372] @ 0x174 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2a621a │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197235,25 +197233,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #72] @ 2a632c │ │ │ │ ldr r2, [pc, #72] @ (2a6330 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2a6334 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -197263,19 +197261,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ (2a6504 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197291,23 +197289,23 @@ │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #400] @ (2a6510 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #400] @ (2a6514 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -197384,15 +197382,15 @@ │ │ │ │ bl 3c94c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #400] @ 0x190 │ │ │ │ b.n 2a6428 │ │ │ │ ldr r0, [pc, #172] @ (2a6524 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr.w r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6428 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr.w r3, [r9, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ @@ -197420,51 +197418,51 @@ │ │ │ │ b.n 2a63ee │ │ │ │ ldr r3, [pc, #84] @ (2a652c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ b.n 2a64c4 │ │ │ │ ldr r0, [pc, #76] @ (2a6530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2a647e │ │ │ │ ldr r0, [pc, #72] @ (2a6534 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2a647e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r3, r2, #2 │ │ │ │ movs r0, #0 │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2a63ee │ │ │ │ @ instruction: 0x47ba │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #18 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfa41ffff │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r6, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, ip │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #14 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2a6546 │ │ │ │ ldrb.w r2, [r0, #357] @ 0x165 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2a6554 │ │ │ │ movs r0, #0 │ │ │ │ @@ -197517,15 +197515,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #456] @ (2a679c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ ldrb.w ip, [r0, #360] @ 0x168 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r1, [r0, #284] @ 0x11c │ │ │ │ tst.w ip, #64 @ 0x40 │ │ │ │ ite eq │ │ │ │ andeq.w r2, r1, #15 │ │ │ │ andne.w r2, r1, #31 │ │ │ │ @@ -197561,26 +197559,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 2a65ac │ │ │ │ add r2, r4 │ │ │ │ strb.w r3, [r2, #348] @ 0x15c │ │ │ │ b.n 2a65c0 │ │ │ │ ldr r0, [pc, #312] @ (2a67a0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 2a6782 │ │ │ │ strb.w r3, [r4, #364] @ 0x16c │ │ │ │ b.n 2a65c0 │ │ │ │ ldr r0, [pc, #288] @ (2a67a4 ) │ │ │ │ movs r1, #11 │ │ │ │ add r0, pc │ │ │ │ @@ -197622,47 +197620,47 @@ │ │ │ │ ldrb.w r2, [r4, #372] @ 0x174 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bpl.w 2a65bc │ │ │ │ ands.w r1, r3, #16 │ │ │ │ bne.w 2a65bc │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r2, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r4, #292] @ 0x124 │ │ │ │ b.n 2a65bc │ │ │ │ ldr r0, [pc, #140] @ (2a67a8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb.w r3, [r4, #373] @ 0x175 │ │ │ │ b.n 2a65c0 │ │ │ │ ldr r0, [pc, #124] @ (2a67ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a65c0 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #100] @ (2a67b0 ) │ │ │ │ ldr r2, [pc, #104] @ (2a67b4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2a67b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -197671,41 +197669,41 @@ │ │ │ │ b.n 2a65c0 │ │ │ │ ldr r0, [pc, #60] @ (2a67bc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a65d6 │ │ │ │ ldr r0, [pc, #60] @ (2a67c0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a667c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a6338 │ │ │ │ b.n 2a66ba │ │ │ │ nop │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #268] @ (2a68e4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -197717,27 +197715,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #252] @ (2a68f0 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ bl 307cc4 │ │ │ │ ldr r1, [pc, #244] @ (2a68f4 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 3079b0 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a68b8 │ │ │ │ @@ -197750,21 +197748,21 @@ │ │ │ │ bhi.n 2a6886 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ bl 3077c8 │ │ │ │ str.w r0, [r4, #280] @ 0x118 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ adds r5, #24 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #164] @ (2a68f8 ) │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #152] @ (2a68fc ) │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ blx r5 │ │ │ │ @@ -197779,15 +197777,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2a6900 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197795,39 +197793,39 @@ │ │ │ │ ldr r2, [pc, #72] @ (2a6904 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf94bffff │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2016] @ 0x7e0 │ │ │ │ ldr r0, [pc, #36] @ (2a6938 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -197838,37 +197836,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197878,31 +197876,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a69c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #24] @ (2a69c8 ) │ │ │ │ ldr r1, [pc, #24] @ (2a69cc ) │ │ │ │ ldr r0, [pc, #28] @ (2a69d0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a2310 │ │ │ │ nop │ │ │ │ beq.n 2a6a20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -198105,15 +198103,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a6afc │ │ │ │ ldr r0, [pc, #132] @ (2a6c88 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2a6afc │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2a6aa6 │ │ │ │ ldr r2, [pc, #104] @ (2a6c8c ) │ │ │ │ @@ -198139,43 +198137,43 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r0, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #154 @ 0x9a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -198312,15 +198310,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a6d7c │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2a6f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2a6d7c │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2a6f2c ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -198387,15 +198385,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2a6f34 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a6e36 │ │ │ │ ldr r0, [pc, #96] @ (2a6f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2a6e38 │ │ │ │ ldr r1, [pc, #84] @ (2a6f44 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198409,36 +198407,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2a6f48 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2a6d7c │ │ │ │ nop │ │ │ │ subs r5, #214 @ 0xd6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2a6ff0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -198447,15 +198445,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a6ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 3c9970 │ │ │ │ cbnz r0, 2a6f9c │ │ │ │ add sp, #28 │ │ │ │ @@ -198495,23 +198493,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a69d4 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #28] │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r6, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r2!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + lsrs r0, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2a70a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198520,26 +198518,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a70a8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #124] @ (2a70ac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2a70b0 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (2a70b4 ) │ │ │ │ ldr r3, [pc, #108] @ (2a70b8 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -198557,37 +198555,37 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r1, [pc, #56] @ (2a70c8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - str r0, [r6, #16] │ │ │ │ + b.w 54cee4 │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #88] @ (2a7104 ) │ │ │ │ + ldr r0, [pc, #184] @ (2a7164 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfb660042 │ │ │ │ - add r1, pc, #88 @ (adr r1, 2a710c ) │ │ │ │ + @ instruction: 0xfb7e0042 │ │ │ │ + add r1, pc, #184 @ (adr r1, 2a716c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2a700c │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198814,15 +198812,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2a7236 │ │ │ │ ldr r0, [pc, #160] @ (2a7404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2a7268 │ │ │ │ ldr r1, [pc, #132] @ (2a73fc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198840,15 +198838,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a7352 │ │ │ │ ldr r0, [pc, #120] @ (2a7410 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2a7352 │ │ │ │ ldr r1, [pc, #104] @ (2a7414 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198867,15 +198865,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2a7418 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2a7278 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2a7212 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #34 @ 0x22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -198883,25 +198881,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #18 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #138 @ 0x8a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (2a7628 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2a7530 │ │ │ │ sub sp, #24 │ │ │ │ @@ -199035,24 +199033,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2a75a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a69d4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r6, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2a75f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199060,33 +199058,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2a7600 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c7bf4 │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7bf4 │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8c30 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2a78f4 ) │ │ │ │ @@ -199221,15 +199219,15 @@ │ │ │ │ bpl.n 2a76ba │ │ │ │ ldr r0, [pc, #436] @ (2a7904 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -199367,71 +199365,71 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a76ba │ │ │ │ ldr r0, [pc, #56] @ (2a7914 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a7820 │ │ │ │ b.n 2a7892 │ │ │ │ nop │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a7940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #20] @ (2a7944 ) │ │ │ │ ldr r1, [pc, #20] @ (2a7948 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a2310 │ │ │ │ stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #16 │ │ │ │ + lsls r6, r2, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #16 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a79a4 │ │ │ │ ldr r2, [pc, #68] @ (2a79a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a79ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (2a79b0 ) │ │ │ │ ldr r3, [pc, #60] @ (2a79b4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a79b8 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -199442,26 +199440,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + b.w 54cee4 │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2a7a44 │ │ │ │ + bvs.n 2a7a74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvc.n 2a7980 │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2a7f14 │ │ │ │ mov r3, r2 │ │ │ │ @@ -199489,15 +199487,15 @@ │ │ │ │ bl 3c908c │ │ │ │ cbz r0, 2a7a34 │ │ │ │ ldr.w r7, [r8, #152] @ 0x98 │ │ │ │ ldr.w r1, [r9, #196] @ 0xc4 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a79fc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -199544,15 +199542,15 @@ │ │ │ │ cbnz r6, 2a7ad4 │ │ │ │ str.w r6, [r5, #148] @ 0x94 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a8b58 │ │ │ │ ldr.w r3, [r5, #160] @ 0xa0 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #136] @ 0x88 │ │ │ │ @@ -199591,27 +199589,27 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [pc, #452] @ (2a7cf8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ add.w fp, sp, #28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 307cc4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r2, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ mov.w sl, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd sl, sl, [fp, #4] │ │ │ │ str.w sl, [fp, #12] │ │ │ │ @@ -199686,21 +199684,21 @@ │ │ │ │ add.w r3, r9, #196 @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ strd r4, r6, [sp] │ │ │ │ bl 307ab8 │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #160] @ (2a7d08 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #148] @ (2a7d0c ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ blx r5 │ │ │ │ @@ -199722,48 +199720,48 @@ │ │ │ │ ldr r4, [pc, #96] @ (2a7d10 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a7b80 │ │ │ │ ldr r4, [pc, #76] @ (2a7d14 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2a7b80 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #252 @ 0xfc │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0, #-264] @ 0xfffffef8 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldc2 0, cr0, [r8, #-264] @ 0xfffffef8 │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2 0, cr0, [r0], {66} @ 0x42 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + stc2 0, cr0, [r8], #264 @ 0x108 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ lsls r3, r4, #1 │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ itee eq │ │ │ │ lsleq r2, r3, #1 │ │ │ │ - @ instruction: 0xfbc80042 │ │ │ │ + @ instruction: 0xfbe00042 │ │ │ │ lslne r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0, #264] @ 0x108 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + ldc2 0, cr0, [r8, #264] @ 0x108 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -199783,25 +199781,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #192] @ (2a7e28 ) │ │ │ │ ldr r2, [pc, #192] @ (2a7e2c ) │ │ │ │ ldr r1, [pc, #196] @ (2a7e30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2a7dd6 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -199859,18 +199857,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfaac0042 │ │ │ │ - @ instruction: 0xfac20042 │ │ │ │ + @ instruction: 0xfac40042 │ │ │ │ + @ instruction: 0xfada0042 │ │ │ │ cmp r5, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a7e38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -199878,15 +199876,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199903,15 +199901,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199924,37 +199922,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #40] @ (2a7f08 ) │ │ │ │ ldr r2, [pc, #40] @ (2a7f0c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2a7f10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh.w r0, [r0, r2] │ │ │ │ - vst4.16 {d16-d19}, [r6], r2 │ │ │ │ + vst4.16 {d16-d19}, [r8], r2 │ │ │ │ + ldr??.w r0, [lr, r2] │ │ │ │ │ │ │ │ 002a7f14 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -200792,35 +200790,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -201055,15 +201053,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2a8cc6 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -201091,15 +201089,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2a8c9e │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -201188,98 +201186,98 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2a8d40 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #20] @ (2a8d44 ) │ │ │ │ ldr r1, [pc, #24] @ (2a8d48 ) │ │ │ │ ldr r0, [pc, #24] @ (2a8d4c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a22ac │ │ │ │ add r7, sp, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, #66 @ 0x42 │ │ │ │ - eors.w r0, sl, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf0a40042 │ │ │ │ + @ instruction: 0xf0b20042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 68d870 │ │ │ │ + bl 68d888 │ │ │ │ ldr r2, [pc, #108] @ (2a8dd8 ) │ │ │ │ ldr r1, [pc, #112] @ (2a8ddc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2a8de0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 68da0c │ │ │ │ + bl 68da24 │ │ │ │ ldr r3, [pc, #104] @ (2a8de4 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 3f8194 │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2a8de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #84] @ (2a8dec ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54caa0 │ │ │ │ + bl 54cab8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ cbz r5, 2a8dc0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 68e308 │ │ │ │ + b.w 68e320 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - orn r0, sl, #66 @ 0x42 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + eor.w r0, r2, #66 @ 0x42 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, r2, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r4, #66 @ 0x42 │ │ │ │ - add r5, pc, #432 @ (adr r5, 2a8fa0 ) │ │ │ │ + orn r0, ip, #66 @ 0x42 │ │ │ │ + add r5, pc, #528 @ (adr r5, 2a9000 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2a8e70 ) │ │ │ │ @@ -201287,59 +201285,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2a8e78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (2a8e7c ) │ │ │ │ ldr r1, [pc, #100] @ (2a8e80 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #84] @ (2a8e84 ) │ │ │ │ ldr r3, [pc, #88] @ (2a8e88 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2a8e8c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #60] @ (2a8e90 ) │ │ │ │ ldr r1, [pc, #60] @ (2a8e94 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - mvns r4, r0 │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2a8f7c │ │ │ │ + ble.n 2a8dac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201484,53 +201482,53 @@ │ │ │ │ b.n 2a8f62 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2a8f4a │ │ │ │ adds r0, r4, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9128 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #50 @ 0x32 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp 0, 11, cr0, cr4, cr2, {2} │ │ │ │ - negs r6, r6 │ │ │ │ + cdp 0, 12, cr0, cr12, cr2, {2} │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr4, cr2, {2} │ │ │ │ - tst r6, r7 │ │ │ │ + cdp 0, 10, cr0, cr12, cr2, {2} │ │ │ │ + negs r6, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr12, cr2, {2} │ │ │ │ - cdp 0, 5, cr0, cr8, cr2, {2} │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cdp 0, 9, cr0, cr4, cr2, {2} │ │ │ │ + cdp 0, 7, cr0, cr0, cr2, {2} │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp 0, 3, cr0, cr8, cr2, {2} │ │ │ │ - rors r2, r6 │ │ │ │ + cdp 0, 5, cr0, cr0, cr2, {2} │ │ │ │ + tst r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 1, cr0, cr0, cr2, {2} │ │ │ │ + cdp 0, 2, cr0, cr8, cr2, {2} │ │ │ │ b.n 2a8e98 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -201555,20 +201553,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2a9126 │ │ │ │ @@ -201590,15 +201588,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a921a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2a9122 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a924e │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2a9284 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -201649,22 +201647,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #208] @ (2a92a0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r2, [pc, #192] @ (2a92a4 ) │ │ │ │ ldr r3, [pc, #196] @ (2a92a8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2a92ac ) │ │ │ │ @@ -201686,18 +201684,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a9114 │ │ │ │ ldr r1, [pc, #136] @ (2a92b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2a91f0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2a92b4 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -201713,42 +201711,42 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r4, r6, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #-264]! @ 0xfffffef8 │ │ │ │ - asrs r6, r4 │ │ │ │ + stc 0, cr0, [r6, #264] @ 0x108 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc 0, cr0, [r0, #264] @ 0x108 │ │ │ │ - stc 0, cr0, [r0, #264] @ 0x108 │ │ │ │ + ldc 0, cr0, [r8, #264] @ 0x108 │ │ │ │ + ldc 0, cr0, [r8, #264] @ 0x108 │ │ │ │ add r2, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r2], {66} @ 0x42 │ │ │ │ - stcl 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ - ands r2, r2 │ │ │ │ + ldc 0, cr0, [sl], {66} @ 0x42 │ │ │ │ + stcl 0, cr0, [r6, #-264]! @ 0xfffffef8 │ │ │ │ + ands r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [r0, #-264] @ 0xfffffef8 │ │ │ │ + stc 0, cr0, [r8, #-264]! @ 0xfffffef8 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stc 0, cr0, [ip], #-264 @ 0xfffffef8 │ │ │ │ - @ instruction: 0xebf40042 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + mcrr 0, 4, r0, r4, cr2 │ │ │ │ + stc 0, cr0, [ip], {66} @ 0x42 │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs.w r0, r6, r2, lsl #1 │ │ │ │ - ldc 0, cr0, [lr], #-264 @ 0xfffffef8 │ │ │ │ + rsb r0, lr, r2, lsl #1 │ │ │ │ + mrrc 0, 4, r0, r6, cr2 │ │ │ │ b.n 2a8e98 │ │ │ │ nop │ │ │ │ b.n 2a8e98 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2a92e2 │ │ │ │ @@ -201768,23 +201766,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2a9320 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54dd78 │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + b.w 54dd90 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a935c │ │ │ │ sub sp, #12 │ │ │ │ @@ -201792,23 +201790,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2a9364 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33ca14 │ │ │ │ nop │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pkhbt r0, ip, r2, lsl #1 │ │ │ │ - @ instruction: 0xeae20042 │ │ │ │ + @ instruction: 0xeae40042 │ │ │ │ + @ instruction: 0xeafa0042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2a9590 │ │ │ │ @@ -201961,15 +201959,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9498 │ │ │ │ ldr r0, [pc, #160] @ (2a95b8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2a948e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202010,31 +202008,31 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2a96d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eor.w r0, r2, r2, lsl #1 │ │ │ │ - movs r4, #184 @ 0xb8 │ │ │ │ + eors.w r0, sl, r2, lsl #1 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orrs.w r0, r0, r2, lsl #1 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + orn r0, r8, r2, lsl #1 │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orr.w r0, r6, r2, lsl #1 │ │ │ │ - ldrd r0, r0, [r0, #264]! @ 0x108 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + orrs.w r0, lr, r2, lsl #1 │ │ │ │ + and.w r0, r8, r2, lsl #1 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strd r0, r0, [r0, #264] @ 0x108 │ │ │ │ - subs r4, #72 @ 0x48 │ │ │ │ + ldrd r0, r0, [r8, #264] @ 0x108 │ │ │ │ + subs r4, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia.w sl, {r1, r6} │ │ │ │ - ldrd r0, r0, [lr, #264] @ 0x108 │ │ │ │ + stmia.w r2!, {r1, r6} │ │ │ │ + ldrd r0, r0, [r6, #264]! @ 0x108 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2a97d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202219,28 +202217,28 @@ │ │ │ │ b.n 2a9658 │ │ │ │ asrs r4, r4, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r7, pc, #800 @ (adr r7, 2a9af8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a990c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia.w r6!, {r1, r6} │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ + @ instruction: 0xe8ce0042 │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a97b0 │ │ │ │ + b.n 2a97e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a96ec │ │ │ │ + b.n 2a971c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a96d4 │ │ │ │ + b.n 2a9704 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a9898 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202248,15 +202246,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2a98a0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #124] @ (2a98a4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2a983c │ │ │ │ @@ -202264,15 +202262,15 @@ │ │ │ │ cbz r2, 2a983c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2a9830 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2a988a │ │ │ │ ldr r6, [pc, #80] @ (2a98a8 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2a98ac │ │ │ │ ldr r7, [pc, #80] @ (2a98b0 ) │ │ │ │ @@ -202281,57 +202279,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9866 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a8e98 │ │ │ │ nop │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a948c │ │ │ │ + b.n 2a94bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a94b8 │ │ │ │ + b.n 2a94e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #640 @ (adr r5, 2a9b28 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9718 │ │ │ │ + b.n 2a9748 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9744 │ │ │ │ + b.n 2a9774 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2a9908 │ │ │ │ ldr r2, [pc, #64] @ (2a990c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2a9910 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #52] @ (2a9914 ) │ │ │ │ ldr r3, [pc, #56] @ (2a9918 ) │ │ │ │ ldr r1, [pc, #56] @ (2a991c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -202341,28 +202339,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + b.w 54cee4 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2a996e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a94fc │ │ │ │ + b.n 2a952c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a9990 ) │ │ │ │ @@ -202370,25 +202368,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a9998 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #80] @ (2a999c ) │ │ │ │ ldr r1, [pc, #80] @ (2a99a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a99a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202399,25 +202397,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb68e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2a9a34 │ │ │ │ + bcs.n 2a9a64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9638 │ │ │ │ + b.n 2a9668 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a9a14 ) │ │ │ │ @@ -202425,25 +202423,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a9a1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #80] @ (2a9a20 ) │ │ │ │ ldr r1, [pc, #80] @ (2a9a24 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a9a28 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202454,25 +202452,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2a99b0 │ │ │ │ + bne.n 2a99e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #29] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a95fc │ │ │ │ + b.n 2a962c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -202626,17 +202624,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r6, r7, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9698 │ │ │ │ + b.n 2a96c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9d00 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202689,19 +202687,19 @@ │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9bee │ │ │ │ nop │ │ │ │ lsrs r2, r4, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9d8c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9cee │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -202718,23 +202716,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a9d04 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2a9cd2 │ │ │ │ @@ -202752,19 +202750,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2aa314 │ │ │ │ + b.n 2aa344 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa328 │ │ │ │ + b.n 2aa358 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2a9e3c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -202878,25 +202876,25 @@ │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9d96 │ │ │ │ nop │ │ │ │ lsrs r2, r5, #23 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9f74 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa2d0 │ │ │ │ + b.n 2aa300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r3, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa2f8 │ │ │ │ + b.n 2aa328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa250 │ │ │ │ + b.n 2aa280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2a9ec0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202905,22 +202903,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2a9eaa │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -202928,19 +202926,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2aa108 │ │ │ │ + b.n 2aa138 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa130 │ │ │ │ + b.n 2aa160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -202969,15 +202967,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2aa1bc ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a9f30 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -203216,33 +203214,33 @@ │ │ │ │ b.n 2aa0f0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #16 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + b.n 2aa1c4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa2d0 │ │ │ │ + b.n 2aa300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r6, #15 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r0, r0, #15 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa374 │ │ │ │ + b.n 2aa3a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa300 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r1, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2aa288 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -203254,33 +203252,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #136] @ (2aa294 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -203299,37 +203297,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2aa2a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 2aa1c4 │ │ │ │ + ble.n 2aa1f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 2aa25c │ │ │ │ + bgt.n 2aa28c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 2aa1cc │ │ │ │ + ble.n 2aa1fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 2aa1f4 │ │ │ │ + blt.n 2aa224 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -203352,15 +203350,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2aa4bc │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2aa474 │ │ │ │ @@ -203633,59 +203631,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a8e98 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 2aa64c │ │ │ │ + bgt.n 2aa67c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bgt.n 2aa578 │ │ │ │ + bgt.n 2aa5a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa754 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 2aa600 │ │ │ │ + ble.n 2aa630 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r0, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r6, #25 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bgt.n 2aa698 │ │ │ │ + bgt.n 2aa6c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 2aa5a4 │ │ │ │ + blt.n 2aa5d4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 2aa670 │ │ │ │ + bgt.n 2aa6a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r4, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa750 │ │ │ │ + blt.n 2aa580 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r5, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203711,26 +203709,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aa6ea │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2aa6a6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -203780,33 +203778,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2aa784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2aa722 │ │ │ │ nop │ │ │ │ lsls r0, r2, #18 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa75c │ │ │ │ + bls.n 2aa78c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 2aa784 │ │ │ │ + bls.n 2aa7b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa8a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 2aa67c │ │ │ │ + bge.n 2aa6ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 2aa7c4 │ │ │ │ + bge.n 2aa7f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2aa9b8 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -204007,47 +204005,47 @@ │ │ │ │ nop │ │ │ │ lsls r4, r5, #13 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #13 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + cmp r2, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aaafc ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 2aa918 │ │ │ │ + bls.n 2aa948 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r4, #9 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r2, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa988 │ │ │ │ + bhi.n 2aa9b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa974 │ │ │ │ + bhi.n 2aa9a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aaaac │ │ │ │ + bhi.n 2aaadc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aaa8c │ │ │ │ + bhi.n 2aaabc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2aaa1a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -204094,27 +204092,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2aaaac ) │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bmi.n 2aab60 │ │ │ │ + bmi.n 2aab90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aaab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204133,15 +204131,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aab06 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2aaada │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204151,19 +204149,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 2aaaa4 │ │ │ │ + bmi.n 2aaad4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 2aaad0 │ │ │ │ + bmi.n 2aab00 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aab24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204177,29 +204175,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2aab70 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 2aac08 │ │ │ │ + bmi.n 2aac38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2aaaa4 │ │ │ │ + bcc.n 2aaad4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aab74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204215,31 +204213,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 2aac54 │ │ │ │ + bcc.n 2aac84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2aabbc │ │ │ │ + bmi.n 2aabec │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2aabdc │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -204248,22 +204246,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2aac14 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldmia r5, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2aacb4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -204390,21 +204388,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr.w ip, [pc, #96] @ 2aaddc │ │ │ │ add ip, pc │ │ │ │ b.n 2aad3c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr.w ip, [pc, #80] @ 2aade0 │ │ │ │ add ip, pc │ │ │ │ b.n 2aad08 │ │ │ │ ldr r2, [pc, #76] @ (2aade4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -204421,15 +204419,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2aadf0 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2aacfa │ │ │ │ nop │ │ │ │ cdp2 0, 3, cr0, cr2, cr2, {3} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204440,15 +204438,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2aad28 │ │ │ │ + bge.n 2aad58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204589,15 +204587,15 @@ │ │ │ │ b.n 2aaf42 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2ab020 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204614,15 +204612,15 @@ │ │ │ │ bpl.n 2aaf62 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2ab02c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #72] @ (2ab030 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aaf4c │ │ │ │ ldr r3, [pc, #52] @ (2ab028 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -204630,33 +204628,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aaf4c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2ab034 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2aaf4c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2aaf42 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r4], #-392 @ 0xfffffe78 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2aaf8c │ │ │ │ + bhi.n 2aafbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2aaf78 │ │ │ │ + bhi.n 2aafa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2ab0b4 ) │ │ │ │ @@ -204664,61 +204662,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2ab0bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #96] @ (2ab0c0 ) │ │ │ │ ldr r1, [pc, #96] @ (2ab0c4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #80] @ (2ab0c8 ) │ │ │ │ ldr r2, [pc, #84] @ (2ab0cc ) │ │ │ │ ldr r3, [pc, #84] @ (2ab0d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2ab0d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #60] @ (2ab0d8 ) │ │ │ │ ldr r1, [pc, #64] @ (2ab0dc ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204849,27 +204847,27 @@ │ │ │ │ bne.n 2ab2ae │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2ab26a │ │ │ │ cbz r3, 2ab296 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2ab2d8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 6ad834 │ │ │ │ + bl 6ad84c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2ab27c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c94c0 │ │ │ │ @@ -204881,15 +204879,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab27c │ │ │ │ b.n 2ab272 │ │ │ │ ldr r1, [pc, #56] @ (2ab2e8 ) │ │ │ │ @@ -204903,27 +204901,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab228 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ab2f0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ab228 │ │ │ │ nop │ │ │ │ ... │ │ │ │ vst4.16 {d0-d3}, [r2 :128], r2 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ab2e8 │ │ │ │ + bvs.n 2ab318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -205141,19 +205139,19 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ab484 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6920062 │ │ │ │ ldr r0, [pc, #304] @ (2ab664 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], {69} @ 0x45 │ │ │ │ + stc 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2aba3c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -205163,15 +205161,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2aba44 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2aba48 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -205632,80 +205630,80 @@ │ │ │ │ ldr r1, [pc, #124] @ (2abaac ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ab9dc │ │ │ │ ldr r2, [pc, #120] @ (2abab0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ab9d4 │ │ │ │ nop │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 2ab968 │ │ │ │ + bcc.n 2ab998 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2ab994 │ │ │ │ + bcc.n 2ab9c4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sbcs.w r0, ip, #14811136 @ 0xe20000 │ │ │ │ ldr r0, [pc, #304] @ (2abb80 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ + lsls r6, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 2aba98 │ │ │ │ + bcc.n 2abac8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r7, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 2aba88 │ │ │ │ + bcs.n 2abab8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2abad4 │ │ │ │ + bne.n 2abb04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 2abc04 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 2abc64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, r6 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 2aba90 │ │ │ │ + beq.n 2abac0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vswp q0, q1 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + vmla.i q8, q5, d2[0] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 2abaf0 │ │ │ │ + blt.n 2abb20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205726,22 +205724,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2abc00 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2abc00 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2abbc4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -205800,27 +205798,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad834 │ │ │ │ + b.w 6ad84c │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205840,22 +205838,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2abd48 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2abd48 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2abd06 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -205912,15 +205910,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad834 │ │ │ │ + b.w 6ad84c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -205933,51 +205931,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abdb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (2abdb8 ) │ │ │ │ ldr r1, [pc, #64] @ (2abdbc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (2abdc0 ) │ │ │ │ ldr r3, [pc, #52] @ (2abdc4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xface0048 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + @ instruction: 0xfae60048 │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abe24 ) │ │ │ │ @@ -205985,51 +205983,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abe2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (2abe30 ) │ │ │ │ ldr r1, [pc, #64] @ (2abe34 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (2abe38 ) │ │ │ │ ldr r3, [pc, #52] @ (2abe3c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa560048 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + @ instruction: 0xfa6e0048 │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abe9c ) │ │ │ │ @@ -206037,51 +206035,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abea4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (2abea8 ) │ │ │ │ ldr r1, [pc, #64] @ (2abeac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (2abeb0 ) │ │ │ │ ldr r3, [pc, #52] @ (2abeb4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr??.w r0, [lr, #72] @ 0x48 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + ldr??.w r0, [r6, #72] @ 0x48 │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -206182,29 +206180,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2abfb2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2ac024 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2abfb2 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2abfa8 │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr], #-392 @ 0xfffffe78 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ac0ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -206216,15 +206214,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -206250,19 +206248,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2ac148 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206270,15 +206268,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2ac150 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2ac154 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2ac122 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -206313,25 +206311,25 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ac0f0 │ │ │ │ nop │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bic.w r0, r0, r2, asr #1 │ │ │ │ ldr r0, [pc, #304] @ (2ac28c ) │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r2, r2] │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + ldr.w r0, [sl, r2] │ │ │ │ + b.n 2ac184 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2ac220 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206339,15 +206337,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2ac228 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2ac22c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2ac1fc │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -206356,15 +206354,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2ac1d6 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2ac1c4 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2ac1f6 │ │ │ │ bl 3c7bf4 │ │ │ │ @@ -206393,25 +206391,25 @@ │ │ │ │ ldr r2, [pc, #40] @ (2ac238 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ac19e │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrd r0, r0, [r2, #-392]! @ 0x188 │ │ │ │ ldr r0, [pc, #304] @ (2ac364 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7680042 │ │ │ │ - svc 30 │ │ │ │ + @ instruction: 0xf7800042 │ │ │ │ + svc 54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2ac3d4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -206423,15 +206421,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2ac3e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 3c9970 │ │ │ │ cbnz r0, 2ac290 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -206439,15 +206437,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac396 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -206501,15 +206499,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -206537,15 +206535,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ b.n 2ac33a │ │ │ │ ldr r2, [pc, #84] @ (2ac3ec ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2ac3f0 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -206565,33 +206563,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac3fc ) │ │ │ │ ldr r0, [pc, #56] @ (2ac400 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia.w r4!, {r1, r5, r6} │ │ │ │ bl 2343e6 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr r0, [pc, #304] @ (2ac520 ) │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, lr, #12713984 @ 0xc20000 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + @ instruction: 0xf5e60042 │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ac468 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206601,15 +206599,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac452 │ │ │ │ ldr r1, [pc, #52] @ (2ac474 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206622,19 +206620,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac23c │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206648,15 +206646,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac4ca │ │ │ │ ldr r1, [pc, #52] @ (2ac4ec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206669,19 +206667,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac23c │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r5, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206695,15 +206693,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac542 │ │ │ │ ldr r1, [pc, #52] @ (2ac564 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206716,32 +206714,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac23c │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #2094] @ 0x82e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ac580 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ cbnz r6, 2ac5bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -206749,47 +206747,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ac5f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ac5f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #72] @ (2ac5f8 ) │ │ │ │ ldr r1, [pc, #76] @ (2ac5fc ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2ac600 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #7 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2960048 │ │ │ │ + subw r0, lr, #72 @ 0x48 │ │ │ │ cbnz r6, 2ac626 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r3, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -206841,27 +206839,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac628 │ │ │ │ ldrh.w r1, [r0, #272] @ 0x110 │ │ │ │ uxtb r2, r3 │ │ │ │ ldr r0, [pc, #28] @ (2ac6a8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac628 │ │ │ │ nop │ │ │ │ b.n 2ac080 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r5} │ │ │ │ + stmia r5!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w ip, [pc, #168] @ 2ac768 │ │ │ │ @@ -206924,15 +206922,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac714 │ │ │ │ ldr r0, [pc, #48] @ (2ac784 ) │ │ │ │ mov r2, r3 │ │ │ │ ldrh.w r1, [r4, #272] @ 0x110 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac714 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ b.n 2abffc │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206942,15 +206940,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2acf64 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r7} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206986,15 +206984,15 @@ │ │ │ │ bgt.n 2ac800 │ │ │ │ b.n 2ac81c │ │ │ │ ldr.w r0, [r4, #2088] @ 0x828 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2084] @ 0x824 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2088] @ 0x828 │ │ │ │ ble.n 2ac81c │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2072] @ 0x818 │ │ │ │ @@ -207028,30 +207026,30 @@ │ │ │ │ str.w r3, [r4, #2080] @ 0x820 │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2088] @ 0x828 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2084] @ 0x824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2ac7d6 │ │ │ │ add r1, pc, #76 @ (adr r1, 2ac8d8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -207100,25 +207098,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #232] @ (2aca08 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #220] @ (2aca0c ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #2076] @ 0x81c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ac9d8 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r2, [r0, #272] @ 0x110 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ @@ -207163,49 +207161,49 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 3c7c94 │ │ │ │ str.w r0, [r4, #2072] @ 0x818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac96e │ │ │ │ ldr r0, [pc, #76] @ (2aca1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2ac96e │ │ │ │ ldr r4, [pc, #68] @ (2aca20 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ movs r2, #193 @ 0xc1 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ac96e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 2acdf4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #688 @ 0x2b0 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2acd48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2aca90 │ │ │ │ sub sp, #20 │ │ │ │ @@ -207213,15 +207211,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (2aca98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #52] @ 2aca88 │ │ │ │ ldr r2, [pc, #68] @ (2aca9c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2acaa0 ) │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -207240,23 +207238,23 @@ │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r1, r2, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str.w r2, [r0, #580] @ 0x244 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -207274,42 +207272,42 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2acaf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ ldr r2, [pc, #20] @ (2acafc ) │ │ │ │ ldr r1, [pc, #20] @ (2acb00 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a2310 │ │ │ │ push {r2, r5, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2acb5c │ │ │ │ ldr r2, [pc, #68] @ (2acb60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2acb64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (2acb68 ) │ │ │ │ ldr r3, [pc, #60] @ (2acb6c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2acb70 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -207320,33 +207318,33 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + b.w 54cee4 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r6, #-288] @ 0xfffffee0 │ │ │ │ + stc 0, cr0, [lr, #-288]! @ 0xfffffee0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ str.w r1, [r3, #204] @ 0xcc │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -207359,15 +207357,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ lsls r5, r0, #20 │ │ │ │ lsls r5, r0, #21 │ │ │ │ str r2, [r2, r4] │ │ │ │ subs r0, #32 │ │ │ │ ldr r0, [pc, #196] @ (2acc78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -207393,25 +207391,25 @@ │ │ │ │ lsls r0, r1, #31 │ │ │ │ bpl.n 2acbbc │ │ │ │ bic.w ip, r1, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w ip, [r2, #714] @ 0x2ca │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2acbbc │ │ │ │ ldrb.w r3, [r2, #714] @ 0x2ca │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 2acbba │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #714] @ 0x2ca │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2acbba │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ cbz r3, 2acc5c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #144] @ 0x90 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #494] @ 0x1ee │ │ │ │ @@ -207429,20 +207427,20 @@ │ │ │ │ adds r3, r1, #1 │ │ │ │ bne.n 2acc6a │ │ │ │ ldrb.w r3, [r2, #545] @ 0x221 │ │ │ │ b.n 2acbbc │ │ │ │ ldr r0, [pc, #16] @ (2acc7c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2acc64 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -207545,30 +207543,30 @@ │ │ │ │ beq.n 2acd64 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2ace14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acd64 │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2acd98 │ │ │ │ b.n 2acd64 │ │ │ │ ldr r3, [pc, #68] @ (2ace10 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2acd64 │ │ │ │ ldr r0, [pc, #64] @ (2ace18 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acd64 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #584] @ 0x248 │ │ │ │ b.n 2acd6a │ │ │ │ @@ -207579,55 +207577,55 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2acde6 │ │ │ │ ldr r0, [pc, #28] @ (2ace1c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ble.n 2acdf4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - it pl │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ - wfe │ │ │ │ + nop {7} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + it cc │ │ │ │ + lslcc r2, r0, #1 │ │ │ │ + nop {6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - it mi │ │ │ │ - lslmi r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ace68 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (2ace6c ) │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #52] @ (2ace70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sev │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - bkpt 0x004a │ │ │ │ + it pl │ │ │ │ + lslpl r2, r0, #1 │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #132] @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207638,25 +207636,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #72] @ (2acef0 ) │ │ │ │ ldr r2, [pc, #76] @ (2acef4 ) │ │ │ │ ldr r1, [pc, #76] @ (2acef8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ str.w r7, [r4, #556] @ 0x22c │ │ │ │ cbz r7, 2aced8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ @@ -207669,19 +207667,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3c94c0 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2acfb4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207752,15 +207750,15 @@ │ │ │ │ blt.n 2acfac │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2acf40 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2ad058 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207814,15 +207812,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2ad0b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac1ffff │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bge.n 2ad018 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207846,15 +207844,15 @@ │ │ │ │ beq.n 2ad162 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2ad170 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -207902,15 +207900,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2ad0dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2ad1ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2ad0dc │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2ad0cc │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -207922,32 +207920,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2ad0dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ad1b0 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2ad0dc │ │ │ │ ldr r0, [pc, #24] @ (2ad1b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ad120 │ │ │ │ bge.n 2ad288 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r3} │ │ │ │ + pop {r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #224] @ (2ad2a8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207956,15 +207954,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad288 │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ @@ -208017,31 +208015,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2ad1ea │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2ad328 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pld [r5, #4095] @ 0xfff │ │ │ │ - rev16 r0, r0 │ │ │ │ + rev16 r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bhi.n 2ad214 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -208068,25 +208066,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #132] @ 0x84 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #164] @ (2ad3bc ) │ │ │ │ ldr r2, [pc, #168] @ (2ad3c0 ) │ │ │ │ ldr r1, [pc, #168] @ (2ad3c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2ad37c │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -208102,15 +208100,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #572] @ 0x23c │ │ │ │ bl 3c908c │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2ad32e │ │ │ │ @@ -208135,19 +208133,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2ad408 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 2ad7bc ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 2ad41c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #72 @ (adr r5, 2ad410 ) │ │ │ │ + add r5, pc, #168 @ (adr r5, 2ad470 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvc.n 2ad2d8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -208187,15 +208185,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2ad2bc │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r0, [r4, #552] @ 0x228 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #552] @ 0x228 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ad462 │ │ │ │ @@ -208211,15 +208209,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r6, [r4, #164] @ 0xa4 │ │ │ │ cbz r6, 2ad4d4 │ │ │ │ ldr.w r3, [r4, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2ad452 │ │ │ │ ldr.w r2, [r4, #168] @ 0xa8 │ │ │ │ add r3, r2 │ │ │ │ @@ -208240,15 +208238,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2ad452 │ │ │ │ ldr r0, [pc, #48] @ (2ad4ec ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ad452 │ │ │ │ ldr.w r2, [r4, #552] @ 0x228 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2ad426 │ │ │ │ b.n 2ad41c │ │ │ │ mov r1, r6 │ │ │ │ @@ -208257,15 +208255,15 @@ │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ b.n 2ad484 │ │ │ │ nop │ │ │ │ bvc.n 2ad52c │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2ad508 │ │ │ │ + cbnz r4, 2ad50e │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #508] @ (2ad700 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -208279,26 +208277,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ bl 307cc4 │ │ │ │ ldr r2, [pc, #480] @ (2ad710 ) │ │ │ │ ldr r1, [pc, #484] @ (2ad714 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 3c9970 │ │ │ │ cbnz r0, 2ad562 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208356,15 +208354,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad6d8 │ │ │ │ ldr r3, [pc, #284] @ (2ad71c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #284] @ (2ad720 ) │ │ │ │ @@ -208373,42 +208371,42 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #840 @ 0x348 │ │ │ │ bl 307ab8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #256] @ (2ad724 ) │ │ │ │ ldr r2, [pc, #260] @ (2ad728 ) │ │ │ │ ldr r1, [pc, #260] @ (2ad72c ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #260] @ (2ad730 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -208439,15 +208437,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ad740 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1411 @ 0x583 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208458,60 +208456,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ad74c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1427 @ 0x593 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ad5fc │ │ │ │ ldr r0, [pc, #88] @ (2ad750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ad6a0 │ │ │ │ nop │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r7, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #32 @ (adr r3, 2ad728 ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 2ad788 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 2ad9c4 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 2ada24 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bpl.n 2ad6f4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb756 │ │ │ │ + @ instruction: 0xb76e │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 4171a │ │ │ │ add r2, sp, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #952 @ (adr r1, 2adae4 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 2ad744 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #16 @ (adr r2, 2ad740 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 2ad7a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 2ad958 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 2ad9b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb766 │ │ │ │ + @ instruction: 0xb77e │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2728] @ 2ae210 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -208675,15 +208673,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2ad8fa │ │ │ │ ldr.w r0, [pc, #2356] @ 2ae224 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #188] @ 0xbc │ │ │ │ str.w r7, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad796 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2ad91c │ │ │ │ @@ -208972,15 +208970,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad900 │ │ │ │ ldr.w r0, [pc, #1732] @ 2ae22c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ad900 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad796 │ │ │ │ ldr.w r2, [pc, #1700] @ 2ae230 │ │ │ │ @@ -208992,24 +208990,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae52e │ │ │ │ ldr.w r0, [pc, #1680] @ 2ae234 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ ldr.w r2, [pc, #1644] @ 2ae220 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2adb7e │ │ │ │ ldr.w r0, [pc, #1656] @ 2ae238 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2adb7e │ │ │ │ ldr.w r2, [pc, #1604] @ 2ae220 │ │ │ │ @@ -209026,15 +209024,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae52e │ │ │ │ ldr.w r0, [pc, #1596] @ 2ae240 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2adc26 │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -209103,15 +209101,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ @@ -209153,15 +209151,15 @@ │ │ │ │ beq.n 2add92 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ str.w r1, [r4, #180] @ 0xb4 │ │ │ │ adds r1, r6, r5 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -209203,15 +209201,15 @@ │ │ │ │ strb.w r7, [r4, #214] @ 0xd6 │ │ │ │ strd r3, r3, [r4, #476] @ 0x1dc │ │ │ │ b.n 2adb7e │ │ │ │ ldr.w r0, [pc, #1068] @ 2ae244 │ │ │ │ mov r1, r7 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 2adb7e │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ae4aa │ │ │ │ subs r3, r6, #1 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ @@ -209280,15 +209278,15 @@ │ │ │ │ ldr r2, [pc, #808] @ (2ae220 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2adb7e │ │ │ │ ldr r0, [pc, #836] @ (2ae248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr r2, [pc, #820] @ (2ae24c ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -209310,15 +209308,15 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2ad900 │ │ │ │ ldr r0, [pc, #764] @ (2ae250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adc26 │ │ │ │ @@ -209352,15 +209350,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (2ae220 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2adb7e │ │ │ │ ldr r0, [pc, #644] @ (2ae254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adc26 │ │ │ │ @@ -209403,49 +209401,49 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad900 │ │ │ │ ldr r0, [pc, #504] @ (2ae258 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr r2, [pc, #428] @ (2ae220 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2ad900 │ │ │ │ ldr r0, [pc, #472] @ (2ae25c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr r2, [pc, #392] @ (2ae220 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2adb7e │ │ │ │ ldr r0, [pc, #444] @ (2ae260 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2adbca │ │ │ │ ldr r0, [pc, #428] @ (2ae264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.n 2ad900 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2adb7e │ │ │ │ @@ -209482,36 +209480,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2adb7e │ │ │ │ ldr r0, [pc, #300] @ (2ae268 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2adbca │ │ │ │ ldr r0, [pc, #284] @ (2ae26c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.w 2ad900 │ │ │ │ ldr r2, [pc, #184] @ (2ae220 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ad900 │ │ │ │ ldr r0, [pc, #248] @ (2ae270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ b.w 2ad900 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ @@ -209551,66 +209549,66 @@ │ │ │ │ ands.w r0, r1, #8 │ │ │ │ mov r8, r0 │ │ │ │ beq.w 2add02 │ │ │ │ ldr r0, [pc, #112] @ (2ae274 ) │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 2adb7e │ │ │ │ bcc.n 2ae14c │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2ae138 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bcc.n 2ae2fc │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bne.n 2ae1d4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxtb r6, r5 │ │ │ │ + cbz r6, 2ae288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 2ae256 │ │ │ │ + cbz r0, 2ae25c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb.w r0, [r4, #82] @ 0x52 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + strh.w r0, [ip, #82] @ 0x52 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #249 @ 0xf9 │ │ │ │ bgt.w 2adbd8 │ │ │ │ cmp r1, #223 @ 0xdf │ │ │ │ ble.n 2ae37a │ │ │ │ sub.w r2, r1, #224 @ 0xe0 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -209671,28 +209669,28 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.n 2adb7e │ │ │ │ ldr r0, [pc, #576] @ (2ae58c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ b.n 2addee │ │ │ │ ldr r0, [pc, #568] @ (2ae590 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ae1e2 │ │ │ │ ldr r0, [pc, #552] @ (2ae594 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ae1f4 │ │ │ │ cmp r1, #119 @ 0x77 │ │ │ │ ble.w 2adbd4 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.w 2adbd8 │ │ │ │ ldr.w r2, [r4, #176] @ 0xb0 │ │ │ │ @@ -209725,38 +209723,38 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ umull r6, r3, r3, r2 │ │ │ │ umlal r3, r1, r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, r9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r7 │ │ │ │ bge.n 2ae50a │ │ │ │ ldr.w r5, [r4, #576] @ 0x240 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2adb7e │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ b.w 2adb7e │ │ │ │ ldr r3, [pc, #356] @ (2ae598 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209795,53 +209793,53 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldrb.w r2, [r2, #215] @ 0xd7 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r2, [r1, #494] @ 0x1ee │ │ │ │ b.w 2adb7e │ │ │ │ ldr r0, [pc, #244] @ (2ae5a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ strb.w r7, [r5, #215] @ 0xd7 │ │ │ │ b.w 2adb7e │ │ │ │ ldr r0, [pc, #232] @ (2ae5a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2ae3ac │ │ │ │ ldr r0, [pc, #224] @ (2ae5a8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #212] @ (2ae5ac ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 2ae574 │ │ │ │ movw r1, #5000 @ 0x1388 │ │ │ │ b.w 2adc92 │ │ │ │ ldr r0, [pc, #200] @ (2ae5b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2adeca │ │ │ │ ldr r0, [pc, #192] @ (2ae5b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2ade82 │ │ │ │ ldr r0, [pc, #184] @ (2ae5b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2adea8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.w 2adb7e │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2adb7e │ │ │ │ adds r2, r4, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ @@ -209870,46 +209868,46 @@ │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.w 2adb7e │ │ │ │ ldr r0, [pc, #68] @ (2ae5bc ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ae4de │ │ │ │ ldr r0, [pc, #60] @ (2ae5c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ae53c │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ae2a2 │ │ │ │ - vqshrun.s64 d26, q11, #1 │ │ │ │ + vtbx.8 d26, {d15}, d14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #800 @ 0x320 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #848 @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2ae626 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2ae5e6 │ │ │ │ @@ -209967,49 +209965,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2ae674 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r4, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ae684 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2ae694 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ae6ac ) │ │ │ │ ldr r2, [pc, #20] @ (2ae6b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ae6b4 ) │ │ │ │ @@ -210017,15 +210015,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -210037,15 +210035,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2ae744 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r4, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #92] @ (2ae748 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -210068,31 +210066,31 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2ae6fc │ │ │ │ ldr r0, [pc, #44] @ (2ae754 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2ae6fc │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adc.w r0, lr, #82 @ 0x52 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + sbc.w r0, r6, #82 @ 0x52 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r4!, {r1, r3, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #752 @ 0x2f0 │ │ │ │ + add r4, sp, #848 @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2ae7c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210112,15 +210110,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2ae7d4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [pc, #52] @ (2ae7d0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ae77e │ │ │ │ ldr r1, [pc, #44] @ (2ae7d8 ) │ │ │ │ @@ -210131,27 +210129,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae77e │ │ │ │ ldr r0, [pc, #32] @ (2ae7dc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop │ │ │ │ stmia r3!, {r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2ae838 ) │ │ │ │ ldr r3, [pc, #88] @ (2ae83c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2ae7fc │ │ │ │ @@ -210172,41 +210170,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ae844 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae7ee │ │ │ │ ldr r0, [pc, #48] @ (2ae848 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #44] @ (2ae84c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ae7ee │ │ │ │ ldr r3, [pc, #28] @ (2ae844 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ae7ee │ │ │ │ ldr r0, [pc, #28] @ (2ae850 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ stmia r3!, {r3, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2ae8e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -210217,15 +210215,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2ae8f4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #112] @ (2ae8f8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ae8bc │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -210256,31 +210254,31 @@ │ │ │ │ bpl.n 2ae890 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2ae904 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ae890 │ │ │ │ nop │ │ │ │ - vshr.s32 q0, q1, #10 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + vshr.s8 q8, q1, #2 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r2!, {r1, r2, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2ae9ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -210289,34 +210287,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ae9b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #132] @ (2ae9b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2ae9bc ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2ae9c0 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #100] @ (2ae9c4 ) │ │ │ │ ldr r2, [pc, #100] @ (2ae9c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2ae9cc ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -210342,22 +210340,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vqadd.s8 q0, q2, q1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + vqadd.s16 q0, q6, q1 │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -210531,15 +210529,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -210571,28 +210569,28 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stc 0, cr0, [lr, #328] @ 0x148 │ │ │ │ + stc 0, cr0, [r6, #328]! @ 0x148 │ │ │ │ lsls r5, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mrrc 0, 5, r0, r4, cr2 │ │ │ │ - add r7, pc, #928 @ (adr r7, 2aefc8 ) │ │ │ │ + stcl 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ + add r0, sp, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc 0, cr0, [r2], #-328 @ 0xfffffeb8 │ │ │ │ - add r7, pc, #792 @ (adr r7, 2aef48 ) │ │ │ │ + mcrr 0, 5, r0, sl, cr2 │ │ │ │ + add r7, pc, #888 @ (adr r7, 2aefa8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2aed5c │ │ │ │ sub sp, #28 │ │ │ │ @@ -210612,15 +210610,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #816 @ 0x330 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2aed44 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2aeca6 │ │ │ │ @@ -210641,19 +210639,19 @@ │ │ │ │ cbz r1, 2aecbe │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aecec │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2aec92 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -210662,15 +210660,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2aecca │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr r2, [pc, #108] @ (2aed70 ) │ │ │ │ ldr r3, [pc, #96] @ (2aed64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210700,31 +210698,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ blx 2232fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - rsbs r0, r8, r2, lsr #1 │ │ │ │ + @ instruction: 0xebf00052 │ │ │ │ bkpt 0x00be │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2aeebc ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 2aef1c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #384 @ (adr r7, 2aeef0 ) │ │ │ │ + add r7, pc, #480 @ (adr r7, 2aef50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bkpt 0x0008 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xeaf20052 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add.w r0, sl, r2, lsr #1 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #520 @ (adr r6, 2aef88 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 2aefe8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2aee6c ) │ │ │ │ @@ -210747,31 +210745,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aee42 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ ldr r0, [pc, #156] @ (2aee74 ) │ │ │ │ ldr r2, [pc, #156] @ (2aee78 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2aee7c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2aee54 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2aedfc │ │ │ │ @@ -210817,18 +210815,18 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2aee0a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r8, r2, lsr #1 │ │ │ │ - add r7, pc, #288 @ (adr r7, 2aef9c ) │ │ │ │ + orn r0, r0, r2, lsr #1 │ │ │ │ + add r7, pc, #384 @ (adr r7, 2aeffc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #408 @ (adr r7, 2af018 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2af078 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210878,15 +210876,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2aef78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210896,46 +210894,46 @@ │ │ │ │ ldr r2, [pc, #76] @ (2aef80 ) │ │ │ │ ldr r1, [pc, #80] @ (2aef84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #64] @ (2aef88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 53e648 │ │ │ │ + bl 53e660 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2aef8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2aef14 │ │ │ │ ldr r0, [pc, #32] @ (2aef90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2aef14 │ │ │ │ - add r6, pc, #968 @ (adr r6, 2af344 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 2aefa4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [r0], #328 @ 0x148 │ │ │ │ - add r5, pc, #968 @ (adr r5, 2af34c ) │ │ │ │ + stmdb r8, {r1, r4, r6} │ │ │ │ + add r6, pc, #40 @ (adr r6, 2aefac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #48 @ (adr r6, 2aefb8 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 2af018 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #432 @ (adr r6, 2af13c ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2af19c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 2af278 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 2af2d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2af134 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 2af194 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210953,47 +210951,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2aefea │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2aefea │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af086 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ ldr r0, [pc, #164] @ (2af0a8 ) │ │ │ │ ldr r2, [pc, #168] @ (2af0ac ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2af0b0 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2af072 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2af026 │ │ │ │ @@ -211040,18 +211038,18 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2aeff4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cbnz r6, 2af0f8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81e0052 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2af128 ) │ │ │ │ + @ instruction: 0xe8360052 │ │ │ │ + add r5, pc, #216 @ (adr r5, 2af188 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 2af1a4 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 2af204 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ revsh r4, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211062,15 +211060,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2af164 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2af168 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2af148 │ │ │ │ ldr r3, [pc, #120] @ (2af16c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -211107,27 +211105,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1362 @ 0x552 │ │ │ │ blx 2232fc │ │ │ │ - add r2, pc, #928 @ (adr r2, 2af500 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 2af160 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2af000 │ │ │ │ + b.n 2af030 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #992 @ (adr r2, 2af548 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2af1a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ rev r0, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #960 @ (adr r4, 2af538 ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 2af198 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (2af230 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -211141,24 +211139,24 @@ │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2af218 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 53bb20 │ │ │ │ + bl 53bb38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af218 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af224 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ cmp r0, #8 │ │ │ │ bls.n 2af224 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ sub.w r9, r0, #8 │ │ │ │ add.w r7, r6, #25 │ │ │ │ b.n 2af1fc │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ @@ -211199,15 +211197,15 @@ │ │ │ │ bl 2aef94 │ │ │ │ b.n 2af210 │ │ │ │ nop │ │ │ │ cbnz r4, 2af252 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -211239,15 +211237,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2af4a8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 53bb20 │ │ │ │ + bl 53bb38 │ │ │ │ cbz r0, 2af302 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af32a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -211306,28 +211304,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2af44c │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ ldr r2, [pc, #376] @ (2af4d4 ) │ │ │ │ ldr r1, [pc, #380] @ (2af4d8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2af438 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2af37a │ │ │ │ @@ -211353,27 +211351,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af46c │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ ldr r1, [pc, #268] @ (2af4dc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2af45e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2af3ee │ │ │ │ @@ -211394,15 +211392,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2af2c0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211455,35 +211453,35 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8ac │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aeff0 │ │ │ │ + b.n 2af020 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2aeff0 │ │ │ │ + b.n 2af020 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #576 @ (adr r2, 2af710 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2af770 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb806 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #816 @ (adr r1, 2af808 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 2af868 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #936 @ (adr r1, 2af884 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 2af4e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #480 @ (adr r1, 2af6c0 ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 2af720 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2afc00 │ │ │ │ + b.n 2afc30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 2af7fc ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 2af85c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -211508,15 +211506,15 @@ │ │ │ │ cbz r1, 2af52c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2af574 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2af57c │ │ │ │ ldr r3, [pc, #248] @ (2af638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -211583,72 +211581,72 @@ │ │ │ │ b.n 2af54c │ │ │ │ ldr r1, [pc, #116] @ (2af650 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2af58a │ │ │ │ ldr r0, [pc, #112] @ (2af654 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2af546 │ │ │ │ bl 3c94c0 │ │ │ │ b.n 2af5d4 │ │ │ │ ldr r1, [pc, #100] @ (2af658 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2af65c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2af546 │ │ │ │ ldr r3, [pc, #88] @ (2af660 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af594 │ │ │ │ ldr r3, [pc, #36] @ (2af638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2af594 │ │ │ │ ldr r0, [pc, #72] @ (2af664 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2af594 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r6, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 2af6e8 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 2af748 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2afab4 │ │ │ │ + b.n 2afae4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #568 @ (adr r0, 2af898 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2af8f8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2af920 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 2af980 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2af818 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -211667,20 +211665,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 53bb20 │ │ │ │ + bl 53bb38 │ │ │ │ cbnz r0, 2af6e8 │ │ │ │ ldr r2, [pc, #368] @ (2af830 ) │ │ │ │ ldr r3, [pc, #356] @ (2af824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -211709,29 +211707,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af7ca │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2af72e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af7da │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2af6fa │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2af6fa │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -211753,15 +211751,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 2232e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -211776,15 +211774,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2ae688 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af722 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2af6bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -211802,45 +211800,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2af844 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af6f4 │ │ │ │ ldr r0, [pc, #72] @ (2af848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2af6f4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 2afb64 │ │ │ │ + b.n 2afb94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r2, r3, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #992] @ (2afc24 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1784] @ 2aff58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -211911,15 +211909,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af94a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2afb10 │ │ │ │ ldr.w r3, [pc, #1616] @ 2aff80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2afb9a │ │ │ │ @@ -211963,28 +211961,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2afb90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ b.n 2af93a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -212066,15 +212064,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2afc20 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2afc46 │ │ │ │ ldr.w r3, [pc, #1216] @ 2aff80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2afce6 │ │ │ │ @@ -212122,15 +212120,15 @@ │ │ │ │ bpl.w 2af960 │ │ │ │ mov r0, r1 │ │ │ │ bl 2ae5c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1100] @ 2aff94 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2af968 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2afbc6 │ │ │ │ ldr.w r3, [pc, #1052] @ 2aff80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212144,27 +212142,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2afbbc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2afbbc │ │ │ │ ldr.w r0, [pc, #1044] @ 2aff9c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afbbc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2af9ae │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1024] @ 2affa0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2af93a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2afbc6 │ │ │ │ ldr r3, [pc, #972] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -212172,41 +212170,41 @@ │ │ │ │ bmi.n 2afc9a │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2af98e │ │ │ │ ldr r0, [pc, #988] @ (2affa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2afacc │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afc88 │ │ │ │ ldr r3, [pc, #920] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2afacc │ │ │ │ ldr r1, [pc, #948] @ (2affa8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #948] @ (2affac ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afacc │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2afa80 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2afa7a │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -212228,41 +212226,41 @@ │ │ │ │ bl 2aee84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2af98e │ │ │ │ ldr r7, [pc, #848] @ (2affb0 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [pc, #844] @ (2affb4 ) │ │ │ │ ldr r2, [pc, #844] @ (2affb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #844] @ (2affbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 53e648 │ │ │ │ + bl 53e660 │ │ │ │ b.n 2afacc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af9f4 │ │ │ │ ldr r0, [pc, #816] @ (2affc0 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2afb70 │ │ │ │ ldr r0, [pc, #808] @ (2affc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afbbc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afd48 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afd42 │ │ │ │ @@ -212291,45 +212289,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (2affd0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #744] @ (2affd4 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afacc │ │ │ │ ldr r3, [pc, #728] @ (2affd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2afc4e │ │ │ │ ldr r3, [pc, #632] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2afc4e │ │ │ │ ldr r0, [pc, #712] @ (2affdc ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2afc4e │ │ │ │ ldr r3, [pc, #704] @ (2affe0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af9fc │ │ │ │ ldr r3, [pc, #596] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2af9fc │ │ │ │ ldr r0, [pc, #684] @ (2affe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af9fc │ │ │ │ ldr r7, [pc, #676] @ (2affe8 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2afcb6 │ │ │ │ ldr r3, [pc, #672] @ (2affec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212340,15 +212338,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2afcaa │ │ │ │ ldr r0, [pc, #656] @ (2afff0 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afcaa │ │ │ │ ldr r2, [pc, #648] @ (2afff4 ) │ │ │ │ ldr r3, [pc, #496] @ (2aff5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -212376,30 +212374,30 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2afde8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afdf6 │ │ │ │ ldr r3, [pc, #436] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2afef6 │ │ │ │ ldr r1, [pc, #544] @ (2afff8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #544] @ (2afffc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afef6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -212421,15 +212419,15 @@ │ │ │ │ bne.n 2aff08 │ │ │ │ adds r4, r3, #4 │ │ │ │ bcs.n 2aff08 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ cmp r0, r4 │ │ │ │ bcc.n 2aff08 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 2234b4 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -212482,153 +212480,153 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ b.n 2af98e │ │ │ │ ldr r0, [pc, #280] @ (2b0004 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 22360c │ │ │ │ b.n 2af98e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ (2b0008 ) │ │ │ │ mov.w r2, r8, lsl #5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2afef6 │ │ │ │ ldr r3, [pc, #228] @ (2b000c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2afe60 │ │ │ │ ldr r3, [pc, #80] @ (2aff80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2afe60 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2afe60 │ │ │ │ ldr r0, [pc, #204] @ (2b0010 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2afef8 │ │ │ │ uxth r6, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 80 @ 0x50 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add sp, #104 @ 0x68 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (2b0044 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 2b0004 │ │ │ │ + bgt.n 2b0034 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 2aff24 │ │ │ │ + blt.n 2aff54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #0] │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 37dfca │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2b0040 │ │ │ │ + blt.n 2b0070 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 4fdfea │ │ │ │ + bl 4fdfea │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, sp, #640 @ 0x280 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bge.n 2b0090 │ │ │ │ + bge.n 2b00c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2b01b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212637,25 +212635,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2b01b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #376] @ (2b01bc ) │ │ │ │ mov.w r3, #1320 @ 0x528 │ │ │ │ ldr r1, [pc, #376] @ (2b01c0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r9, [pc, #360] @ 2b01c4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 3fc634 │ │ │ │ ldr r3, [pc, #348] @ (2b01c8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212708,15 +212706,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2ae688 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2b0162 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2b0174 │ │ │ │ mov r0, r8 │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -212727,27 +212725,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 53dbf8 │ │ │ │ + b.w 53dc10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 3c7bf4 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2b00f4 │ │ │ │ @@ -212768,41 +212766,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b0078 │ │ │ │ ldr r0, [pc, #60] @ (2b01e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b0078 │ │ │ │ - bvc.n 2b01a0 │ │ │ │ + bhi.n 2b01d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #648 @ 0x288 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 7, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stcl 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #32] @ (2b0200 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -212830,25 +212828,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1030 @ 0x406 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #652] @ (2b04d4 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2b04d8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2b04dc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212889,51 +212887,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 2234b4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dc50 │ │ │ │ + bl 53dc68 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2b04e4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ ldr r2, [pc, #456] @ (2b04e8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ ldr r2, [pc, #444] @ (2b04ec ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ ldr r2, [pc, #432] @ (2b04f0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -212962,33 +212960,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1097 @ 0x449 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b0014 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2b03fe │ │ │ │ ldr r3, [pc, #292] @ (2b0500 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2b0504 ) │ │ │ │ ldr r1, [pc, #296] @ (2b0508 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #268] @ (2b050c ) │ │ │ │ ldr r3, [pc, #192] @ (2b04c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -213008,124 +213006,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2b0518 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b03f6 │ │ │ │ ldr r3, [pc, #208] @ (2b051c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2b0520 ) │ │ │ │ ldr r1, [pc, #212] @ (2b0524 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1045 @ 0x415 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b03f6 │ │ │ │ ldr r3, [pc, #188] @ (2b0528 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0278 │ │ │ │ ldr r3, [pc, #180] @ (2b052c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b0278 │ │ │ │ ldr r0, [pc, #168] @ (2b0530 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b0278 │ │ │ │ ldr r1, [pc, #160] @ (2b0534 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2b0538 ) │ │ │ │ ldr r3, [pc, #164] @ (2b053c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2b0540 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ mov.w r2, #1104 @ 0x450 │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b03c8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b04ec │ │ │ │ + bvs.n 2b051c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2aff3e │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2afd4a │ │ │ │ vsubw.u , , d31 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2b05e0 │ │ │ │ + bmi.n 2b0410 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 2b058c │ │ │ │ + bmi.n 2b05bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, pc, #40 @ (adr r7, 2b0538 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bcc.n 2b04fc │ │ │ │ + bmi.n 2b052c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #280] @ 0x118 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2b04c8 │ │ │ │ + bcc.n 2b04f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #480] @ (2b070c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r2, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2b0444 │ │ │ │ + bcc.n 2b0474 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2b0610 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213136,35 +213134,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ mov.w r3, #772 @ 0x304 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2b061c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #168] @ (2b0620 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b05ee │ │ │ │ mov r0, r5 │ │ │ │ - bl 53bb20 │ │ │ │ + bl 53bb38 │ │ │ │ cbnz r0, 2b05a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b05e2 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2232e4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -213174,15 +213172,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b05b2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2af84c │ │ │ │ @@ -213196,31 +213194,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0582 │ │ │ │ ldr r0, [pc, #40] @ (2b062c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b0582 │ │ │ │ - bcs.n 2b05a0 │ │ │ │ + bcs.n 2b05d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #592 @ (adr r5, 2b0870 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2b07c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213239,20 +213237,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 53bb20 │ │ │ │ + bl 53bb38 │ │ │ │ cbnz r0, 2b06b0 │ │ │ │ ldr r2, [pc, #336] @ (2b07d8 ) │ │ │ │ ldr r3, [pc, #324] @ (2b07cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -213281,29 +213279,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0780 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2b06f6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2b0778 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2b06c2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b06c2 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -213324,15 +213322,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ adds r0, #24 │ │ │ │ blx 2232e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2b07b8 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -213363,44 +213361,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2b07ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b06bc │ │ │ │ ldr r0, [pc, #68] @ (2b07f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b06bc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - bne.n 2b077c │ │ │ │ + bne.n 2b07ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, pc, #736 @ (adr r4, 2b0aa8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r4, pc, #656 @ (adr r4, 2b0a68 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r4, pc, #528 @ (adr r4, 2b09ec ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #600] @ (2b0a40 ) │ │ │ │ + ldr r6, [pc, #696] @ (2b0aa0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2b0820 ) │ │ │ │ add r0, pc │ │ │ │ @@ -213412,19 +213410,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a2310 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #1008] @ (2b0c20 ) │ │ │ │ + ldr r6, [pc, #80] @ (2b0880 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -213433,58 +213431,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2b08b0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b08b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #92] @ (2b08b8 ) │ │ │ │ ldr r1, [pc, #96] @ (2b08bc ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2b08c0 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54dd9c │ │ │ │ nop │ │ │ │ - bne.n 2b0890 │ │ │ │ + bcs.n 2b08c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bxns sl │ │ │ │ + bxns sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #120] @ (2b093c ) │ │ │ │ + ldr r0, [pc, #216] @ (2b099c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2b095c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213493,41 +213491,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b0964 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2b0968 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2b096c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (2b0970 ) │ │ │ │ ldr r1, [pc, #104] @ (2b0974 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #88] @ (2b0978 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #80] @ (2b097c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2b0980 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -213539,31 +213537,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bne.n 2b0a20 │ │ │ │ + bne.n 2b0a50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -213572,31 +213570,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2b09d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #36] @ (2b09d4 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 53dc00 │ │ │ │ - beq.n 2b0908 │ │ │ │ + b.w 53dc18 │ │ │ │ + beq.n 2b0938 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b09d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -213636,15 +213634,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 605b80 │ │ │ │ + bl 605b98 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2b0b9a │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2b0b54 │ │ │ │ @@ -213654,15 +213652,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2b0bca │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2b0a10 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -213692,69 +213690,69 @@ │ │ │ │ beq.n 2b0a10 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 603154 │ │ │ │ + bl 60316c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b0b12 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2b0aa8 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2b0aa8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 54e858 │ │ │ │ + bl 54e870 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r3, [pc, #184] @ (2b0bec ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2b0bf0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2b0bf4 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2b0a16 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 54e858 │ │ │ │ + bl 54e870 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #132] @ (2b0bf8 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2b0bfc ) │ │ │ │ ldr r3, [pc, #128] @ (2b0c00 ) │ │ │ │ @@ -213764,34 +213762,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0a16 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2b0c04 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2b0c08 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2b0c0c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2b0a16 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2b0c10 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2b0c14 ) │ │ │ │ ldr r0, [pc, #68] @ (2b0c18 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213802,37 +213800,37 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #96 @ (adr r1, 2b0c48 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, pc, #944 @ (adr r0, 2b0f9c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r7!, {r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0c1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213862,29 +213860,29 @@ │ │ │ │ cbnz r5, 2b0c64 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2b0cec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b0d24 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2b0da8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0dc8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2b0c9c │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0de2 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2b0e20 ) │ │ │ │ ldr r3, [pc, #376] @ (2b0e1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -213900,15 +213898,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b0e12 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a31f4 │ │ │ │ + bl 5a320c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0d98 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0c64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0c5e │ │ │ │ @@ -213922,46 +213920,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2b0e2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2b0c9e │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0c64 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b0c74 │ │ │ │ ldr r3, [pc, #264] @ (2b0e30 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2b0e34 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2b0e38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0d04 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a31f4 │ │ │ │ + bl 5a320c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2b0d8a │ │ │ │ cbnz r5, 2b0d5e │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2b0e06 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -214004,39 +214002,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b0e44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0d04 │ │ │ │ ldr r3, [pc, #124] @ (2b0e48 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2b0e4c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2b0e50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0d04 │ │ │ │ ldr r3, [pc, #112] @ (2b0e54 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2b0e58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2b0e5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0d04 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0d5e │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -214046,43 +214044,43 @@ │ │ │ │ nop │ │ │ │ ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #56] @ 0x38 │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0e60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -214105,49 +214103,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a0840 │ │ │ │ + bl 5a0858 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2b0f0c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b0ec4 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2b0ec4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0f40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2b0f30 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2b0f20 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1b1c │ │ │ │ + bl 5a1b34 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 59afb0 │ │ │ │ + bl 59afc8 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -214158,22 +214156,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a1b78 │ │ │ │ + bl 5a1b90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2b0ed0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a1b78 │ │ │ │ + bl 5a1b90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b0eca │ │ │ │ blx 225448 │ │ │ │ │ │ │ │ 002b0f44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -214226,27 +214224,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0fde │ │ │ │ ldr r3, [pc, #148] @ (2b1058 ) │ │ │ │ ldr r2, [pc, #148] @ (2b105c ) │ │ │ │ ldr r1, [pc, #152] @ (2b1060 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214281,34 +214279,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b0fde │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b1070 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2b1152 │ │ │ │ @@ -214485,25 +214483,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 22505c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b1300 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2b1300 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -214518,15 +214516,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2b12fa │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b132e │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2b12d0 │ │ │ │ @@ -214569,15 +214567,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b134a │ │ │ │ ldr r0, [pc, #44] @ (2b1394 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b134a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #632] @ 0x278 │ │ │ │ @@ -214586,15 +214584,15 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b1398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214615,15 +214613,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 5a3268 │ │ │ │ + bl 5a3280 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b1460 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -214673,15 +214671,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2b15f4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b13fe │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2b1248 │ │ │ │ adds r0, #1 │ │ │ │ @@ -214696,15 +214694,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2b13ee │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214752,15 +214750,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2b13f0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214820,15 +214818,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #18] │ │ │ │ + ldrh r4, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b15f8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -215083,25 +215081,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2b1890 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b1844 │ │ │ │ str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 6ad9a4 │ │ │ │ + b.w 6ad9bc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2b1a1c ) │ │ │ │ @@ -215116,23 +215114,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2b1a10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b1a10 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2b1a10 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r2, [pc, #308] @ (2b1a24 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -215250,39 +215248,39 @@ │ │ │ │ b.n 2b199a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b1aac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cbnz r0, 2b1a82 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215323,18 +215321,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b1af0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b1b60 │ │ │ │ @@ -215343,53 +215341,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2b1b68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #72] @ 2b1b6c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 2b1b70 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2b1b74 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2b1b78 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ittt al │ │ │ │ - lslal r2, r2, #1 │ │ │ │ - addal r4, #160 @ 0xa0 │ │ │ │ + itte │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + add r4, #184 @ 0xb8 │ │ │ │ lslal r1, r0, #1 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r6, [r5, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r7, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2b1bf8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215401,26 +215399,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5a0840 │ │ │ │ + bl 5a0858 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2b1a3c │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a1c5c │ │ │ │ + bl 5a1c74 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2b0e60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -215489,21 +215487,21 @@ │ │ │ │ bne.n 2b1c4e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215792,15 +215790,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2b1fae │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -215839,22 +215837,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2b2324 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2b2328 ) │ │ │ │ @@ -215865,23 +215863,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2b2330 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2b219e │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2b21d2 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -215891,19 +215889,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2b20f6 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2b212a │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b214c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a1c5c │ │ │ │ + bl 5a1c74 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2b214e │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -215916,33 +215914,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2b233c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a0900 │ │ │ │ + bl 5a0918 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b230c │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0c1c │ │ │ │ @@ -215959,15 +215957,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2b2348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -216003,15 +216001,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2b2354 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -216023,25 +216021,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0e60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2188 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a1b78 │ │ │ │ + bl 5a1b90 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2b2238 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a1b78 │ │ │ │ + bl 5a1b90 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b22e4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5a1b78 │ │ │ │ + bl 5a1b90 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2b2296 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2b2358 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -216051,15 +216049,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 5a0a9c │ │ │ │ + bl 5a0ab4 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2b22b4 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -216073,15 +216071,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2b2364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b2188 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b189c │ │ │ │ cbnz r0, 2b2302 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -216103,79 +216101,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b237c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b2188 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b22c0 │ │ │ │ ldr r3, [pc, #112] @ (2b2380 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2b2384 ) │ │ │ │ ldr r0, [pc, #112] @ (2b2388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r4, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 2b2372 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r2, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 2b2362 │ │ │ │ + cbnz r4, 2b2368 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 2b2354 │ │ │ │ + cbnz r4, 2b235a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb86a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb81c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7da │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -216233,52 +216231,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b2444 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2b2488 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #40] @ (2b248c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2b2490 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2b2410 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + @ instruction: 0xb6a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -216324,15 +216322,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2b1c38 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2b2536 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -216365,22 +216363,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2b238c │ │ │ │ ldr r0, [pc, #16] @ (2b25a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b257e │ │ │ │ nop │ │ │ │ strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216411,23 +216409,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2b264c │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2b2650 │ │ │ │ cbz r0, 2b262e │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2b2654 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2b2632 │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cbz r0, 2b2632 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -216484,15 +216482,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2b26c4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216535,15 +216533,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b274e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216588,15 +216586,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b27dc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216632,15 +216630,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b2854 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216723,19 +216721,19 @@ │ │ │ │ cbz r3, 2b2984 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cbnz r0, 2b296a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216813,21 +216811,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b29cc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b29cc │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -216887,21 +216885,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2a72 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b2a72 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2b2b34 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216999,15 +216997,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b2ba6 │ │ │ │ ldr r0, [pc, #376] @ (2b2d50 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b2ba6 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2b2b9e │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -217065,15 +217063,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b2cf8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -217100,15 +217098,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2b2c96 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2b2c96 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -217149,27 +217147,27 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r2, #8] │ │ │ │ + strb r0, [r5, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r7, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b2d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217178,15 +217176,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2b2d92 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -217198,15 +217196,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2b25a4 │ │ │ │ @@ -217243,15 +217241,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2b2e2c │ │ │ │ │ │ │ │ @@ -217430,15 +217428,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2e84 │ │ │ │ ldr r0, [pc, #540] @ (2b3230 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2b2e84 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2b2d6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -217492,15 +217490,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6061e8 │ │ │ │ + bl 606200 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b2ed0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b286c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b2ed0 │ │ │ │ @@ -217557,15 +217555,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6061e8 │ │ │ │ + bl 606200 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b317e │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2b31aa │ │ │ │ @@ -217642,33 +217640,33 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r2, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3258 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217684,25 +217682,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2b349e │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #648] @ (2b3520 ) │ │ │ │ ldr r2, [pc, #648] @ (2b3524 ) │ │ │ │ ldr r1, [pc, #652] @ (2b3528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1c38 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -217750,15 +217748,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6061e8 │ │ │ │ + bl 606200 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2b34fc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -217793,15 +217791,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b347c │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2b334a │ │ │ │ bhi.n 2b3436 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217944,19 +217942,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r5, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218034,15 +218032,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b3614 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218079,25 +218077,25 @@ │ │ │ │ b.n 2b35e2 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b3634 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2b35fa │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #96] @ (2b36e0 ) │ │ │ │ ldr r2, [pc, #100] @ (2b36e4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2b36e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2b36b8 │ │ │ │ @@ -218120,25 +218118,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2b36f0 ) │ │ │ │ ldr r0, [pc, #32] @ (2b36f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r4, pc, #440 @ (adr r4, 2b389c ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 2b38fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r0, r2 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + sbcs r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 2b3768 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2b37c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b36f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218151,39 +218149,39 @@ │ │ │ │ cbz r3, 2b376a │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2b3790 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #104] @ (2b3794 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #96] @ (2b3798 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54cac0 │ │ │ │ + bl 54cad8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5a0628 │ │ │ │ + bl 5a0640 │ │ │ │ ldr r3, [pc, #84] @ (2b379c ) │ │ │ │ ldr r1, [pc, #84] @ (2b37a0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2c8000 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2b377a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -218194,23 +218192,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ strb r0, [r7, #15] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b37a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218245,15 +218243,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2b37e0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6a7f90 │ │ │ │ + bl 6a7fa8 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 22505c │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -218262,29 +218260,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2b38ec ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -218306,15 +218304,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2b38f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -218322,25 +218320,25 @@ │ │ │ │ movs r6, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r2, [pc, #56] @ (2b391c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - str r0, [r1, #112] @ 0x70 │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #224 @ (adr r2, 2b39d4 ) │ │ │ │ + add r2, pc, #320 @ (adr r2, 2b3a34 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b3904 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r6, [pc, #56] @ (2b3940 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -218349,77 +218347,77 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2b39a0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2b39a4 ) │ │ │ │ ldr r1, [pc, #116] @ (2b39a8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #100] @ (2b39ac ) │ │ │ │ ldr r2, [pc, #104] @ (2b39b0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2b39b4 ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2b39b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #88] @ (2b39bc ) │ │ │ │ ldr r0, [pc, #88] @ (2b39c0 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2b39c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #320 @ (adr r4, 2b3adc ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 2b3b3c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r5, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #648] @ (2b3c48 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -218435,26 +218433,26 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2b3a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2b2d6c │ │ │ │ nop │ │ │ │ - add r3, pc, #568 @ (adr r3, 2b3c40 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 2b3ca0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2b3aa4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218468,36 +218466,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #96] @ (2b3ab8 ) │ │ │ │ ldr r2, [pc, #96] @ (2b3abc ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 3dd068 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #68] @ (2b3ac0 ) │ │ │ │ ldr r2, [pc, #72] @ (2b3ac4 ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -218507,31 +218505,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #280 @ (adr r3, 2b3bc0 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 2b3c20 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, #52] @ 0x34 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2b3e28 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -218554,15 +218552,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -218636,23 +218634,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2b3e54 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #620] @ (2b3e58 ) │ │ │ │ ldr r1, [pc, #624] @ (2b3e5c ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2b3c70 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -218857,61 +218855,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (2b3e80 ) │ │ │ │ ldr r0, [pc, #104] @ (2b3e84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r2, pc, #576 @ (adr r2, 2b406c ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2b40cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r4, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r3, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #80 @ 0x50 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r2, #24] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 2b4050 ) │ │ │ │ + add r0, pc, #568 @ (adr r0, 2b40b0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r6, #120] @ 0x78 │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2b3fc8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218929,28 +218927,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ bl 307cc4 │ │ │ │ ldr r2, [pc, #264] @ (2b3fdc ) │ │ │ │ ldr r1, [pc, #268] @ (2b3fe0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #248] @ (2b3fe4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2b3fe8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -218973,43 +218971,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2b3f66 │ │ │ │ mov r0, r8 │ │ │ │ bl 3079b0 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3fae │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #172] @ (2b3ff0 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #160] @ (2b3ff4 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dd34 │ │ │ │ + bl 54dd4c │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b37a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2b3f84 │ │ │ │ mov r0, fp │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #112] @ (2b3ff8 ) │ │ │ │ ldr r3, [pc, #68] @ (2b3fcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -219026,44 +219024,44 @@ │ │ │ │ ldr r4, [pc, #76] @ (2b3ffc ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b3f84 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b4000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219074,25 +219072,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b4044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b36f8 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b4048 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219103,31 +219101,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2b409c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b40a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219139,29 +219137,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e20fc │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b40f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219172,53 +219170,53 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b413c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e20b4 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b4140 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2b4152 │ │ │ │ ldr r3, [pc, #16] @ (2b4158 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2b4178 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ mov r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219238,15 +219236,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6061e8 │ │ │ │ + bl 606200 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b41e0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -219255,17 +219253,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 223974 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2b41f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69df5c │ │ │ │ + b.w 69df74 │ │ │ │ nop │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2b425c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -219293,53 +219291,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4226 │ │ │ │ ldr r0, [pc, #28] @ (2b426c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b4226 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2b42d4 ) │ │ │ │ ldr r2, [pc, #84] @ (2b42d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2b42dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #72] @ (2b42e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #68] @ (2b42e4 ) │ │ │ │ ldr r1, [pc, #68] @ (2b42e8 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #56] @ (2b42ec ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -219347,19 +219345,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -219529,15 +219527,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2b44f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b43ee │ │ │ │ ldr r0, [pc, #92] @ (2b44f4 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b43ac │ │ │ │ ldr r0, [pc, #72] @ (2b44ec ) │ │ │ │ @@ -219550,38 +219548,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2b44f8 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b43ac │ │ │ │ str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #736] @ (2b47cc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (2b4728 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -219610,15 +219608,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2b45d6 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b47b6 │ │ │ │ @@ -219638,15 +219636,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2b485c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 3ebdcc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2b45f0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #692] @ (2b4860 ) │ │ │ │ ldr r3, [pc, #668] @ (2b484c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219664,46 +219662,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2b4868 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b45a2 │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea51c │ │ │ │ ldr r2, [pc, #628] @ (2b486c ) │ │ │ │ ldr r1, [pc, #628] @ (2b4870 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r9 │ │ │ │ bl 2c8f74 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b47ea │ │ │ │ - bl 5a1c5c │ │ │ │ + bl 5a1c74 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b480a │ │ │ │ vldr d7, [pc, #508] @ 2b4838 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a0840 │ │ │ │ + bl 5a0858 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b45a2 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2b466a │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -219719,29 +219717,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b4804 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b47f0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -219801,43 +219799,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 2259bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2b45aa │ │ │ │ ldr r2, [pc, #188] @ (2b4874 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2b4878 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b45a2 │ │ │ │ ldr r2, [pc, #168] @ (2b487c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2b4880 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b45a2 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2b466a │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2b46c4 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b46a4 │ │ │ │ @@ -219850,15 +219848,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2b488c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 429e80 │ │ │ │ b.n 2b45a2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -219869,45 +219867,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #32] │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #0] │ │ │ │ + str r6, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r3, #0] │ │ │ │ + strb r4, [r6, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2b4980 │ │ │ │ @@ -219965,15 +219963,15 @@ │ │ │ │ bpl.n 2b48ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2b4990 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b48ec │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2b48e0 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -220007,23 +220005,23 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, r7] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, r7] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2b4a30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220033,15 +220031,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2b4a3c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #112] @ (2b4a40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b4a0e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -220070,31 +220068,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b49d8 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2b4a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b49d8 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r0, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -220153,15 +220151,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4c68 │ │ │ │ ldr.w r0, [pc, #1656] @ 2b518c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4c5c │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2b4c1a │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4f68 │ │ │ │ @@ -220277,15 +220275,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2b5194 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b4c04 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2b5004 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -220450,15 +220448,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4e3a │ │ │ │ ldr r0, [pc, #764] @ (2b519c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4e3a │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2b4caa │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2b4caa │ │ │ │ @@ -220517,15 +220515,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2b4c68 │ │ │ │ ldr r0, [pc, #592] @ (2b51a4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4c5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -220603,15 +220601,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4c68 │ │ │ │ ldr r0, [pc, #356] @ (2b51a8 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4c5c │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2b5180 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -220626,15 +220624,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b4d34 │ │ │ │ ldr r0, [pc, #308] @ (2b51b0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b4d34 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b4bec │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2b4caa │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -220653,15 +220651,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2b4c68 │ │ │ │ ldr r0, [pc, #236] @ (2b51b8 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4c5c │ │ │ │ ldr r3, [pc, #216] @ (2b51b4 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220670,15 +220668,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b4e3a │ │ │ │ ldr r0, [pc, #200] @ (2b51bc ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4e3a │ │ │ │ ldr r0, [pc, #152] @ (2b51a0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -220688,15 +220686,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b4d82 │ │ │ │ ldr r0, [pc, #156] @ (2b51c0 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b4d82 │ │ │ │ ldr r2, [pc, #80] @ (2b5180 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2b4c5c │ │ │ │ @@ -220710,15 +220708,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2b4c36 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b51c8 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2b4c36 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2b4ca4 │ │ │ │ mov r6, r7 │ │ │ │ @@ -220728,45 +220726,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #448] @ (2b5348 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -220907,15 +220905,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2b5ac0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b522a │ │ │ │ b.n 2b5238 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2b5518 │ │ │ │ @@ -220992,15 +220990,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b53ca │ │ │ │ ldr.w r2, [pc, #1592] @ 2b5ac8 │ │ │ │ ldr.w r0, [pc, #1592] @ 2b5acc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b53ca │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2b5684 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -221028,15 +221026,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b52a8 │ │ │ │ ldr.w r2, [pc, #1480] @ 2b5ad0 │ │ │ │ ldr.w r0, [pc, #1480] @ 2b5ad4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b52a8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b58f6 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -221061,15 +221059,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2b5ab8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5294 │ │ │ │ ldr.w r0, [pc, #1388] @ 2b5ae0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b5294 │ │ │ │ ldr.w r2, [pc, #1336] @ 2b5ab8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221095,15 +221093,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b5554 │ │ │ │ ldr.w r2, [pc, #1296] @ 2b5ae4 │ │ │ │ ldr.w r0, [pc, #1296] @ 2b5ae8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b528e │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2b5670 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2b5670 │ │ │ │ @@ -221123,15 +221121,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2b5554 │ │ │ │ ldr.w r2, [pc, #1220] @ 2b5aec │ │ │ │ ldr.w r0, [pc, #1220] @ 2b5af0 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b528e │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2b5278 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221188,15 +221186,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2b5af8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b5286 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b53ca │ │ │ │ ldr r3, [pc, #948] @ (2b5ac4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -221208,15 +221206,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b53ca │ │ │ │ ldr r2, [pc, #980] @ (2b5afc ) │ │ │ │ ldr r0, [pc, #984] @ (2b5b00 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b53ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b5924 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -221259,15 +221257,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b5554 │ │ │ │ ldr r2, [pc, #832] @ (2b5b04 ) │ │ │ │ ldr r0, [pc, #836] @ (2b5b08 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b528e │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -221307,15 +221305,15 @@ │ │ │ │ beq.w 2b5590 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b5590 │ │ │ │ ldr r0, [pc, #712] @ (2b5b0c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b5590 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 22505c │ │ │ │ @@ -221334,15 +221332,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b5422 │ │ │ │ ldr r0, [pc, #644] @ (2b5b14 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b5422 │ │ │ │ ldr r2, [pc, #548] @ (2b5ac4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b564e │ │ │ │ @@ -221353,15 +221351,15 @@ │ │ │ │ bpl.w 2b564e │ │ │ │ ldr r2, [pc, #608] @ (2b5b18 ) │ │ │ │ ldr r0, [pc, #608] @ (2b5b1c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b564e │ │ │ │ ldr r3, [pc, #500] @ (2b5ac4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b54c8 │ │ │ │ @@ -221371,15 +221369,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b54c8 │ │ │ │ ldr r2, [pc, #568] @ (2b5b20 ) │ │ │ │ ldr r0, [pc, #572] @ (2b5b24 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b54c8 │ │ │ │ ldr r3, [pc, #460] @ (2b5ac4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5522 │ │ │ │ ldr r3, [pc, #436] @ (2b5ab8 ) │ │ │ │ @@ -221388,15 +221386,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b5522 │ │ │ │ ldr r2, [pc, #536] @ (2b5b28 ) │ │ │ │ ldr r0, [pc, #536] @ (2b5b2c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b5522 │ │ │ │ ldr r3, [pc, #412] @ (2b5ac4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5744 │ │ │ │ @@ -221406,15 +221404,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b5744 │ │ │ │ ldr r2, [pc, #496] @ (2b5b30 ) │ │ │ │ ldr r0, [pc, #500] @ (2b5b34 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b5744 │ │ │ │ ldr r3, [pc, #372] @ (2b5ac4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b5966 │ │ │ │ ldr r3, [pc, #348] @ (2b5ab8 ) │ │ │ │ @@ -221435,15 +221433,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b5806 │ │ │ │ ldr r2, [pc, #432] @ (2b5b38 ) │ │ │ │ ldr r0, [pc, #436] @ (2b5b3c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b5806 │ │ │ │ ldr r2, [pc, #424] @ (2b5b40 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b576c │ │ │ │ ldr r2, [pc, #276] @ (2b5ab8 ) │ │ │ │ @@ -221452,15 +221450,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b576c │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2b5b44 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b576c │ │ │ │ ldr r3, [pc, #256] @ (2b5ac4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b53ca │ │ │ │ ldr r3, [pc, #232] @ (2b5ab8 ) │ │ │ │ @@ -221469,20 +221467,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b53ca │ │ │ │ ldr r2, [pc, #364] @ (2b5b48 ) │ │ │ │ ldr r0, [pc, #364] @ (2b5b4c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b53ca │ │ │ │ ldr r0, [pc, #348] @ (2b5b50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b528e │ │ │ │ ldr r1, [pc, #328] @ (2b5b54 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -221495,23 +221493,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b5694 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2b5b58 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b5694 │ │ │ │ ldr r2, [pc, #288] @ (2b5b5c ) │ │ │ │ ldr r0, [pc, #288] @ (2b5b60 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2b528e │ │ │ │ ldr r3, [pc, #268] @ (2b5b64 ) │ │ │ │ ldr r2, [pc, #268] @ (2b5b68 ) │ │ │ │ @@ -221538,117 +221536,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5554 │ │ │ │ ldr r2, [pc, #212] @ (2b5b70 ) │ │ │ │ ldr r0, [pc, #216] @ (2b5b74 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2b528e │ │ │ │ ldr r4, [r4, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r3] │ │ │ │ + ldrsb r0, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, r6] │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #928] @ (2b5eb4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #448] @ (2b5d04 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r4] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #128] @ (2b5bf0 ) │ │ │ │ + ldr r5, [pc, #224] @ (2b5c50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5b78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221669,164 +221667,164 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2b5bd6 │ │ │ │ ldr r1, [pc, #264] @ (2b5cd8 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c8068 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2b5cba │ │ │ │ ldr r1, [pc, #244] @ (2b5cdc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #236] @ (2b5ce0 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca64 │ │ │ │ + bl 54ca7c │ │ │ │ ldr r1, [pc, #224] @ (2b5ce4 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2b5ce8 ) │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2b5cec ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2b5cf0 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r1, [pc, #208] @ (2b5cf4 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9bc │ │ │ │ ldr r1, [pc, #196] @ (2b5cf8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9bc │ │ │ │ ldr r1, [pc, #188] @ (2b5cfc ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9bc │ │ │ │ ldr r1, [pc, #176] @ (2b5d00 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9bc │ │ │ │ ldr r1, [pc, #164] @ (2b5d04 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54caa0 │ │ │ │ + bl 54cab8 │ │ │ │ ldr r2, [pc, #156] @ (2b5d08 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (2b5d0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c92c0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2c8cc0 │ │ │ │ ldr r2, [pc, #108] @ (2b5d10 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2b5d14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 551dec │ │ │ │ + b.w 551e04 │ │ │ │ ldr r3, [pc, #92] @ (2b5d18 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2b5d1c ) │ │ │ │ ldr r0, [pc, #92] @ (2b5d20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldr r7, [pc, #512] @ (2b5ed4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r3, [pc, #800] @ (2b5ff8 ) │ │ │ │ + ldr r3, [pc, #896] @ (2b6058 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #56] @ (2b5d24 ) │ │ │ │ + ldr r4, [pc, #152] @ (2b5d84 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfbd40043 │ │ │ │ - @ instruction: 0xfbce0043 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + @ instruction: 0xfbec0043 │ │ │ │ + @ instruction: 0xfbe60043 │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #712] @ (2b5fd4 ) │ │ │ │ + ldr r3, [pc, #808] @ (2b6034 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #696] @ (2b5fcc ) │ │ │ │ + ldr r2, [pc, #792] @ (2b602c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #792] @ (2b6030 ) │ │ │ │ + ldr r2, [pc, #888] @ (2b6090 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #760] @ (2b6018 ) │ │ │ │ + ldr r2, [pc, #856] @ (2b6078 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5d24 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -221853,44 +221851,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2b5db4 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69ddb8 │ │ │ │ + bl 69ddd0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 6a07f4 │ │ │ │ + bl 6a080c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2b5ddc │ │ │ │ ldr r3, [pc, #120] @ (2b5df8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2b5dfc ) │ │ │ │ ldr r2, [pc, #124] @ (2b5e00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0628 │ │ │ │ + bl 5a0640 │ │ │ │ ldr r3, [pc, #100] @ (2b5e04 ) │ │ │ │ ldr r1, [pc, #104] @ (2b5e08 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c8000 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69ddd0 │ │ │ │ + bl 69dde8 │ │ │ │ ldr r2, [pc, #84] @ (2b5e0c ) │ │ │ │ ldr r3, [pc, #60] @ (2b5df4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -221902,36 +221900,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2b5e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ nop │ │ │ │ ldr r5, [pc, #752] @ (2b60e0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #728] @ (2b60cc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf22a0040 │ │ │ │ + movw r0, #8256 @ 0x2040 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #336] @ (2b5f60 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [pc, #856] @ (2b616c ) │ │ │ │ + ldr r7, [pc, #952] @ (2b61cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2b5e28 │ │ │ │ ldr r2, [pc, #24] @ (2b5e34 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -221941,15 +221939,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -221962,15 +221960,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b5e68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ cmp r2, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2b5ed4 │ │ │ │ @@ -221981,15 +221979,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -221999,21 +221997,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2b5ec8 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #768] @ (2b61dc ) │ │ │ │ + ldr r7, [pc, #864] @ (2b623c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #856] @ (2b6238 ) │ │ │ │ + ldr r7, [pc, #952] @ (2b6298 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2b60f0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -222023,15 +222021,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -222081,15 +222079,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 607c18 │ │ │ │ + bl 607c30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5fec │ │ │ │ @@ -222169,30 +222167,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 607c18 │ │ │ │ + bl 607c30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5fec │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2b5fd8 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #488] @ (2b62e0 ) │ │ │ │ + ldr r7, [pc, #584] @ (2b6340 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #560] @ (2b632c ) │ │ │ │ + ldr r7, [pc, #656] @ (2b638c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -222266,19 +222264,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2b61e8 ) │ │ │ │ ldr r0, [pc, #20] @ (2b61ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #632] @ (2b6464 ) │ │ │ │ + ldr r4, [pc, #728] @ (2b64c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #760] @ (2b64e8 ) │ │ │ │ + ldr r4, [pc, #856] @ (2b6548 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2b62ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -222287,25 +222285,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2b62b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #156] @ (2b62b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2b62bc ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #140] @ (2b62c0 ) │ │ │ │ ldr r1, [pc, #144] @ (2b62c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2b62c8 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2b62cc ) │ │ │ │ @@ -222337,36 +222335,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2b62f0 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #100] @ (2b62f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldc 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #168] @ (2b6364 ) │ │ │ │ + ldr r4, [pc, #264] @ (2b63c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #264] @ (2b63c8 ) │ │ │ │ + ldr r4, [pc, #360] @ (2b6428 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -222378,15 +222376,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #256] @ (2b63f4 ) │ │ │ │ + ldr r4, [pc, #352] @ (2b6454 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222476,32 +222474,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b6420 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b6424 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #616] @ (2b668c ) │ │ │ │ + ldr r2, [pc, #712] @ (2b66ec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #512] @ (2b6628 ) │ │ │ │ + ldr r2, [pc, #608] @ (2b6688 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2b6474 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222511,32 +222509,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b6478 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b647c ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #264] @ (2b6584 ) │ │ │ │ + ldr r2, [pc, #360] @ (2b65e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #160] @ (2b6520 ) │ │ │ │ + ldr r2, [pc, #256] @ (2b6580 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b64ec │ │ │ │ sub sp, #16 │ │ │ │ @@ -222545,15 +222543,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2b64f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2b64ca │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -222570,19 +222568,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #864] @ (2b6854 ) │ │ │ │ + ldr r1, [pc, #960] @ (2b68b4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #952] @ (2b68b0 ) │ │ │ │ + ldr r2, [pc, #24] @ (2b6510 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2b658c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -222594,57 +222592,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2b659c │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2b65a0 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2b6542 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2b6574 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b653c │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b6542 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ (2b66fc ) │ │ │ │ + ldr r1, [pc, #456] @ (2b675c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #440] @ (2b6750 ) │ │ │ │ + ldr r1, [pc, #536] @ (2b67b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b6998 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222665,15 +222663,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2b6820 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2b6824 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -222721,15 +222719,15 @@ │ │ │ │ bpl.n 2b6742 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 607878 │ │ │ │ + bl 607890 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2b6630 │ │ │ │ b.n 2b662a │ │ │ │ @@ -222859,23 +222857,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2b677a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2b667c │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [pc, #712] @ (2b6aec ) │ │ │ │ + ldr r0, [pc, #808] @ (2b6b4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #608] @ (2b6a88 ) │ │ │ │ + ldr r0, [pc, #704] @ (2b6ae8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r8, fp │ │ │ │ lsls r2, r4, #1 │ │ │ │ mvns r6, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002b6830 : │ │ │ │ @@ -222909,20 +222907,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b68f8 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #108] @ (2b68fc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #100] @ (2b6900 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c80d4 │ │ │ │ ldr r3, [pc, #92] @ (2b6904 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -222950,33 +222948,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmn r4, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blx r0 │ │ │ │ + blx r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2b675c │ │ │ │ + b.n 2b678c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #736] @ (2b6bdc ) │ │ │ │ + ldr r7, [pc, #832] @ (2b6c3c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + @ instruction: 0xb6a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov lr, fp │ │ │ │ + mov lr, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov ip, lr │ │ │ │ + bxns r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b6914 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222988,29 +222986,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e20fc │ │ │ │ nop │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r3, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, r9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b6968 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -223021,26 +223019,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b69b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e20b4 │ │ │ │ nop │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r0, lr │ │ │ │ + mov r8, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r6, fp │ │ │ │ + mov r6, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -223051,15 +223049,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b69e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ subs r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2b6b74 │ │ │ │ @@ -223076,31 +223074,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #348] @ (2b6b88 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2b6b8c ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b6b2e │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b6a66 │ │ │ │ ldr r3, [pc, #304] @ (2b6b90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -223131,19 +223129,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2b6b06 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b6b6c │ │ │ │ ldr r3, [pc, #212] @ (2b6ba0 ) │ │ │ │ @@ -223191,73 +223189,73 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2b6bb8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b6adc │ │ │ │ ldr r3, [pc, #112] @ (2b6bbc ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2b6bc0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2b6bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2b6adc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2b6bc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2b6ace │ │ │ │ asrs r4, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r6, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp ip, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r6!, {r2, r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ vminnm.f16 , , │ │ │ │ subs r2, r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r8, ip │ │ │ │ + add r8, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #17] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r8, r8 │ │ │ │ + add r8, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223268,59 +223266,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b6c50 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (2b6c54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b6c58 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b6c5c ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #80] @ (2b6c60 ) │ │ │ │ ldr r2, [pc, #80] @ (2b6c64 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b6c68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b73e4 │ │ │ │ + b.n 2b7414 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #312] @ (2b6d8c ) │ │ │ │ + ldr r4, [pc, #408] @ (2b6dec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf66e0041 │ │ │ │ - @ instruction: 0xf6520041 │ │ │ │ + @ instruction: 0xf6860041 │ │ │ │ + @ instruction: 0xf66a0041 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b7064 │ │ │ │ adds r6, r3, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -223385,27 +223383,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b6cd0 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b6cd0 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2b6cd0 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2b6cd0 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -223416,23 +223414,23 @@ │ │ │ │ beq.n 2b6d7a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2b6cd0 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -223451,15 +223449,15 @@ │ │ │ │ bpl.n 2b6cb8 │ │ │ │ ldr r1, [pc, #52] @ (2b6dec ) │ │ │ │ ldr r0, [pc, #56] @ (2b6df0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b6cb8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -223470,17 +223468,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b6fb8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2b6f40 ) │ │ │ │ @@ -223527,15 +223525,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r2, [pc, #204] @ (2b6f4c ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b6e48 │ │ │ │ @@ -223550,21 +223548,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b6e48 │ │ │ │ ldr r1, [pc, #184] @ (2b6f5c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2b6f60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6e48 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2b6edc │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -223582,24 +223580,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2b6e3e │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ cbz r0, 2b6f1a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6e40 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2b6e40 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2b6f00 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @@ -223613,17 +223611,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #192 @ 0xc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r5 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b703c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -223632,15 +223630,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b7044 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ bl 29a4a0 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -223700,29 +223698,29 @@ │ │ │ │ bl 298328 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 298328 │ │ │ │ nop │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r2, r7 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r6, r4 │ │ │ │ + eors r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + adcs r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs r4, r0 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subw r0, sl, #2113 @ 0x841 │ │ │ │ - @ instruction: 0xf6960041 │ │ │ │ - asrs r4, r1 │ │ │ │ + movt r0, #10305 @ 0x2841 │ │ │ │ + subw r0, lr, #2113 @ 0x841 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2b70b0 │ │ │ │ ldr r0, [pc, #76] @ (2b70b4 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -223747,26 +223745,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2b70c0 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2b70c4 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ subs r2, #166 @ 0xa6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b728c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r7 │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2b7118 ) │ │ │ │ ldr r3, [pc, #64] @ (2b711c ) │ │ │ │ @@ -223792,27 +223790,27 @@ │ │ │ │ bpl.n 2b70e2 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2b7128 ) │ │ │ │ ldr r1, [pc, #32] @ (2b712c ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b70e2 │ │ │ │ subs r2, #50 @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands r0, r2 │ │ │ │ + ands r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2b71e8 ) │ │ │ │ @@ -223852,15 +223850,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b717a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b717a │ │ │ │ ldr r3, [pc, #68] @ (2b71fc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223875,15 +223873,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b7204 ) │ │ │ │ ldr r1, [pc, #48] @ (2b7208 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b716e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r1, #188 @ 0xbc │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223892,17 +223890,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #142 @ 0x8e │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b73d0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2b72c8 ) │ │ │ │ @@ -223943,15 +223941,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b725a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b725a │ │ │ │ ldr r3, [pc, #68] @ (2b72dc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223966,15 +223964,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b72e4 ) │ │ │ │ ldr r1, [pc, #48] @ (2b72e8 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b724e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r0, #230 @ 0xe6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r0, #218 @ 0xda │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223983,17 +223981,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #174 @ 0xae │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b74b0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r5, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2b73ac ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -224038,15 +224036,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b7328 │ │ │ │ ldr r1, [pc, #96] @ (2b73bc ) │ │ │ │ ldr r0, [pc, #96] @ (2b73c0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b7328 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -224058,29 +224056,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b7320 │ │ │ │ nop │ │ │ │ subs r0, #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -224138,15 +224136,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2b74b4 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2b74ea │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -224156,35 +224154,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2b74aa │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2b74de │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2b751e │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2b74de │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 607878 │ │ │ │ + bl 607890 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b747c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2b7480 │ │ │ │ ldr r3, [pc, #68] @ (2b7538 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7452 │ │ │ │ ldr r3, [pc, #60] @ (2b753c ) │ │ │ │ @@ -224194,15 +224192,15 @@ │ │ │ │ bpl.n 2b7452 │ │ │ │ ldr r1, [pc, #52] @ (2b7540 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2b7544 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b7452 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2b74de │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -224212,17 +224210,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b770c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -224287,15 +224285,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2b7624 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2b7668 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -224313,15 +224311,15 @@ │ │ │ │ bpl.n 2b75e8 │ │ │ │ ldr r1, [pc, #48] @ (2b7674 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b7678 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b75e8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ @@ -224330,17 +224328,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -224381,15 +224379,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2b7708 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2b774c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -224408,15 +224406,15 @@ │ │ │ │ bpl.n 2b76c8 │ │ │ │ ldr r1, [pc, #48] @ (2b7758 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b775c ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b76c8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r4, #110 @ 0x6e │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ @@ -224425,17 +224423,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b7760 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224452,15 +224450,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2b77f4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 607da8 │ │ │ │ + bl 607dc0 │ │ │ │ ldr r0, [pc, #92] @ (2b77f8 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2c83c4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -224495,15 +224493,15 @@ │ │ │ │ adds r3, #134 @ 0x86 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2b79f8 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4c57fa │ │ │ │ asrs r6, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2b782a │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2b7824 │ │ │ │ @@ -224550,34 +224548,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 6ad9a4 │ │ │ │ + b.w 6ad9bc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 69d0d8 │ │ │ │ + bl 69d0f0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 69d0d8 │ │ │ │ + bl 69d0f0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -224590,15 +224588,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2b7908 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2b791c │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2b7956 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2b7956 │ │ │ │ @@ -224607,15 +224605,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2b7934 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2b790e │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2b7950 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -224630,15 +224628,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2b7926 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2b7a08 ) │ │ │ │ @@ -224650,15 +224648,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2b7a0c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -224667,15 +224665,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r2, [pc, #52] @ (2b7a10 ) │ │ │ │ ldr r3, [pc, #44] @ (2b7a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224741,31 +224739,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 6c4cd8 │ │ │ │ + bl 6c4cf0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 6c4cd8 │ │ │ │ + bl 6c4cf0 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldr r3, [pc, #128] @ (2b7b64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b7b22 │ │ │ │ ldr r2, [pc, #124] @ (2b7b68 ) │ │ │ │ ldr r3, [pc, #108] @ (2b7b5c ) │ │ │ │ add r2, pc │ │ │ │ @@ -224800,15 +224798,15 @@ │ │ │ │ bpl.n 2b7aea │ │ │ │ ldr r0, [pc, #60] @ (2b7b74 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b7aea │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2b7d0c ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2b7d84 ) │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ @@ -224821,15 +224819,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2b7c74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -224839,19 +224837,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2b7c18 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -224906,30 +224904,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2b7c08 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ b.n 2b7c18 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #126 @ 0x7e │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b7c88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsrs r2, r5, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224950,31 +224948,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69cd40 │ │ │ │ + bl 69cd58 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd40 │ │ │ │ + bl 69cd58 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7b78 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225003,21 +225001,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2b7e0c ) │ │ │ │ ldr r2, [pc, #152] @ (2b7e10 ) │ │ │ │ ldr r1, [pc, #152] @ (2b7e14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a14 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2b7b78 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225037,15 +225035,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223928 │ │ │ │ ldr r2, [pc, #60] @ (2b7e18 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 608200 │ │ │ │ + bl 608218 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225071,34 +225069,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2b7e6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2b7e70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (2b7e74 ) │ │ │ │ ldr r3, [pc, #48] @ (2b7e78 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2b7e7c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - str r6, [r2, #28] │ │ │ │ + b.w 54cee4 │ │ │ │ + str r6, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 2b7f68 │ │ │ │ + bne.n 2b7d98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -225146,29 +225144,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 69d0e4 │ │ │ │ + bl 69d0fc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2b7f22 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2b78dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69cd8c │ │ │ │ + bl 69cda4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2b7f10 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225178,40 +225176,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2b7ff0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #140] @ (2b7ff4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #112] @ (2b7ff8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r0, [pc, #96] @ (2b7ffc ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2c83c4 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2b8000 ) │ │ │ │ @@ -225221,30 +225219,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2b8008 ) │ │ │ │ ldr r1, [pc, #84] @ (2b800c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69cd4c │ │ │ │ + bl 69cd64 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69cd4c │ │ │ │ + bl 69cd64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2b7c8c │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -225260,46 +225258,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2b808c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 608144 │ │ │ │ + bl 60815c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2b8052 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2b8064 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69cd84 │ │ │ │ + bl 69cd9c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd84 │ │ │ │ + bl 69cd9c │ │ │ │ ldr r0, [pc, #24] @ (2b8090 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c84f0 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + ldrsh r4, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -225319,42 +225317,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2b811c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b78dc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2b80ce │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 69d0e4 │ │ │ │ + bl 69d0fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b810c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd8c │ │ │ │ + bl 69cda4 │ │ │ │ b.n 2b8118 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -225403,15 +225401,15 @@ │ │ │ │ beq.n 2b8260 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b818e │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607860 │ │ │ │ + bl 607878 │ │ │ │ cbz r0, 2b81ec │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2b8194 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2b8194 │ │ │ │ @@ -225422,33 +225420,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b82a8 │ │ │ │ ldr r2, [pc, #232] @ (2b82e8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 608200 │ │ │ │ + bl 608218 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b8194 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69d0d8 │ │ │ │ + bl 69d0f0 │ │ │ │ cbnz r0, 2b8294 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69ce98 │ │ │ │ + bl 69ceb0 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2b8256 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2b81bc │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -225458,15 +225456,15 @@ │ │ │ │ bne.n 2b81c6 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2b78dc │ │ │ │ b.n 2b81c6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225509,37 +225507,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r5] │ │ │ │ + ldrb r0, [r1, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #146 @ 0x92 │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #228 @ 0xe4 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r0, r5] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -225584,15 +225582,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b8448 │ │ │ │ ldr r2, [pc, #188] @ (2b8460 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 608200 │ │ │ │ + bl 608218 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -225621,52 +225619,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b83b6 │ │ │ │ ldr r0, [pc, #76] @ (2b8464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2b8442 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b83f6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b83f6 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b83f6 │ │ │ │ ldr r0, [pc, #44] @ (2b8468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b83fe │ │ │ │ ldr r3, [pc, #32] @ (2b846c ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2b8470 ) │ │ │ │ ldr r0, [pc, #32] @ (2b8474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r7, r6] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225816,15 +225814,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2b84f8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 6079f4 │ │ │ │ + bl 607a0c │ │ │ │ b.n 2b84f8 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2b84f8 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -225835,15 +225833,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b84f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7974 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r2, [pc, #520] @ (2b8878 ) │ │ │ │ ldr r3, [pc, #492] @ (2b8860 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -225852,25 +225850,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 69cd40 │ │ │ │ + bl 69cd58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b85a2 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b87a0 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -225909,15 +225907,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b84d2 │ │ │ │ ldr r0, [pc, #332] @ (2b8888 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2b84d2 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2b8562 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2b84f8 │ │ │ │ @@ -225940,15 +225938,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69cd40 │ │ │ │ + bl 69cd58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b85a8 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2b888c ) │ │ │ │ @@ -225977,36 +225975,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b87c6 │ │ │ │ b.n 2b8580 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69d0e4 │ │ │ │ + bl 69d0fc │ │ │ │ cbnz r0, 2b883a │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd8c │ │ │ │ + bl 69cda4 │ │ │ │ b.n 2b86dc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2b856c │ │ │ │ b.n 2b855e │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b85e4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b85e4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69ce98 │ │ │ │ + bl 69ceb0 │ │ │ │ b.n 2b8804 │ │ │ │ ldr r3, [pc, #76] @ (2b8894 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2b8898 ) │ │ │ │ ldr r0, [pc, #76] @ (2b889c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226032,25 +226030,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r1, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -226096,15 +226094,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b8942 │ │ │ │ ldr r0, [pc, #416] @ (2b8ab8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b8942 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -226173,15 +226171,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b78dc │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b8938 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 607c18 │ │ │ │ + bl 607c30 │ │ │ │ b.n 2b8938 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2b8a20 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2b88fa │ │ │ │ @@ -226191,46 +226189,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2b78dc │ │ │ │ b.n 2b8938 │ │ │ │ bl 2b7b78 │ │ │ │ b.n 2b8a04 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d0d8 │ │ │ │ + bl 69d0f0 │ │ │ │ cbz r0, 2b8a52 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2b8a5e │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2b89e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69ce98 │ │ │ │ + bl 69ceb0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2b8a38 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ b.n 2b8a4a │ │ │ │ ldr r3, [pc, #40] @ (2b8abc ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2b8ac0 ) │ │ │ │ ldr r0, [pc, #40] @ (2b8ac4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226242,25 +226240,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r1, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b8ad0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -226270,26 +226268,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2b8c08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #268] @ (2b8c0c ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2b8c10 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2b8c14 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b8b28 │ │ │ │ ldr r3, [pc, #244] @ (2b8c18 ) │ │ │ │ add r3, pc │ │ │ │ @@ -226328,22 +226326,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 54dd34 │ │ │ │ + bl 54dd4c │ │ │ │ ldr r2, [pc, #160] @ (2b8c34 ) │ │ │ │ vldr d7, [pc, #96] @ 2b8bf8 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2b8c38 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -226365,60 +226363,60 @@ │ │ │ │ ldr r1, [pc, #116] @ (2b8c44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [ip, #-260]! @ 0xfffffefc │ │ │ │ - ldcl 0, cr0, [r0], {65} @ 0x41 │ │ │ │ - cmp r1, #212 @ 0xd4 │ │ │ │ + stcl 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [r8], #260 @ 0x104 │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r6, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r5, sp, #856 @ 0x358 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r1, r5] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, sp, #640 @ 0x280 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2b8cc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226427,60 +226425,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b8ccc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (2b8cd0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b8cd4 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b8cd8 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #80] @ (2b8cdc ) │ │ │ │ ldr r2, [pc, #80] @ (2b8ce0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b8ce4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2b8cb8 │ │ │ │ + bvs.n 2b8ce8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2b8c84 │ │ │ │ + bpl.n 2b8cb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ lsls r2, r3, #8 │ │ │ │ @@ -226496,47 +226494,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b8d50 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #64] @ (2b8d54 ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ ldr r2, [pc, #44] @ (2b8d58 ) │ │ │ │ ldr r1, [pc, #44] @ (2b8d5c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54d040 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + b.w 54d058 │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r3, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b8e38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226545,15 +226543,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b8e40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ bl 29a4a0 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -226613,31 +226611,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 298328 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 298328 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 2b8da8 │ │ │ │ + bhi.n 2b8dd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b8d84 │ │ │ │ + bhi.n 2b8db4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #14 │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8e5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226668,20 +226666,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2b8f2c ) │ │ │ │ ldr r1, [pc, #136] @ (2b8f30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #124] @ (2b8f34 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #116] @ (2b8f38 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c80d4 │ │ │ │ ldr r3, [pc, #108] @ (2b8f3c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -226717,39 +226715,39 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + strb r4, [r4, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #204 @ 0xcc │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8f58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226761,29 +226759,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3eadac │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8fac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226794,31 +226792,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b8ff4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3eacc0 │ │ │ │ nop │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #42 @ 0x2a │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2b9004 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226826,20 +226824,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b9064 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2b9068 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (2b906c ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2b9070 ) │ │ │ │ ldr r2, [pc, #48] @ (2b9074 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -226848,19 +226846,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - nop {9} │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - cmp r0, #18 │ │ │ │ + it ge │ │ │ │ + lslge r0, r0, #1 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ vqadd.u64 q8, q7, │ │ │ │ stc2l 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226875,15 +226873,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2b90e8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2b90ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #72] @ (2b90f0 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -226897,19 +226895,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #216 @ 0xd8 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #242 @ 0xf2 │ │ │ │ + movs r5, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r4, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226925,15 +226923,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2b9174 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #84] @ (2b9178 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -226950,19 +226948,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - str r2, [r1, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226975,47 +226973,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b91e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #64] @ (2b91e8 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ ldr r2, [pc, #44] @ (2b91ec ) │ │ │ │ ldr r1, [pc, #44] @ (2b91f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54d040 │ │ │ │ - ldr r7, [pc, #528] @ (2b93f0 ) │ │ │ │ + b.w 54d058 │ │ │ │ + ldr r7, [pc, #624] @ (2b9450 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r4, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2b92c8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -227025,28 +227023,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #176] @ (2b92d4 ) │ │ │ │ ldr r1, [pc, #180] @ (2b92d8 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cbnz r0, 2b9258 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227078,44 +227076,44 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ bl 2c8f74 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c8ec4 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #48] @ (2b92fc ) │ │ │ │ + ldr r7, [pc, #144] @ (2b935c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfb3e0059 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b92ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227123,110 +227121,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2b9434 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2b9438 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2b943c ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2b9440 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #256] @ (2b9444 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2b9448 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #232] @ (2b944c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #208] @ (2b9450 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2c80d4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 54dd34 │ │ │ │ + bl 54dd4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r7, [pc, #160] @ (2b9454 ) │ │ │ │ ldr r1, [pc, #164] @ (2b9458 ) │ │ │ │ ldr r6, [pc, #164] @ (2b945c ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (2b9460 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c92c0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8c18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8fd4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -227236,45 +227234,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r2, #140 @ 0x8c │ │ │ │ + movs r2, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #1008] @ (2b982c ) │ │ │ │ + ldr r6, [pc, #80] @ (2b948c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r4, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b9470 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ @ instruction: 0xfa460059 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -227285,19 +227283,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b9520 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2b9524 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cbnz r0, 2b94c2 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227331,25 +227329,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 341210 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #752] @ (2b980c ) │ │ │ │ + ldr r4, [pc, #848] @ (2b986c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 2b9568 │ │ │ │ + cbnz r2, 2b956e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r6, r4, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2b95b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227358,26 +227356,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b95c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (2b95c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b95c8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #88] @ (2b95cc ) │ │ │ │ ldr r3, [pc, #88] @ (2b95d0 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -227396,23 +227394,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #16] @ (2b95cc ) │ │ │ │ + ldr r4, [pc, #112] @ (2b962c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2b963c │ │ │ │ + bvs.n 2b966c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb.w r0, [r8, r9, lsl #1] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227425,25 +227423,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b9618 ) │ │ │ │ ldr r0, [pc, #40] @ (2b961c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551dec │ │ │ │ - bl 54de74 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54de8c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ - cbnz r2, 2b9648 │ │ │ │ + b.w 54f734 │ │ │ │ + cbnz r2, 2b964e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #344] @ (2b9778 ) │ │ │ │ + ldr r3, [pc, #440] @ (2b97d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2b967c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227452,60 +227450,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2b9684 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #60] @ (2b9688 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ ldr r2, [pc, #44] @ (2b968c ) │ │ │ │ ldr r1, [pc, #44] @ (2b9690 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54d040 │ │ │ │ - ldr r3, [pc, #80] @ (2b96d0 ) │ │ │ │ + b.w 54d058 │ │ │ │ + ldr r3, [pc, #176] @ (2b9730 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r5, #5 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r0, #6 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2b96a4 │ │ │ │ + cbnz r0, 2b96aa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b96bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strb.w r0, [r4, #89] @ 0x59 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2b96ea │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -227529,17 +227527,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #504] @ (2b9910 ) │ │ │ │ + ldr r2, [pc, #600] @ (2b9970 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b97a4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227558,16 +227556,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 551dec │ │ │ │ - bl 54de74 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54de8c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 3eab24 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -227584,40 +227582,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #256] @ (2b98b8 ) │ │ │ │ + ldr r2, [pc, #352] @ (2b9918 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xb878 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #230 @ 0xe6 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2b9920 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #324] @ (2b9924 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2b9928 ) │ │ │ │ ldr r1, [pc, #324] @ (2b992c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b98fa │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -227659,18 +227657,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b9904 │ │ │ │ ldr r0, [pc, #184] @ (2b9940 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -227725,29 +227723,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r1, [pc, #632] @ (2b9ba0 ) │ │ │ │ + ldr r1, [pc, #728] @ (2b9c00 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 2b9890 │ │ │ │ + bcc.n 2b98c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #408] @ (2b9acc ) │ │ │ │ + ldr r1, [pc, #504] @ (2b9b2c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb756 │ │ │ │ + @ instruction: 0xb76e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r5, #5 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227758,27 +227756,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2b99e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2b99e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2b99ec ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #92] @ (2b99f0 ) │ │ │ │ ldr r2, [pc, #96] @ (2b99f4 ) │ │ │ │ ldr r3, [pc, #96] @ (2b99f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -227789,35 +227787,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #144] @ (2b9a70 ) │ │ │ │ + ldr r0, [pc, #240] @ (2b9ad0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + cpsie ai │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2b9a30 │ │ │ │ + bcs.n 2b9a60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ @ instruction: 0xf5860059 │ │ │ │ @ instruction: 0xf77c005f │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227830,25 +227828,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b9aa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (2b9aa4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2b9aa8 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (2b9aac ) │ │ │ │ ldr r3, [pc, #108] @ (2b9ab0 ) │ │ │ │ ldr r1, [pc, #108] @ (2b9ab4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2b9ab8 ) │ │ │ │ @@ -227863,36 +227861,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bxns sp │ │ │ │ + blxns r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bne.n 2b9b7c │ │ │ │ + bne.n 2b99ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf4e20059 │ │ │ │ @ instruction: 0xf6de005f │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227908,22 +227906,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r9, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2b9b72 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2b9b78 │ │ │ │ ldr.w fp, [pc, #116] @ 2b9b88 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -227937,23 +227935,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 54f524 │ │ │ │ + bl 54f53c │ │ │ │ ldr r2, [pc, #84] @ (2b9b94 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2b9b2c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227961,38 +227959,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2b9b10 │ │ │ │ bl 2b96f0 │ │ │ │ - beq.n 2b9b0c │ │ │ │ + beq.n 2b9b3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r8, r5 │ │ │ │ + nop @ (mov r8, r8) │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b9bbc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bics.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2b9c38 ) │ │ │ │ @@ -228000,25 +227998,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2b9c40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (2b9c44 ) │ │ │ │ ldr r1, [pc, #92] @ (2b9c48 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2b9c4c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2b9c50 ) │ │ │ │ ldr r1, [pc, #76] @ (2b9c54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -228035,24 +228033,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - mov r0, r3 │ │ │ │ + b.w 54cee4 │ │ │ │ + mov r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 2b9cb6 │ │ │ │ + cbz r2, 2b9cbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r6, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -228073,31 +228071,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2b9cb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + adds r2, r7, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9cf4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228105,24 +228103,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2b9cfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 607c18 │ │ │ │ - cmp r2, r3 │ │ │ │ + b.w 607c30 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9d38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228130,24 +228128,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2b9d40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 52159c │ │ │ │ + b.w 5215b4 │ │ │ │ nop │ │ │ │ - add lr, sl │ │ │ │ + add lr, sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9d94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -228158,31 +228156,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ - bl 521678 │ │ │ │ + bl 521690 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9df0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228190,33 +228188,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2b9df8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9de6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223924 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r0, r3 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2b9e70 │ │ │ │ sub sp, #16 │ │ │ │ @@ -228227,27 +228225,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2b9e78 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2b9e7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #80] @ (2b9e80 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b9e48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5214cc │ │ │ │ + b.w 5214e4 │ │ │ │ ldr r2, [pc, #56] @ (2b9e84 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b9e38 │ │ │ │ ldr r2, [pc, #52] @ (2b9e88 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -228255,33 +228253,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b9e38 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2b9e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b9e38 │ │ │ │ nop │ │ │ │ - mvns r2, r3 │ │ │ │ + mvns r2, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r3, #19 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2b9f40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228292,15 +228290,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2b9f4c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (2b9f50 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b9f1c │ │ │ │ cmp r5, #1 │ │ │ │ @@ -228308,66 +228306,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2b9ee6 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9f06 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 52144c │ │ │ │ + b.w 521464 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 521418 │ │ │ │ + b.w 521430 │ │ │ │ blx 223928 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 52144c │ │ │ │ + b.w 521464 │ │ │ │ ldr r3, [pc, #52] @ (2b9f54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9ecc │ │ │ │ ldr r3, [pc, #48] @ (2b9f58 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9ecc │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2b9f5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b9ecc │ │ │ │ nop │ │ │ │ - muls r6, r0 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r5, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r2, r1, #17 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #96] @ (2b9fb8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2ba044 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228379,69 +228377,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2ba050 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cbnz r0, 2b9fb2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 607860 │ │ │ │ + bl 607878 │ │ │ │ ldr r3, [pc, #148] @ (2ba054 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ba01e │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2b9f9c │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #124] @ (2ba058 ) │ │ │ │ ldr r2, [pc, #124] @ (2ba05c ) │ │ │ │ ldr r1, [pc, #128] @ (2ba060 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9f9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 521678 │ │ │ │ + bl 521690 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9f9c │ │ │ │ ldr r2, [pc, #88] @ (2ba064 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 608200 │ │ │ │ + bl 608218 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2b9f9c │ │ │ │ ldr r3, [pc, #72] @ (2ba068 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9fc8 │ │ │ │ @@ -228451,38 +228449,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9fc8 │ │ │ │ ldr r0, [pc, #60] @ (2ba070 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2b9fc8 │ │ │ │ - negs r6, r6 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r0, r7, #13 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2b9c6c │ │ │ │ subs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2ba114 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -228492,73 +228490,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #124] @ (2ba120 ) │ │ │ │ ldr r1, [pc, #124] @ (2ba124 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #96] @ (2ba128 ) │ │ │ │ ldr r1, [pc, #100] @ (2ba12c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2ba104 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2ba0ee │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 63b718 │ │ │ │ + b.w 63b730 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 607fb4 │ │ │ │ + bl 607fcc │ │ │ │ b.n 2ba0da │ │ │ │ - adcs r2, r4 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r4, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #22 │ │ │ │ + asrs r6, r6, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2ba208 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -228569,36 +228567,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ - bl 552050 │ │ │ │ + bl 551e04 │ │ │ │ + bl 552068 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2ba1b4 │ │ │ │ ldr r2, [pc, #152] @ (2ba214 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2ba218 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2ba21c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ba1de │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -228613,39 +228611,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2ba224 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2ba228 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2ba22c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba1a0 │ │ │ │ blx 223928 │ │ │ │ ldr r2, [pc, #76] @ (2ba230 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 608200 │ │ │ │ + bl 608218 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r0, r5 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -228666,42 +228664,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #240] @ (2ba35c ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2ba2aa │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba320 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cbz r0, 2ba30a │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2ba2e8 │ │ │ │ ldr r1, [pc, #164] @ (2ba360 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -228710,32 +228708,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2ba368 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 521418 │ │ │ │ + b.w 521430 │ │ │ │ ldr r5, [pc, #128] @ (2ba36c ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2ba370 ) │ │ │ │ ldr r1, [pc, #128] @ (2ba374 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2ba378 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228743,42 +228741,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2ba37c ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r5, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2ba440 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -228788,89 +228786,89 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cbz r0, 2ba3fa │ │ │ │ cbz r4, 2ba410 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #136] @ (2ba44c ) │ │ │ │ ldr r1, [pc, #136] @ (2ba450 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2ba43c │ │ │ │ ldr r3, [pc, #120] @ (2ba454 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2ba458 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2ba45c ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2ba460 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2ba3dc │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r6, #110 @ 0x6e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ba470 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ @ instruction: 0xebe20059 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ba480 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c84f0 │ │ │ │ nop │ │ │ │ lsls r5, r6, #14 │ │ │ │ @@ -228896,15 +228894,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ba744 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ba728 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -228993,15 +228991,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ba75c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ba56a │ │ │ │ ldr r3, [pc, #388] @ (2ba760 ) │ │ │ │ @@ -229010,15 +229008,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ba768 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ ldr r3, [pc, #376] @ (2ba76c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -229034,15 +229032,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ba778 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -229068,21 +229066,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ba784 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ ldr r1, [pc, #260] @ (2ba788 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 69d28c │ │ │ │ + bl 69d2a4 │ │ │ │ b.n 2ba56a │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba5a2 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ba70a │ │ │ │ @@ -229093,28 +229091,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ba790 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ ldr r3, [pc, #212] @ (2ba794 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ba798 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ba79c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -229133,78 +229131,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ba7a4 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ba56a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r5, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #100 @ 0x64 │ │ │ │ + subs r4, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #12 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6, #8 │ │ │ │ + asrs r6, r1, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r4, #5 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #3 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ba814 │ │ │ │ sub sp, #20 │ │ │ │ @@ -229212,25 +229210,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ba81c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #72] @ 2ba820 │ │ │ │ ldr r3, [pc, #72] @ (2ba824 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ba828 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ba82c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -229239,39 +229237,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #944 @ (adr r7, 2babcc ) │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ sbcs.w r0, r6, pc, lsr #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ba8f4 │ │ │ │ ldr r2, [pc, #176] @ (2ba8f8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ba8fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ba8c6 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ba8b6 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ba8de │ │ │ │ @@ -229322,25 +229320,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ba908 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229447,29 +229445,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2baa2c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2baa30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002baa34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -229592,19 +229590,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2bab80 ) │ │ │ │ ldr r0, [pc, #20] @ (2bab84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r7, #92 @ 0x5c │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bab88 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2bab94 │ │ │ │ @@ -229693,24 +229691,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2bac70 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2bac74 ) │ │ │ │ ldr r1, [pc, #32] @ (2bac78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r1, [pc, #24] @ (2bac7c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strex r0, r0, [r2, #380] @ 0x17c │ │ │ │ │ │ │ │ 002bac80 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2bac96 │ │ │ │ @@ -229731,31 +229729,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2bacc8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2232fc │ │ │ │ - adds r6, #28 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002baccc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f26b4 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 552490 │ │ │ │ + b.w 5524a8 │ │ │ │ │ │ │ │ 002bacec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2bad70 │ │ │ │ @@ -229765,16 +229763,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2bad78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54d8d4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54d8ec │ │ │ │ cbz r0, 2bad54 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2bad40 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229796,19 +229794,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2bad7c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 425fc8 │ │ │ │ b.n 2bad1e │ │ │ │ - adds r5, #198 @ 0xc6 │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 2bb018 ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 2bb078 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2bb3b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bad80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229829,16 +229827,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2badf0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54d8d4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54d8ec │ │ │ │ cbz r0, 2badd6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229847,85 +229845,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2badf4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4261dc │ │ │ │ nop │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #16 @ (adr r2, 2bae00 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 2bae60 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2bb344 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bae00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ b.n 2bb4a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bae04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #36] @ (2bae44 ) │ │ │ │ ldr r2, [pc, #36] @ (2bae48 ) │ │ │ │ ldr r1, [pc, #40] @ (2bae4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bae50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2baeac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2bae9a │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #56] @ (2baeb0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2baeb4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -229933,19 +229931,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r3, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -230007,15 +230005,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2bafbe │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 54f5cc │ │ │ │ + bl 54f5e4 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2bafb8 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2bafa0 │ │ │ │ ldr.w r9, [pc, #96] @ 2bafd4 │ │ │ │ @@ -230026,15 +230024,15 @@ │ │ │ │ blx 223358 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ mov r0, sl │ │ │ │ blx 22360c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2baf76 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -230055,23 +230053,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2bafe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bafe8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230140,15 +230138,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ mov r0, r7 │ │ │ │ blx 22360c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2bb078 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -230173,29 +230171,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfad00061 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2bb2a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r6, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb10c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2bb018 │ │ │ │ │ │ │ │ @@ -230267,40 +230265,40 @@ │ │ │ │ cbz r3, 2bb1d8 │ │ │ │ ldr r1, [pc, #60] @ (2bb1f4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r1, [pc, #36] @ (2bb1f8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb1a6 │ │ │ │ ldr r0, [pc, #32] @ (2bb1fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e334 │ │ │ │ + bl 54e34c │ │ │ │ ldr r1, [pc, #28] @ (2bb200 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ b.n 2bb1b6 │ │ │ │ vld4.16 {d16-d19}, [sl :128], r1 │ │ │ │ - lsrs r4, r5, #8 │ │ │ │ + lsrs r4, r0, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bb3f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230310,31 +230308,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2bb24c ) │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb250 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb218 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb254 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -230348,22 +230346,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 554ed4 │ │ │ │ + bl 554eec │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2bb296 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2bb18c │ │ │ │ @@ -230374,17 +230372,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb2c8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb270 │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #5 │ │ │ │ + lsrs r0, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb2cc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2bb18c │ │ │ │ @@ -230417,15 +230415,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223358 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5559f4 │ │ │ │ + bl 555a0c │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb308 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230444,15 +230442,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223358 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5559f4 │ │ │ │ + bl 555a0c │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb348 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2bb37e │ │ │ │ @@ -230474,47 +230472,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bb3c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ble.n 2bb348 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bb3cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #56] @ (2bb420 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb424 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2bb40c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230523,40 +230521,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb42c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #56] @ (2bb480 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb484 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb488 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2bb46c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230565,40 +230563,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb786 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb48c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #56] @ (2bb4e0 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb4e4 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb4e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2bb4cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230607,40 +230605,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r6, #232 @ 0xe8 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb4ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #56] @ (2bb540 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb544 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb548 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2bb52c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230649,19 +230647,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2bb5b2 │ │ │ │ @@ -230703,17 +230701,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r3, r3] │ │ │ │ + ldrb r0, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2bb5e2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -230769,17 +230767,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2bb670 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2bb640 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -231026,15 +231024,15 @@ │ │ │ │ movt r0, #49249 @ 0xc061 │ │ │ │ str r6, [r7, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -231212,15 +231210,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2bbb8c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2bba28 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -231293,28 +231291,28 @@ │ │ │ │ @ instruction: 0xf0f00061 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bbb90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6924ec │ │ │ │ + bl 692504 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2bbc00 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231341,24 +231339,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2bbc14 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bbbce │ │ │ │ nop │ │ │ │ - lsls r2, r0, #2 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #184 @ 0xb8 │ │ │ │ + movs r7, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 002bbc18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231423,26 +231421,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2bbcd0 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - vmla.i q8, q7, d1[0] │ │ │ │ - movs r2, r0 │ │ │ │ + movs r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, r1 │ │ │ │ + movs r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ + movs r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, r1 │ │ │ │ + movs r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + lsls r6, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bbcd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -231487,15 +231486,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2bbe78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r7 │ │ │ │ blx 223ff0 │ │ │ │ ldr r2, [pc, #296] @ (2bbe7c ) │ │ │ │ ldr r3, [pc, #276] @ (2bbe6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -231522,15 +231521,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2bbe88 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2bbd4c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2bbd32 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2bbd32 │ │ │ │ @@ -231570,28 +231569,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2bbe94 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2bbd52 │ │ │ │ ldr r3, [pc, #124] @ (2bbe98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2bbe9c ) │ │ │ │ ldr r1, [pc, #128] @ (2bbea0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2bbd4c │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2bbea4 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -231600,43 +231599,43 @@ │ │ │ │ ldr r1, [pc, #92] @ (2bbeac ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2bbd4c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 2, cr0, cr0, cr1, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, r6 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.u16 q0, q3, │ │ │ │ + vhadd.u32 q0, q7, │ │ │ │ ldc 0, cr0, [r6, #388]! @ 0x184 │ │ │ │ - vmla.i16 q8, q0, d1[0] │ │ │ │ - movs r6, #28 │ │ │ │ + vmla.i32 q8, q4, d1[0] │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 11, cr0, cr14, cr1, {2} │ │ │ │ - vhadd.u8 q8, q1, │ │ │ │ - cdp2 0, 5, cr0, cr2, cr1, {2} │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + cdp2 0, 13, cr0, cr6, cr1, {2} │ │ │ │ + vhadd.u16 q8, q5, │ │ │ │ + cdp2 0, 6, cr0, cr10, cr1, {2} │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.u16 q8, q7, │ │ │ │ - cdp2 0, 3, cr0, cr0, cr1, {2} │ │ │ │ - vhadd.u16 q0, q2, │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + vhadd.u q8, q3, │ │ │ │ + cdp2 0, 4, cr0, cr8, cr1, {2} │ │ │ │ + vhadd.u32 q0, q6, │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 0, cr0, cr2, cr1, {2} │ │ │ │ + cdp2 0, 1, cr0, cr10, cr1, {2} │ │ │ │ │ │ │ │ 002bbeb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -231774,22 +231773,22 @@ │ │ │ │ b.n 2bbfc4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcrr 0, 6, r0, r4, cr1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 260006 │ │ │ │ - strb r0, [r4, #17] │ │ │ │ + strb r0, [r7, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ @ instruction: 0xeb8c0061 │ │ │ │ - cdp2 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - stc2l 0, cr0, [r8, #260] @ 0x104 │ │ │ │ - ldc2l 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ - stc2l 0, cr0, [r2, #260] @ 0x104 │ │ │ │ + cdp2 0, 4, cr0, cr14, cr1, {2} │ │ │ │ + stc2l 0, cr0, [r0, #260]! @ 0x104 │ │ │ │ + cdp2 0, 1, cr0, cr2, cr1, {2} │ │ │ │ + ldc2l 0, cr0, [sl, #260] @ 0x104 │ │ │ │ │ │ │ │ 002bc024 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -231888,15 +231887,15 @@ │ │ │ │ @ instruction: 0xead00061 │ │ │ │ pkhtb r0, r8, r1, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, sl, r1, asr #1 │ │ │ │ ldr r0, [pc, #304] @ (2bc25c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ │ │ │ │ 002bc130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (2bc280 ) │ │ │ │ @@ -232022,20 +232021,20 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2253a0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2bc246 │ │ │ │ nop │ │ │ │ strd r0, r0, [r6, #388] @ 0x184 │ │ │ │ - ldc2 0, cr0, [ip], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r4], #260 @ 0x104 │ │ │ │ ldr r0, [pc, #304] @ (2bc3bc ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ - @ instruction: 0xfbfc0041 │ │ │ │ + stc2 0, cr0, [r0], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ │ │ │ │ 002bc298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -232052,26 +232051,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2bc4c4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #492] @ (2bc4c8 ) │ │ │ │ ldr r2, [pc, #492] @ (2bc4cc ) │ │ │ │ ldr r1, [pc, #496] @ (2bc4d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 22505c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -232257,37 +232256,37 @@ │ │ │ │ b.n 2bc48e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8580061 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe83e0061 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r1, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfbb20041 │ │ │ │ + @ instruction: 0xfbca0041 │ │ │ │ strb r4, [r4, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb760041 │ │ │ │ + @ instruction: 0xfb8e0041 │ │ │ │ b.n 2bc2dc │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r6, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb020041 │ │ │ │ + @ instruction: 0xfb1a0041 │ │ │ │ ldr r0, [pc, #304] @ (2bc628 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa720041 │ │ │ │ - @ instruction: 0xfaa80041 │ │ │ │ + @ instruction: 0xfa8a0041 │ │ │ │ + @ instruction: 0xfac00041 │ │ │ │ │ │ │ │ 002bc500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232323,41 +232322,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693c2c │ │ │ │ + bl 693c44 │ │ │ │ ldr r3, [pc, #96] @ (2bc5d4 ) │ │ │ │ ldr r4, [pc, #100] @ (2bc5d8 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2bc5dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bc552 │ │ │ │ ldr r3, [pc, #76] @ (2bc5e0 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2bc5e4 ) │ │ │ │ ldr r1, [pc, #76] @ (2bc5e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2bc58c │ │ │ │ ldr r3, [pc, #60] @ (2bc5ec ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2bc5f0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -232365,29 +232364,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2bc58c │ │ │ │ nop │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa120041 │ │ │ │ - @ instruction: 0xf6d80041 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + @ instruction: 0xfa2a0041 │ │ │ │ + @ instruction: 0xf6f00041 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld1.8 {d16[2]}, [r0], r1 │ │ │ │ - @ instruction: 0xf6b80041 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + ldr??.w r0, [r8, #65] @ 0x41 │ │ │ │ + @ instruction: 0xf6d00041 │ │ │ │ + subs r6, r1, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [r2, #65] @ 0x41 │ │ │ │ - @ instruction: 0xf6940041 │ │ │ │ + @ instruction: 0xfa0a0041 │ │ │ │ + subw r0, ip, #2113 @ 0x841 │ │ │ │ │ │ │ │ 002bc5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -232494,24 +232493,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #288] @ (2bc83c ) │ │ │ │ ldr r1, [pc, #288] @ (2bc840 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 2257a8 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -232612,30 +232611,30 @@ │ │ │ │ b.n 2bc7a8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2bc07c │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r1, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r1, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str??.w r0, [r0, r1] │ │ │ │ + ldr??.w r0, [r8, r1] │ │ │ │ strb r6, [r7, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2bced8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf7ca0041 │ │ │ │ - orrs.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf7520041 │ │ │ │ + @ instruction: 0xf7e20041 │ │ │ │ + orn r0, sl, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf76a0041 │ │ │ │ strb r0, [r4, #3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bc864 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -232672,15 +232671,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bc8d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233161,19 +233160,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcd8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ svc 186 @ 0xba │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2bcebc ) │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #12648448 @ 0xc10000 │ │ │ │ - and.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ - ubfx r0, r2, #1, #2 │ │ │ │ - bfi r0, r8, #1, #1 │ │ │ │ - @ instruction: 0xf2b20041 │ │ │ │ + bics.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ + ands.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf3da0041 │ │ │ │ + usat r0, #1, r0, lsl #1 │ │ │ │ + movt r0, #41025 @ 0xa041 │ │ │ │ │ │ │ │ 002bcda0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -234126,20 +234125,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2bd608 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2bd762 │ │ │ │ b.n 2bd612 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -234279,20 +234278,20 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2be062 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [ip, #260]! @ 0x104 │ │ │ │ - stcl 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + stcl 0, cr0, [r4, #260] @ 0x104 │ │ │ │ + ldcl 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xeaa40041 │ │ │ │ - @ instruction: 0xeae00041 │ │ │ │ + @ instruction: 0xeabc0041 │ │ │ │ + @ instruction: 0xeaf80041 │ │ │ │ ldr r0, [pc, #304] @ (2bda58 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2be26c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -235062,23 +235061,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2bdebc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -235387,31 +235386,31 @@ │ │ │ │ b.w 2bcfe6 │ │ │ │ bgt.n 2be556 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2be8b4 │ │ │ │ + b.n 2be8e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2be930 │ │ │ │ + b.n 2be960 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2be65c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2be618 │ │ │ │ + b.n 2be648 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2be570 │ │ │ │ + b.n 2be5a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vqadd.u8 q0, q0, │ │ │ │ - bgt.n 2be5c4 │ │ │ │ + vqadd.u16 q0, q4, │ │ │ │ + bgt.n 2be5f4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrc2 0, 5, r0, cr14, cr1, {2} │ │ │ │ - bgt.n 2be548 │ │ │ │ + mrc2 0, 6, r0, cr6, cr1, {2} │ │ │ │ + bgt.n 2be578 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be544 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235503,15 +235502,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 2be6c4 │ │ │ │ + blt.n 2be6f4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be638 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235531,15 +235530,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - blt.n 2be68c │ │ │ │ + blt.n 2be6bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be67c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -235640,49 +235639,49 @@ │ │ │ │ beq.n 2be7d0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2be7d6 │ │ │ │ ldr r0, [pc, #140] @ (2be800 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 69db74 │ │ │ │ + bl 69db8c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2be804 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 69db74 │ │ │ │ + bl 69db8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69db74 │ │ │ │ + bl 69db8c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2be6c4 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2be740 │ │ │ │ ldr r0, [pc, #76] @ (2be808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r0, [pc, #72] @ (2be80c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69db74 │ │ │ │ + bl 69db8c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be76a │ │ │ │ ldr r1, [pc, #60] @ (2be810 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2be770 │ │ │ │ ldr r1, [pc, #60] @ (2be814 ) │ │ │ │ @@ -235699,25 +235698,25 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2be7f6 │ │ │ │ @ instruction: 0xffff51ee │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - blt.n 2be8a4 │ │ │ │ + blt.n 2be8d4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2be8f8 │ │ │ │ + blt.n 2be728 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be774 │ │ │ │ + bls.n 2be7a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be7b0 │ │ │ │ + bls.n 2be7e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be738 │ │ │ │ + bls.n 2be768 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be730 │ │ │ │ + bls.n 2be760 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be818 : │ │ │ │ ldr r3, [pc, #8] @ (2be824 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -236567,18 +236566,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bf080 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbfx r0, r6, #1, #18 │ │ │ │ - bcs.n 2bf000 │ │ │ │ + @ instruction: 0xf35e0051 │ │ │ │ + bcs.n 2bf030 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2bf02c │ │ │ │ + bcs.n 2bf05c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf084 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -236623,15 +236622,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf194 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -236657,15 +236656,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 3e5a78 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2bf1a8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2bf0da │ │ │ │ @@ -236678,15 +236677,15 @@ │ │ │ │ beq.n 2bf0da │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2bf1dc ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2bf0da │ │ │ │ ldr r3, [pc, #72] @ (2bf1e0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -236712,18 +236711,18 @@ │ │ │ │ rev r6, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r0, #81 @ 0x51 │ │ │ │ - ldrh r2, [r6, r7] │ │ │ │ + @ instruction: 0xf2180051 │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf1f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236763,15 +236762,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 223d38 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf238 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68c444 │ │ │ │ + bl 68c45c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2bf270 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 223168 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -236792,27 +236791,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2bf2c4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2bf234 │ │ │ │ nop │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r6, r0, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bne.n 2bf3ac │ │ │ │ + bne.n 2bf1dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2bf31c │ │ │ │ + bne.n 2bf34c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 2bf254 │ │ │ │ + beq.n 2bf284 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf2c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236888,46 +236887,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 22aff0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 54a448 │ │ │ │ + bl 54a460 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf37e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 646868 │ │ │ │ - beq.n 2bf45c │ │ │ │ + b.w 646880 │ │ │ │ + beq.n 2bf48c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2bf47c │ │ │ │ + beq.n 2bf4ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf3e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236965,15 +236964,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2bf5cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2bf5b2 │ │ │ │ ldr.w r8, [pc, #368] @ 2bf5d0 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2bf5d4 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2bf5d8 │ │ │ │ add r8, pc │ │ │ │ @@ -237007,145 +237006,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2bf5b2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2bf4de │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2bf5dc ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf470 │ │ │ │ ldr r1, [pc, #236] @ (2bf5e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf476 │ │ │ │ ldr r1, [pc, #220] @ (2bf5e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf47e │ │ │ │ ldr r1, [pc, #204] @ (2bf5e8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf486 │ │ │ │ ldr r1, [pc, #184] @ (2bf5ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf48e │ │ │ │ ldr r1, [pc, #168] @ (2bf5f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf496 │ │ │ │ ldr r1, [pc, #148] @ (2bf5f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf49e │ │ │ │ ldr r1, [pc, #132] @ (2bf5f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf4a6 │ │ │ │ ldr r1, [pc, #112] @ (2bf5fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf4ae │ │ │ │ ldr r1, [pc, #96] @ (2bf600 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bf4b4 │ │ │ │ mov r0, sl │ │ │ │ - bl 646e44 │ │ │ │ + bl 646e5c │ │ │ │ b.n 2bf41e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb710 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6ea │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r3, r4, r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf604 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -237181,99 +237180,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2bf706 │ │ │ │ ldr r2, [pc, #348] @ (2bf7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2bf7c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf744 │ │ │ │ ldr r2, [pc, #332] @ (2bf7c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2bf7cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf750 │ │ │ │ ldr r2, [pc, #320] @ (2bf7d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2bf7d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf74a │ │ │ │ ldr r2, [pc, #304] @ (2bf7d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2bf7dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2bf6ce │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf756 │ │ │ │ ldr r2, [pc, #288] @ (2bf7e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2bf7e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r1, [pc, #272] @ (2bf7e8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6877ac │ │ │ │ + bl 6877c4 │ │ │ │ ldr r1, [pc, #256] @ (2bf7ec ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ mov r0, r6 │ │ │ │ - bl 687868 │ │ │ │ + bl 687880 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf75c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 68c36c │ │ │ │ + bl 68c384 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 617764 │ │ │ │ + bl 61777c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf662 │ │ │ │ ldr r2, [pc, #176] @ (2bf7f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf666 │ │ │ │ @@ -237289,17 +237288,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2bf800 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf6c2 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2bf804 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 646d90 │ │ │ │ + bl 646da8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #144] @ (2bf808 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf7a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237321,55 +237320,55 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bf9b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #408] @ (2bf9a0 ) │ │ │ │ + ldr r6, [pc, #504] @ (2bfa00 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r2, 2bf870 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf80c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237378,47 +237377,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0c14 │ │ │ │ ldr r1, [pc, #68] @ (2bf868 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2bf854 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2bf84e │ │ │ │ ldr r2, [pc, #52] @ (2bf86c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2bf870 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 672540 │ │ │ │ + b.w 672558 │ │ │ │ ldr r2, [pc, #36] @ (2bf874 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf83a │ │ │ │ ldr r1, [pc, #32] @ (2bf878 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 672540 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + b.w 672558 │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r1, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5, {r4, r5, r6} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf87c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -237433,52 +237432,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2bf904 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2bf908 │ │ │ │ ldr.w r9, [pc, #100] @ 2bf90c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2bf8c4 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf8f4 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2bf8b0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf8c4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6725b8 │ │ │ │ + b.w 6725d0 │ │ │ │ nop │ │ │ │ sxtb r2, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r4, r5} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf910 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237486,20 +237485,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0c60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2bf940 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 646a0c │ │ │ │ + b.w 646a24 │ │ │ │ nop │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bf944 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237524,17 +237523,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2bf9cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 646e80 │ │ │ │ + bl 646e98 │ │ │ │ ldr r2, [pc, #52] @ (2bf9d0 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf9c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237549,15 +237548,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cbz r2, 2bf9f4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r0, 2bf9f0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf9d4 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2c0ca4 │ │ │ │ @@ -237582,31 +237581,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ ldr r1, [pc, #152] @ (2bfab0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #144] @ (2bfab4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 54a448 │ │ │ │ + bl 54a460 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2bfa92 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -237637,31 +237636,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2bfabc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfa68 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2bfaac │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ sub sp, #128 @ 0x80 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bfac0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -237674,26 +237673,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ ldr r1, [pc, #104] @ (2bfb58 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #96] @ (2bfb5c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3de800 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -237718,19 +237717,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sp, #216 @ 0xd8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bfb64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237836,15 +237835,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2bfcb0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dbf0 │ │ │ │ + bl 68dc08 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3dc84c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 433668 │ │ │ │ @@ -237867,15 +237866,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2bfcac │ │ │ │ + bne.n 2bfcdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r6, sp, #568 @ 0x238 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bfcb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237918,71 +237917,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2bffec ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffae │ │ │ │ ldr r1, [pc, #692] @ (2bfff0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #688] @ (2bfff4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #676] @ (2bfff8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #668] @ (2bfffc ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #656] @ (2c0000 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #648] @ (2c0004 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bff8c │ │ │ │ ldr r2, [pc, #628] @ (2c0008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2c000c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bff86 │ │ │ │ ldr r2, [pc, #612] @ (2c0010 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2c0014 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bfcfe │ │ │ │ mov r0, r7 │ │ │ │ - bl 64727c │ │ │ │ + bl 647294 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #584] @ (2c0018 ) │ │ │ │ ldr r3, [pc, #528] @ (2bffe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238001,166 +238000,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2bffec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffa2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bff92 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bfdb8 │ │ │ │ ldr r1, [pc, #476] @ (2c001c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfdb8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2bffec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffa8 │ │ │ │ ldr r1, [pc, #440] @ (2c0020 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #432] @ (2c0024 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #424] @ (2c0028 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #412] @ (2c002c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #404] @ (2c0030 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #392] @ (2c0034 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #384] @ (2c0038 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #372] @ (2c003c ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfdb8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2bffec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bffb4 │ │ │ │ ldr r1, [pc, #332] @ (2c0040 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #328] @ (2c0044 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #316] @ (2c0048 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #308] @ (2c004c ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfdb8 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2bffec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bffba │ │ │ │ ldr r1, [pc, #268] @ (2c0050 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #260] @ (2c0054 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #252] @ (2c0058 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #240] @ (2c005c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #232] @ (2c0060 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfdb8 │ │ │ │ ldr r2, [pc, #220] @ (2c0064 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfdae │ │ │ │ ldr r2, [pc, #216] @ (2c0068 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfd96 │ │ │ │ ldr r1, [pc, #216] @ (2c006c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2bfe28 │ │ │ │ ldr r3, [pc, #204] @ (2c0070 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfe16 │ │ │ │ ldr r3, [pc, #200] @ (2c0074 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfe66 │ │ │ │ @@ -238184,97 +238183,97 @@ │ │ │ │ blx 2232fc │ │ │ │ add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4} │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r0, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r7!, {r1, r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r5, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2bf9a4 │ │ │ │ + b.n 2bf9d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c008c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238293,20 +238292,20 @@ │ │ │ │ bl 2c0e88 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c00c8 │ │ │ │ ldr r1, [pc, #76] @ (2c010c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 433668 │ │ │ │ mov r0, r4 │ │ │ │ - bl 646a48 │ │ │ │ + bl 646a60 │ │ │ │ ldr r2, [pc, #56] @ (2c0110 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238322,15 +238321,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #456 @ (adr r0, 2c02d8 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 2c0338 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c0114 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238351,19 +238350,19 @@ │ │ │ │ bl 2c0d18 │ │ │ │ cbz r0, 2c015c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2c01a8 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2c018c │ │ │ │ mov r0, r4 │ │ │ │ - bl 646ef8 │ │ │ │ + bl 646f10 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #68] @ (2c01ac ) │ │ │ │ ldr r3, [pc, #60] @ (2c01a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238380,26 +238379,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2c01b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 2c0156 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #904 @ 0x388 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2c0320 ) │ │ │ │ @@ -238413,91 +238412,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2c032c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c02d2 │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [pc, #300] @ (2c0330 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2c0334 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 553e4c │ │ │ │ + bl 553e64 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2c0338 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ ldr r1, [pc, #280] @ (2c033c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ ldr r1, [pc, #268] @ (2c0340 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ ldr r1, [pc, #260] @ (2c0344 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ ldr r1, [pc, #248] @ (2c0348 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 553880 │ │ │ │ + bl 553898 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c02fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69d9b0 │ │ │ │ + bl 69d9c8 │ │ │ │ ldr r2, [pc, #224] @ (2c034c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2c0350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 553f50 │ │ │ │ + bl 553f68 │ │ │ │ ldr r1, [pc, #216] @ (2c0354 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5567a0 │ │ │ │ + bl 5567b8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 68a3dc │ │ │ │ + bl 68a3f4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 617764 │ │ │ │ + bl 61777c │ │ │ │ mov r0, r8 │ │ │ │ - bl 687868 │ │ │ │ + bl 687880 │ │ │ │ cbz r5, 2c02c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c030e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -238528,60 +238527,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2c026a │ │ │ │ mov r0, r5 │ │ │ │ - bl 68f0f4 │ │ │ │ + bl 68f10c │ │ │ │ b.n 2c02c4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2c035c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2c0360 ) │ │ │ │ ldr r0, [pc, #76] @ (2c0364 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r4, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c0534 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2c061c │ │ │ │ + b.n 2c064c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2c035c │ │ │ │ + bhi.n 2c038c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 2c0394 │ │ │ │ + bhi.n 2c03c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2c0474 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -238592,36 +238591,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c03e6 │ │ │ │ ldr r6, [pc, #228] @ (2c0480 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2c0484 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #200] @ (2c0488 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2c0410 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -238643,23 +238642,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #120] @ (2c0490 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2c03e6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #104] @ (2c0494 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -238687,125 +238686,125 @@ │ │ │ │ b.n 2c0444 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #560 @ (adr r7, 2c06a8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2c0628 │ │ │ │ + b.n 2c0658 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r7, pc, #136 @ (adr r7, 2c0518 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2c0528 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c04fc │ │ │ │ ldr r5, [pc, #108] @ (2c052c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2c0530 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #80] @ (2c0534 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2c0512 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #28] @ (2c0538 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2c04fc │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 174 @ 0xae │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c053c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 2232e4 │ │ │ │ mov r6, r0 │ │ │ │ bl 481ac8 │ │ │ │ ldr r5, [pc, #100] @ (2c05c0 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #96] @ (2c05c4 ) │ │ │ │ ldr r2, [pc, #100] @ (2c05c8 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2c05cc ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #84] @ (2c05d0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ bl 263754 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2c05a4 │ │ │ │ blx 2259bc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -238822,19 +238821,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ add r5, pc, #656 @ (adr r5, 2c0854 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - svc 14 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 5, cr0, cr12, cr6, {2} │ │ │ │ + cdp 0, 7, cr0, cr4, cr6, {2} │ │ │ │ asrs r4, r6, #28 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c05d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -238850,30 +238849,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2c0714 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 22ca54 │ │ │ │ ldr r3, [pc, #220] @ (2c0718 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -238885,22 +238884,22 @@ │ │ │ │ blx 2232e4 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2c06aa │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 2232e4 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -238948,19 +238947,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #136 @ (adr r5, 2c078c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #584] @ (2c0954 ) │ │ │ │ + ldr r1, [pc, #680] @ (2c09b4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #152] @ (2c07a8 ) │ │ │ │ + ldr r7, [pc, #248] @ (2c0808 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r4, pc, #912 @ (adr r4, 2c0aa8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #224 @ (adr r4, 2c0800 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -238970,15 +238969,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22cadc │ │ │ │ movs r1, #0 │ │ │ │ - bl 552344 │ │ │ │ + bl 55235c │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c085c │ │ │ │ ldr r3, [pc, #308] @ (2c087c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -239024,15 +239023,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 552ce0 │ │ │ │ + bl 552cf8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2c07e4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ @@ -239090,15 +239089,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #296] @ (2c09a8 ) │ │ │ │ + ldr r4, [pc, #392] @ (2c0a08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002c0880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239135,88 +239134,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2c095c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r2, [pc, #108] @ (2c0960 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2c0964 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2c0932 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c32a0 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2c0968 ) │ │ │ │ ldr r4, [pc, #48] @ (2c096c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blt.n 2c0864 │ │ │ │ + blt.n 2c0894 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #120] @ (2c09e0 ) │ │ │ │ + ldr r4, [pc, #216] @ (2c0a40 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0970 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 54e8a4 │ │ │ │ + bl 54e8bc │ │ │ │ cbnz r0, 2c09b4 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r1, [pc, #80] @ (2c09e4 ) │ │ │ │ ldr r2, [pc, #84] @ (2c09e8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c09ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c53fc │ │ │ │ ldr r3, [pc, #56] @ (2c09f0 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -239224,34 +239223,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2c09f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 2c09a4 │ │ │ │ + bge.n 2c09d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #496] @ (2c0be0 ) │ │ │ │ + ldr r3, [pc, #592] @ (2c0c40 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 2c095c │ │ │ │ + bge.n 2c098c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x00a6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c09fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239259,21 +239258,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2c0a60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 554cdc │ │ │ │ + bl 554cf4 │ │ │ │ ldr r1, [pc, #64] @ (2c0a64 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ ldr r2, [pc, #56] @ (2c0a68 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0a60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239304,26 +239303,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2c0be0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2c0be4 ) │ │ │ │ add r0, pc │ │ │ │ blx 223a64 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r1, [pc, #344] @ (2c0be8 ) │ │ │ │ ldr r2, [pc, #344] @ (2c0bec ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2c0bf0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c0bd4 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2c0bf4 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -239412,19 +239411,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2c0b0c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 646868 │ │ │ │ + bl 646880 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ mov r0, r7 │ │ │ │ - bl 68c444 │ │ │ │ + bl 68c45c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2c0bb0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 223168 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -239440,39 +239439,39 @@ │ │ │ │ blx 223d38 │ │ │ │ b.n 2c0b34 │ │ │ │ ldr r1, [pc, #56] @ (2c0c10 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2c0b9e │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, pc, #472 @ (adr r0, 2c0dc0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bls.n 2c0bac │ │ │ │ + bls.n 2c0bdc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add lr, ip │ │ │ │ + add lr, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #496] @ (2c0de4 ) │ │ │ │ + ldr r2, [pc, #592] @ (2c0e44 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c0dfc ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0c14 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239497,15 +239496,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002c0c60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239515,15 +239514,15 @@ │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #36] @ (2c0ca0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a1df8 │ │ │ │ + bl 6a1e10 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -239561,53 +239560,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c0d10 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 2c0c2c │ │ │ │ + bvc.n 2c0c5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0d14 : │ │ │ │ b.w 3096dc │ │ │ │ │ │ │ │ 002c0d18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr.w ip, [pc, #80] @ 2c0d88 │ │ │ │ ldr r2, [pc, #80] @ (2c0d8c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c0d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3096e0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -239623,30 +239622,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvc.n 2c0df8 │ │ │ │ + bvc.n 2c0e28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - negs r0, r0 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c0d94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 3f1080 │ │ │ │ mov r4, r0 │ │ │ │ - bl 68c444 │ │ │ │ + bl 68c45c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0dbe │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223168 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239664,21 +239663,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0e24 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223a64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 554154 │ │ │ │ + bl 55416c │ │ │ │ ldr r1, [pc, #56] @ (2c0e28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55233c │ │ │ │ + bl 552354 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c444 │ │ │ │ + bl 68c45c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0e0e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223168 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239687,35 +239686,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 34e2a │ │ │ │ │ │ │ │ 002c0e2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0e80 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223a64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 554154 │ │ │ │ + bl 55416c │ │ │ │ ldr r1, [pc, #56] @ (2c0e84 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55233c │ │ │ │ + bl 552354 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c444 │ │ │ │ + bl 68c45c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0e6a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223168 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239724,15 +239723,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 10ce86 │ │ │ │ │ │ │ │ 002c0e88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239741,31 +239740,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c0f0c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0eea │ │ │ │ ldr r4, [pc, #96] @ (2c0f10 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2c0f14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 6a1df8 │ │ │ │ + bl 6a1e10 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -239778,55 +239777,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c0f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c0ed6 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x001a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2c0e94 │ │ │ │ + bpl.n 2c0ec4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - hlt 0x0016 │ │ │ │ + hlt 0x002e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2c0e1c │ │ │ │ + bpl.n 2c0e4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev r2, r6 │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb86c │ │ │ │ + @ instruction: 0xb884 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0f24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #96] @ (2c0fa4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0f72 │ │ │ │ ldr r3, [pc, #88] @ (2c0fa8 ) │ │ │ │ ldr r2, [pc, #88] @ (2c0fac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -239836,43 +239835,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c0fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - rev r6, r4 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2c0ff0 │ │ │ │ + bpl.n 2c1020 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c0fa8 │ │ │ │ + bpl.n 2c0fd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev r4, r0 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0fcc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strh r6, [r5, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -239881,15 +239880,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2c1308 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2c130c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2c12f8 │ │ │ │ add r3, pc │ │ │ │ @@ -239902,587 +239901,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2c1318 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #744] @ (2c131c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2c1320 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #740] @ (2c1324 ) │ │ │ │ ldr r2, [pc, #740] @ (2c1328 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #728] @ (2c132c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2c1330 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #724] @ (2c1334 ) │ │ │ │ ldr r2, [pc, #724] @ (2c1338 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #712] @ (2c133c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2c1340 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #708] @ (2c1344 ) │ │ │ │ ldr r2, [pc, #708] @ (2c1348 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #696] @ (2c134c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2c1350 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #692] @ (2c1354 ) │ │ │ │ ldr r2, [pc, #692] @ (2c1358 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #680] @ (2c135c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2c1360 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #676] @ (2c1364 ) │ │ │ │ ldr r2, [pc, #676] @ (2c1368 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #664] @ (2c136c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #656] @ (2c1370 ) │ │ │ │ ldr r1, [pc, #656] @ (2c1374 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2c1378 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2c137c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r2, [pc, #640] @ (2c1380 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2c1384 ) │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #636] @ (2c1388 ) │ │ │ │ ldr r1, [pc, #636] @ (2c138c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2c1390 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2c1394 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r2, [pc, #620] @ (2c1398 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #612] @ (2c139c ) │ │ │ │ ldr r1, [pc, #612] @ (2c13a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2c13a4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2c13a8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r2, [pc, #596] @ (2c13ac ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r3, [pc, #588] @ (2c13b0 ) │ │ │ │ ldr r1, [pc, #592] @ (2c13b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2c13b8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2c13bc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r2, [pc, #576] @ (2c13c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #568] @ (2c13c4 ) │ │ │ │ ldr r3, [pc, #568] @ (2c13c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2c13cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #560] @ (2c13d0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #552] @ (2c13d4 ) │ │ │ │ ldr r3, [pc, #552] @ (2c13d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2c13dc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #544] @ (2c13e0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #536] @ (2c13e4 ) │ │ │ │ ldr r3, [pc, #536] @ (2c13e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2c13ec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #528] @ (2c13f0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #520] @ (2c13f4 ) │ │ │ │ ldr r3, [pc, #520] @ (2c13f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2c13fc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #512] @ (2c1400 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #504] @ (2c1404 ) │ │ │ │ ldr r3, [pc, #504] @ (2c1408 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2c140c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #496] @ (2c1410 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #488] @ (2c1414 ) │ │ │ │ ldr r3, [pc, #488] @ (2c1418 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2c141c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #480] @ (2c1420 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #472] @ (2c1424 ) │ │ │ │ ldr r3, [pc, #472] @ (2c1428 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2c142c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #464] @ (2c1430 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #456] @ (2c1434 ) │ │ │ │ ldr r3, [pc, #456] @ (2c1438 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2c143c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555468 │ │ │ │ + bl 555480 │ │ │ │ ldr r2, [pc, #448] @ (2c1440 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #440] @ (2c1444 ) │ │ │ │ ldr r3, [pc, #440] @ (2c1448 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 554634 │ │ │ │ + bl 55464c │ │ │ │ ldr r2, [pc, #424] @ (2c144c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r1, [pc, #416] @ (2c1450 ) │ │ │ │ ldr r3, [pc, #416] @ (2c1454 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2c1458 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #408] @ (2c145c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r2, [pc, #400] @ (2c1460 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2c1464 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 554634 │ │ │ │ + bl 55464c │ │ │ │ ldr r2, [pc, #384] @ (2c1468 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555af0 │ │ │ │ + bl 555b08 │ │ │ │ ldr r2, [pc, #376] @ (2c146c ) │ │ │ │ b.n 2c1470 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2c1284 │ │ │ │ + bpl.n 2c12b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r4 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c134a │ │ │ │ + cbnz r6, 2c1350 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1352 │ │ │ │ + cbnz r2, 2c1358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c135a │ │ │ │ + cbnz r6, 2c1360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1360 │ │ │ │ + cbnz r2, 2c1366 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1368 │ │ │ │ + cbnz r6, 2c136e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c1378 │ │ │ │ + cbnz r2, 2c137e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c1388 │ │ │ │ + cbnz r6, 2c138e │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1386 │ │ │ │ + cbnz r6, 2c138c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1390 │ │ │ │ + cbnz r2, 2c1396 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1398 │ │ │ │ + cbnz r6, 2c139e │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c13aa │ │ │ │ + cbnz r2, 2c13b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c13a8 │ │ │ │ + cbnz r2, 2c13ae │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c13b2 │ │ │ │ + cbnz r2, 2c13b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c13c2 │ │ │ │ + cbnz r6, 2c13c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c13c0 │ │ │ │ + cbnz r6, 2c13c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c13d4 │ │ │ │ + cbnz r2, 2c13da │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c13d0 │ │ │ │ + cbnz r2, 2c13d6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c13dc │ │ │ │ + cbnz r6, 2c13e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c13ea │ │ │ │ + cbnz r4, 2c13f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c13f4 │ │ │ │ + cbnz r4, 2c13fa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1402 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c140e │ │ │ │ + rev r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r2, r2 │ │ │ │ + rev r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r2 │ │ │ │ + rev r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r6, r4 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r4 │ │ │ │ + rev r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r1 │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r2, r4 │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r3 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev16 r2, r7 │ │ │ │ + hlt 0x0012 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0030 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - hlt 0x001c │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - hlt 0x003a │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x003c │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2c1614 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r4, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - hlt 0x003c │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2c14a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2c14a4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2c14a8 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r2, [pc, #28] @ (2c14ac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 555af0 │ │ │ │ + b.w 555b08 │ │ │ │ nop │ │ │ │ - b.n 2c1970 │ │ │ │ + b.n 2c19a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c14c2 │ │ │ │ + cbnz r6, 2c14c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c14ca │ │ │ │ + cbnz r2, 2c14d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 554cdc │ │ │ │ + bl 554cf4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 554aac │ │ │ │ + bl 554ac4 │ │ │ │ cbz r0, 2c14e6 │ │ │ │ ldr r1, [pc, #68] @ (2c1518 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 554884 │ │ │ │ + b.w 55489c │ │ │ │ ldr r3, [pc, #52] @ (2c151c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2c1520 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2c1524 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2c1488 │ │ │ │ + beq.n 2c14b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2c1530 │ │ │ │ + cbnz r6, 2c1536 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c152e │ │ │ │ + cbnz r6, 2c1534 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2c1604 ) │ │ │ │ @@ -240490,15 +240489,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2c160c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240507,26 +240506,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 552054 │ │ │ │ + bl 55206c │ │ │ │ cbz r0, 2c158a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c15d8 │ │ │ │ blx 2248a8 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2c15ee │ │ │ │ ldr r1, [pc, #112] @ (2c1610 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -240564,48 +240563,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2c161c ) │ │ │ │ ldr r0, [pc, #40] @ (2c1620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - beq.n 2c16d8 │ │ │ │ + beq.n 2c1508 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #124] @ (2c16bc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2c16c0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2c16c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 22360c │ │ │ │ @@ -240635,19 +240634,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1710 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240656,30 +240655,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1764 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240688,30 +240687,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c176c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #72 @ 0x48 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c17b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240719,29 +240718,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c17bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + subs r0, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1808 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240750,30 +240749,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1810 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1858 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240781,29 +240780,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1860 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c18a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240811,29 +240810,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c18b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c18fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -240842,30 +240841,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1904 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c194c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240873,29 +240872,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1954 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c199c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240903,29 +240902,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c19a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #12 │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c19f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240934,30 +240933,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c19f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1a40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240965,29 +240964,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1a48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1a94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240996,30 +240995,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #24 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1ae4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241027,29 +241026,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1aec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1b38 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241058,30 +241057,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1b40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1b88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241089,29 +241088,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1b90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #32 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1bdc │ │ │ │ sub sp, #8 │ │ │ │ @@ -241120,30 +241119,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1be4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1c2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241151,29 +241150,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1c34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c1c88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241182,148 +241181,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c1c90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #196] @ (2c1d78 ) │ │ │ │ ldr r2, [pc, #200] @ (2c1d7c ) │ │ │ │ ldr r1, [pc, #200] @ (2c1d80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1d6c │ │ │ │ ldr r0, [pc, #180] @ (2c1d84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r1, [pc, #176] @ (2c1d88 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 553690 │ │ │ │ + bl 5536a8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c1cfa │ │ │ │ ldr r1, [pc, #164] @ (2c1d8c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 55396c │ │ │ │ + bl 553984 │ │ │ │ cbnz r0, 2c1d16 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 554cdc │ │ │ │ + bl 554cf4 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r1, [pc, #104] @ (2c1d90 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5537ec │ │ │ │ + bl 553804 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1cf8 │ │ │ │ ldr r1, [pc, #92] @ (2c1d94 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2c1d98 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2c1d9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ - bl 555bf0 │ │ │ │ + bl 555c08 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1cfa │ │ │ │ ldr r1, [pc, #64] @ (2c1da0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 554884 │ │ │ │ + bl 55489c │ │ │ │ b.n 2c1cf8 │ │ │ │ ldr r0, [pc, #52] @ (2c1da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c1ce6 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 2c1db4 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ cbz r6, 2c1dba │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + cbz r6, 2c1dc0 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r6, 2c1db6 │ │ │ │ + cbz r6, 2c1dbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x004a │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 2c1db4 │ │ │ │ + cbz r6, 2c1dba │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2c1e30 │ │ │ │ sub sp, #24 │ │ │ │ @@ -241341,25 +241340,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2c1e44 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #84] @ (2c1e48 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64ba28 │ │ │ │ + bl 64ba40 │ │ │ │ ldr r2, [pc, #64] @ (2c1e4c ) │ │ │ │ ldr r3, [pc, #44] @ (2c1e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241369,23 +241368,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c204c ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -241409,25 +241408,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ ldr r2, [pc, #60] @ (2c1ef0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c1ee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241438,23 +241437,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241474,23 +241473,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #68] @ 2c1f88 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ cbz r0, 2c1f5c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2c1fa4 ) │ │ │ │ ldr r3, [pc, #56] @ (2c1f98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241505,23 +241504,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r5, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r4, [r5, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241541,30 +241540,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 646688 │ │ │ │ + bl 6466a0 │ │ │ │ cbz r0, 2c2016 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 22ba5c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 64631c │ │ │ │ + bl 646334 │ │ │ │ ldr r2, [pc, #60] @ (2c2054 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241575,23 +241574,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r7, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r2, [r6, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241601,24 +241600,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2098 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c20d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241626,24 +241625,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c20dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r6, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c2118 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241651,24 +241650,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2120 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c215c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241676,24 +241675,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2164 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c21a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241701,24 +241700,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c21a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c21e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241726,25 +241725,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c21f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #184 @ 0xb8 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2230 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241752,25 +241751,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2238 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2278 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241778,25 +241777,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2280 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c22c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241804,25 +241803,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c22c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c230c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241830,26 +241829,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2c2314 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2c23bc │ │ │ │ sub sp, #20 │ │ │ │ @@ -241867,28 +241866,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64bcbc │ │ │ │ + bl 64bcd4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2c23a4 │ │ │ │ cbz r1, 2c2380 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6472f4 │ │ │ │ + bl 64730c │ │ │ │ ldr r2, [pc, #76] @ (2c23d0 ) │ │ │ │ ldr r3, [pc, #64] @ (2c23c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241903,26 +241902,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 22b3b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2380 │ │ │ │ - bl 6472f4 │ │ │ │ + bl 64730c │ │ │ │ b.n 2c2380 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -241942,15 +241941,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2c24b8 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -241977,15 +241976,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2c24bc ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64beb4 │ │ │ │ + bl 64becc │ │ │ │ ldr r2, [pc, #68] @ (2c24c0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c24ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241996,23 +241995,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c26c0 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242038,15 +242037,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 2259bc │ │ │ │ @@ -242062,17 +242061,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2c2512 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 646688 │ │ │ │ + bl 6466a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 64631c │ │ │ │ + bl 646334 │ │ │ │ ldr r2, [pc, #64] @ (2c2590 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2588 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242083,23 +242082,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242109,33 +242108,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2c25ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c25d2 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - itte │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ - lslal r0, r0, #1 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2640 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242144,34 +242143,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c2648 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ittt ls │ │ │ │ - lslls r1, r2, #1 │ │ │ │ - cmpls r1, #116 @ 0x74 │ │ │ │ - lslls r0, r0, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + itet lt │ │ │ │ + lsllt r1, r2, #1 │ │ │ │ + cmpge r1, #140 @ 0x8c │ │ │ │ + lsllt r0, r0, #1 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c269c │ │ │ │ sub sp, #12 │ │ │ │ @@ -242180,34 +242179,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c26a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ittt mi │ │ │ │ - lslmi r1, r2, #1 │ │ │ │ - cmpmi r1, #24 │ │ │ │ + itte pl │ │ │ │ + lslpl r1, r2, #1 │ │ │ │ + cmppl r1, #48 @ 0x30 │ │ │ │ lslmi r0, r0, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c26f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242216,34 +242215,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c2700 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x00e6 │ │ │ │ + bkpt 0x00fe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #188 @ 0xbc │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2754 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242252,34 +242251,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c275c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c27b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242288,34 +242287,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c27bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x002e │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #4 │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c2814 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242324,34 +242323,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c281c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #58 @ 0x3a │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c2874 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242360,34 +242359,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c287c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c28d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242396,34 +242395,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c28dc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2c293c │ │ │ │ sub sp, #8 │ │ │ │ @@ -242433,15 +242432,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2c2940 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2c2944 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca4cc │ │ │ │ cbz r0, 2c2928 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 22360c │ │ │ │ @@ -242452,19 +242451,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c29d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -242472,15 +242471,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2c29dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 22360c │ │ │ │ @@ -242504,19 +242503,19 @@ │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2c2a88 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242526,15 +242525,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2c2a90 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #132] @ (2c2a94 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cbz r0, 2c2a56 │ │ │ │ ldr r1, [pc, #124] @ (2c2a98 ) │ │ │ │ @@ -242564,36 +242563,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2c2aa0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbnz r0, 2c2af8 │ │ │ │ + cbnz r0, 2c2afe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #424 @ (adr r5, 2c2c44 ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 2c2ca4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #496 @ (adr r4, 2c2c90 ) │ │ │ │ + add r4, pc, #592 @ (adr r4, 2c2cf0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #696 @ (adr r3, 2c2d5c ) │ │ │ │ + add r3, pc, #792 @ (adr r3, 2c2dbc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2c2b8c │ │ │ │ @@ -242623,35 +242622,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64ba28 │ │ │ │ + bl 64ba40 │ │ │ │ cbz r0, 2c2b56 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2c2b38 │ │ │ │ mov r1, r4 │ │ │ │ bl 3dca48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2c2b36 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6472b8 │ │ │ │ + bl 6472d0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2c2b5e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2c2b4a │ │ │ │ mov r1, r4 │ │ │ │ bl 3dca48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -242659,15 +242658,15 @@ │ │ │ │ bne.n 2c2b26 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2c1624 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 223fbc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #72] @ (2c2ba8 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242687,19 +242686,19 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - hlt 0x0036 │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r2, [r5, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -242719,15 +242718,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2c2d04 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -242792,15 +242791,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2c2d08 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64bcbc │ │ │ │ + bl 64bcd4 │ │ │ │ ldr r2, [pc, #64] @ (2c2d0c ) │ │ │ │ ldr r3, [pc, #44] @ (2c2cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -242810,23 +242809,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - cbnz r2, 2c2d2c │ │ │ │ + cbnz r2, 2c2d32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrb r2, [r7, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r1, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c2f0c ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #25] │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242850,24 +242849,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 2259bc │ │ │ │ movs r3, #0 │ │ │ │ @@ -242889,36 +242888,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2c2ecc ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5553e8 │ │ │ │ + bl 555400 │ │ │ │ ldr r2, [pc, #276] @ (2c2ed0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5559a0 │ │ │ │ + bl 5559b8 │ │ │ │ ldr r1, [pc, #268] @ (2c2ed4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2c2ed8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2c2edc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5553e8 │ │ │ │ + bl 555400 │ │ │ │ ldr r2, [pc, #252] @ (2c2ee0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5559a0 │ │ │ │ + bl 5559b8 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -242963,71 +242962,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2c2ef0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5553e8 │ │ │ │ + bl 555400 │ │ │ │ ldr r2, [pc, #116] @ (2c2ef4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2c2ef8 ) │ │ │ │ - bl 5559a0 │ │ │ │ + bl 5559b8 │ │ │ │ ldr r3, [pc, #108] @ (2c2efc ) │ │ │ │ ldr r2, [pc, #112] @ (2c2f00 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 555300 │ │ │ │ + bl 555318 │ │ │ │ ldr r2, [pc, #100] @ (2c2f04 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5559a0 │ │ │ │ + bl 5559b8 │ │ │ │ b.n 2c2d8e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r4, #23] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r2, #80 @ 0x50 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 2c3278 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 2c2ed8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - add r1, pc, #880 @ (adr r1, 2c3244 ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 2c32a4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #112 @ (adr r2, 2c2f48 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 2c2fa8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - add r2, pc, #56 @ (adr r2, 2c2f1c ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 2c2f7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r2, #19] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #52 @ 0x34 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2c2af8 │ │ │ │ - add r0, pc, #576 @ (adr r0, 2c3138 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 2c3198 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, 2c31dc ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 2c323c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffef6f02 <__bss_end__@@Base+0xff4fe366> │ │ │ │ - add r0, pc, #736 @ (adr r0, 2c31e8 ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 2c3248 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2c3130 ) │ │ │ │ @@ -243061,30 +243060,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 64beb4 │ │ │ │ + bl 64becc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3024 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c3056 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -243130,19 +243129,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 647330 │ │ │ │ + bl 647348 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #296] @ (2c3158 ) │ │ │ │ ldr r3, [pc, #260] @ (2c3134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -243181,15 +243180,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2c3164 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c3020 │ │ │ │ vldr d7, [pc, #128] @ 2c3128 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2c3168 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2c316c ) │ │ │ │ @@ -243198,15 +243197,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c3020 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2c3174 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2c3178 ) │ │ │ │ @@ -243215,15 +243214,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2c317c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c3020 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2c3180 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2c3184 ) │ │ │ │ @@ -243232,15 +243231,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2c3188 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c3020 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -243248,51 +243247,51 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #15] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb668 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #216 @ (adr r0, 2c322c ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 2c328c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r3, #11] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #824 @ (adr r0, 2c349c ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2c34fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c318c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -243321,25 +243320,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2c323c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c322c │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ - bl 552068 │ │ │ │ + bl 55205c │ │ │ │ + bl 552080 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2c322c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243354,31 +243353,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3240 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2c328e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243403,24 +243402,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2c3388 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #208] @ (2c338c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2c3390 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243446,15 +243445,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 2257dc │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2c3338 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 2259bc │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -243478,41 +243477,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - uxtb r4, r5 │ │ │ │ + cbz r4, 2c33cc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c3394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2c3774 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #964] @ (2c3778 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2c377c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c36fe │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -243689,15 +243688,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2c3788 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243708,27 +243707,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2c3794 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c35b0 │ │ │ │ ldr r3, [pc, #392] @ (2c3798 ) │ │ │ │ ldr r2, [pc, #392] @ (2c379c ) │ │ │ │ ldr r1, [pc, #396] @ (2c37a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243739,15 +243738,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2c37ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243758,15 +243757,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243777,15 +243776,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243796,15 +243795,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243813,120 +243812,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2c37d8 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c35b0 │ │ │ │ ldr r3, [pc, #192] @ (2c37dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2c37e0 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2c37e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c35b0 │ │ │ │ ldr r3, [pc, #172] @ (2c37e8 ) │ │ │ │ ldr r2, [pc, #172] @ (2c37ec ) │ │ │ │ ldr r1, [pc, #176] @ (2c37f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c35b0 │ │ │ │ ldr r1, [pc, #148] @ (2c37f4 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2c37f8 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 2c37b4 │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #776 @ 0x308 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #384 @ 0x180 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #624 @ 0x270 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c37fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243935,27 +243934,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2c3838 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2c383c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #28] @ (2c3840 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555af0 │ │ │ │ + b.w 555b08 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfaf40040 │ │ │ │ + @ instruction: 0xfb0c0040 │ │ │ │ bl 38b83a │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3844 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -243999,22 +243998,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2c38bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c38c0 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2c38ca │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2c38d4 │ │ │ │ @@ -244030,25 +244029,25 @@ │ │ │ │ 002c38dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #80] @ 2c3944 │ │ │ │ ldr r2, [pc, #80] @ (2c3948 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c394c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2c391e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -244062,19 +244061,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c392c │ │ │ │ nop │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r6, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c3950 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -244099,23 +244098,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r2, [pc, #2132] @ 2c41fc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2c4200 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 44f924 │ │ │ │ ldr.w r3, [pc, #2108] @ 2c4204 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2c39de │ │ │ │ @@ -244128,15 +244127,15 @@ │ │ │ │ beq.w 2c3b94 │ │ │ │ ldr.w r3, [pc, #2080] @ 2c4208 │ │ │ │ ldr.w r1, [pc, #2080] @ 2c420c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 553e4c │ │ │ │ + bl 553e64 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2c3c14 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2c3a1c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c57c0 │ │ │ │ @@ -244147,29 +244146,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3bdc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3ad0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r3, [pc, #2012] @ 2c4210 │ │ │ │ ldr.w r2, [pc, #2012] @ 2c4214 │ │ │ │ ldr.w r1, [pc, #2012] @ 2c4218 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 552068 │ │ │ │ + bl 552080 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c3ed8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c41c0 │ │ │ │ @@ -244177,15 +244176,15 @@ │ │ │ │ cbz r6, 2c3a80 │ │ │ │ b.n 2c41d4 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c4052 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3a76 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4052 │ │ │ │ ldr.w r5, [pc, #1924] @ 2c421c │ │ │ │ @@ -244194,74 +244193,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2c4224 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c41ac │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2c3ad0 │ │ │ │ ldr.w r0, [pc, #1892] @ 2c4228 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2c3b26 │ │ │ │ ldr.w r0, [pc, #1876] @ 2c422c │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2c4230 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2c4234 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2c4238 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1856] @ 2c423c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2c4240 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 551a00 │ │ │ │ + bl 551a18 │ │ │ │ ldr.w r1, [pc, #1840] @ 2c4244 │ │ │ │ ldr.w r0, [pc, #1840] @ 2c4248 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 551a00 │ │ │ │ + bl 551a18 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r1, [pc, #1820] @ 2c424c │ │ │ │ ldr.w r2, [pc, #1820] @ 2c4250 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2c4254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ bl 263810 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 54e8bc │ │ │ │ + bl 54e8d4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr.w r2, [pc, #1776] @ 2c4258 │ │ │ │ ldr.w r3, [pc, #1668] @ 2c41f0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -244280,17 +244279,17 @@ │ │ │ │ beq.w 2c3a04 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3a04 │ │ │ │ bl 2c4a88 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c3a04 │ │ │ │ - bl 554cdc │ │ │ │ + bl 554cf4 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 552e24 │ │ │ │ + bl 552e3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c40ea │ │ │ │ ldr.w r3, [pc, #1688] @ 2c425c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -244310,45 +244309,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2c4264 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2c3b64 │ │ │ │ ldr.w r3, [pc, #1616] @ 2c4268 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2c426c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2c4270 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c3c0a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2c4274 │ │ │ │ blx 223a64 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r2, [pc, #1580] @ 2c4278 │ │ │ │ ldr.w r1, [pc, #1580] @ 2c427c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244504,25 +244503,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 223168 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3a1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r3, [pc, #1144] @ 2c42a4 │ │ │ │ ldr.w r2, [pc, #1144] @ 2c42a8 │ │ │ │ ldr.w r1, [pc, #1144] @ 2c42ac │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2c42a0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -244588,33 +244587,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2c3fbc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3eee │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 2241ac │ │ │ │ b.n 2c3a96 │ │ │ │ ldr r1, [pc, #920] @ (2c42b0 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2c3d36 │ │ │ │ ldr r0, [pc, #912] @ (2c42b4 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r0, [pc, #904] @ (2c42b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 2c3e10 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2c3dfa │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -244631,15 +244630,15 @@ │ │ │ │ beq.n 2c3f58 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2c3f50 │ │ │ │ ldr r0, [pc, #840] @ (2c42bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r1, [pc, #828] @ (2c42c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 223d38 │ │ │ │ b.n 2c3dbc │ │ │ │ @@ -244672,19 +244671,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #760] @ (2c42e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2c4042 │ │ │ │ ldr r7, [pc, #748] @ (2c42e4 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2c42e8 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2c42ec │ │ │ │ @@ -244702,15 +244701,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2c400c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -244728,23 +244727,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c411a │ │ │ │ ldr r1, [pc, #628] @ (2c42fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c40d8 │ │ │ │ ldr.w r9, [pc, #616] @ 2c4300 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2c4304 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2c4308 │ │ │ │ @@ -244758,26 +244757,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c40a8 │ │ │ │ ldr r1, [pc, #560] @ (2c430c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ b.n 2c3c0a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2c4310 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -244785,29 +244784,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2c4318 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #528] @ (2c431c ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 2c3c0a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 22aff0 │ │ │ │ ldr r1, [pc, #508] @ (2c4320 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ b.n 2c40e2 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -244828,23 +244827,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c3ec2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2c4328 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r1, [pc, #400] @ (2c432c ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2c4330 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -244875,197 +244874,197 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r2, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r2, #23 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r4, r5 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (2c440c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r0, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 2c4500 ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 2c4560 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #16] │ │ │ │ + str r4, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldc2 0, cr0, [sl, #-448]! @ 0xfffffe40 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c41f0 │ │ │ │ + bmi.n 2c4220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #464 @ (adr r7, 2c4478 ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 2c44d8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #688] @ 0x2b0 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #896] @ 0x380 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r1, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #22 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 2c4648 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 2c46a8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r3, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #280 @ (adr r5, 2c440c ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 2c446c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2c42d8 │ │ │ │ + bcs.n 2c4308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 2c45dc ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 2c463c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c434c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2c438c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 69f008 │ │ │ │ + bl 69f020 │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e8a4 │ │ │ │ + bl 54e8bc │ │ │ │ cbz r0, 2c437c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -245073,15 +245072,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ │ │ │ │ 002c4390 : │ │ │ │ - b.w 69f020 │ │ │ │ + b.w 69f038 │ │ │ │ │ │ │ │ 002c4394 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2c4438 ) │ │ │ │ @@ -245105,22 +245104,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2c83c4 │ │ │ │ ldr r4, [pc, #108] @ (2c4448 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e8bc │ │ │ │ + bl 54e8d4 │ │ │ │ add r4, pc │ │ │ │ - bl 54de9c │ │ │ │ + bl 54deb4 │ │ │ │ bl 2c935c │ │ │ │ bl 2c8634 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2c440e │ │ │ │ ldr r3, [pc, #64] @ (2c4440 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -245155,61 +245154,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2c44c0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c449a │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #80] @ (2c44c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2c44c8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2c44ba │ │ │ │ ldr r1, [pc, #48] @ (2c44cc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c44a8 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 2c48b8 ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 2c4518 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2c44d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r5, [pc, #88] @ (2c4534 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002c44dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -245222,24 +245221,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2c4570 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 554154 │ │ │ │ + bl 55416c │ │ │ │ ldr r1, [pc, #104] @ (2c4574 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2c454a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #84] @ (2c4578 ) │ │ │ │ ldr r3, [pc, #72] @ (2c4570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -245259,33 +245258,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c4584 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4522 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, pc, #120 @ (adr r2, 2c45f8 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 2c4658 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c4590 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r4, [pc, #584] @ (2c47dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -245293,15 +245292,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2c4600 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2c4604 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #72] @ (2c4608 ) │ │ │ │ ldr r2, [pc, #76] @ (2c460c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2c4610 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -245317,25 +245316,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, pc, #936 @ (adr r1, 2c49a8 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 2c4608 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -245358,25 +245357,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2c4678 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #16] @ (2c467c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -245390,24 +245389,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2c4964 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #688] @ (2c4968 ) │ │ │ │ ldr r2, [pc, #688] @ (2c496c ) │ │ │ │ ldr r1, [pc, #692] @ (2c4970 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c47a2 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -245469,45 +245468,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c47c2 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c48f8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2c4706 │ │ │ │ ldr r0, [pc, #488] @ (2c4980 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2c47c2 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2c46e0 │ │ │ │ ldr r3, [pc, #472] @ (2c4984 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2c4988 ) │ │ │ │ ldr r1, [pc, #476] @ (2c498c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #460] @ (2c4990 ) │ │ │ │ ldr r3, [pc, #412] @ (2c4964 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245541,36 +245540,36 @@ │ │ │ │ bne.n 2c48c2 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2c485e │ │ │ │ ldr r6, [pc, #380] @ (2c499c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4912 │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr r1, [pc, #364] @ (2c49a0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553e4c │ │ │ │ + bl 553e64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2c49a4 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2c49a8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2c49ac ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -245583,15 +245582,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2c47c2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2c47c2 │ │ │ │ ldr r3, [pc, #292] @ (2c49b0 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2c49b4 ) │ │ │ │ ldr r1, [pc, #292] @ (2c49b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -245609,15 +245608,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2c49c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c47c2 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c48a8 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245631,133 +245630,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c4816 │ │ │ │ ldr r0, [pc, #220] @ (2c49cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 2c4816 │ │ │ │ ldr r3, [pc, #212] @ (2c49d0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2c49d4 ) │ │ │ │ ldr r1, [pc, #216] @ (2c49d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c47c2 │ │ │ │ ldr r3, [pc, #200] @ (2c49dc ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2c49e0 ) │ │ │ │ ldr r1, [pc, #200] @ (2c49e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c47c2 │ │ │ │ ldr r3, [pc, #180] @ (2c49e8 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2c49ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2c49f0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [pc, #164] @ (2c49f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 2c47c2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #944 @ (adr r0, 2c4d1c ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 2c497c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 2c4a90 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 2c4af0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + add r0, pc, #64 @ (adr r0, 2c49c8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds.w r0, sl, #112 @ 0x70 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #656] @ (2c4c34 ) │ │ │ │ + ldr r4, [pc, #752] @ (2c4c94 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xf0a40070 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -245911,15 +245910,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2c5048 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4f48 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c4f8a │ │ │ │ @@ -245951,29 +245950,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2c5054 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr.w r3, [pc, #1080] @ 2c5058 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2c505c │ │ │ │ ldr.w r1, [pc, #1076] @ 2c5060 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r2, [pc, #1056] @ 2c5064 │ │ │ │ ldr r3, [pc, #1012] @ (2c503c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245993,41 +245992,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2c5070 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [pc, #996] @ (2c5074 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2c5078 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2c507c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [pc, #980] @ (2c5080 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2c5084 ) │ │ │ │ ldr r1, [pc, #984] @ (2c5088 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -246105,15 +246104,15 @@ │ │ │ │ bcs.n 2c4d44 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -246244,27 +246243,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2c5094 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [pc, #332] @ (2c5098 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2c509c ) │ │ │ │ ldr r1, [pc, #336] @ (2c50a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2c4dba │ │ │ │ ldr r3, [pc, #308] @ (2c50a4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -246272,27 +246271,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2c50ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [pc, #292] @ (2c50b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2c50b4 ) │ │ │ │ ldr r1, [pc, #292] @ (2c50b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2c50bc ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2c50c0 ) │ │ │ │ @@ -246300,15 +246299,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2c50c4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2c50c8 ) │ │ │ │ @@ -246322,15 +246321,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2c50cc ) │ │ │ │ ldr r1, [pc, #224] @ (2c50d0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2c50d4 ) │ │ │ │ @@ -246344,101 +246343,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2c50d8 ) │ │ │ │ ldr r1, [pc, #184] @ (2c50dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c4c42 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsh r4, [r0, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #16] │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #352] @ 0x160 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #376] @ 0x178 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c50e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -246547,15 +246546,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2c5398 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246568,15 +246567,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246589,15 +246588,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246610,15 +246609,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246635,15 +246634,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c522e │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2c53cc ) │ │ │ │ ldr r4, [pc, #176] @ (2c53d0 ) │ │ │ │ ldr r1, [pc, #176] @ (2c53d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -246653,27 +246652,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c522e │ │ │ │ ldr r3, [pc, #144] @ (2c53d8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2c53dc ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2c53e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c522e │ │ │ │ ldr r3, [pc, #124] @ (2c53e4 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2c53e8 ) │ │ │ │ ldr r0, [pc, #124] @ (2c53ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -246685,67 +246684,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c53f4 ) │ │ │ │ ldr r0, [pc, #116] @ (2c53f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #536] @ 0x218 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c53fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246840,15 +246839,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2c5624 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -246857,26 +246856,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2c562c ) │ │ │ │ ldr r1, [pc, #260] @ (2c5630 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr r3, [pc, #244] @ (2c5634 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2c5638 ) │ │ │ │ ldr r1, [pc, #244] @ (2c563c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2c5598 │ │ │ │ ldr.w ip, [pc, #224] @ 2c5640 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2c5644 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -246885,26 +246884,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr r3, [pc, #204] @ (2c5650 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2c5654 ) │ │ │ │ ldr r1, [pc, #208] @ (2c5658 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr.w ip, [pc, #192] @ 2c565c │ │ │ │ add ip, pc │ │ │ │ b.n 2c5562 │ │ │ │ ldr r3, [pc, #188] @ (2c5660 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2c5664 ) │ │ │ │ @@ -246912,112 +246911,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr r3, [pc, #172] @ (2c566c ) │ │ │ │ ldr r4, [pc, #172] @ (2c5670 ) │ │ │ │ ldr r1, [pc, #176] @ (2c5674 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr r3, [pc, #152] @ (2c5678 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2c567c ) │ │ │ │ ldr r1, [pc, #152] @ (2c5680 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ ldr r3, [pc, #136] @ (2c5684 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2c5688 ) │ │ │ │ ldr r1, [pc, #140] @ (2c568c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c5512 │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r1, #17] │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2c579c ) │ │ │ │ @@ -247037,35 +247036,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 686160 │ │ │ │ + bl 686178 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 649960 │ │ │ │ + bl 649978 │ │ │ │ mov r0, r7 │ │ │ │ - bl 687868 │ │ │ │ + bl 687880 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5790 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2c5732 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c575a │ │ │ │ - bl 646a84 │ │ │ │ + bl 646a9c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5788 │ │ │ │ ldr r2, [pc, #164] @ (2c57b0 ) │ │ │ │ ldr r3, [pc, #144] @ (2c57a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247083,20 +247082,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c56fa │ │ │ │ ldr r1, [pc, #120] @ (2c57b4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe10 │ │ │ │ + bl 69fe28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 693940 │ │ │ │ + bl 693958 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c5768 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c5700 │ │ │ │ mov r1, r0 │ │ │ │ @@ -247112,38 +247111,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 2c5752 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c570a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mcr2 0, 3, r0, cr2, cr15, {1} │ │ │ │ - ldrh.w r0, [ip, #63] @ 0x3f │ │ │ │ + mrc2 0, 3, r0, cr10, cr15, {1} │ │ │ │ + ldr.w r0, [r4, #63] @ 0x3f │ │ │ │ strh r6, [r7, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r2, r7 │ │ │ │ + subs r0, r5, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c57c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247154,24 +247153,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2c5b00 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #788] @ (2c5b04 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2c5b08 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2c5b0c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2c5840 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2c5a44 │ │ │ │ @@ -247411,38 +247410,38 @@ │ │ │ │ ble.n 2c5a1e │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2c5a6c │ │ │ │ b.n 2c5a1e │ │ │ │ ldr r0, [pc, #160] @ (2c5b20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #148] @ (2c5b24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #140] @ (2c5b28 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #128] @ (2c5b2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2c5b30 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r3, [pc, #100] @ (2c5b34 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2c5b38 ) │ │ │ │ ldr r0, [pc, #100] @ (2c5b3c ) │ │ │ │ add r3, pc │ │ │ │ @@ -247461,73 +247460,73 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ strh r4, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf78c003f │ │ │ │ - stc2 0, cr0, [r2, #-252]! @ 0xffffff04 │ │ │ │ + @ instruction: 0xf7a4003f │ │ │ │ + ldc2 0, cr0, [sl, #-252]! @ 0xffffff04 │ │ │ │ ldr r1, [pc, #512] @ (2c5d14 ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c5cac │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2c5bdc │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r2, [r5, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5b4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2c5b80 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2c5b84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ea2c │ │ │ │ + bl 69ea44 │ │ │ │ ldr r3, [pc, #28] @ (2c5b88 ) │ │ │ │ ldr r1, [pc, #28] @ (2c5b8c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a0e54 │ │ │ │ + b.w 6a0e6c │ │ │ │ ldr r7, [pc, #696] @ (2c5e3c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002c5b90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -247545,15 +247544,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2c5c4c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 553a04 │ │ │ │ + bl 553a1c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2c5c1c │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -247574,15 +247573,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2c5c58 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247590,34 +247589,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5bd6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 55396c │ │ │ │ + bl 553984 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #400] @ (2c5dd8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c5e4c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5c5c : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c5ddc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -247667,15 +247666,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c5c94 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64727c │ │ │ │ + bl 647294 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -247763,17 +247762,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 2232fc │ │ │ │ ... │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5e10 : │ │ │ │ ldr r3, [pc, #48] @ (2c5e44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2c5e48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247983,78 +247982,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5fd4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #48] @ (2c6034 ) │ │ │ │ ldr r2, [pc, #48] @ (2c6038 ) │ │ │ │ ldr r1, [pc, #52] @ (2c603c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5fe0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5fb2 │ │ │ │ b.n 2c5fe0 │ │ │ │ nop │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vshr.s32 d0, d31, #22 │ │ │ │ - eors.w r0, lr, #65 @ 0x41 │ │ │ │ + vmvn.i32 d16, #47 @ 0x0000002f │ │ │ │ + @ instruction: 0xf0b60041 │ │ │ │ │ │ │ │ 002c6040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #60] @ 2c6094 │ │ │ │ ldr r2, [pc, #60] @ (2c6098 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c609c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c6088 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 552044 │ │ │ │ - ldrh r0, [r1, #2] │ │ │ │ + b.w 55205c │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vqadd.s8 d16, d14, d31 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + vqadd.s32 d16, d6, d31 │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c60a0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2bae50 │ │ │ │ @@ -248114,38 +248113,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2c619c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c6188 │ │ │ │ ldr r2, [pc, #80] @ (2c61a0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2c61a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2c6188 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -248153,54 +248152,54 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf3dc003f │ │ │ │ - mrc 0, 1, r0, cr0, cr15, {1} │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + @ instruction: 0xf3f4003f │ │ │ │ + mcr 0, 2, r0, cr8, cr15, {1} │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2c6290 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #204] @ (2c6294 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2c6298 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c626e │ │ │ │ cbz r6, 2c6244 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2c6210 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #168] @ (2c629c ) │ │ │ │ ldr r1, [pc, #168] @ (2c62a0 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2c622e │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2c622e │ │ │ │ ldr r3, [pc, #144] @ (2c62a4 ) │ │ │ │ @@ -248210,15 +248209,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2c62ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248226,73 +248225,73 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2c6128 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c622e │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2c62b0 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #92] @ (2c62b4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c622c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2c62b8 ) │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #68] @ (2c62bc ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c622c │ │ │ │ nop │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [r4, #252]! @ 0xfc │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldcl 0, cr0, [ip, #252]! @ 0xfc │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r0, #7 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c62c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c61a8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c6302 │ │ │ │ @@ -248304,56 +248303,56 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2c6354 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c62ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2c6358 ) │ │ │ │ ldr r5, [pc, #68] @ (2c635c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c62ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0xf216003f │ │ │ │ - stcl 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf22e003f │ │ │ │ + stc 0, cr0, [r2], {63} @ 0x3f │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c6360 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 54e224 │ │ │ │ + bl 54e23c │ │ │ │ cbz r0, 2c638a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248391,26 +248390,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002c63d8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54de74 │ │ │ │ + b.w 54de8c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 54cc64 │ │ │ │ + bl 54cc7c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c6476 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -248426,15 +248425,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2c6494 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248445,15 +248444,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2c64a0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248463,25 +248462,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2c66b0 ) │ │ │ │ @@ -248502,28 +248501,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbnz r0, 2c6538 │ │ │ │ ldr r2, [pc, #436] @ (2c66c4 ) │ │ │ │ ldr r3, [pc, #420] @ (2c66b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -248550,117 +248549,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c650c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c6594 │ │ │ │ - bl 5a2cac │ │ │ │ + bl 5a2cc4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 584904 │ │ │ │ + bl 58491c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c650c │ │ │ │ - bl 585b78 │ │ │ │ + bl 585b90 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2c65c2 │ │ │ │ ldr r5, [pc, #328] @ (2c66c8 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2c66cc ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c650c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2c65b8 │ │ │ │ - bl 5a026c │ │ │ │ + bl 5a0284 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c65ce │ │ │ │ mov r1, sl │ │ │ │ - bl 5a0900 │ │ │ │ + bl 5a0918 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6652 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 22360c │ │ │ │ b.n 2c650c │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2c650c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a07f0 │ │ │ │ + bl 5a0808 │ │ │ │ b.n 2c650c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 584904 │ │ │ │ + bl 58491c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2c661e │ │ │ │ - bl 585b78 │ │ │ │ + bl 585b90 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2c6684 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5a06f0 │ │ │ │ + bl 5a0708 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6616 │ │ │ │ cbz r6, 2c6620 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0900 │ │ │ │ + bl 5a0918 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2c6654 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a3718 │ │ │ │ + bl 5a3730 │ │ │ │ b.n 2c65b0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2c66d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2c66d4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2c66d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c6616 │ │ │ │ b.n 2c65b0 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a055c │ │ │ │ + bl 5a0574 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2c6662 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2c668a │ │ │ │ ldr r3, [pc, #120] @ (2c66dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2c66e0 ) │ │ │ │ @@ -248668,68 +248667,68 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2c66e4 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c6616 │ │ │ │ b.n 2c65b0 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ b.n 2c65e4 │ │ │ │ ldr r3, [pc, #92] @ (2c66e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c66ec ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2c66f0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c6616 │ │ │ │ b.n 2c65b0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ mov r0, sl │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xeada003f │ │ │ │ + @ instruction: 0xeaf2003f │ │ │ │ cmp ip, pc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #22] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r0, #16] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r2, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248775,34 +248774,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c67e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2c67e8 │ │ │ │ mov r0, r3 │ │ │ │ blx 2257a8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #80] @ (2c680c ) │ │ │ │ ldr r3, [pc, #72] @ (2c6808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248819,30 +248818,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2c6810 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2c67a0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c67a0 │ │ │ │ - bl 584afc │ │ │ │ + bl 584b14 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2c67a0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2c689c ) │ │ │ │ @@ -248852,28 +248851,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c6892 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2c688c │ │ │ │ blx 2257a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #60] @ (2c68a4 ) │ │ │ │ ldr r3, [pc, #56] @ (2c68a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248898,17 +248897,17 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmn r0, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2c692c ) │ │ │ │ @@ -248918,25 +248917,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c6922 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 2257a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #56] @ (2c6934 ) │ │ │ │ ldr r3, [pc, #48] @ (2c6930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248958,25 +248957,25 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ negs r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ tst r6, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 608144 │ │ │ │ + b.w 60815c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2c6a80 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -249000,26 +248999,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbnz r0, 2c69ec │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #204] @ (2c6a90 ) │ │ │ │ ldr r3, [pc, #188] @ (2c6a84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249040,77 +249039,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2c63e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c69ba │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2c6a56 │ │ │ │ - bl 60fc00 │ │ │ │ + bl 60fc18 │ │ │ │ cbz r0, 2c6a2a │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 607da8 │ │ │ │ + bl 607dc0 │ │ │ │ cbz r0, 2c6a60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2c69c2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2c6a94 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c6a98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2c6a9c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c6a1a │ │ │ │ blx 22360c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2c69ba │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r1, [pc, #56] @ (2c6aa0 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69d28c │ │ │ │ + bl 69d2a4 │ │ │ │ b.n 2c6a1a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r6, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -249122,23 +249121,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbz r0, 2c6b4e │ │ │ │ mov fp, r5 │ │ │ │ blx 223560 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -249161,15 +249160,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2c6b7c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692ec8 │ │ │ │ + bl 692ee0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6b96 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2c6b96 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -249197,15 +249196,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c6b2a │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ b.n 2c6b4e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2c6b7e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ @@ -249226,15 +249225,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -249257,15 +249256,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r2, [pc, #48] @ (2c6c60 ) │ │ │ │ ldr r3, [pc, #40] @ (2c6c58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249279,15 +249278,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r7, #72 @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -249309,27 +249308,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 22505c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbnz r0, 2c6d06 │ │ │ │ ldr r2, [pc, #284] @ (2c6df0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2c6dec ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -249397,15 +249396,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 22360c │ │ │ │ b.n 2c6cd2 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -249428,28 +249427,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2c6dfc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c6da4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r6, #134 @ 0x86 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2c6e84 │ │ │ │ sub sp, #16 │ │ │ │ @@ -249459,23 +249458,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbz r0, 2c6e50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 3ca4cc │ │ │ │ cbz r0, 2c6e50 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -249518,24 +249517,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 3ca5f8 │ │ │ │ blx 2257a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #48] @ (2c6f14 ) │ │ │ │ ldr r3, [pc, #44] @ (2c6f10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -249570,15 +249569,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [pc, #160] @ (2c6fe8 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -249604,15 +249603,15 @@ │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2c6fc8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r2, [pc, #80] @ (2c6ff0 ) │ │ │ │ ldr r3, [pc, #68] @ (2c6fe4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249637,25 +249636,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2c70c8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -249666,26 +249665,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688c64 │ │ │ │ + bl 688c7c │ │ │ │ cbz r0, 2c7058 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c7080 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2c70d0 ) │ │ │ │ ldr r3, [pc, #112] @ (2c70cc ) │ │ │ │ @@ -249700,60 +249699,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r3, [pc, #76] @ (2c70d4 ) │ │ │ │ ldr r2, [pc, #80] @ (2c70d8 ) │ │ │ │ ldr r1, [pc, #80] @ (2c70dc ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #64] @ (2c70e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c70aa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c7056 │ │ │ │ ldr r2, [pc, #56] @ (2c70e4 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2c70e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c7058 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ subs r2, #244 @ 0xf4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 14 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2c69f4 │ │ │ │ + b.n 2c6a24 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #16] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r2, #30] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2c7180 ) │ │ │ │ @@ -249763,23 +249762,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ vldr d7, [pc, #92] @ 2c7178 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 688838 │ │ │ │ + bl 688850 │ │ │ │ cbnz r0, 2c7158 │ │ │ │ ldr r2, [pc, #84] @ (2c7188 ) │ │ │ │ ldr r3, [pc, #80] @ (2c7184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -249793,15 +249792,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b4758 │ │ │ │ + bl 6b4770 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7130 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2c7130 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -249825,26 +249824,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ vldr d7, [pc, #356] @ 2c7320 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbnz r0, 2c7208 │ │ │ │ ldr r2, [pc, #336] @ (2c7330 ) │ │ │ │ ldr r3, [pc, #332] @ (2c732c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -249860,15 +249859,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 693144 │ │ │ │ + bl 69315c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c729a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2c7244 │ │ │ │ ldr r3, [pc, #272] @ (2c7334 ) │ │ │ │ @@ -249877,23 +249876,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2c733c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ b.n 2c71dc │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 693144 │ │ │ │ + bl 69315c │ │ │ │ cbnz r0, 2c72b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2c7222 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -249926,46 +249925,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2c7354 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c723c │ │ │ │ ldr r3, [pc, #156] @ (2c7358 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2c735c ) │ │ │ │ ldr r1, [pc, #160] @ (2c7360 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c723c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 692d98 │ │ │ │ + bl 692db0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c723c │ │ │ │ ldr r3, [pc, #120] @ (2c7364 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2c7368 ) │ │ │ │ ldr r1, [pc, #124] @ (2c736c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c723c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2c7370 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2c7374 ) │ │ │ │ ldr r0, [pc, #100] @ (2c7378 ) │ │ │ │ add r3, pc │ │ │ │ @@ -249977,49 +249976,49 @@ │ │ │ │ ... │ │ │ │ subs r1, #102 @ 0x66 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r6, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r2, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r6, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r0, #25] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2c7500 ) │ │ │ │ @@ -250032,24 +250031,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 687d58 │ │ │ │ + bl 687d70 │ │ │ │ cbz r0, 2c7402 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c749a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c7438 │ │ │ │ @@ -250062,18 +250061,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687e98 │ │ │ │ + bl 687eb0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #260] @ (2c7514 ) │ │ │ │ ldr r3, [pc, #240] @ (2c7504 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250091,15 +250090,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c73fa │ │ │ │ ldr r1, [pc, #204] @ (2c7518 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -250134,15 +250133,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2c73fa │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6886b4 │ │ │ │ + bl 6886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c73fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -250158,57 +250157,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2c752c ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c73fa │ │ │ │ ldr r5, [pc, #76] @ (2c7530 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c73de │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ b.n 2c73fa │ │ │ │ ldr r5, [pc, #60] @ (2c7534 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c74bc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r7, #118 @ 0x76 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r5, #2] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r6, #250 @ 0xfa │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r1, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2c79a0 │ │ │ │ + b.n 2c79d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c7978 │ │ │ │ + b.n 2c79a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2c7660 ) │ │ │ │ @@ -250219,23 +250218,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbnz r0, 2c75a8 │ │ │ │ ldr r2, [pc, #232] @ (2c7668 ) │ │ │ │ ldr r3, [pc, #224] @ (2c7664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -250264,15 +250263,15 @@ │ │ │ │ beq.n 2c75da │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 22360c │ │ │ │ b.n 2c757e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -250349,26 +250348,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 688c64 │ │ │ │ + bl 688c7c │ │ │ │ cbz r0, 2c76cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2c7716 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -250429,15 +250428,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2c77c6 │ │ │ │ @@ -250449,15 +250448,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688c64 │ │ │ │ + bl 688c7c │ │ │ │ ldr r2, [pc, #76] @ (2c77d4 ) │ │ │ │ ldr r3, [pc, #68] @ (2c77d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250503,26 +250502,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 688c64 │ │ │ │ + bl 688c7c │ │ │ │ cbz r0, 2c783a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2c788a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -250587,15 +250586,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c7958 │ │ │ │ @@ -250620,15 +250619,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688c64 │ │ │ │ + bl 688c7c │ │ │ │ ldr r2, [pc, #76] @ (2c7964 ) │ │ │ │ ldr r3, [pc, #72] @ (2c7960 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250675,34 +250674,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cbz r0, 2c79d2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2c7a24 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cbz r0, 2c79fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6a1e70 │ │ │ │ + bl 6a1e88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7a04 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #84] @ (2c7a28 ) │ │ │ │ ldr r3, [pc, #72] @ (2c7a20 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250717,31 +250716,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a1c60 │ │ │ │ + bl 6a1c78 │ │ │ │ b.n 2c79cc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ b.n 2c79cc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #54 @ 0x36 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -250753,29 +250752,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 22505c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a1d58 │ │ │ │ + bl 6a1d70 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r2, [pc, #52] @ (2c7ab0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c7aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250795,26 +250794,26 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #4] @ (2c7abc ) │ │ │ │ add r1, pc │ │ │ │ - b.w 553b9c │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + b.w 553bb4 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66fa30 │ │ │ │ + bl 66fa48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250833,25 +250832,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6712f8 │ │ │ │ + bl 671310 │ │ │ │ cbz r0, 2c7b4a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66fa30 │ │ │ │ + bl 66fa48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7b7c ) │ │ │ │ ldr r3, [pc, #40] @ (2c7b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250880,31 +250879,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6712f8 │ │ │ │ + b.w 671310 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66fa6c │ │ │ │ + bl 66fa84 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250923,25 +250922,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 671388 │ │ │ │ + bl 6713a0 │ │ │ │ cbz r0, 2c7c3a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66fa6c │ │ │ │ + bl 66fa84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7c6c ) │ │ │ │ ldr r3, [pc, #40] @ (2c7c68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250970,27 +250969,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 671388 │ │ │ │ + b.w 6713a0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2c7cca │ │ │ │ ldr r0, [pc, #52] @ (2c7cf0 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -251008,17 +251007,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2c7d64 │ │ │ │ sub sp, #16 │ │ │ │ @@ -251028,44 +251027,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c7d4e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 57a110 │ │ │ │ + bl 57a128 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5a3cf4 │ │ │ │ + b.w 5a3d0c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2c7ca0 │ │ │ │ + bcs.n 2c7cd0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2c7e50 ) │ │ │ │ @@ -251076,15 +251075,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 22505c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -251121,15 +251120,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r2, [pc, #88] @ (2c7e68 ) │ │ │ │ ldr r3, [pc, #64] @ (2c7e54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -251153,29 +251152,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r5, #130 @ 0x82 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #250 @ 0xfa │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7e78 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -251224,15 +251223,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c7f3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -251243,28 +251242,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2c7f48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c7f04 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r5, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r4, #22] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7f4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -251306,15 +251305,15 @@ │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c7ff8 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 553690 │ │ │ │ + bl 5536a8 │ │ │ │ ldr r2, [pc, #60] @ (2c7ffc ) │ │ │ │ ldr r3, [pc, #48] @ (2c7ff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -251331,15 +251330,15 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #162 @ 0xa2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c81fc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c8000 : │ │ │ │ @@ -251350,43 +251349,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2c8036 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c8048 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553690 │ │ │ │ + b.w 5536a8 │ │ │ │ ldr r2, [pc, #44] @ (2c8064 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553690 │ │ │ │ + b.w 5536a8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8028 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 584afc │ │ │ │ + bl 584b14 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c8028 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c8068 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251394,46 +251393,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2c80a4 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2c80aa │ │ │ │ ldr r3, [pc, #56] @ (2c80cc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553690 │ │ │ │ + b.w 5536a8 │ │ │ │ ldr r2, [pc, #40] @ (2c80d0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c8092 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8092 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 584afc │ │ │ │ + bl 584b14 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c8092 │ │ │ │ nop │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c82d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c80d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251444,15 +251443,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2c8108 │ │ │ │ ldr r3, [pc, #48] @ (2c8124 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 553690 │ │ │ │ + b.w 5536a8 │ │ │ │ ldr r2, [pc, #36] @ (2c8128 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c80f0 │ │ │ │ ldr r3, [pc, #32] @ (2c812c ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2c8130 ) │ │ │ │ ldr r0, [pc, #32] @ (2c8134 ) │ │ │ │ @@ -251461,21 +251460,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8328 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8138 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251486,24 +251485,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2c816c │ │ │ │ ldr r3, [pc, #28] @ (2c8174 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 553690 │ │ │ │ + b.w 5536a8 │ │ │ │ ldr r2, [pc, #16] @ (2c8178 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c8154 │ │ │ │ bl 225ebc │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8378 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c817c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251522,15 +251521,15 @@ │ │ │ │ cbz r2, 2c8206 │ │ │ │ ldr r3, [pc, #108] @ (2c8214 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2c8218 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 553690 │ │ │ │ + bl 5536a8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2c81d4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251540,48 +251539,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2c821c ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 552e24 │ │ │ │ + bl 552e3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c81bc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225ebc │ │ │ │ nop │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8418 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #14] │ │ │ │ + strb r0, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r4, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c822c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ asrs r6, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251589,58 +251588,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c827c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2c8280 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #40] @ (2c8284 ) │ │ │ │ ldr r3, [pc, #44] @ (2c8288 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2c8300 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr.w ip, [pc, #88] @ 2c8304 │ │ │ │ ldr r2, [pc, #88] @ (2c8308 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cbz r0, 2c82cc │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2c82e0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251660,19 +251659,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251682,28 +251681,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2c8358 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2c83b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -251712,15 +251711,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c83c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2c839a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -251731,146 +251730,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c83c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c8440 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2c8444 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2c8448 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2c844c ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c8414 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54eaac │ │ │ │ + b.w 54eac4 │ │ │ │ ldr r1, [pc, #56] @ (2c8450 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r2, [pc, #48] @ (2c8454 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54eaac │ │ │ │ + b.w 54eac4 │ │ │ │ nop │ │ │ │ - strb r6, [r7, #28] │ │ │ │ + strb r6, [r2, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r1, r2, r4, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8458 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2c84d8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2c84dc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2c84e0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2c84e4 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c84ae │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54eaac │ │ │ │ + b.w 54eac4 │ │ │ │ ldr r1, [pc, #56] @ (2c84e8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r2, [pc, #44] @ (2c84ec ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54eaac │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + b.w 54eac4 │ │ │ │ + strb r2, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c84f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -251887,24 +251886,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c85ce │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2c8604 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #224] @ (2c8608 ) │ │ │ │ ldr r1, [pc, #224] @ (2c860c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2c8610 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -251916,28 +251915,28 @@ │ │ │ │ cbz r4, 2c8586 │ │ │ │ ldr r3, [pc, #188] @ (2c8614 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c85ae │ │ │ │ mov r1, r4 │ │ │ │ - bl 54eaf4 │ │ │ │ + bl 54eb0c │ │ │ │ ldr r2, [pc, #176] @ (2c8618 ) │ │ │ │ ldr r3, [pc, #148] @ (2c8600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2c85f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5525b0 │ │ │ │ + b.w 5525c8 │ │ │ │ ldr r2, [pc, #148] @ (2c861c ) │ │ │ │ ldr r3, [pc, #116] @ (2c8600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251952,69 +251951,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2c8620 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r2, [pc, #100] @ (2c8624 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2c8560 │ │ │ │ ldr r4, [pc, #88] @ (2c8628 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #80] @ (2c862c ) │ │ │ │ ldr r2, [pc, #84] @ (2c8630 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2c851e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r6, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #84] @ 0x54 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ cbz r0, 2c8688 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, #130 @ 0x82 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8634 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252023,41 +252022,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c865a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54eaac │ │ │ │ + b.w 54eac4 │ │ │ │ ldr r1, [pc, #48] @ (2c868c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #40] @ (2c8690 ) │ │ │ │ ldr r2, [pc, #40] @ (2c8694 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54eaac │ │ │ │ + b.w 54eac4 │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #64] @ 0x40 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8698 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252066,41 +252065,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c86be │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54eaf4 │ │ │ │ + b.w 54eb0c │ │ │ │ ldr r1, [pc, #48] @ (2c86f0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #40] @ (2c86f4 ) │ │ │ │ ldr r2, [pc, #40] @ (2c86f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54eaf4 │ │ │ │ + b.w 54eb0c │ │ │ │ sxtb r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r7, #17] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c86fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252109,41 +252108,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c8722 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f1b0 │ │ │ │ + b.w 54f1c8 │ │ │ │ ldr r1, [pc, #48] @ (2c8754 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552bb4 │ │ │ │ + bl 552bcc │ │ │ │ ldr r3, [pc, #40] @ (2c8758 ) │ │ │ │ ldr r2, [pc, #40] @ (2c875c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f1b0 │ │ │ │ + b.w 54f1c8 │ │ │ │ sxth r0, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252152,15 +252151,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c87b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c87bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #48] @ (2c87c0 ) │ │ │ │ ldr r3, [pc, #52] @ (2c87c4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -252170,22 +252169,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c8818 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252193,15 +252192,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2c8820 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (2c8824 ) │ │ │ │ ldr r3, [pc, #44] @ (2c8828 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -252209,28 +252208,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c8838 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ lsrs r0, r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252243,22 +252242,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2c888a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c88a4 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -252301,35 +252300,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2c8918 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 223354 │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r4, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r4, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c8960 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c8950 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -252337,16 +252336,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2c8964 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 552334 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + b.w 55234c │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252354,31 +252353,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c89b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2c89b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2c8a3c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -252389,15 +252388,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c8a44 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c8a26 │ │ │ │ ldr.w sl, [pc, #88] @ 2c8a48 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2c8a4c │ │ │ │ mov r4, r0 │ │ │ │ @@ -252411,35 +252410,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2c89fe │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r0, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8a50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252451,29 +252450,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2c8af8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e334 │ │ │ │ + bl 54e34c │ │ │ │ ldr r1, [pc, #124] @ (2c8afc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c8ad0 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2c8b00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e334 │ │ │ │ + bl 54e34c │ │ │ │ ldr r1, [pc, #108] @ (2c8b04 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2c8ade │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2c8b08 ) │ │ │ │ ldr r3, [pc, #72] @ (2c8af4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252490,34 +252489,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2c8b0c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ b.n 2c8a8e │ │ │ │ ldr r1, [pc, #48] @ (2c8b10 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552334 │ │ │ │ + bl 55234c │ │ │ │ b.n 2c8aa8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #5] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r7, #6 │ │ │ │ + adds r0, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002c8b14 : │ │ │ │ @@ -252532,32 +252531,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2c8b64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 552e24 │ │ │ │ + bl 552e3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22360c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r5, #2] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8b68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252568,36 +252567,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8bc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #44] @ (2c8bc4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2bb204 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #172 @ 0xac │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8bc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252608,61 +252607,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8c10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #28] @ (2c8c14 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bb204 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8c18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2c8c98 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #100] @ (2c8c9c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2c8ca0 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #84] @ (2c8ca4 ) │ │ │ │ ldr r1, [pc, #84] @ (2c8ca8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #68] @ (2c8cac ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2bb18c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2c8c80 │ │ │ │ @@ -252676,25 +252675,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r6, r7 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8cb0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -252762,19 +252761,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8d5c ) │ │ │ │ ldr r0, [pc, #20] @ (2c8d60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8d64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252905,19 +252904,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8ebc ) │ │ │ │ ldr r0, [pc, #20] @ (2c8ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8ec4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252928,29 +252927,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8f0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #28] @ (2c8f10 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bb018 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8f14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252964,35 +252963,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #28] @ (2c8f70 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb2d8 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r7, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8f74 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -253018,19 +253017,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8fd4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c8fea │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -253048,19 +253047,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9010 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r0, r3] │ │ │ │ + ldrh r0, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c9018 : │ │ │ │ cbz r2, 2c905c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253096,19 +253095,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9088 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c908c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253126,43 +253125,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r2, [pc, #288] @ (2c91f0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2c91f4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2c91f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2c91fc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2c9200 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c91a0 │ │ │ │ ldr r3, [pc, #260] @ (2c9204 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2c9160 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -253225,15 +253224,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2c9210 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r3, [pc, #84] @ (2c9214 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2c90fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c9218 ) │ │ │ │ @@ -253243,45 +253242,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ subs r6, r4, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r2, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #29 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bkpt 0x00c8 │ │ │ │ + bkpt 0x00e0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #78 @ 0x4e │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c9224 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253294,60 +253293,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c92ac ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c92b0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c926e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54dd9c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2232e4 │ │ │ │ ldr r2, [pc, #60] @ (2c92b4 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c92b8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r3, [pc, #48] @ (2c92bc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + b.w 54dd9c │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r6, pc, #776 @ (adr r6, 2c95bc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c92c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253362,60 +253361,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c9348 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c934c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c930a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54de44 │ │ │ │ + b.w 54de5c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2232e4 │ │ │ │ ldr r2, [pc, #60] @ (2c9350 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c9354 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r3, [pc, #48] @ (2c9358 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54de44 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + b.w 54de5c │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r6, pc, #152 @ (adr r6, 2c93e8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c935c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253443,15 +253442,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c93d0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r2, [pc, #44] @ (2c93d4 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253461,17 +253460,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ add r5, pc, #688 @ (adr r5, 2c9678 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r2, r3, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c93d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253509,19 +253508,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9440 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c9448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -253571,15 +253570,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c94d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r2, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -253597,23 +253596,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2c9594 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2c9598 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #108] @ 2c9580 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ cbz r0, 2c9536 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2c9560 │ │ │ │ ldr r2, [pc, #100] @ (2c959c ) │ │ │ │ @@ -253638,33 +253637,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c95a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2c95a4 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2c9536 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ asrs r2, r3, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r2, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2c962c │ │ │ │ sub sp, #28 │ │ │ │ @@ -253673,15 +253672,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c9634 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #96] @ (2c9638 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2c963c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -253690,53 +253689,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2c9640 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2c9644 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ ldr r1, [pc, #72] @ (2c9648 ) │ │ │ │ ldr r3, [pc, #76] @ (2c964c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2c9650 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 552d38 │ │ │ │ + bl 552d50 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2c966e │ │ │ │ + rev r4, r0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - bvs.n 2c954c │ │ │ │ + bvs.n 2c957c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2c96a4 │ │ │ │ @@ -253744,15 +253743,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2c96ac ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2c96b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #52] @ (2c96b4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2c968e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -253761,19 +253760,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r1, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253794,25 +253793,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ ldr r2, [pc, #60] @ (2c9754 ) │ │ │ │ ldr r3, [pc, #44] @ (2c9748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253823,23 +253822,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r6, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r6, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253858,25 +253857,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ ldr r2, [pc, #60] @ (2c97f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c97e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253887,23 +253886,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r2, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r2, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -253922,23 +253921,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #68] @ 2c9888 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6880fc │ │ │ │ + bl 688114 │ │ │ │ cbz r0, 2c985c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2c98a4 ) │ │ │ │ ldr r3, [pc, #56] @ (2c9898 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253953,23 +253952,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r6, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r5, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c98a8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -253987,15 +253986,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002c98b8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c98c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ stc2l 0, cr0, [sl], #352 @ 0x160 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #88] @ 2c9934 │ │ │ │ @@ -254003,15 +254002,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2c993c ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2c9916 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -254028,19 +254027,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2c99c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -254049,39 +254048,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2c99d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (2c99d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2c99d8 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #88] @ (2c99dc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #80] @ (2c99e0 ) │ │ │ │ ldr r1, [pc, #84] @ (2c99e4 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #68] @ (2c99e8 ) │ │ │ │ ldr r2, [pc, #72] @ (2c99ec ) │ │ │ │ ldr r3, [pc, #72] @ (2c99f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -254091,23 +254090,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r6], {88} @ 0x58 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -254124,31 +254123,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c9a3c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2c9a40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -254156,93 +254155,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2c9a90 ) │ │ │ │ ldr r1, [pc, #52] @ (2c9a94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2c9ad4 │ │ │ │ ldr r2, [pc, #40] @ (2c9ad8 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2c9adc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c9bdc │ │ │ │ nop │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2c9b30 │ │ │ │ ldr r2, [pc, #60] @ (2c9b34 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2c9b38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254287,15 +254286,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -254376,15 +254375,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -254936,19 +254935,19 @@ │ │ │ │ b.n 2c9e66 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2c9eca │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9e8e │ │ │ │ b.n 2ca002 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #832] @ (2ca664 ) │ │ │ │ + ldr r5, [pc, #928] @ (2ca6c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002ca328 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2ca332 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -254991,15 +254990,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ lsls r1, r0, #1 │ │ │ │ subw r0, r4, #88 @ 0x58 │ │ │ │ │ │ │ │ 002ca39c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -255014,29 +255013,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2ca3e4 ) │ │ │ │ ldr r1, [pc, #44] @ (2ca3e8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #584] @ (2ca630 ) │ │ │ │ + ldr r2, [pc, #680] @ (2ca690 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -263118,27 +263117,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2cfaf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add sp, #312 @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -263296,15 +263295,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cfcd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -263313,25 +263312,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2cfd78 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #124] @ (2cfd7c ) │ │ │ │ ldr r1, [pc, #124] @ (2cfd80 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #108] @ (2cfd84 ) │ │ │ │ ldr r3, [pc, #112] @ (2cfd88 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -263349,42 +263348,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sub.w r0, ip, #80 @ 0x50 │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + rsb r0, r4, #80 @ 0x50 │ │ │ │ + strh r2, [r3, r3] │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 2cfdcc │ │ │ │ + cbnz r6, 2cfdd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - lsls r4, r4, #4 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -263497,15 +263496,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2cfdd0 │ │ │ │ ldr r0, [pc, #764] @ (2d01bc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2cfdd0 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -263680,15 +263679,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2d01b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2cfdc0 │ │ │ │ ldr r0, [pc, #304] @ (2d01c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2cfdc0 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -263731,15 +263730,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2d01b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2cfdc0 │ │ │ │ ldr r0, [pc, #172] @ (2d01c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2cfdc0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2d013e │ │ │ │ bhi.n 2d0074 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2d013e │ │ │ │ bhi.n 2d01a4 │ │ │ │ @@ -263779,15 +263778,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d01b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2cfdc0 │ │ │ │ ldr r0, [pc, #56] @ (2d01c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2cfdc0 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2cfdc6 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -263798,19 +263797,19 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, r2 │ │ │ │ + movs r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ - ldc2l 0, cr0, [ip, #-256]! @ 0xffffff00 │ │ │ │ - stc2 0, cr0, [r6, #-256]! @ 0xffffff00 │ │ │ │ + ldc2l 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ + ldc2 0, cr0, [r4, #256] @ 0x100 │ │ │ │ + ldc2 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2d035e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ moveq r5, #32 │ │ │ │ @@ -264266,34 +264265,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (2d06e4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d059a │ │ │ │ ldr r0, [pc, #44] @ (2d06f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2d059a │ │ │ │ ldr r0, [pc, #36] @ (2d06f4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2d058a │ │ │ │ nop │ │ │ │ add r5, pc, #872 @ (adr r5, 2d0a4c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [ip, r0] │ │ │ │ - strh.w r0, [ip, r0] │ │ │ │ + ldr??.w r0, [r4, r0] │ │ │ │ + str.w r0, [r4, r0] │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ mov r3, r0 │ │ │ │ @@ -264412,24 +264411,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2d087c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2d0838 │ │ │ │ ldr r0, [pc, #24] @ (2d0880 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2d0838 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2d0520 │ │ │ │ b.n 2d083a │ │ │ │ add r3, pc, #336 @ (adr r3, 2d09cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6e40040 │ │ │ │ + @ instruction: 0xf6fc0040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2d08d0 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -265017,22 +265016,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2d0f24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - svc 174 @ 0xae │ │ │ │ - lsls r0, r2, #1 │ │ │ │ - orns r0, ip, #64 @ 0x40 │ │ │ │ - eors.w r0, r0, #64 @ 0x40 │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orn r0, r8, #64 @ 0x40 │ │ │ │ eors.w r0, r4, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0a80040 │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + eor.w r0, r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0ac0040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -270989,15 +270988,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2d5164 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2d510e │ │ │ │ ldr r0, [pc, #96] @ (2d5168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -271009,15 +271008,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d5164 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d510e │ │ │ │ ldr r0, [pc, #48] @ (2d516c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2d510e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -271027,17 +271026,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrh r6, [r3, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2d5280 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -295040,15 +295039,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 2e6020 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2e5530 │ │ │ │ ldr.w r0, [pc, #2412] @ 2e6024 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e5530 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e5552 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 2e6028 │ │ │ │ @@ -295110,15 +295109,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 2e5a52 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -295130,15 +295129,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 2e6020 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e5530 │ │ │ │ ldr.w r0, [pc, #2152] @ 2e6034 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e5530 │ │ │ │ movs r3, #3 │ │ │ │ b.n 2e5634 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 2e59d2 │ │ │ │ ldr.w r3, [pc, #2132] @ 2e6038 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -295202,47 +295201,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e5926 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -295301,15 +295300,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 2e6020 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2e5530 │ │ │ │ ldr.w r0, [pc, #1668] @ 2e604c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e5530 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 2e5d2c │ │ │ │ ldr.w r1, [pc, #1652] @ 2e6050 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -295524,15 +295523,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (2e6070 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 2e561e │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 2e5ec0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -295580,15 +295579,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (2e6020 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e5530 │ │ │ │ ldr r0, [pc, #836] @ (2e6080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 2e5530 │ │ │ │ ldr r0, [pc, #828] @ (2e6084 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -295717,15 +295716,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e5b76 │ │ │ │ b.w 2e56cc │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 2e593a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -295751,15 +295750,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 2e5952 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2678dc │ │ │ │ @@ -295828,33 +295827,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e6570 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r6, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ b.n 2e63e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e62a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bpl.n 2e5f56 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vuzp. , q15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 2e6388 ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 2e63e8 ) │ │ │ │ movs r7, r7 │ │ │ │ svc 66 @ 0x42 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r4, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -295864,33 +295863,33 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [pc, #528] @ (2e6278 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r2, #84 @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #360 @ (adr r3, 2e61dc ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 2e623c ) │ │ │ │ movs r7, r7 │ │ │ │ bgt.n 2e60d4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r1, #78 @ 0x4e │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r1, #54 @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #584 @ (adr r3, 2e62cc ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 2e632c ) │ │ │ │ movs r7, r7 │ │ │ │ subs r1, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r0, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r4, #52] @ 0x34 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #72 @ (adr r1, 2e60e0 ) │ │ │ │ + add r1, pc, #168 @ (adr r1, 2e6140 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (2e6288 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -295961,15 +295960,15 @@ │ │ │ │ bpl.n 2e616c │ │ │ │ ldr r0, [pc, #324] @ (2e6294 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r1, [pc, #312] @ (2e6298 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -296020,15 +296019,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e60c4 │ │ │ │ ldr r0, [pc, #180] @ (2e62a0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e60c4 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 2e6240 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -296077,21 +296076,21 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #376] @ (2e6404 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #312 @ (adr r0, 2e63d0 ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2e6430 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (2e6420 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -296155,29 +296154,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e62c6 │ │ │ │ ldr r0, [pc, #248] @ (2e6430 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e62c6 │ │ │ │ ldr r2, [pc, #232] @ (2e642c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e6310 │ │ │ │ ldr r0, [pc, #228] @ (2e6434 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e6098 │ │ │ │ mov r2, r5 │ │ │ │ @@ -296274,17 +296273,17 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -296418,15 +296417,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2e65a2 │ │ │ │ ldr r0, [pc, #180] @ (2e6678 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -296477,15 +296476,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp lr, sl │ │ │ │ lsls r7, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 2e6c64 │ │ │ │ @@ -296907,15 +296906,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e66a6 │ │ │ │ ldr r0, [pc, #520] @ (2e6c70 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -297023,15 +297022,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e66ca │ │ │ │ ldr r0, [pc, #188] @ (2e6c80 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e66ca │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 2e68b2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -297082,23 +297081,23 @@ │ │ │ │ b.n 2e66a6 │ │ │ │ add r6, lr │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #192] @ (2e6d3c ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ movs r7, r7 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 2e6c9c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -297347,27 +297346,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r0, #234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #504] @ 0x1f8 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e72c2 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -297385,26 +297384,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #340] @ (2e7144 ) │ │ │ │ ldr r1, [pc, #344] @ (2e7148 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -297447,15 +297446,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (2e7150 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2679e4 │ │ │ │ vldr d7, [pc, #152] @ 2e7130 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -297495,44 +297494,44 @@ │ │ │ │ ldr r4, [pc, #84] @ (2e7158 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfba8003e │ │ │ │ - add r1, pc, #352 @ (adr r1, 2e72ac ) │ │ │ │ + @ instruction: 0xfbc0003e │ │ │ │ + add r1, pc, #448 @ (adr r1, 2e730c ) │ │ │ │ movs r6, r7 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - blxns r7 │ │ │ │ + blxns sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e7188 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -297600,20 +297599,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2e7234 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -297622,35 +297621,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e72d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2e72d8 ) │ │ │ │ ldr r1, [pc, #120] @ (2e72dc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (2e72e0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (2e72e4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (2e72e8 ) │ │ │ │ ldr r5, [pc, #76] @ (2e72ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -297667,43 +297666,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #19] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ble.n 2e7394 │ │ │ │ + ble.n 2e73c4 │ │ │ │ movs r5, r7 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, pc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh.w r0, [r2, lr, lsl #3] │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + vst4.8 {d16-d19}, [sl :256], lr │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s32 d16, d30, #24 │ │ │ │ - vshr.s8 d16, d30, #2 │ │ │ │ + and.w r0, r0, #62 @ 0x3e │ │ │ │ + vshr.s32 d16, d30, #26 │ │ │ │ cmp r4, #226 @ 0xe2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (2e7304 ) │ │ │ │ ldr r2, [pc, #16] @ (2e7308 ) │ │ │ │ ldr r1, [pc, #16] @ (2e730c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5553e8 │ │ │ │ + b.w 555400 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e7328 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297818,51 +297817,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e74a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #80] @ (2e74a4 ) │ │ │ │ ldr r1, [pc, #80] @ (2e74a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (2e74ac ) │ │ │ │ ldr r3, [pc, #68] @ (2e74b0 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (2e74b4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #44] @ (2e74b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + b.w 54e274 │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 2e757c │ │ │ │ + blt.n 2e73ac │ │ │ │ movs r5, r7 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf742003e │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + @ instruction: 0xf75a003e │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -297878,72 +297877,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2e7544 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (2e7548 ) │ │ │ │ ldr r1, [pc, #100] @ (2e754c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #84] @ (2e7550 ) │ │ │ │ ldr r1, [pc, #88] @ (2e7554 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (2e7558 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (2e755c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (2e7560 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (2e7564 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555468 │ │ │ │ + b.w 555480 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bge.n 2e7500 │ │ │ │ + bge.n 2e7530 │ │ │ │ movs r5, r7 │ │ │ │ - muls r2, r4 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf6b2003e │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + movt r0, #43070 @ 0xa83e │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2e75c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -297953,40 +297952,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #52] @ (2e75cc ) │ │ │ │ ldr r1, [pc, #56] @ (2e75d0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf616003e │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + @ instruction: 0xf62e003e │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2e762c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297994,41 +297993,41 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (2e7634 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #56] @ (2e7638 ) │ │ │ │ ldr r1, [pc, #56] @ (2e763c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - sub.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + rsb r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (2e768c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -298036,36 +298035,36 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (2e7694 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #44] @ (2e7698 ) │ │ │ │ ldr r1, [pc, #44] @ (2e769c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ed3f4 │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf53e003e │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + adcs.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 2e7744 │ │ │ │ sub sp, #16 │ │ │ │ @@ -298073,15 +298072,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (2e774c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 267b98 │ │ │ │ @@ -298116,19 +298115,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3eab24 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r4, [r4, #52] @ 0x34 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002e7750 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -298236,19 +298235,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (2e79a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298259,15 +298258,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 2e79ac │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 2ed56c │ │ │ │ cbnz r0, 2e78ea │ │ │ │ @@ -298285,15 +298284,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (2e79b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2679e4 │ │ │ │ ldr r3, [pc, #164] @ (2e79b8 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -298343,29 +298342,29 @@ │ │ │ │ b.w 341210 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 2e792c │ │ │ │ + bvs.n 2e795c │ │ │ │ movs r5, r7 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (2e7af8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298378,15 +298377,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (2e7b04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 2ed56c │ │ │ │ cbnz r0, 2e7a1a │ │ │ │ add sp, #28 │ │ │ │ @@ -298415,15 +298414,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (2e7b08 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (2e7b0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2679e4 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -298476,29 +298475,29 @@ │ │ │ │ b.w 341210 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #21] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ adds r1, #34 @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 2e7be0 │ │ │ │ + bpl.n 2e7a10 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r0, #2420] @ 0x974 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2e7b22 │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298515,15 +298514,15 @@ │ │ │ │ str.w r3, [r0, #2488] @ 0x9b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e7b58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ movs r5, #166 @ 0xa6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -298532,25 +298531,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (2e7c0c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #140] @ (2e7c10 ) │ │ │ │ ldr r1, [pc, #140] @ (2e7c14 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #124] @ (2e7c18 ) │ │ │ │ movw r5, #1029 @ 0x405 │ │ │ │ ldr r2, [pc, #120] @ (2e7c1c ) │ │ │ │ mov.w r0, #768 @ 0x300 │ │ │ │ movt r0, #5549 @ 0x15ad │ │ │ │ add r1, pc │ │ │ │ @@ -298561,49 +298560,49 @@ │ │ │ │ str.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1029 @ 0x405 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #84] @ (2e7c24 ) │ │ │ │ ldr r1, [pc, #84] @ (2e7c28 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r6, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bmi.n 2e7c88 │ │ │ │ + bmi.n 2e7cb8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ands.w r0, r2, #62 @ 0x3e │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + bic.w r0, sl, #62 @ 0x3e │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -298634,15 +298633,15 @@ │ │ │ │ ldr r1, [pc, #388] @ (2e7df8 ) │ │ │ │ add.w r4, sl, #36 @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add.w fp, r0, #77824 @ 0x13000 │ │ │ │ vldr d7, [pc, #336] @ 2e7de0 │ │ │ │ add.w fp, fp, #184 @ 0xb8 │ │ │ │ ldr r7, [pc, #356] @ (2e7dfc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -298676,15 +298675,15 @@ │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add.w sl, r5, #65536 @ 0x10000 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 342384 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 3423f0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ @@ -298758,33 +298757,33 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrb r4, [r1, r7] │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2e7da8 │ │ │ │ + bcs.n 2e7dd8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #80 @ 0x50 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #704] @ (2e80dc ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -298794,15 +298793,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #96] @ (2e7e98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r0, #69120 @ 0x10e00 │ │ │ │ add.w r1, r0, #65536 @ 0x10000 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #52] @ 2e7e88 │ │ │ │ mov.w ip, #2 │ │ │ │ movt ip, #36864 @ 0x9000 │ │ │ │ strd r3, r3, [r2, #436] @ 0x1b4 │ │ │ │ @@ -298813,19 +298812,19 @@ │ │ │ │ str.w r3, [ip, #180] @ 0xb4 │ │ │ │ str.w r3, [r1, #4076] @ 0xfec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ed3dc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w lr, [pc, #896] @ 2e822c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -298937,15 +298936,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e7ee8 │ │ │ │ ldr r0, [pc, #664] @ (2e8250 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7ee8 │ │ │ │ ldr.w r2, [r5, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7f96 │ │ │ │ ldr.w r2, [r4, #2296] @ 0x8f8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -298980,15 +298979,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.w 2e7ee8 │ │ │ │ ldr r0, [pc, #560] @ (2e8258 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7ee8 │ │ │ │ ldr.w r1, [r4, #2296] @ 0x8f8 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 267d84 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299060,15 +299059,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #360] @ (2e8264 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #2 │ │ │ │ bl 34053c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7ff4 │ │ │ │ ldr.w r2, [r4, #2484] @ 0x9b4 │ │ │ │ @@ -299080,15 +299079,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #320] @ (2e8270 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #1 │ │ │ │ bl 34053c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7ff4 │ │ │ │ ldr.w r2, [r4, #2272] @ 0x8e0 │ │ │ │ @@ -299134,29 +299133,29 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 2e7ee8 │ │ │ │ ldr r0, [pc, #184] @ (2e8278 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7ee8 │ │ │ │ ldr r3, [pc, #128] @ (2e824c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #2048 @ 0x800 │ │ │ │ beq.n 2e8158 │ │ │ │ ldr r3, [pc, #164] @ (2e827c ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #164] @ (2e8280 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r3 │ │ │ │ b.n 2e7ff4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2231a0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299185,47 +299184,47 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r4, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xeaa0003e │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + @ instruction: 0xeab8003e │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - orn r0, lr, lr, rrx │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + eor.w r0, r6, lr, rrx │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #692] @ (2e854c ) │ │ │ │ @@ -299299,15 +299298,15 @@ │ │ │ │ ldr r2, [pc, #556] @ (2e8564 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [pc, #556] @ (2e8568 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #516] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e851e │ │ │ │ movs r0, #0 │ │ │ │ @@ -299334,15 +299333,15 @@ │ │ │ │ bpl.n 2e8356 │ │ │ │ ldr r2, [pc, #488] @ (2e8570 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #488] @ (2e8574 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #436] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8356 │ │ │ │ ldr r2, [pc, #468] @ (2e8578 ) │ │ │ │ @@ -299356,15 +299355,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e8356 │ │ │ │ ldr r2, [pc, #452] @ (2e857c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2e8580 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #392] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8356 │ │ │ │ ldr r2, [pc, #420] @ (2e8578 ) │ │ │ │ @@ -299378,15 +299377,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e8356 │ │ │ │ ldr r2, [pc, #412] @ (2e8584 ) │ │ │ │ ldr r0, [pc, #416] @ (2e8588 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 223a0c │ │ │ │ ldr r2, [pc, #336] @ (2e8550 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -299412,15 +299411,15 @@ │ │ │ │ ldr r0, [pc, #356] @ (2e8590 ) │ │ │ │ ldr r2, [pc, #356] @ (2e8594 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ ldr r0, [pc, #352] @ (2e8598 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #268] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8356 │ │ │ │ ldr r2, [pc, #288] @ (2e856c ) │ │ │ │ @@ -299437,15 +299436,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #312] @ (2e85a0 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #212] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8356 │ │ │ │ ldr r2, [pc, #228] @ (2e856c ) │ │ │ │ @@ -299461,15 +299460,15 @@ │ │ │ │ ldr r2, [pc, #260] @ (2e85a4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #260] @ (2e85a8 ) │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #156] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8356 │ │ │ │ ldr r2, [pc, #184] @ (2e8578 ) │ │ │ │ @@ -299484,15 +299483,15 @@ │ │ │ │ bpl.w 2e8356 │ │ │ │ ldr r2, [pc, #212] @ (2e85ac ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #212] @ (2e85b0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #100] @ (2e8550 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8356 │ │ │ │ ldr r2, [pc, #128] @ (2e8578 ) │ │ │ │ @@ -299507,15 +299506,15 @@ │ │ │ │ bpl.w 2e8356 │ │ │ │ ldr r2, [pc, #164] @ (2e85b4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #164] @ (2e85b8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ ldr r2, [pc, #76] @ (2e856c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8356 │ │ │ │ ldr r2, [pc, #44] @ (2e8558 ) │ │ │ │ @@ -299526,75 +299525,75 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e85bc ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #128] @ (2e85c0 ) │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e8356 │ │ │ │ cmp r0, #114 @ 0x72 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r3, #6 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r7, #32] │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r2, #28] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2e84c4 │ │ │ │ + bcc.n 2e84f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2e8658 │ │ │ │ + bcc.n 2e8688 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r4, #1 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, r7 │ │ │ │ + subs r2, r5, r7 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2e8650 │ │ │ │ + bcs.n 2e8680 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ add.w ip, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -299704,15 +299703,15 @@ │ │ │ │ blx 223a0c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 225bf8 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e8628 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #20480 @ 0x5000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -300703,43 +300702,43 @@ │ │ │ │ ldr r3, [pc, #272] @ (2e9378 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e9100 │ │ │ │ ldr r0, [pc, #264] @ (2e937c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e9100 │ │ │ │ ldr r3, [pc, #244] @ (2e9374 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9124 │ │ │ │ ldr r3, [pc, #236] @ (2e9378 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e9124 │ │ │ │ ldr r0, [pc, #232] @ (2e9380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e9124 │ │ │ │ ldr r3, [pc, #212] @ (2e9374 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e90dc │ │ │ │ ldr r3, [pc, #204] @ (2e9378 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e90dc │ │ │ │ ldr r0, [pc, #204] @ (2e9384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2e90dc │ │ │ │ movs r2, #0 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ @@ -300783,51 +300782,51 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ movs r3, #202 @ 0xca │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e949c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r2, #11] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [pc, #332] @ (2e94f4 ) │ │ │ │ @@ -300945,28 +300944,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e9422 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2e9504 ) │ │ │ │ ldr.w r3, [r5, #2296] @ 0x8f8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r0, [r5, #2288] @ 0x8f0 │ │ │ │ ldr.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e9422 │ │ │ │ nop │ │ │ │ asrs r2, r4, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #1004] @ (2e9908 ) │ │ │ │ @@ -301022,15 +301021,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e9536 │ │ │ │ ldr r0, [pc, #904] @ (2e9920 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #2276] @ 0x8e4 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.w 2e9724 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e9662 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301118,15 +301117,15 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #696] @ (2e9928 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e9880 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.n 2e965c │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e965c │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301316,15 +301315,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9688 │ │ │ │ ldr r0, [pc, #164] @ (2e9940 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e95a4 │ │ │ │ ldr r2, [pc, #152] @ (2e9944 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e964e │ │ │ │ @@ -301334,15 +301333,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e964e │ │ │ │ ldr r0, [pc, #128] @ (2e9948 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e95a4 │ │ │ │ ldr.w r2, [r3, #2480] @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [r3, #2488] @ 0x9b8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2ed3e8 │ │ │ │ @@ -301354,54 +301353,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e994c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e9950 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e97c2 │ │ │ │ asrs r0, r6, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #176] @ (2e99f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 2e998c │ │ │ │ cmp r1, #10 │ │ │ │ @@ -301470,15 +301469,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e9a0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r2, r7, #31 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (2e9c48 ) │ │ │ │ @@ -301702,25 +301701,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e9cf4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2e9cf8 ) │ │ │ │ ldr r1, [pc, #116] @ (2e9cfc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #100] @ (2e9d00 ) │ │ │ │ ldr r2, [pc, #104] @ (2e9d04 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (2e9d08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -301735,39 +301734,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r6, 2e9d42 │ │ │ │ + cbz r6, 2e9d48 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r0, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r2, #21 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -301782,46 +301781,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e9d7c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #60] @ (2e9d80 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2e9d84 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (2e9d88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5553e8 │ │ │ │ + bl 555400 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r6, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r3, r5, r6} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e9da4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -301865,15 +301864,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (2ea094 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -301908,15 +301907,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2679e4 │ │ │ │ ldr r3, [pc, #520] @ (2ea0a8 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -301995,24 +301994,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (2ea0c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #328] @ (2ea0cc ) │ │ │ │ ldr r1, [pc, #332] @ (2ea0d0 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fa8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ea018 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -302026,15 +302025,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (2ea0d4 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302042,15 +302041,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (2ea0d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302094,58 +302093,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r4, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r6, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r2, r0, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r2, 2ea0b0 │ │ │ │ + cbz r2, 2ea0b6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh.w r0, [ip, pc, lsl #3] │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr.w r0, [r4, pc, lsl #3] │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ea12c │ │ │ │ sub sp, #8 │ │ │ │ @@ -302154,30 +302153,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ea134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #552] @ (2ea358 ) │ │ │ │ + ldr r7, [pc, #648] @ (2ea3b8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ea17c │ │ │ │ sub sp, #12 │ │ │ │ @@ -302185,29 +302184,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (2ea184 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #216] @ (2ea258 ) │ │ │ │ + ldr r7, [pc, #312] @ (2ea2b8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ea1c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -302215,25 +302214,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (2ea1cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 267b98 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #920] @ (2ea560 ) │ │ │ │ + ldr r6, [pc, #1016] @ (2ea5c0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302290,15 +302289,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 2ea2fc │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 2ea320 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (2ea334 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (2ea32c ) │ │ │ │ add r2, pc │ │ │ │ @@ -302323,32 +302322,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 2ea320 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ b.n 2ea2aa │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #696] @ (2ea5ec ) │ │ │ │ + ldr r6, [pc, #792] @ (2ea64c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -302510,15 +302509,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #928] @ (2ea8b4 ) │ │ │ │ + ldr r5, [pc, #0] @ (2ea514 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 2ea612 │ │ │ │ @@ -302600,15 +302599,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #808] @ (2ea960 ) │ │ │ │ + ldr r3, [pc, #904] @ (2ea9c0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302700,15 +302699,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #616] @ (2ea9ec ) │ │ │ │ + ldr r2, [pc, #712] @ (2eaa4c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302799,15 +302798,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #328] @ (2eaa10 ) │ │ │ │ + ldr r1, [pc, #424] @ (2eaa70 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -303364,15 +303363,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eaefc │ │ │ │ ldr r0, [pc, #224] @ (2eb010 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2eaefc │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -303440,15 +303439,15 @@ │ │ │ │ stc2l 0, cr0, [r4], #-376 @ 0xfffffe88 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrb r4, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002eb014 : │ │ │ │ ldr r3, [pc, #152] @ (2eb0b0 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -303481,15 +303480,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (2eb0c4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -303510,23 +303509,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 2eb08e │ │ │ │ @ instruction: 0xfaf2005e │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (2eb210 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb1dc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -303616,15 +303615,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 3eab24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 2eb0ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303680,21 +303679,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (2eb27c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -303707,22 +303706,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 2eb2ee │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -303888,15 +303887,15 @@ │ │ │ │ bls.n 2eb56e │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eb578 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -304152,25 +304151,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2eb6d8 │ │ │ │ ldr r0, [pc, #28] @ (2eb7dc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2eb6d8 │ │ │ │ orn r0, r6, #14548992 @ 0xde0000 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb810 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -304385,15 +304384,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 2ebb88 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -304571,32 +304570,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 2ebc3a │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 2eb9ac │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 266dbc │ │ │ │ b.n 2eb9ac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c4554 │ │ │ │ + bl 6c456c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 266d6c │ │ │ │ b.n 2ebb1e │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 2eba76 │ │ │ │ @@ -304607,20 +304606,20 @@ │ │ │ │ beq.w 2ebac0 │ │ │ │ b.n 2ebab8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf28a005e │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ adcs.w r0, ip, #94 @ 0x5e │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ebce4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304794,15 +304793,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ebd1a │ │ │ │ ldr r0, [pc, #188] @ (2ebf90 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2ebd1a │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 2ebe08 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -304850,23 +304849,23 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eb590 │ │ │ │ nop │ │ │ │ mcr 0, 0, r0, cr14, cr14, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ + adds r3, #80 @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r4, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #288] @ (2ec0b4 ) │ │ │ │ + ldr r5, [pc, #384] @ (2ec114 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (2ec098 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -305010,19 +305009,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 267d74 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267d74 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2ec160 │ │ │ │ @@ -305123,28 +305122,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ec19e │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267d74 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -305212,28 +305211,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 2ec160 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 2ec160 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -306060,23 +306059,23 @@ │ │ │ │ b.n 2eca78 │ │ │ │ nop │ │ │ │ orrs.w r0, r4, lr, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ and.w r0, ip, lr, lsr #1 │ │ │ │ @ instruction: 0xe9a4005e │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r7, r1, #1 │ │ │ │ bls.n 2ecbac │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 2ecd04 │ │ │ │ lsls r6, r3, #1 │ │ │ │ svc 196 @ 0xc4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -306299,21 +306298,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2ecf34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ecf00 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -306451,15 +306450,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2ecf20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306688,21 +306687,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + subs r4, r2, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r0, #4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ b.w 2ed0b8 │ │ │ │ │ │ │ │ 002ed384 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 2ed3cc │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -306988,15 +306987,15 @@ │ │ │ │ bne.n 2ed77c │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed7c8 │ │ │ │ mov r0, r9 │ │ │ │ bl 429e34 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ba57c │ │ │ │ + bl 6ba594 │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea51c │ │ │ │ ldr r3, [pc, #272] @ (2ed808 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (2ed80c ) │ │ │ │ @@ -307044,15 +307043,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 2ed66e │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2ed684 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2ed746 │ │ │ │ ldr r2, [pc, #152] @ (2ed820 ) │ │ │ │ ldr r3, [pc, #152] @ (2ed824 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -307071,95 +307070,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed838 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2ed782 │ │ │ │ ldr r3, [pc, #112] @ (2ed83c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (2ed840 ) │ │ │ │ ldr r1, [pc, #116] @ (2ed844 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2ed6e2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2ed6f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2ed8d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ bvs.n 2ed7f6 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vtbx.8 d28, {d31- │ │ │ │ lsls r6, r3, #1 │ │ │ │ bge.n 2ed80a │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqrshrn.u64 d17, q3, #1 │ │ │ │ + vtbx.8 d17, {d15-d16}, d30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r4, #176 @ 0xb0 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r2, r5 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2ed910 │ │ │ │ + b.n 2ed940 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002ed848 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r3, [pc, #128] @ (2ed8e8 ) │ │ │ │ ldr r2, [pc, #132] @ (2ed8ec ) │ │ │ │ ldr r1, [pc, #132] @ (2ed8f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #116] @ (2ed8f4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 2ed8d4 │ │ │ │ ldr r3, [pc, #112] @ (2ed8f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (2ed8fc ) │ │ │ │ @@ -307192,27 +307191,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 2ed88c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r6, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ ldmia r2, {r1, r2, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ed908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -307316,23 +307315,23 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2ed9e4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - adds r3, #36 @ 0x24 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ bne.n 2edb1c │ │ │ │ lsls r6, r3, #1 │ │ │ │ bne.n 2edad0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ movs r7, r7 │ │ │ │ - b.w 6a1d2c │ │ │ │ + b.w 6a1d44 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (2edac4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (2edac8 ) │ │ │ │ @@ -307573,19 +307572,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2edc88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #166 @ 0xa6 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edc8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307633,19 +307632,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ str r4, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r0, #2 │ │ │ │ + adds r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edd18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307706,15 +307705,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (2ede58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ede4e │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (2ede5c ) │ │ │ │ @@ -307767,20 +307766,20 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 298328 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2eddcc │ │ │ │ - stc2 0, cr0, [r2], {62} @ 0x3e │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + ldc2 0, cr0, [sl], {62} @ 0x3e │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #96 @ 0x60 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -307856,15 +307855,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 2edeba │ │ │ │ b.n 2edf32 │ │ │ │ ldr r0, [pc, #4] @ (2edf58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -307949,15 +307948,15 @@ │ │ │ │ bl 2ea34c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb6a0 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ee14a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea34c │ │ │ │ @@ -308007,15 +308006,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 2ee094 │ │ │ │ ldr r0, [pc, #92] @ (2ee174 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 2edff0 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 2edff0 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -308027,26 +308026,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 2ea34c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb6a0 │ │ │ │ b.n 2ee082 │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (2ee284 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -308213,35 +308212,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (2ee404 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #128] @ (2ee408 ) │ │ │ │ ldr r1, [pc, #128] @ (2ee40c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #112] @ (2ee410 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r1, [pc, #104] @ (2ee414 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (2ee418 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (2ee41c ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -308262,42 +308261,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 2ee384 │ │ │ │ + bmi.n 2ee3b4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2ee334 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (2ee430 ) │ │ │ │ ldr r1, [pc, #12] @ (2ee434 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5559a0 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + b.w 5559b8 │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ee480 │ │ │ │ sub sp, #8 │ │ │ │ @@ -308305,29 +308304,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (2ee488 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 267b98 │ │ │ │ - lsrs r6, r5, #24 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (2ee750 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -308337,15 +308336,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (2ee75c ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2ee4f6 │ │ │ │ @@ -308360,15 +308359,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ee732 │ │ │ │ ldr r0, [pc, #632] @ (2ee768 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -308414,15 +308413,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (2ee774 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2679e4 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -308442,63 +308441,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #448] @ (2ee78c ) │ │ │ │ add r1, pc │ │ │ │ bl 2f2320 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 2f4028 │ │ │ │ ldr r0, [pc, #428] @ (2ee790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r2, [pc, #424] @ (2ee794 ) │ │ │ │ ldr r1, [pc, #424] @ (2ee798 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2f23a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #388] @ (2ee79c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #364] @ (2ee7a0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ vldr d7, [pc, #236] @ 2ee738 │ │ │ │ ldr r2, [pc, #340] @ (2ee7a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (2ee7a8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -308539,43 +308538,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2ee52a │ │ │ │ ldr r0, [pc, #196] @ (2ee7b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 2ee52a │ │ │ │ ldr r3, [pc, #184] @ (2ee7b8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (2ee7bc ) │ │ │ │ ldr r1, [pc, #184] @ (2ee7c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -308586,69 +308585,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ stmia r6!, {r1, r3, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #32 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2ee700 │ │ │ │ + bcs.n 2ee730 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2ee694 │ │ │ │ + bcs.n 2ee6c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r3, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r1, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #512] @ (2ee9a4 ) │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #72 @ 0x48 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2ee834 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308656,19 +308655,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (2ee83c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -308682,34 +308681,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r7, #10 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + movs r6, #18 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -308831,15 +308830,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 2ef66c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2eea2c │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 2ef4d6 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -309384,15 +309383,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 2ef668 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2ee986 │ │ │ │ ldr.w r0, [pc, #1616] @ 2ef670 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ee986 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 2eefac │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -309902,25 +309901,25 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2ef748 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ - ldc2l 0, cr0, [r8], {78} @ 0x4e │ │ │ │ - cbz r4, 2ef6a0 │ │ │ │ + ldc2l 0, cr0, [r0], #312 @ 0x138 │ │ │ │ + cbz r4, 2ef6a6 │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [r2], #-312 @ 0xfffffec8 │ │ │ │ - add sp, #16 │ │ │ │ + mcrr2 0, 4, r0, sl, cr14 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -311253,15 +311252,15 @@ │ │ │ │ bpl.w 2ef720 │ │ │ │ ldr.w r0, [pc, #1248] @ 2f0c3c │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 2ef720 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2ef6e8 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -311289,15 +311288,15 @@ │ │ │ │ bl 2ebce4 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 2efd26 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 2f02f6 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -311591,15 +311590,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ef6e8 │ │ │ │ ldr r0, [pc, #164] @ (2f0c40 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 2ef6e8 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -311645,27 +311644,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r3, #14 │ │ │ │ + lsls r6, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2f0928 │ │ │ │ + b.n 2f0958 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f0904 │ │ │ │ + b.n 2f0934 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0c58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -311738,15 +311737,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 2f0d5e │ │ │ │ ldr.w r0, [pc, #1364] @ 2f128c │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [pc, #1344] @ 2f1288 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 2f0d9a │ │ │ │ ldr.w r0, [pc, #1336] @ 2f1290 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -311771,15 +311770,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 2f0d5e │ │ │ │ ldr.w r0, [pc, #1280] @ 2f1294 │ │ │ │ add r0, pc │ │ │ │ b.n 2f0d3c │ │ │ │ ldr.w r0, [pc, #1276] @ 2f1298 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2f0d54 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -311802,15 +311801,15 @@ │ │ │ │ bpl.n 2f0d5e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 2f129c │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [pc, #1156] @ 2f1288 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 2f0d54 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f0dde │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -312212,40 +312211,40 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 2f0fa6 │ │ │ │ ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f0f10 │ │ │ │ + b.n 2f0f40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #8 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #7 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.u32 d0, d2, d30 │ │ │ │ - b.n 2f14b4 │ │ │ │ + vqadd.u64 d0, d10, d30 │ │ │ │ + b.n 2f14e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f12ac : │ │ │ │ ldr r0, [pc, #4] @ (2f12b4 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vmla.i16 q8, q7, d4[0] │ │ │ │ + vmla.i q8, q3, d4[0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ rsb ip, r1, #32 │ │ │ │ lsrs r2, r1 │ │ │ │ lsl.w ip, r3, ip │ │ │ │ @@ -312362,15 +312361,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f1420 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -312392,15 +312391,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 2f144a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 2f1480 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 6aa230 │ │ │ │ + bl 6aa248 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312464,25 +312463,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2f1550 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f1514 │ │ │ │ ldr r0, [pc, #24] @ (2f1554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f1514 │ │ │ │ str r6, [sp, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfadc003e │ │ │ │ + @ instruction: 0xfaf4003e │ │ │ │ ldr r1, [pc, #308] @ (2f1690 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -312579,34 +312578,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f1698 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (2f169c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r0, [pc, #36] @ (2f16a0 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2f16a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 22539c <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f1608 │ │ │ │ + bgt.n 2f1638 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [ip, #62] @ 0x3e │ │ │ │ + @ instruction: 0xfa14003e │ │ │ │ ldr r0, [pc, #304] @ (2f17d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa10003e │ │ │ │ + @ instruction: 0xfa28003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (2f17dc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #288] @ (2f17e0 ) │ │ │ │ @@ -312614,26 +312613,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (2f17e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #272] @ (2f17e8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (2f17ec ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (2f17f0 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -312707,43 +312706,43 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bgt.n 2f18a4 │ │ │ │ + bgt.n 2f18d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ - vst1.8 @ instruction: 0xf9cc003e │ │ │ │ vld1.8 @ instruction: 0xf9e4003e │ │ │ │ + ldr??.w r0, [ip, #62] @ 0x3e │ │ │ │ ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c4003e │ │ │ │ - vld1.8 @ instruction: 0xf9aa003e │ │ │ │ - ldrsb.w r0, [r6, #62] @ 0x3e │ │ │ │ + ldr??.w r0, [ip, #62] @ 0x3e │ │ │ │ + vst1.8 @ instruction: 0xf9c2003e │ │ │ │ + vld1.8 @ instruction: 0xf9ae003e │ │ │ │ ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr??.w r0, [r6, lr, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf98e003e │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - ldr??.w r0, [r6, lr, lsl #3] │ │ │ │ + vld4.8 {d16-d19}, [lr :256], lr │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (2f18c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -312752,42 +312751,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (2f18c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #140] @ (2f18cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (2f18d0 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #124] @ (2f18d4 ) │ │ │ │ ldr r1, [pc, #128] @ (2f18d8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #116] @ (2f18dc ) │ │ │ │ ldr r1, [pc, #116] @ (2f18e0 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #100] @ (2f18e4 ) │ │ │ │ ldr r3, [pc, #104] @ (2f18e8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (2f18ec ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (2f18f0 ) │ │ │ │ @@ -312808,23 +312807,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 2f18b4 │ │ │ │ + blt.n 2f18e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2f18e4 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 2f1944 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ @@ -312882,21 +312881,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bge.n 2f1988 │ │ │ │ + bge.n 2f19b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1ab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7bc003e │ │ │ │ + @ instruction: 0xf7d4003e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f19e8 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f19ec │ │ │ │ @@ -312926,21 +312925,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bls.n 2f18fc │ │ │ │ + bls.n 2f192c │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1b24 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf764003e │ │ │ │ + @ instruction: 0xf77c003e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f1a5c ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f1a60 │ │ │ │ @@ -312970,21 +312969,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bls.n 2f1a88 │ │ │ │ + bls.n 2f1ab8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1b98 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f0003e │ │ │ │ + @ instruction: 0xf708003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2f1ae0 │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w lr, [pc, #96] @ 2f1ae4 │ │ │ │ @@ -313020,21 +313019,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bhi.n 2f1a1c │ │ │ │ + bhi.n 2f1a4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1c1c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf650003e │ │ │ │ + @ instruction: 0xf668003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1b44 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313042,64 +313041,64 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1b4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bhi.n 2f1b7c │ │ │ │ + bhi.n 2f1bac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf598003e │ │ │ │ - subs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + subs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + rsb r0, sl, #12451840 @ 0xbe0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1ba0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2f1ba4 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (2f1ba8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 2f1b96 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aac70 │ │ │ │ - bvc.n 2f1b18 │ │ │ │ + b.w 6aac88 │ │ │ │ + bvc.n 2f1b48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf538003e │ │ │ │ - adcs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + adcs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + sbc.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 2f1c04 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -313109,33 +313108,33 @@ │ │ │ │ ldr r2, [pc, #64] @ (2f1c0c ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bvc.n 2f1cc4 │ │ │ │ + bvc.n 2f1cf4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf4f8003e │ │ │ │ - @ instruction: 0xf4d6003e │ │ │ │ + adds.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf4ee003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2f1c5c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313143,29 +313142,29 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f1c64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f1424 │ │ │ │ - bvs.n 2f1c54 │ │ │ │ + bvc.n 2f1c84 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - orns r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - eors.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + eors.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf4aa003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1cb8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313173,44 +313172,44 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1cc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f1424 │ │ │ │ - bvs.n 2f1c00 │ │ │ │ + bvs.n 2f1c30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bic.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - bics.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + bics.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + orrs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f1d28 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (2f1d2c ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (2f1d30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 2f1d20 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -313222,18 +313221,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bvs.n 2f1db8 │ │ │ │ + bvs.n 2f1de8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf3c4003e │ │ │ │ - @ instruction: 0xf3da003e │ │ │ │ + @ instruction: 0xf3dc003e │ │ │ │ + @ instruction: 0xf3f2003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #192] @ (2f1e08 ) │ │ │ │ @@ -313244,15 +313243,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1dcc │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313302,18 +313301,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2f1db4 │ │ │ │ + bpl.n 2f1de4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf370003e │ │ │ │ - @ instruction: 0xf352003e │ │ │ │ + @ instruction: 0xf388003e │ │ │ │ + @ instruction: 0xf36a003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #196] @ (2f1eec ) │ │ │ │ @@ -313324,15 +313323,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1eb0 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313384,18 +313383,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2f1ed8 │ │ │ │ + bpl.n 2f1f08 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf290003e │ │ │ │ - @ instruction: 0xf272003e │ │ │ │ + subw r0, r8, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf28a003e │ │ │ │ │ │ │ │ 002f1ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w sl, [pc, #408] @ 2f20a4 │ │ │ │ @@ -313415,186 +313414,186 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 2f20b0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 2f20b4 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r3, [pc, #376] @ (2f20b8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 2f20bc │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r3, [pc, #340] @ (2f20c0 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2040 │ │ │ │ ldr r1, [pc, #324] @ (2f20c4 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #312] @ (2f20c8 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r3, [pc, #304] @ (2f20cc ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307cc0 │ │ │ │ mov r0, sl │ │ │ │ bl 307bb4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (2f20d0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (2f20d4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #232] @ (2f20d8 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 307cc0 │ │ │ │ ldr r6, [pc, #212] @ (2f20dc ) │ │ │ │ ldr r1, [pc, #216] @ (2f20e0 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 307930 │ │ │ │ ldr r1, [pc, #160] @ (2f20e4 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #152] @ (2f20e8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r3, [pc, #112] @ (2f20cc ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307cc0 │ │ │ │ mov r0, sl │ │ │ │ bl 307bb4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f1fe0 │ │ │ │ - subs.w r0, r2, #62 @ 0x3e │ │ │ │ + rsb r0, sl, #62 @ 0x3e │ │ │ │ ldrh r2, [r6, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf220003e │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + @ instruction: 0xf238003e │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 2f2074 │ │ │ │ + bcc.n 2f20a4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf1e6003e │ │ │ │ - rsbs r0, sl, #62 @ 0x3e │ │ │ │ - rsbs r0, sl, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf1fe003e │ │ │ │ + @ instruction: 0xf1f2003e │ │ │ │ + @ instruction: 0xf1f2003e │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, #62 @ 0x3e │ │ │ │ - bcc.n 2f2138 │ │ │ │ + @ instruction: 0xf192003e │ │ │ │ + bcc.n 2f2168 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sbcs.w r0, sl, #62 @ 0x3e │ │ │ │ - sbc.w r0, sl, #62 @ 0x3e │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + @ instruction: 0xf192003e │ │ │ │ + @ instruction: 0xf182003e │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - adds.w r0, r8, #62 @ 0x3e │ │ │ │ - adds.w r0, r8, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf130003e │ │ │ │ + @ instruction: 0xf130003e │ │ │ │ │ │ │ │ 002f20ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313602,27 +313601,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f212c ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (2f2130 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf0be003e │ │ │ │ - bcs.n 2f2068 │ │ │ │ + @ instruction: 0xf0d6003e │ │ │ │ + bcs.n 2f2098 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - eors.w r0, sl, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf0b2003e │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2f214e │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 2f2156 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -313648,24 +313647,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2f21e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #8 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #88] @ (2f21ec ) │ │ │ │ ldr r1, [pc, #92] @ (2f21f0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 2f21ca │ │ │ │ mov r4, r0 │ │ │ │ @@ -313684,34 +313683,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bcs.n 2f227c │ │ │ │ + bcs.n 2f22ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 2f21a4 │ │ │ │ + blt.n 2f21d4 │ │ │ │ movs r6, r7 │ │ │ │ - orrs.w r0, r6, #62 @ 0x3e │ │ │ │ + orn r0, lr, #62 @ 0x3e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f2218 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f2294 ) │ │ │ │ @@ -313721,62 +313720,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f229c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #88] @ (2f22a0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f22a4 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2f22a8 ) │ │ │ │ ldr r0, [pc, #72] @ (2f22ac ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #52] @ (2f22b0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 2f21c0 │ │ │ │ + bne.n 2f21f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 2f22e8 │ │ │ │ + blt.n 2f2318 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 2f2314 │ │ │ │ + blt.n 2f2344 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vmvn.i32 d0, #78 @ 0x0000004e │ │ │ │ + vshr.s16 d0, d30, #4 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ cbnz r2, 2f22d0 │ │ │ │ @@ -313823,24 +313822,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2f2390 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 54b614 │ │ │ │ + bl 54b62c │ │ │ │ ldr.w ip, [pc, #84] @ 2f2394 │ │ │ │ ldr r2, [pc, #84] @ (2f2398 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f239c ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -313855,18 +313854,18 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mrc 0, 5, r0, cr10, cr14, {1} │ │ │ │ - beq.n 2f229c │ │ │ │ + mrc 0, 6, r0, cr2, cr14, {1} │ │ │ │ + beq.n 2f22cc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bge.n 2f23e0 │ │ │ │ + bge.n 2f2410 │ │ │ │ movs r6, r7 │ │ │ │ strh r6, [r4, #28] │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002f23a0 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -313907,23 +313906,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f2468 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov fp, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -313945,19 +313944,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 2f237c │ │ │ │ + bls.n 2f23ac │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 2f2394 │ │ │ │ + bls.n 2f23c4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f246c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -314014,15 +314013,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f24e4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002f2508 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -314053,15 +314052,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f253e │ │ │ │ │ │ │ │ 002f2560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314080,20 +314079,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (2f2630 ) │ │ │ │ cbz r2, 2f25bc │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f25f0 │ │ │ │ movs r1, #3 │ │ │ │ @@ -314132,35 +314131,35 @@ │ │ │ │ bpl.n 2f25b6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (2f263c ) │ │ │ │ ldr r0, [pc, #48] @ (2f2640 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f25b6 │ │ │ │ strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2f25fc │ │ │ │ + bhi.n 2f262c │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f2628 │ │ │ │ + bhi.n 2f2658 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r1, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xebe4003e │ │ │ │ + @ instruction: 0xebfc003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 2f2748 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r0 │ │ │ │ @@ -314198,20 +314197,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f271a │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f2702 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (2f2760 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f26a8 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -314227,15 +314226,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 2f2698 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (2f276c ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f2698 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314260,30 +314259,30 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f2672 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2f2704 │ │ │ │ nop │ │ │ │ strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xeb96003e │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + sub.w r0, lr, lr, rrx │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f2720 │ │ │ │ - movs r6, r7 │ │ │ │ bvs.n 2f2750 │ │ │ │ movs r6, r7 │ │ │ │ + bvc.n 2f2780 │ │ │ │ + movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, lr, rrx │ │ │ │ + adds.w r0, sl, lr, rrx │ │ │ │ │ │ │ │ 002f2770 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 2f2644 │ │ │ │ nop │ │ │ │ │ │ │ │ 002f2778 : │ │ │ │ @@ -314330,20 +314329,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2f27fe │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (2f286c ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f27ba │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -314372,63 +314371,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f27c2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (2f2878 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f27c2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strh r0, [r6, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f27e4 │ │ │ │ + bpl.n 2f2814 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f2810 │ │ │ │ + bpl.n 2f2840 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0, #248]! @ 0xf8 │ │ │ │ + ldrd r0, r0, [r8, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 002f287c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (2f2908 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #108] @ (2f290c ) │ │ │ │ ldr r2, [pc, #112] @ (2f2910 ) │ │ │ │ ldr r1, [pc, #112] @ (2f2914 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2f2900 │ │ │ │ ldr r2, [pc, #96] @ (2f2918 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2f28d8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -314453,35 +314452,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f28be │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f2924 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 2f28be │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f28c6 │ │ │ │ nop │ │ │ │ strh r0, [r7, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f28a8 │ │ │ │ + bmi.n 2f28d8 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f28d4 │ │ │ │ + bmi.n 2f2904 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #-248] @ 0xf8 │ │ │ │ + strd r0, r0, [sl, #-248]! @ 0xf8 │ │ │ │ │ │ │ │ 002f2928 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (2f29bc ) │ │ │ │ @@ -314498,25 +314497,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #92] @ (2f29c0 ) │ │ │ │ ldr r2, [pc, #92] @ (2f29c4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (2f29c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2948 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -314537,33 +314536,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f294a │ │ │ │ ldr r0, [pc, #44] @ (2f29d8 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f294a │ │ │ │ nop │ │ │ │ strh r2, [r2, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2!, {r5, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f29c8 │ │ │ │ - movs r6, r7 │ │ │ │ bmi.n 2f29f8 │ │ │ │ movs r6, r7 │ │ │ │ + bmi.n 2f2a28 │ │ │ │ + movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ce003e │ │ │ │ + strd r0, r0, [r6], #248 @ 0xf8 │ │ │ │ │ │ │ │ 002f29dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -314575,20 +314574,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 2f2a80 │ │ │ │ ldr r7, [pc, #132] @ (2f2a84 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (2f2a88 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f2a30 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -314616,49 +314615,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f2a2c │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2f2a94 ) │ │ │ │ ldr r0, [pc, #48] @ (2f2a98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 2f2a2c │ │ │ │ nop │ │ │ │ strh r0, [r3, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f2b60 │ │ │ │ + bcc.n 2f2990 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f298c │ │ │ │ + bcc.n 2f29bc │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2f29b8 │ │ │ │ + b.n 2f29e8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2a9c : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f2b00 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 2f2ab2 │ │ │ │ ldr r1, [pc, #92] @ (2f2b04 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f2ac0 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (2f2b08 ) │ │ │ │ @@ -314675,136 +314674,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2f2b10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ nop │ │ │ │ strh r4, [r5, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2a8c │ │ │ │ + b.n 2f2abc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2b14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #60] @ (2f2b68 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ ldr.w ip, [pc, #52] @ 2f2b6c │ │ │ │ ldr r2, [pc, #52] @ (2f2b70 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2f2b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f2bc4 │ │ │ │ - movs r6, r7 │ │ │ │ bcs.n 2f2bf4 │ │ │ │ movs r6, r7 │ │ │ │ + bcs.n 2f2c24 │ │ │ │ + movs r6, r7 │ │ │ │ │ │ │ │ 002f2b78 : │ │ │ │ - b.w 54de44 │ │ │ │ + b.w 54de5c │ │ │ │ │ │ │ │ 002f2b7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (2f2be4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #76] @ (2f2be8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ ldr r1, [pc, #68] @ (2f2bec ) │ │ │ │ ldr r2, [pc, #68] @ (2f2bf0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2f2bf4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #56] @ (2f2bf8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r4, #19] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f2b68 │ │ │ │ - movs r6, r7 │ │ │ │ bne.n 2f2b98 │ │ │ │ movs r6, r7 │ │ │ │ + bne.n 2f2bc8 │ │ │ │ + movs r6, r7 │ │ │ │ ldr r1, [pc, #512] @ (2f2dfc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f2c04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldrb r6, [r6, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314812,15 +314811,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f2c5c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (2f2c60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #48] @ (2f2c64 ) │ │ │ │ ldr r2, [pc, #52] @ (2f2c68 ) │ │ │ │ ldr r3, [pc, #52] @ (2f2c6c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -314830,19 +314829,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f2cf8 │ │ │ │ + bne.n 2f2d28 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f2d20 │ │ │ │ + bne.n 2f2d50 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -314862,32 +314861,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2f2cca │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2f2cf4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r2, [pc, #68] @ (2f2d18 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f2d1c ) │ │ │ │ @@ -314903,25 +314902,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r0, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f29a4 │ │ │ │ + b.n 2f29d4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f29dc │ │ │ │ + b.n 2f2a0c │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #304] @ (2f2e4c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2964 │ │ │ │ + b.n 2f2994 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2f2de8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -314931,15 +314930,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (2f2df4 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2d7a │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 2f2db4 │ │ │ │ @@ -314952,15 +314951,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r1, [pc, #116] @ (2f2df8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -314976,15 +314975,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f2df8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (2f2e00 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -314996,45 +314995,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f2918 │ │ │ │ + b.n 2f2948 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2958 │ │ │ │ + b.n 2f2988 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r4, [r7, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f2f2c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2990 │ │ │ │ + b.n 2f29c0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f28e0 │ │ │ │ + b.n 2f2910 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #68] @ 2f2e60 │ │ │ │ ldr r2, [pc, #68] @ (2f2e64 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (2f2e68 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 2f2e4a │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -315044,19 +315043,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f27c0 │ │ │ │ + b.n 2f27f0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2800 │ │ │ │ + b.n 2f2830 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 2f3000 │ │ │ │ sub sp, #16 │ │ │ │ @@ -315067,29 +315066,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (2f300c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 2f2f52 │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f2f9a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f2f06 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r2, [pc, #336] @ (2f3010 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (2f3014 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -315131,15 +315130,15 @@ │ │ │ │ beq.n 2f2f94 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2fb4 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f2f90 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r2, [pc, #220] @ (2f3010 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (2f3018 ) │ │ │ │ @@ -315158,15 +315157,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f2fc8 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2f2ef2 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r1, [pc, #152] @ (2f3010 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (2f301c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -315178,80 +315177,80 @@ │ │ │ │ bl 2f2e04 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2f2f06 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 2f2f06 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r2, [pc, #104] @ (2f3010 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (2f3020 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2eca │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ ldr r2, [pc, #84] @ (2f3010 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f3024 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2eca │ │ │ │ bl 2f2e04 │ │ │ │ b.n 2f2ef2 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #84] @ (2f3028 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (2f302c ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2f3030 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2ef2 │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 2f2ef2 │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f2890 │ │ │ │ + b.n 2f28c0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f28d0 │ │ │ │ + b.n 2f2900 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r6, #17] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f3144 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2b70 │ │ │ │ + b.n 2f2ba0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2938 │ │ │ │ + b.n 2f2968 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f29a4 │ │ │ │ + b.n 2f29d4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f37dc │ │ │ │ + b.n 2f380c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f28a0 │ │ │ │ + b.n 2f28d0 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f3618 │ │ │ │ + b.n 2f3648 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3658 │ │ │ │ + b.n 2f3688 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f3034 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -315733,15 +315732,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f33fc │ │ │ │ ldr r0, [pc, #252] @ (2f361c ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f33fc │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f3234 │ │ │ │ @@ -315815,15 +315814,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (2f38d4 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -315968,15 +315967,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2f3648 │ │ │ │ ldr r0, [pc, #300] @ (2f38e4 ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2f3648 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -316065,15 +316064,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f3930 │ │ │ │ + ble.n 2f3960 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (2f3a4c ) │ │ │ │ @@ -316135,15 +316134,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f392c │ │ │ │ ldr r0, [pc, #220] @ (2f3a5c ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f392c │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f3a28 │ │ │ │ mov r4, r5 │ │ │ │ @@ -316212,49 +316211,49 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f3970 │ │ │ │ + blt.n 2f39a0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f3a60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #48] @ 2f3aac │ │ │ │ ldr r2, [pc, #48] @ (2f3ab0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f3ab4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r0, [r0, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2f3ae2 │ │ │ │ + cbnz r6, 2f3ae8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f3ab8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316297,17 +316296,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - bls.n 2f3acc │ │ │ │ + bls.n 2f3afc │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 2f3b9c │ │ │ │ + bge.n 2f3bcc │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316339,28 +316338,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f3bb4 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (2f3bb8 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f3b66 │ │ │ │ nop │ │ │ │ ldr r6, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 2f3ca8 │ │ │ │ + bge.n 2f3ad8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f3c20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -316391,31 +316390,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f3be2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f3c30 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 2f3be2 │ │ │ │ ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f3c64 │ │ │ │ + bge.n 2f3c94 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (2f3c40 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ nop │ │ │ │ ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316424,15 +316423,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f3c94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2f3c98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (2f3c9c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -316440,21 +316439,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2f3c78 │ │ │ │ + bge.n 2f3ca8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f3d18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316463,26 +316462,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f3d20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #88] @ (2f3d24 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f3d28 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #72] @ (2f3d2c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2f2320 │ │ │ │ ldr r1, [pc, #64] @ (2f3d30 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -316494,25 +316493,25 @@ │ │ │ │ bl 2bafe8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb10c │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2f3c74 │ │ │ │ + bls.n 2f3ca4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 2f3ca0 │ │ │ │ + bls.n 2f3cd0 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f3ca8 │ │ │ │ + bvc.n 2f3cd8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3d34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316746,15 +316745,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f3e80 │ │ │ │ ldr r0, [pc, #116] @ (2f3fd0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 2f3e80 │ │ │ │ ldr r2, [pc, #100] @ (2f3fd4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -316765,15 +316764,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2f3e98 │ │ │ │ ldr r0, [pc, #84] @ (2f3fd8 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 2f3e98 │ │ │ │ ldr r2, [pc, #68] @ (2f3fdc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316783,36 +316782,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 2f3f00 │ │ │ │ ldr r0, [pc, #52] @ (2f3fe0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 2f3f00 │ │ │ │ blx 225448 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f3ee0 │ │ │ │ + bvc.n 2f3f10 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f4050 │ │ │ │ + bvc.n 2f4080 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3fc0 │ │ │ │ + bvc.n 2f3ff0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -316827,50 +316826,50 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ │ │ │ │ 002f4028 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (2f4048 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #88] @ 2f40c0 │ │ │ │ ldr r2, [pc, #88] @ (2f40c4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (2f40c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 2f40a0 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -316888,19 +316887,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - push {r3, r4} │ │ │ │ + push {r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (2f414c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316909,33 +316908,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f4154 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #96] @ (2f4158 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f415c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #80] @ (2f4160 ) │ │ │ │ ldr r1, [pc, #84] @ (2f4164 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #72] @ (2f4168 ) │ │ │ │ ldr r1, [pc, #72] @ (2f416c ) │ │ │ │ ldr r2, [pc, #76] @ (2f4170 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -316947,23 +316946,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r4, 2f41b8 │ │ │ │ + cbz r4, 2f41be │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 2f4108 │ │ │ │ + bne.n 2f4138 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f4144 │ │ │ │ + bcs.n 2f4174 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ @@ -316983,15 +316982,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f41f0 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f41f4 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 2f41d8 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -317012,19 +317011,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - uxtb r4, r7 │ │ │ │ + cbz r4, 2f4234 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f4170 │ │ │ │ + bvs.n 2f41a0 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 2f4140 │ │ │ │ + bvs.n 2f4170 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f4250 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317032,15 +317031,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (2f4258 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -317049,35 +317048,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f42a8 │ │ │ │ - movs r6, r7 │ │ │ │ bvs.n 2f42d8 │ │ │ │ movs r6, r7 │ │ │ │ + bvs.n 2f4308 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f42b0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #64] @ (2f42b4 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (2f42b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 2240a0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317085,19 +317084,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - sxth r2, r2 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f4240 │ │ │ │ + bpl.n 2f4270 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f426c │ │ │ │ + bpl.n 2f429c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (2f435c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -317109,22 +317108,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 2240a0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317141,31 +317140,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (2f4368 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2f4434 │ │ │ │ + bpl.n 2f4264 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 2f4390 │ │ │ │ + cbz r0, 2f4396 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f4458 │ │ │ │ + bpl.n 2f4288 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f43c8 │ │ │ │ + bpl.n 2f43f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f436c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317173,51 +317172,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (2f43d4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #68] @ (2f43d8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ ldr r3, [pc, #60] @ (2f43dc ) │ │ │ │ ldr r2, [pc, #60] @ (2f43e0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (2f43e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54de44 │ │ │ │ - bmi.n 2f437c │ │ │ │ + b.w 54de5c │ │ │ │ + bmi.n 2f43ac │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f4310 │ │ │ │ + bmi.n 2f4340 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f43e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -317265,19 +317264,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f4470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f4438 │ │ │ │ + bcc.n 2f4468 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f44bc │ │ │ │ + bmi.n 2f44ec │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4474 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -317471,35 +317470,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f46ac ) │ │ │ │ ldr r0, [pc, #52] @ (2f46b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f45bc │ │ │ │ + bcc.n 2f45ec │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f466c │ │ │ │ + bcs.n 2f469c │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f4710 │ │ │ │ + bcs.n 2f4740 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f4650 │ │ │ │ + bne.n 2f4680 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f4724 │ │ │ │ + bcs.n 2f4754 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f4634 │ │ │ │ + bne.n 2f4664 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f4730 │ │ │ │ + bcs.n 2f4760 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -317549,26 +317548,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (2f4760 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4708 │ │ │ │ nop │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f46d4 │ │ │ │ + bne.n 2f4704 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2f47c4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -317596,25 +317595,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4786 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (2f47d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4786 │ │ │ │ str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f4750 │ │ │ │ + bne.n 2f4780 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317648,15 +317647,15 @@ │ │ │ │ cbz r2, 2f4838 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f4894 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r3, [pc, #188] @ (2f4904 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f48de │ │ │ │ ldr r3, [pc, #180] @ (2f4908 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317664,15 +317663,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f48de │ │ │ │ ldr r0, [pc, #176] @ (2f490c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f48ea │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 2f48ea │ │ │ │ @@ -317685,19 +317684,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2f4894 │ │ │ │ ldr r0, [pc, #136] @ (2f4914 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r3, [pc, #92] @ (2f4900 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4838 │ │ │ │ ldr r3, [pc, #84] @ (2f4904 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317717,45 +317716,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f4838 │ │ │ │ ldr r0, [pc, #72] @ (2f491c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4838 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f48be │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f48be │ │ │ │ b.n 2f4878 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f48be │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (2f4ae8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f498c │ │ │ │ + bne.n 2f49bc │ │ │ │ movs r6, r7 │ │ │ │ add ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f49ac │ │ │ │ + bne.n 2f49dc │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #752] @ (2f4c0c ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f496c │ │ │ │ + bne.n 2f499c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -317808,19 +317807,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223164 │ │ │ │ - beq.n 2f497c │ │ │ │ + beq.n 2f49ac │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f4984 │ │ │ │ + beq.n 2f49b4 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f4998 │ │ │ │ + beq.n 2f49c8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 2f4bb0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -317951,15 +317950,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (2f4bd4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4a7c │ │ │ │ ldr r3, [pc, #136] @ (2f4bd8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f4a2a │ │ │ │ ldr r3, [pc, #116] @ (2f4bd0 ) │ │ │ │ @@ -317968,15 +317967,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4a2a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (2f4bdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f4a2a │ │ │ │ ldr r3, [pc, #96] @ (2f4be0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4ace │ │ │ │ @@ -317988,44 +317987,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (2f4be4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4ace │ │ │ │ nop │ │ │ │ str r6, [r4, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 2f4c60 │ │ │ │ + beq.n 2f4c90 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #264 @ 0x108 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 2f4c3c │ │ │ │ + beq.n 2f4c6c │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #80] @ (2f4c20 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ add r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -318058,20 +318057,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (2f4c54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldrsh r0, [r4, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 2f4cd8 │ │ │ │ @@ -318110,28 +318109,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (2f4cec ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f4c8a │ │ │ │ ldrsh r0, [r3, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318278,15 +318277,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4f4e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 2f4ee8 │ │ │ │ - bl 5a1340 │ │ │ │ + bl 5a1358 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 2f4f00 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -318344,25 +318343,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4e78 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2f4f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f4e78 │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (2f5174 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -318429,17 +318428,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (2f5178 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5148 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 3e0fa4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -318453,24 +318452,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5a1b88 │ │ │ │ + bl 5a1ba0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f50f4 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2f5120 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a1bf0 │ │ │ │ + bl 5a1c08 │ │ │ │ b.n 2f4fca │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -318514,27 +318513,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5074 │ │ │ │ ldr r0, [pc, #36] @ (2f5184 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f5074 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (2f5254 ) │ │ │ │ @@ -318718,29 +318717,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 2f52c2 │ │ │ │ ldr r0, [pc, #172] @ (2f5458 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (2f545c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2f53be │ │ │ │ ldr r2, [pc, #116] @ (2f5460 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5298 │ │ │ │ ldr r2, [pc, #108] @ (2f5464 ) │ │ │ │ @@ -318753,15 +318752,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5298 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (2f546c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5298 │ │ │ │ ldr r3, [pc, #64] @ (2f5460 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f52c2 │ │ │ │ ldr r3, [pc, #68] @ (2f5470 ) │ │ │ │ @@ -318774,34 +318773,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f52c2 │ │ │ │ ldr r0, [pc, #48] @ (2f5474 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f52c2 │ │ │ │ nop │ │ │ │ ldr r4, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (2f57c4 ) │ │ │ │ @@ -318830,15 +318829,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #768] @ (2f57dc ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -319026,15 +319025,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f55a0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (2f57ec ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f55a4 │ │ │ │ ldr r3, [pc, #256] @ (2f57f0 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -319046,15 +319045,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 2f570e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f54f8 │ │ │ │ b.n 2f572e │ │ │ │ ldr r0, [pc, #228] @ (2f57f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f54f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -319086,15 +319085,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (2f5800 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f55a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5742 │ │ │ │ ldr r3, [pc, #120] @ (2f5804 ) │ │ │ │ @@ -319109,58 +319108,58 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f5742 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (2f5808 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5742 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (2f580c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5742 │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], {62} @ 0x3e │ │ │ │ - @ instruction: 0xfb08003c │ │ │ │ - add r0, pc, #472 @ (adr r0, 2f59b4 ) │ │ │ │ + stc2 0, cr0, [r8], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0xfb20003c │ │ │ │ + add r0, pc, #568 @ (adr r0, 2f5a14 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -319203,15 +319202,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f585e │ │ │ │ ldr r0, [pc, #68] @ (2f58cc ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 2f585e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f585e │ │ │ │ ldr r3, [pc, #48] @ (2f58d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -319221,29 +319220,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (2f58c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f585e │ │ │ │ ldr r0, [pc, #32] @ (2f58d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f585e │ │ │ │ strh r4, [r3, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -319401,15 +319400,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (2f5b88 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5a12 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f4c58 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -319471,57 +319470,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2f5a12 │ │ │ │ ldr r1, [pc, #92] @ (2f5bbc ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f5ab2 │ │ │ │ strh r0, [r2, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r7} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb744 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -319607,25 +319606,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5c52 │ │ │ │ ldr r0, [pc, #32] @ (2f5cd8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5c52 │ │ │ │ ldr r7, [pc, #64] @ (2f5d0c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (2f5da0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -319677,39 +319676,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f5cf8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (2f5db0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5cf8 │ │ │ │ ldr r2, [pc, #52] @ (2f5db4 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (2f5db8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ nop │ │ │ │ ldr r6, [pc, #112] @ (2f5e14 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -319885,15 +319884,15 @@ │ │ │ │ bpl.n 2f5f16 │ │ │ │ ldr.w r1, [pc, #1908] @ 2f6720 │ │ │ │ ldr.w r0, [pc, #1908] @ 2f6724 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5f16 │ │ │ │ ldr.w r3, [pc, #1876] @ 2f6718 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5e5a │ │ │ │ ldr.w r3, [pc, #1876] @ 2f6728 │ │ │ │ @@ -319906,15 +319905,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5e5a │ │ │ │ ldr.w r0, [pc, #1848] @ 2f672c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5e5a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 2f4c58 │ │ │ │ ldr.w r3, [pc, #1800] @ 2f6718 │ │ │ │ @@ -319935,15 +319934,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 2f6734 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5f16 │ │ │ │ ldr.w r3, [pc, #1732] @ 2f6718 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5e5a │ │ │ │ ldr.w r3, [pc, #1748] @ 2f6738 │ │ │ │ @@ -319956,15 +319955,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2f5e5a │ │ │ │ ldr.w r0, [pc, #1720] @ 2f673c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5e5a │ │ │ │ ldr.w r3, [pc, #1668] @ 2f6718 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5e5a │ │ │ │ ldr.w r3, [pc, #1692] @ 2f6740 │ │ │ │ @@ -319977,15 +319976,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f5e5a │ │ │ │ ldr.w r0, [pc, #1664] @ 2f6744 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5e5a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f62cc │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2f5f16 │ │ │ │ @@ -320011,15 +320010,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2f5e5a │ │ │ │ ldr.w r0, [pc, #1568] @ 2f674c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5e5a │ │ │ │ ldr.w r3, [pc, #1556] @ 2f6750 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f629e │ │ │ │ @@ -320039,15 +320038,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5f16 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 2f6758 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5f16 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 2f5f7e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -320107,15 +320106,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f5f16 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5f16 │ │ │ │ ldr.w r2, [pc, #1264] @ 2f6764 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320319,15 +320318,15 @@ │ │ │ │ b.n 2f5f16 │ │ │ │ ldr r0, [pc, #684] @ (2f6770 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f63f0 │ │ │ │ b.n 2f6402 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -320338,15 +320337,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (2f6774 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f64ba │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -320372,15 +320371,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (2f677c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f64ba │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -320400,15 +320399,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f6436 │ │ │ │ ldr r0, [pc, #480] @ (2f6784 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f6436 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6436 │ │ │ │ ldr r3, [pc, #456] @ (2f6788 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -320433,23 +320432,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f62b0 │ │ │ │ ldr r0, [pc, #400] @ (2f678c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 2f62b0 │ │ │ │ ldr r0, [pc, #388] @ (2f6790 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -320534,100 +320533,100 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [pc, #1016] @ (2f6b10 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - itte hi │ │ │ │ - movhi r6, r7 │ │ │ │ - movhi r0, #48 @ 0x30 │ │ │ │ + ittt ls │ │ │ │ + movls r6, r7 │ │ │ │ + movls r0, #48 @ 0x30 │ │ │ │ movls r0, r0 │ │ │ │ - ite ge │ │ │ │ - movge r6, r7 │ │ │ │ - cmplt r4, lr │ │ │ │ + itt gt │ │ │ │ + movgt r6, r7 │ │ │ │ + cmpgt r4, lr │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - itt mi │ │ │ │ - movmi r6, r7 │ │ │ │ - submi r7, #224 @ 0xe0 │ │ │ │ - movs r0, r0 │ │ │ │ - it pl │ │ │ │ + itt pl │ │ │ │ movpl r6, r7 │ │ │ │ + subpl r7, #224 @ 0xe0 │ │ │ │ + movs r0, r0 │ │ │ │ + nop {7} │ │ │ │ + movs r6, r7 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - itt lt │ │ │ │ - movlt r6, r7 │ │ │ │ - ldrlt r6, [pc, #640] @ (2f69fc ) │ │ │ │ + ite le │ │ │ │ + movle r6, r7 │ │ │ │ + ldrgt r6, [pc, #640] @ (2f69fc ) │ │ │ │ movs r0, r0 │ │ │ │ - itte gt │ │ │ │ - movgt r6, r7 │ │ │ │ - addgt r0, r7, r6 │ │ │ │ + ittt le │ │ │ │ + movle r6, r7 │ │ │ │ + addle r0, r7, r6 │ │ │ │ movle r0, r0 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f67ea │ │ │ │ + cbnz r6, 2f67f0 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0064 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #944] @ (2f6b50 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (2f6804 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f642c │ │ │ │ ldr r0, [pc, #80] @ (2f6808 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f6422 │ │ │ │ ldr r0, [pc, #68] @ (2f680c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f640c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f6354 │ │ │ │ ldr r2, [pc, #48] @ (2f6810 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320635,29 +320634,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2f6354 │ │ │ │ ldr r0, [pc, #36] @ (2f6814 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 2f6354 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - cbnz r4, 2f6882 │ │ │ │ + pop {r2} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 2f686a │ │ │ │ + cbnz r0, 2f6870 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f6852 │ │ │ │ + cbnz r4, 2f6858 │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f69c8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320795,39 +320794,39 @@ │ │ │ │ b.n 2f696e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f5dbc │ │ │ │ b.n 2f6954 │ │ │ │ ldr r0, [pc, #40] @ (2f69e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2f696e │ │ │ │ ldr r0, [pc, #36] @ (2f69e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 2f696e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5dbc │ │ │ │ nop │ │ │ │ @@ -320929,15 +320928,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f6a8e │ │ │ │ ldr r0, [pc, #492] @ (2f6d0c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f6a8e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2f6aec │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -320980,15 +320979,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f6b08 │ │ │ │ ldr r0, [pc, #388] @ (2f6d18 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6b08 │ │ │ │ b.n 2f6a8e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -321050,15 +321049,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6ba0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f6a8c │ │ │ │ ldr r0, [pc, #192] @ (2f6d20 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -321071,26 +321070,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 2f6b68 │ │ │ │ ldr r0, [pc, #172] @ (2f6d24 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6c0a │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f6b08 │ │ │ │ ldr r0, [pc, #144] @ (2f6d28 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6ba0 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2f6b7c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f6a8c │ │ │ │ @@ -321106,15 +321105,15 @@ │ │ │ │ beq.w 2f6b68 │ │ │ │ ldr r0, [pc, #96] @ (2f6d30 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 2f6aec │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f6af4 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -321126,33 +321125,33 @@ │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #624] @ (2f6f7c ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f6d96 │ │ │ │ + pop {r1} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 2f6d7e │ │ │ │ + cbnz r6, 2f6d84 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0034 │ │ │ │ + revsh r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ - rev16 r0, r2 │ │ │ │ + rev16 r0, r5 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f6d62 │ │ │ │ + cbnz r6, 2f6d68 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -321225,15 +321224,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f6d90 │ │ │ │ ldr r3, [pc, #44] @ (2f6e3c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (2f6e40 ) │ │ │ │ ldr r1, [pc, #44] @ (2f6e44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321247,21 +321246,21 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r1 │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rev r0, r4 │ │ │ │ + rev r0, r7 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -321332,17 +321331,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 2f6f3a │ │ │ │ + cbnz r6, 2f6f40 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f6f38 │ │ │ │ + cbnz r4, 2f6f3e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f6f0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -321381,15 +321380,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 2f6f6a │ │ │ │ ldr r0, [pc, #152] @ (2f701c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 54f664 │ │ │ │ + bl 54f67c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f6ffa │ │ │ │ ldr.w r9, [pc, #140] @ 2f7020 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -321434,19 +321433,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bgt.n 2f6f62 │ │ │ │ vshll.u32 , d16, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7030 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321460,15 +321459,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 2fc410 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 2fc410 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2f704a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 223608 │ │ │ │ nop │ │ │ │ @@ -321523,26 +321522,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f709e │ │ │ │ ldr r0, [pc, #28] @ (2f7124 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f709e │ │ │ │ nop │ │ │ │ subs r2, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #832] @ (2f7460 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 2f75d8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -321598,15 +321597,15 @@ │ │ │ │ bpl.n 2f71a2 │ │ │ │ ldr.w r0, [pc, #1056] @ 2f75e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r2, [pc, #1040] @ 2f75e8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321625,15 +321624,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f71a2 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 2f718a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -321721,15 +321720,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f715e │ │ │ │ ldr r0, [pc, #768] @ (2f7604 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f715e │ │ │ │ mov r0, r8 │ │ │ │ bl 2f7080 │ │ │ │ b.n 2f72e2 │ │ │ │ ldr r3, [pc, #744] @ (2f7608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321858,15 +321857,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #332] @ (2f75e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (2f7610 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321877,22 +321876,22 @@ │ │ │ │ bpl.n 2f746e │ │ │ │ ldr r0, [pc, #360] @ (2f7614 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f746e │ │ │ │ ldr r0, [pc, #344] @ (2f7618 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f719a │ │ │ │ ldr r3, [pc, #332] @ (2f761c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f71a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -321902,29 +321901,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (2f7620 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f71a2 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 2f7420 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2f4e48 │ │ │ │ b.n 2f7420 │ │ │ │ ldr r0, [pc, #276] @ (2f7624 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 2f7572 │ │ │ │ add r3, pc, #8 @ (adr r3, 2f7530 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -321962,15 +321961,15 @@ │ │ │ │ bpl.n 2f75a6 │ │ │ │ ldr r0, [pc, #148] @ (2f762c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f71a2 │ │ │ │ ldr r3, [pc, #128] @ (2f7630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321981,63 +321980,63 @@ │ │ │ │ bpl.w 2f71a2 │ │ │ │ ldr r0, [pc, #108] @ (2f7634 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f71e4 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ + @ instruction: 0xb748 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #138 @ 0x8a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 2f766c ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 2f76cc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #464] @ (2f77d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb68a │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r4, lr} │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #78 @ 0x4e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r0, 2f7692 │ │ │ │ + cbz r0, 2f7698 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f76a4 │ │ │ │ + cbz r0, 2f76aa │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -322092,15 +322091,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f76d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ adds r5, #118 @ 0x76 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322111,27 +322110,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (2f77e8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #224] @ (2f77ec ) │ │ │ │ ldr r1, [pc, #228] @ (2f77f0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6f0c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -322192,27 +322191,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (2f77f8 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb818 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 2f7738 │ │ │ │ + bhi.n 2f7768 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r4 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb766 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2f7890 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -322221,27 +322220,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2f7898 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (2f789c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2f78a0 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (2f78a4 ) │ │ │ │ ldr r0, [pc, #92] @ (2f78a8 ) │ │ │ │ ldr r3, [pc, #96] @ (2f78ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -322252,34 +322251,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2f77cc │ │ │ │ + bvc.n 2f77fc │ │ │ │ movs r4, r7 │ │ │ │ - ands r6, r3 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf36e003d │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf386003d │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ adds r3, #230 @ 0xe6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -322321,25 +322320,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f793c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2f7940 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f7080 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2f7984 │ │ │ │ @@ -322347,91 +322346,91 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (2f798c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ca14 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f7030 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ - movs r6, r7 │ │ │ │ push {r2, r4, r5, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (2f7a08 ) │ │ │ │ ldr r2, [pc, #104] @ (2f7a0c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (2f7a10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (2f7a14 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (2f7a18 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 54f524 │ │ │ │ + bl 54f53c │ │ │ │ ldr r2, [pc, #68] @ (2f7a1c ) │ │ │ │ ldr r1, [pc, #72] @ (2f7a20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6e88 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ - movs r6, r7 │ │ │ │ push {r1, r3, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ + movs r6, r7 │ │ │ │ + push {r1, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - bpl.n 2f79d4 │ │ │ │ + bpl.n 2f7a04 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f7a2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ adds r2, #154 @ 0x9a │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322439,33 +322438,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f7a80 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (2f7a84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 2f7a68 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fc634 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {lr} │ │ │ │ + push {r3, r4, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f7b0c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -322513,15 +322512,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322531,15 +322530,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f7b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (2f7b78 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7b7c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -322547,19 +322546,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f7c60 │ │ │ │ + bmi.n 2f7a90 │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 2f7c50 │ │ │ │ + bpl.n 2f7a80 │ │ │ │ movs r6, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 002f7b80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322569,29 +322568,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (2f7bc4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 2f7c3a │ │ │ │ + cbz r4, 2f7c40 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7bc8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322602,56 +322601,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 2f7c32 │ │ │ │ ldr r0, [pc, #84] @ (2f7c3c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #76] @ (2f7c40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0628 │ │ │ │ + bl 5a0640 │ │ │ │ ldr r3, [pc, #64] @ (2f7c44 ) │ │ │ │ ldr r1, [pc, #64] @ (2f7c48 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2c8000 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f7c4c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f7bea │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r4, 2f7ca2 │ │ │ │ + cbz r4, 2f7ca8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #456] @ (2f7e14 ) │ │ │ │ + ldr r4, [pc, #552] @ (2f7e74 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r0, 2f7ca2 │ │ │ │ + cbz r0, 2f7ca8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7c50 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 2f7c80 │ │ │ │ @@ -322686,15 +322685,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2f7cb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ adds r0, #74 @ 0x4a │ │ │ │ lsls r6, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 2fe2b0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322706,25 +322705,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2f7d24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #68] @ (2f7d28 ) │ │ │ │ ldr r1, [pc, #68] @ (2f7d2c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #52] @ (2f7d30 ) │ │ │ │ ldr r2, [pc, #56] @ (2f7d34 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f7d38 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f7d3c ) │ │ │ │ @@ -322732,29 +322731,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + b.w 54cee4 │ │ │ │ + ldrb r0, [r3, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f7ce0 │ │ │ │ + bcs.n 2f7d10 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxth r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ - uxth r4, r6 │ │ │ │ + uxtb r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - ldr r3, [pc, #488] @ (2f7f20 ) │ │ │ │ + ldr r3, [pc, #584] @ (2f7f80 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxth r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #896] @ (2f80c0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -322878,22 +322877,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 6a9af8 │ │ │ │ + bl 6a9b10 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a10a0 │ │ │ │ + b.w 5a10b8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -322907,15 +322906,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322954,25 +322953,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f7f7c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 2f7f7c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6a7ff4 │ │ │ │ + bl 6a800c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2f7f68 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 6b42f4 │ │ │ │ + bl 6b430c │ │ │ │ b.n 2f7f1a │ │ │ │ ldr r3, [pc, #36] @ (2f7f90 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (2f7f94 ) │ │ │ │ ldr r0, [pc, #36] @ (2f7f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322983,25 +322982,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f7fa0 ) │ │ │ │ ldr r0, [pc, #32] @ (2f7fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r1, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7fa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323049,15 +323048,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f7fee │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f806c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f7fee │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2f7fd6 │ │ │ │ mov r2, lr │ │ │ │ b.n 2f7fdc │ │ │ │ @@ -323066,15 +323065,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #368 @ 0x170 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 2f80b6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323085,15 +323084,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323126,15 +323125,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ ldr r1, [pc, #76] @ (2f8164 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 451230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -323153,29 +323152,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f80ea │ │ │ │ ldr r0, [pc, #32] @ (2f8170 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f80ea │ │ │ │ nop │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ cbz r1, 2f817c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 2f818a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -323189,22 +323188,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (2f81bc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f81c0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ nop │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323285,17 +323284,17 @@ │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r0, [pc, #304] @ (2f83b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r4, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323389,15 +323388,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f82c0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f83b0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f82c0 │ │ │ │ nop │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ @@ -323411,15 +323410,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323452,15 +323451,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f8454 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -323496,19 +323495,19 @@ │ │ │ │ nop │ │ │ │ movs r7, #60 @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + strb r6, [r2, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (2f85b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -323518,15 +323517,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f8594 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 2f84d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a1340 │ │ │ │ + bl 5a1358 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 2f84e8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -323598,28 +323597,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f84c0 │ │ │ │ ldr r0, [pc, #32] @ (2f85cc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f84c0 │ │ │ │ nop │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -323667,17 +323666,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2f876e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2f8738 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 2f8746 │ │ │ │ @@ -323698,49 +323697,49 @@ │ │ │ │ beq.n 2f8680 │ │ │ │ vldr d7, [pc, #260] @ 2f87a8 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 2f8776 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 2f8776 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (2f87b8 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a13dc │ │ │ │ + bl 5a13f4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (2f87bc ) │ │ │ │ ldr r3, [pc, #156] @ (2f87b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323750,17 +323749,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8714 │ │ │ │ ldr r2, [pc, #108] @ (2f87c0 ) │ │ │ │ @@ -323774,17 +323773,17 @@ │ │ │ │ bne.n 2f87a0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4511e8 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 2f8666 │ │ │ │ b.n 2f8744 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 2f8746 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -323816,41 +323815,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5a107c │ │ │ │ + bl 5a1094 │ │ │ │ ldr r0, [pc, #100] @ (2f8858 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 5a2eec │ │ │ │ + bl 5a2f04 │ │ │ │ ldr r3, [pc, #88] @ (2f885c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (2f8860 ) │ │ │ │ ldr r1, [pc, #92] @ (2f8864 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #72] @ (2f8868 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (2f886c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 2f8624 │ │ │ │ @@ -323860,21 +323859,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r5, #46 @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r6, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ bl 13686e │ │ │ │ │ │ │ │ 002f8870 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (2f88ac ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -323905,15 +323904,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -323927,15 +323926,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323953,15 +323952,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ │ │ │ │ 002f8954 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -324051,15 +324050,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f898e │ │ │ │ ldr r0, [pc, #60] @ (2f8a78 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2f898e │ │ │ │ blx 225448 │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -324068,20 +324067,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 686a6e │ │ │ │ + bl 686a6e │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #800 @ (adr r7, 2f8d9c ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 2f8dfc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8a7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -324167,35 +324166,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8aac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f8b88 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f8aac │ │ │ │ movs r0, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 578b7e │ │ │ │ + bl 578b7e │ │ │ │ add r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #0 @ (adr r7, 2f8b8c ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 2f8bec ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (2f8c28 ) │ │ │ │ @@ -324208,15 +324207,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -324237,15 +324236,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2f8be8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ subs r2, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -324345,15 +324344,15 @@ │ │ │ │ bpl.n 2f8c64 │ │ │ │ ldr r0, [pc, #96] @ (2f8d78 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f8c64 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -324381,15 +324380,15 @@ │ │ │ │ bl 3b8d6a │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #576 @ (adr r5, 2f8fbc ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 2f901c ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8d7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324453,15 +324452,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (2f8f24 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f8dd4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8ea0 │ │ │ │ cbz r3, 2f8e3e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -324532,15 +324531,15 @@ │ │ │ │ cbz r3, 2f8eec │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f8ef0 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f8dcc │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f8ee4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 2f8ef0 │ │ │ │ @@ -324550,15 +324549,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #904 @ (adr r4, 2f92b0 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 2f9310 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -324639,15 +324638,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324690,15 +324689,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f9080 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324861,15 +324860,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f939c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 2f9338 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -324883,35 +324882,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #240] @ (2f93dc ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ ldr r2, [pc, #212] @ (2f93e0 ) │ │ │ │ ldr r3, [pc, #192] @ (2f93d0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -324941,31 +324940,31 @@ │ │ │ │ cbz r3, 2f9360 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f9390 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [pc, #116] @ (2f93e8 ) │ │ │ │ ldr r3, [pc, #92] @ (2f93d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f93c8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 59b220 │ │ │ │ + b.w 59b238 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2f9368 │ │ │ │ ldr r3, [pc, #76] @ (2f93ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9278 │ │ │ │ ldr r3, [pc, #68] @ (2f93f0 ) │ │ │ │ @@ -324974,15 +324973,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f9278 │ │ │ │ ldr r0, [pc, #56] @ (2f93f4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2f9278 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r0, r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r3 │ │ │ │ @@ -324996,15 +324995,15 @@ │ │ │ │ bl 253e6 │ │ │ │ asrs r0, r3, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f93f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325137,15 +325136,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 61f57a │ │ │ │ + bl 61f57a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -325221,24 +325220,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 56168e │ │ │ │ + bl 56168e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f96aa │ │ │ │ @@ -325454,15 +325453,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 2f977c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325693,15 +325692,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 2240a0 │ │ │ │ b.n 2f9a44 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2f9a96 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -325784,15 +325783,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -326042,15 +326041,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2f9f20 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -326425,15 +326424,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 2fa128 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 2fa128 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2fa338 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2fa23c │ │ │ │ @@ -326473,18 +326472,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 2fa4ce │ │ │ │ b.n 2fa1c2 │ │ │ │ b.n 2fa3aa │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - @ instruction: 0xffff5364 │ │ │ │ + vrsra.u32 , q14, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2fa012 │ │ │ │ - vsubl.u , d31, d18 │ │ │ │ + vrshr.u64 d21, d26, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2f9d66 │ │ │ │ Address 0x2fa4fa is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fa4fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -326517,22 +326516,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326654,15 +326653,15 @@ │ │ │ │ blx 2232e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a2ca0 │ │ │ │ + bl 5a2cb8 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (2fa758 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -326676,15 +326675,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 2fa722 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -326697,15 +326696,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5a10c0 │ │ │ │ + b.w 5a10d8 │ │ │ │ nop │ │ │ │ bhi.n 2fa77a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -326744,15 +326743,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2fa914 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 2fa876 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -326767,23 +326766,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (2fa950 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -326823,28 +326822,28 @@ │ │ │ │ cbz r3, 2fa89e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2fa908 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [pc, #172] @ (2fa95c ) │ │ │ │ ldr r3, [pc, #144] @ (2fa944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fa93c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 59b220 │ │ │ │ + b.w 59b238 │ │ │ │ ldr r3, [pc, #144] @ (2fa960 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -326862,15 +326861,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 2fa93c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2fa8a6 │ │ │ │ ldr r2, [pc, #80] @ (2fa968 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fa7c2 │ │ │ │ ldr r2, [pc, #72] @ (2fa96c ) │ │ │ │ @@ -326879,15 +326878,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fa7c2 │ │ │ │ ldr r0, [pc, #64] @ (2fa970 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fa7c2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #14 │ │ │ │ @@ -326904,15 +326903,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vrshr.u32 d16, d12, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #720] @ (2fac3c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 2fa98c │ │ │ │ @@ -327092,15 +327091,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2fab86 │ │ │ │ ldr r3, [pc, #132] @ (2fabf4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2fabb8 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 5a18f0 │ │ │ │ + bl 5a1908 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 2fabd6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -327117,30 +327116,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2fab50 │ │ │ │ ldr r0, [pc, #84] @ (2fac00 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 2fab50 │ │ │ │ ldr r3, [pc, #72] @ (2fac04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fab74 │ │ │ │ ldr r3, [pc, #56] @ (2fabfc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fab74 │ │ │ │ ldr r0, [pc, #56] @ (2fac08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fab74 │ │ │ │ ldr r3, [pc, #52] @ (2fac0c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (2fac10 ) │ │ │ │ ldr r0, [pc, #52] @ (2fac14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -327151,25 +327150,25 @@ │ │ │ │ vshr.u16 q8, , #2 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #32] @ (2fac1c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #96] @ (2fac70 ) │ │ │ │ + ldr r2, [pc, #192] @ (2facd0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r1, #2] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (2fac64 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -327255,15 +327254,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 2facfc │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2facfc │ │ │ │ blt.n 2fad1a │ │ │ │ Address 0x2fad46 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fad48 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -327381,15 +327380,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ bge.n 2faefa │ │ │ │ Address 0x2fae8e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fae90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -327398,25 +327397,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a1b88 │ │ │ │ + bl 5a1ba0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2faee6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2faf10 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a1bf0 │ │ │ │ + bl 5a1c08 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327435,17 +327434,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (2faf8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 2faf70 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 2faf78 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -327464,45 +327463,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2faec0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2faec0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fae08 │ │ │ │ b.n 2faec0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fdb20 │ │ │ │ b.n 2faec0 │ │ │ │ nop │ │ │ │ - mov lr, lr │ │ │ │ + bx r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ bls.n 2faff2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 2faffa │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 2fafc0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 2fafd6 │ │ │ │ @@ -327516,15 +327515,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fae90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fafae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -327554,26 +327553,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #40] @ (2fb0a4 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a1424 │ │ │ │ + bl 5a143c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327698,29 +327697,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 2fb152 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 2fb128 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 2fb152 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 2fb018 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -327799,17 +327798,17 @@ │ │ │ │ cbz r1, 2fb2f2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fae90 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fb37e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -327847,15 +327846,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2fb37e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327875,21 +327874,21 @@ │ │ │ │ beq.n 2fb350 │ │ │ │ blx r3 │ │ │ │ b.n 2fb350 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328027,15 +328026,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2fb716 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 2fb6b0 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -328138,38 +328137,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb788 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2fae08 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ b.n 2fb618 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fae08 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [pc, #300] @ (2fb7ec ) │ │ │ │ ldr r3, [pc, #252] @ (2fb7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb788 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 59b220 │ │ │ │ + b.w 59b238 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 2fb610 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2fb4e6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (2fb7f0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -328202,15 +328201,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (2fb800 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 2fb55c │ │ │ │ ldr r2, [pc, #144] @ (2fb7f4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fb55c │ │ │ │ @@ -328246,46 +328245,46 @@ │ │ │ │ @ instruction: 0xf70a005d │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf704005d │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5ee005d │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 2fb7d2 │ │ │ │ vsli.32 d31, d18, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xf4f0005d │ │ │ │ stc2 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ eor.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ orr.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ movs r6, r7 │ │ │ │ ldrh r2, [r1, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #122 @ 0x7a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -328295,17 +328294,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 2fb84e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fae90 │ │ │ │ cbnz r0, 2fb8a6 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 2f919c │ │ │ │ @@ -328334,15 +328333,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 002fb8cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328398,22 +328397,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #100] @ (2fb9f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb8cc │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -328482,15 +328481,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (2fbb34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 2fbabc │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -328555,19 +328554,19 @@ │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ blx 225448 │ │ │ │ @ instruction: 0xf0a6005d │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -328634,22 +328633,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #100] @ (2fbc98 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb8cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328783,30 +328782,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 2fbd08 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r1, [pc, #92] @ (2fbe10 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fbcd6 │ │ │ │ ldr r1, [pc, #84] @ (2fbe14 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 2fbcd6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2fbe18 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2fbcd6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 2fbd3a │ │ │ │ ldr r3, [pc, #56] @ (2fbe1c ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (2fbe20 ) │ │ │ │ @@ -328823,21 +328822,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vqrdmlsh.s q15, , d28[0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #29] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r0, #30] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbe28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328886,15 +328885,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fbca0 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -328959,28 +328958,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (2fbfe4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbe64 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [ip], {93} @ 0x5d │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbfe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328990,15 +328989,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 2fc018 │ │ │ │ ldr r2, [pc, #124] @ (2fc084 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fc05a │ │ │ │ - bl 5a1340 │ │ │ │ + bl 5a1358 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 2f84a0 │ │ │ │ @@ -329027,27 +329026,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2fc08c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fc00c │ │ │ │ ldr r0, [pc, #32] @ (2fc090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 2fc00c │ │ │ │ nop │ │ │ │ add.w r0, ip, sp, lsr #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fc094 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329066,15 +329065,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -329091,47 +329090,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 2fc1e4 │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc248 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc26a │ │ │ │ ldr r1, [pc, #344] @ (2fc294 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 5a0a9c │ │ │ │ + bl 5a0ab4 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc1fa │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 2fc1b4 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 2fc1dc │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f84a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a0d78 │ │ │ │ + bl 5a0d90 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (2fc298 ) │ │ │ │ ldr r3, [pc, #252] @ (2fc290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -329156,22 +329155,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc174 │ │ │ │ - bl 692804 │ │ │ │ + bl 69281c │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fc174 │ │ │ │ ldr r1, [pc, #184] @ (2fc2a0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 5a0a9c │ │ │ │ + bl 5a0ab4 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc154 │ │ │ │ ldr r3, [pc, #168] @ (2fc2a4 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -329204,55 +329203,55 @@ │ │ │ │ ldr r1, [pc, #104] @ (2fc2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fc18e │ │ │ │ ldr r3, [pc, #80] @ (2fc2bc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (2fc2c0 ) │ │ │ │ ldr r1, [pc, #80] @ (2fc2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2fc264 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ orn r0, r2, sp, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xebe60055 │ │ │ │ ldrd r0, r0, [sl, #-372]! @ 0x174 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ movs r6, r7 │ │ │ │ adc.w r0, r0, r5, lsr #1 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fc2c8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2fc306 │ │ │ │ @@ -329306,37 +329305,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 6a7f90 │ │ │ │ + bl 6a7fa8 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 22505c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 5a2ca0 │ │ │ │ + bl 5a2cb8 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 22505c │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #84] @ (2fc3e8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 2f84a0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -329367,51 +329366,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 2fc434 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 6a7ff4 │ │ │ │ + bl 6a800c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a7ff4 │ │ │ │ + b.w 6a800c │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc44c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 2fc474 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 57a3fc │ │ │ │ + bl 57a414 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 2fc462 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -329561,17 +329560,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 2fc3f0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 2fc698 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fad90 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -329604,17 +329603,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2fc590 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ b.n 2fc636 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2fc480 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -329631,28 +329630,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fc5a0 │ │ │ │ ldr r0, [pc, #40] @ (2fc704 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fc5a0 │ │ │ │ b.n 2fc2dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - adds r1, #184 @ 0xb8 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -329697,15 +329696,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605888 │ │ │ │ + bl 6058a0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -329780,26 +329779,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fc844 │ │ │ │ ldr r0, [pc, #32] @ (2fc8b4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fc844 │ │ │ │ b.n 2fce54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329862,15 +329861,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc3f0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc94a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 605a04 │ │ │ │ + bl 605a1c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 2fc94a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -329879,15 +329878,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 2fc964 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc97e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -329921,45 +329920,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 2fcab0 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fccf2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcc32 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 2fcbd6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 2fcb8e │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2fc81c │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 2fc480 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330044,21 +330043,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 2fca84 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 2fca74 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 2fca78 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -330067,15 +330066,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605cf4 │ │ │ │ + bl 605d0c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2fcbba │ │ │ │ b.n 2fca90 │ │ │ │ ldr r3, [pc, #568] @ (2fce3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330087,30 +330086,30 @@ │ │ │ │ bpl.w 2fca12 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (2fce44 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fca12 │ │ │ │ ldr r3, [pc, #532] @ (2fce48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fca52 │ │ │ │ ldr r3, [pc, #508] @ (2fce40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fca52 │ │ │ │ ldr r0, [pc, #508] @ (2fce4c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fca52 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcda8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330136,15 +330135,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2fcb88 │ │ │ │ ldr r0, [pc, #416] @ (2fce54 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 2fcb88 │ │ │ │ ldr r3, [pc, #400] @ (2fce58 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fcb48 │ │ │ │ @@ -330153,15 +330152,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fcb48 │ │ │ │ ldr r0, [pc, #376] @ (2fce5c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 2fcb48 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 2fcd94 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -330176,21 +330175,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fcdd4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (2fce60 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -330210,17 +330209,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 2fca78 │ │ │ │ ldr r3, [pc, #184] @ (2fce64 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330230,29 +330229,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fcc62 │ │ │ │ ldr r0, [pc, #160] @ (2fce68 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fcc62 │ │ │ │ ldr r3, [pc, #148] @ (2fce6c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcd30 │ │ │ │ ldr r3, [pc, #92] @ (2fce40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fcd30 │ │ │ │ ldr r0, [pc, #128] @ (2fce70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fcd30 │ │ │ │ ldr r3, [pc, #124] @ (2fce74 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (2fce78 ) │ │ │ │ ldr r0, [pc, #124] @ (2fce7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -330279,49 +330278,49 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r1, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 2fcfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -330351,21 +330350,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #216] @ (2fcfe0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -330418,15 +330417,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (2fcff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (2fcff4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcf1e │ │ │ │ b.n 2fcebc │ │ │ │ ldr r3, [pc, #72] @ (2fcff8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (2fcffc ) │ │ │ │ @@ -330450,31 +330449,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl eefe2 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #664 @ 0x298 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330624,36 +330623,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 2fd20c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #40] @ (2fd220 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fb8cc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc9d4 │ │ │ │ - bl 5ff222 │ │ │ │ + bl 5ff222 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -330916,15 +330915,15 @@ │ │ │ │ b.n 2fd4ea │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 2fc81c │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2fd54a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 2fd556 │ │ │ │ mov r1, r5 │ │ │ │ @@ -331263,19 +331262,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 2fd720 │ │ │ │ - ldr r5, [pc, #680] @ (2fdb78 ) │ │ │ │ + ldr r5, [pc, #776] @ (2fdbd8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -331310,17 +331309,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd9c2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2fd98c │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 2fd9b4 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331328,17 +331327,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc9d4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -331360,26 +331359,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd94a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (2fd9fc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd94a │ │ │ │ bne.n 2fd990 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r7, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331397,21 +331396,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 2fda76 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #40] @ (2fda8c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331446,21 +331445,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 2fdb06 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #40] @ (2fdb1c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331521,26 +331520,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fdb42 │ │ │ │ ldr r0, [pc, #32] @ (2fdbbc ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2fdb42 │ │ │ │ ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fdbc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -331584,15 +331583,15 @@ │ │ │ │ bne.n 2fdc10 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 2fdc10 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdc10 │ │ │ │ ldr r2, [pc, #356] @ (2fddb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 2fdc66 │ │ │ │ @@ -331620,15 +331619,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2fc3f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdc22 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fdc22 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -331672,27 +331671,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fdbec │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2e24 │ │ │ │ + bl 6b2e3c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 2fdd80 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 223168 │ │ │ │ b.n 2fdbec │ │ │ │ ldr r0, [pc, #132] @ (2fddc0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fdd0a │ │ │ │ b.n 2fdbec │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331709,15 +331708,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fdc7e │ │ │ │ ldr r0, [pc, #80] @ (2fddc8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fdc7e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fdd2e │ │ │ │ ldr r3, [pc, #44] @ (2fddb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -331725,15 +331724,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fdd2e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (2fddcc ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2fdd2e │ │ │ │ ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2fdd1c │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -331741,21 +331740,21 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fddd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -331773,20 +331772,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2fde28 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ b.n 2fe164 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -331798,22 +331797,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2fdeba │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 2fdef2 │ │ │ │ @@ -331825,15 +331824,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (2fdf70 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331869,15 +331868,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331889,56 +331888,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fdf88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2fdea6 │ │ │ │ ldr r3, [pc, #72] @ (2fdf8c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (2fdf90 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (2fdf94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 2fdea6 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r0, [r1, r1] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r4, r7] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r7, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r4, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, r4] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (2fdff0 ) │ │ │ │ @@ -331950,37 +331949,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (2fdffc ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 553074 │ │ │ │ + bl 55308c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55396c │ │ │ │ + bl 553984 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (2fe064 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331989,25 +331988,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (2fe06c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #68] @ (2fe070 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (2fe074 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #52] @ (2fe078 ) │ │ │ │ ldr r2, [pc, #56] @ (2fe07c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2fe080 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2fe084 ) │ │ │ │ @@ -332015,29 +332014,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - adds r0, r0, r1 │ │ │ │ + b.w 54cee4 │ │ │ │ + adds r0, r3, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 2fe0a4 │ │ │ │ + bhi.n 2fe0d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #328] @ (2fe1bc ) │ │ │ │ + ldr r7, [pc, #424] @ (2fe21c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #424] @ (2fe220 ) │ │ │ │ + ldr r7, [pc, #520] @ (2fe280 ) │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8320044 │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + strex r0, r0, [sl, #272] @ 0x110 │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ movt r0, #34907 @ 0x885b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332048,28 +332047,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (2fe0d4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6886b4 │ │ │ │ + b.w 6886cc │ │ │ │ nop │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #984] @ (2fe4ac ) │ │ │ │ + ldr r7, [pc, #56] @ (2fe10c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #864] @ (2fe438 ) │ │ │ │ + ldr r6, [pc, #960] @ (2fe498 ) │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2fe130 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332077,15 +332076,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fe138 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #52] @ (2fe13c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (2fe140 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 2fe144 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -332093,24 +332092,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + b.w 54cee4 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 2fe1b8 │ │ │ │ + bvc.n 2fe1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf612005b │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r6, [pc, #312] @ (2fe280 ) │ │ │ │ + ldr r6, [pc, #408] @ (2fe2e0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2fe1b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332119,57 +332118,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fe1b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #72] @ (2fe1bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2fe1c0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (2fe1c4 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #60] @ (2fe1c8 ) │ │ │ │ ldr r1, [pc, #60] @ (2fe1cc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (2fe1d0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - asrs r0, r7, #27 │ │ │ │ + b.w 54cee4 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 2fe160 │ │ │ │ + bvs.n 2fe190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #40] @ (2fe1e8 ) │ │ │ │ + ldr r6, [pc, #136] @ (2fe248 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #136] @ (2fe24c ) │ │ │ │ + ldr r6, [pc, #232] @ (2fe2ac ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2fdfa4 │ │ │ │ + b.n 2fdfd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf586005b │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r1, r6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 2fe290 │ │ │ │ @@ -332186,23 +332185,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6886b4 │ │ │ │ + bl 6886cc │ │ │ │ cbnz r0, 2fe256 │ │ │ │ ldr r2, [pc, #112] @ (2fe2a4 ) │ │ │ │ ldr r3, [pc, #96] @ (2fe298 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -332218,15 +332217,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3dcc14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2fe26a │ │ │ │ mov r0, r4 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 2fe232 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 2fe262 │ │ │ │ cbz r3, 2fe284 │ │ │ │ @@ -332237,29 +332236,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2fe262 │ │ │ │ ldr r2, [pc, #36] @ (2fe2ac ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe27a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r1, {r1, r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #624] @ (2fe510 ) │ │ │ │ + ldr r5, [pc, #720] @ (2fe570 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #488] @ (2fe48c ) │ │ │ │ + ldr r5, [pc, #584] @ (2fe4ec ) │ │ │ │ movs r6, r7 │ │ │ │ ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r2] │ │ │ │ + ldrh r0, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fe2b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332328,33 +332327,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (2fe4a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 5a0900 │ │ │ │ + bl 5a0918 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe2d6 │ │ │ │ ldr r3, [pc, #252] @ (2fe4a4 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (2fe4a8 ) │ │ │ │ ldr r0, [pc, #252] @ (2fe4ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -332403,15 +332402,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (2fe4c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332422,15 +332421,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (2fe4cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332445,45 +332444,45 @@ │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 2fe3e6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 2fe3de │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 2fe2b0 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2fe2b0 │ │ │ │ @@ -332608,26 +332607,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2fe5da │ │ │ │ ldr r0, [pc, #32] @ (2fe638 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2fe5da │ │ │ │ stmia r5!, {r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe6a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332662,26 +332661,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fe670 │ │ │ │ ldr r0, [pc, #28] @ (2fe6b8 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fe670 │ │ │ │ stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (2fe724 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -332717,30 +332716,30 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2fe6da │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (2fe734 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fe6da │ │ │ │ stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #656] @ (2fe9c0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (2fe740 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bls.n 2fe758 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -332816,17 +332815,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2fe832 │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 2fe850 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -332892,43 +332891,43 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (2fe940 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #52] @ (2fe944 ) │ │ │ │ ldr r1, [pc, #52] @ (2fe948 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #40] @ (2fe94c ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bb018 │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + lsrs r0, r6, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -332982,15 +332981,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (2feb60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (2feb64 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (2feb68 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -332999,15 +332998,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 3e0eec │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -333116,23 +333115,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333162,15 +333161,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (2fedb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -333338,19 +333337,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ittt hi │ │ │ │ lslhi r5, r3, #1 │ │ │ │ tsthi r4, r5 │ │ │ │ movhi r0, r0 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ movs r5, r7 │ │ │ │ pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -333394,15 +333393,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 2fedfc │ │ │ │ bl 225f18 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r6, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002fee54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -333413,15 +333412,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (2ff028 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (2ff02c ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2fef1e │ │ │ │ @@ -333556,33 +333555,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3423f0 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 3e1fa0 │ │ │ │ b.n 2fef30 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ movs r5, r7 │ │ │ │ pop {r2, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #64] @ (2ff078 ) │ │ │ │ + ldr r6, [pc, #160] @ (2ff0d8 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #848] @ (2ff390 ) │ │ │ │ + ldr r5, [pc, #944] @ (2ff3f0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #680] @ (2ff2ec ) │ │ │ │ + ldr r5, [pc, #776] @ (2ff34c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #480] @ (2ff228 ) │ │ │ │ + ldr r5, [pc, #576] @ (2ff288 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ff048 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -333662,28 +333661,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 2ff070 │ │ │ │ ldr r0, [pc, #36] @ (2ff148 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ff070 │ │ │ │ bl 225f18 │ │ │ │ nop │ │ │ │ hlt 0x002a │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #328] @ (2ff294 ) │ │ │ │ + ldr r5, [pc, #424] @ (2ff2f4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ff14c : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -333722,15 +333721,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -333762,23 +333761,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cbnz r0, 2ff248 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #704] @ (2ff4f0 ) │ │ │ │ + ldr r4, [pc, #800] @ (2ff550 ) │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #760] @ (2ff530 ) │ │ │ │ + ldr r4, [pc, #856] @ (2ff590 ) │ │ │ │ movs r6, r7 │ │ │ │ cbnz r4, 2ff240 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ff23c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -333797,15 +333796,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (2ff298 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f694 │ │ │ │ + bl 54f6ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333821,18 +333820,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ff2c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -333846,15 +333845,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #432] @ (2ff4a0 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #428] @ (2ff4a4 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r9, #100] @ 0x64 │ │ │ │ add.w fp, r0, #6656 @ 0x1a00 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w fp, fp, #24 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, #9] │ │ │ │ mov r1, r0 │ │ │ │ @@ -333927,15 +333926,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #240] @ (2ff4c0 ) │ │ │ │ ldr r1, [pc, #244] @ (2ff4c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ bl 2f7b80 │ │ │ │ @@ -333971,29 +333970,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r6, #8 │ │ │ │ b.n 2ff346 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ negs r4, r2 │ │ │ │ ldr r2, [pc, #108] @ (2ff4c8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ (2ff4cc ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -334001,41 +334000,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #392] @ (2ff628 ) │ │ │ │ + ldr r3, [pc, #488] @ (2ff688 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #464] @ (2ff674 ) │ │ │ │ + ldr r3, [pc, #560] @ (2ff6d4 ) │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xb7f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #408] @ (2ff644 ) │ │ │ │ + ldr r4, [pc, #504] @ (2ff6a4 ) │ │ │ │ movs r6, r7 │ │ │ │ ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #344] @ (2ff610 ) │ │ │ │ + ldr r4, [pc, #440] @ (2ff670 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #256] @ (2ff5bc ) │ │ │ │ + ldr r3, [pc, #352] @ (2ff61c ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #352] @ (2ff62c ) │ │ │ │ + ldr r3, [pc, #448] @ (2ff68c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #240] @ (2ff5c0 ) │ │ │ │ + ldr r3, [pc, #336] @ (2ff620 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #120] @ 2ff55c │ │ │ │ @@ -334080,27 +334079,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff50c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (2ff56c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff50c │ │ │ │ nop │ │ │ │ @ instruction: 0xb628 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #528] @ (2ff780 ) │ │ │ │ + ldr r2, [pc, #624] @ (2ff7e0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 2ff614 │ │ │ │ @@ -334145,15 +334144,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff5ae │ │ │ │ ldr r0, [pc, #48] @ (2ff624 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff5ae │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 2ff5cc │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -334164,15 +334163,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #56] @ (2ff660 ) │ │ │ │ + ldr r2, [pc, #152] @ (2ff6c0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2ff6c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334181,32 +334180,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff6c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (2ff6cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff6d0 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff6d4 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #108] @ (2ff6d8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #96] @ (2ff6dc ) │ │ │ │ ldr r2, [pc, #100] @ (2ff6e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff6e4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334226,23 +334225,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r7, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334260,32 +334259,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff788 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (2ff78c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff790 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff794 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #108] @ (2ff798 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #96] @ (2ff79c ) │ │ │ │ ldr r2, [pc, #100] @ (2ff7a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff7a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334305,23 +334304,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #8 │ │ │ │ + lsls r4, r7, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ movs r5, r7 │ │ │ │ cbz r2, 2ff80e │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334337,15 +334336,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ff80c ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (2ff810 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3eab24 │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -334358,19 +334357,19 @@ │ │ │ │ bl 3eab24 │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3eab24 │ │ │ │ nop │ │ │ │ - lsls r4, r4, #5 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r4 │ │ │ │ movs r6, r7 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, r7 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (2ff880 ) │ │ │ │ @@ -334378,23 +334377,23 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #92] @ (2ff888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #80] @ (2ff88c ) │ │ │ │ ldr r1, [pc, #80] @ (2ff890 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 2fbfe8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 2fbfe8 │ │ │ │ mov.w r2, #41943040 @ 0x2800000 │ │ │ │ @@ -334406,23 +334405,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ - mov r6, r6 │ │ │ │ + mov r6, r9 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002ff894 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -334472,15 +334471,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ sxtb r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r6 │ │ │ │ + add lr, r9 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ @@ -334692,20 +334691,20 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (2ffb58 ) │ │ │ │ ldr r0, [pc, #24] @ (2ffb5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - vhadd.u q0, q1, │ │ │ │ - cdp2 0, 9, cr0, cr10, cr13, {2} │ │ │ │ - cdp2 0, 4, cr0, cr14, cr13, {2} │ │ │ │ - cmp r4, r0 │ │ │ │ + vhadd.u8 q8, q5, │ │ │ │ + cdp2 0, 11, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 6, cr0, cr6, cr13, {2} │ │ │ │ + cmp r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -334777,15 +334776,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (2ffc40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ffbd8 │ │ │ │ ldr r0, [pc, #40] @ (2ffc44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 2ffbd8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #568 @ 0x238 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, sp, #536 @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -334794,15 +334793,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sl │ │ │ │ + add r4, sp │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ffc48 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 2ffc56 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334819,55 +334818,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2ffc9e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 2ffc8e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 2ffcd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad714 │ │ │ │ + b.w 6ad72c │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #28] @ (2ffcf4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 2ffcc0 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -335251,15 +335250,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 300010 │ │ │ │ ldr r0, [pc, #200] @ (3001bc ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 300010 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 300142 │ │ │ │ @@ -335318,27 +335317,27 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 300062 │ │ │ │ nop │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vld4.16 {d16-d19}, [r8]! │ │ │ │ + vst1.8 {d0[2]}, [r0]! │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - strb.w r0, [r2, sp] │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + ldrb.w r0, [sl, sp] │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003001cc : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 3001de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335393,15 +335392,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 300282 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335425,15 +335424,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 26a750 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 3002d6 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335577,32 +335576,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (300450 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ nop {6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 300494 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6ad9a4 │ │ │ │ + bl 6ad9bc │ │ │ │ cbz r0, 300482 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -335633,19 +335632,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (300574 ) │ │ │ │ @@ -335653,35 +335652,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (30057c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (300580 ) │ │ │ │ ldr r1, [pc, #104] @ (300584 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #88] @ (300588 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #80] @ (30058c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #72] @ (300590 ) │ │ │ │ ldr r1, [pc, #76] @ (300594 ) │ │ │ │ ldr r2, [pc, #76] @ (300598 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -335695,22 +335694,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf5e4004d │ │ │ │ - ldr r2, [pc, #680] @ (300824 ) │ │ │ │ + @ instruction: 0xf5fc004d │ │ │ │ + ldr r2, [pc, #776] @ (300884 ) │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 3005ca │ │ │ │ + cbz r6, 3005d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ b.n 300c8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0052 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335794,48 +335793,48 @@ │ │ │ │ ldr r2, [pc, #88] @ (3006b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3006b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #76] @ (3006bc ) │ │ │ │ ldr r1, [pc, #80] @ (3006c0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #68] @ (3006c4 ) │ │ │ │ ldr r1, [pc, #72] @ (3006c8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - eor.w r0, ip, #13434880 @ 0xcd0000 │ │ │ │ - ldr r1, [pc, #328] @ (300800 ) │ │ │ │ + @ instruction: 0xf4a4004d │ │ │ │ + ldr r1, [pc, #424] @ (300860 ) │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 3006f0 │ │ │ │ + cbz r6, 3006f6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335867,15 +335866,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 30071c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad9a4 │ │ │ │ + bl 6ad9bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 30072e │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 30073e │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -335913,15 +335912,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3007c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 3007a6 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335929,18 +335928,18 @@ │ │ │ │ b.n 3006f4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf376004d │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + usat r0, #13, lr, lsl #1 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 300820 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335949,15 +335948,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (300828 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 30080e │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335965,18 +335964,18 @@ │ │ │ │ b.n 3006f4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ nop │ │ │ │ - ssat r0, #14, lr, lsl #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + ssat r0, #14, r6, asr #1 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #92] @ (30088c ) │ │ │ │ ldr r3, [pc, #96] @ (300890 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -336001,15 +336000,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (30089c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -336019,15 +336018,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (300908 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336035,42 +336034,42 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (300910 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 3004a0 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 3008f4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf234004d │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ - movs r6, r7 │ │ │ │ + movw r0, #49229 @ 0xc04d │ │ │ │ subs r0, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ + subs r1, #18 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 30096c │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #68] @ (300970 ) │ │ │ │ @@ -336078,33 +336077,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (300974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 30095c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ - subs.w r0, lr, #77 @ 0x4d │ │ │ │ - bmi.n 3008f4 │ │ │ │ + rsbs r0, r6, #77 @ 0x4d │ │ │ │ + bmi.n 300924 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #102 @ 0x66 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3009d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -336113,33 +336112,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (3009d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 3009c0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3006f4 │ │ │ │ - adcs.w r0, sl, #77 @ 0x4d │ │ │ │ - bmi.n 300a90 │ │ │ │ + sbcs.w r0, r2, #77 @ 0x4d │ │ │ │ + bmi.n 300ac0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #2 │ │ │ │ + subs r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (300a44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336147,42 +336146,42 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (300a4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 3004a0 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 300a2e │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0f8004d │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds.w r0, r0, #77 @ 0x4d │ │ │ │ + adds r7, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 300a4c │ │ │ │ + bmi.n 300a7c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -336212,33 +336211,33 @@ │ │ │ │ bl 3004a0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 300b10 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 300ac4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ ldr r0, [pc, #168] @ (300b70 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (300b74 ) │ │ │ │ ldr r1, [pc, #172] @ (300b78 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 302f0c │ │ │ │ ldr r3, [pc, #136] @ (300b6c ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336251,15 +336250,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (300b80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300a78 │ │ │ │ ldr r0, [pc, #124] @ (300b84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 300a78 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 300b36 │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 300a6c │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -336281,45 +336280,45 @@ │ │ │ │ ldr r1, [pc, #80] @ (300b90 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 302f0c │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 300a6e │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 3005c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 300a6e │ │ │ │ add r0, pc, #664 @ (adr r0, 300e04 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, #77 @ 0x4d │ │ │ │ - adds r7, #22 │ │ │ │ - movs r6, r7 │ │ │ │ + bics.w r0, r8, #77 @ 0x4d │ │ │ │ adds r7, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ + movs r6, r7 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #6 │ │ │ │ - movs r6, r7 │ │ │ │ - vmla.i32 d0, d14, d13[0] │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r7, #30 │ │ │ │ movs r6, r7 │ │ │ │ + vmla.i d16, d6, d1[3] │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ + movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #96] @ 300c0c │ │ │ │ @@ -336357,26 +336356,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300bc6 │ │ │ │ ldr r0, [pc, #28] @ (300c1c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 300bc6 │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 300d64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336386,15 +336385,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ bl 29a4a0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -336490,32 +336489,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298328 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 298328 │ │ │ │ - cdp 0, 11, cr0, cr0, cr13, {2} │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + cdp 0, 12, cr0, cr8, cr13, {2} │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 300cd8 │ │ │ │ + bne.n 300d08 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #504 @ (adr r4, 300f70 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 300fd0 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 300da6 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -336566,69 +336565,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (300ed8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #188] @ (300edc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (300ee0 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (300ee4 ) │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ ldr r6, [pc, #164] @ (300ee8 ) │ │ │ │ ldr r3, [pc, #168] @ (300eec ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (300ef0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2bb10c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #108] @ (300ef4 ) │ │ │ │ ldr r1, [pc, #108] @ (300ef8 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2baf28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #84] @ (300efc ) │ │ │ │ ldr r1, [pc, #84] @ (300f00 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2baf28 │ │ │ │ @@ -336637,35 +336636,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2], #308 @ 0x134 │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ - movs r6, r7 │ │ │ │ + ldcl 0, cr0, [sl], #308 @ 0x134 │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r3, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r0, r6 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ + movs r6, r7 │ │ │ │ + sbcs r0, r1 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #22 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (301040 ) │ │ │ │ @@ -336676,15 +336675,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (30104c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #284] @ (301050 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -336710,66 +336709,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (301064 ) │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ ldr r2, [pc, #208] @ (301068 ) │ │ │ │ ldr r1, [pc, #212] @ (30106c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #176] @ (301070 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2bb018 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2bb10c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #124] @ (301074 ) │ │ │ │ ldr r1, [pc, #124] @ (301078 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2baf28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #100] @ (30107c ) │ │ │ │ ldr r1, [pc, #100] @ (301080 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2baf28 │ │ │ │ @@ -336778,43 +336777,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - rsb r0, lr, sp, lsl #1 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + @ instruction: 0xebe6004d │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ movs r6, r7 │ │ │ │ - eors r4, r0 │ │ │ │ + eors r4, r3 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r2, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336827,15 +336826,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (3011bc ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (3011c0 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #268] @ (3011c4 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (3011c8 ) │ │ │ │ add.w r2, r2, #328 @ 0x148 │ │ │ │ @@ -336851,24 +336850,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 3e6418 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2c8f74 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c9224 │ │ │ │ cbnz r0, 301134 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336877,30 +336876,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c9224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30111e │ │ │ │ ldr r7, [pc, #120] @ (3011cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (3011d0 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #104] @ (3011d4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb114 │ │ │ │ mov r1, fp │ │ │ │ @@ -336908,48 +336907,48 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2bb2cc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #68] @ (3011d8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb114 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2bb2cc │ │ │ │ nop │ │ │ │ - orrs.w r0, r0, sp, lsl #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + orn r0, r8, sp, lsl #1 │ │ │ │ + adds r1, #18 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ uxtb r4, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #896 @ (adr r6, 301554 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 3015b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #18 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (3013c4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -336959,25 +336958,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #452] @ (3013d0 ) │ │ │ │ ldr r1, [pc, #452] @ (3013d4 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 301382 │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 301350 │ │ │ │ @@ -337005,15 +337004,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c9224 │ │ │ │ cbnz r0, 3012a6 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337027,15 +337026,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #296] @ (3013e8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bb114 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337044,25 +337043,25 @@ │ │ │ │ bl 2bb2cc │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c9224 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 301290 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #232] @ (3013ec ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bb114 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337083,27 +337082,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 301290 │ │ │ │ ldr r2, [pc, #160] @ (3013f4 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (3013f8 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -337113,60 +337112,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (301400 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (301404 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69dfc8 │ │ │ │ + b.w 69dfe0 │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r6], #308 @ 0x134 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + stmdb lr, {r0, r2, r3, r6} │ │ │ │ + str r4, [r7, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #30 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #552 @ (adr r5, 301610 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 301670 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ - bl 6973f2 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + bl 6973f2 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #86 @ 0x56 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (3015c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337280,51 +337279,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 30142e │ │ │ │ ldr r0, [pc, #160] @ (3015d0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 30142e │ │ │ │ ldr r0, [pc, #148] @ (3015d4 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #148] @ (3015d8 ) │ │ │ │ ldr r1, [pc, #152] @ (3015dc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ bl 302d2c │ │ │ │ b.n 301460 │ │ │ │ ldr r0, [pc, #128] @ (3015e0 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (3015e4 ) │ │ │ │ ldr r1, [pc, #128] @ (3015e8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ bl 302d2c │ │ │ │ b.n 301460 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3015a0 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 301460 │ │ │ │ movs r0, #7 │ │ │ │ bl 3fc920 │ │ │ │ b.n 301460 │ │ │ │ ldr r3, [pc, #72] @ (3015ec ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -337335,41 +337334,41 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 301584 │ │ │ │ ldr r0, [pc, #56] @ (3015f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 301584 │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #42 @ 0x2a │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301128 │ │ │ │ + b.n 301158 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ - movs r6, r7 │ │ │ │ cmp r4, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3010f0 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ + b.n 301120 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ + movs r6, r7 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (301960 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337400,25 +337399,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 301684 │ │ │ │ ldr r0, [pc, #792] @ (30196c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 301684 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3fc920 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337559,15 +337558,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 30161a │ │ │ │ ldr r0, [pc, #300] @ (301974 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 30161a │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 30188e │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -337580,15 +337579,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 302d2c │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 301646 │ │ │ │ @@ -337621,15 +337620,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (301998 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 301874 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 301684 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -337659,73 +337658,73 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (3019a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 301884 │ │ │ │ ldr r4, [pc, #100] @ (3019a8 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (3019ac ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (3019b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 301884 │ │ │ │ nop │ │ │ │ str r5, [sp, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301e78 │ │ │ │ + b.n 301ea8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301e1c │ │ │ │ + b.n 301e4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301dcc │ │ │ │ + b.n 301dfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301d1c │ │ │ │ + b.n 301d4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ - movs r6, r7 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301cec │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - cmp r0, #150 @ 0x96 │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ + b.n 301d1c │ │ │ │ + lsls r5, r1, #1 │ │ │ │ cmp r0, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ ands r2, r4 │ │ │ │ @@ -337767,50 +337766,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (301a5c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r4, sp, #544 @ 0x220 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (301b10 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #148] @ (301b14 ) │ │ │ │ ldr r1, [pc, #152] @ (301b18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #136] @ (301b1c ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (301b20 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #124] @ (301b24 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 301af0 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -337843,33 +337842,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 301ab2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (301b30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 301ab2 │ │ │ │ - b.n 301ce4 │ │ │ │ + b.n 301d14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ - movs r6, r7 │ │ │ │ movs r7, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ + movs r6, r7 │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (301bc4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -337878,72 +337877,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301bcc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301bd0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301bd4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (301bd8 ) │ │ │ │ ldr r1, [pc, #96] @ (301bdc ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #80] @ (301be0 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301be4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f464 │ │ │ │ + bl 54f47c │ │ │ │ ldr r3, [pc, #64] @ (301be8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 301c00 │ │ │ │ + b.n 301c30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -338050,17 +338049,17 @@ │ │ │ │ b.n 301c84 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 301c7c │ │ │ │ nop │ │ │ │ - svc 16 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -338079,45 +338078,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (301df0 ) │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #144] @ (301df4 ) │ │ │ │ ldr r1, [pc, #148] @ (301df8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #132] @ (301dfc ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (301e00 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #116] @ (301e04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 301dce │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 301da0 │ │ │ │ @@ -338149,34 +338148,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301d96 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (301e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 301d96 │ │ │ │ nop │ │ │ │ - udf #4 │ │ │ │ + udf #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ - movs r6, r7 │ │ │ │ movs r4, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ + movs r6, r7 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (301e7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338185,25 +338184,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (301e84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #72] @ (301e88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (301e8c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #56] @ (301e90 ) │ │ │ │ ldr r3, [pc, #60] @ (301e94 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -338212,24 +338211,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ble.n 301ef8 │ │ │ │ + ble.n 301f28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #154 @ 0x9a │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ - movs r4, r7 │ │ │ │ adds r1, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ + movs r4, r7 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338241,72 +338240,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301f30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301f34 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301f38 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (301f3c ) │ │ │ │ ldr r1, [pc, #96] @ (301f40 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #80] @ (301f44 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301f48 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f464 │ │ │ │ + bl 54f47c │ │ │ │ ldr r3, [pc, #64] @ (301f4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bgt.n 301e9c │ │ │ │ + bgt.n 301ecc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #22 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #26 │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #2 │ │ │ │ + movs r3, #26 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ add r7, pc, #752 @ (adr r7, 302240 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -338318,31 +338317,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (301fa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 301f98 │ │ │ │ + bgt.n 301fc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 301fe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338350,25 +338349,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (301fe8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f4c4 │ │ │ │ - blt.n 301f38 │ │ │ │ + b.w 54f4dc │ │ │ │ + blt.n 301f68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 3020a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338378,15 +338377,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (3020ac ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -338431,35 +338430,35 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - blt.n 30216c │ │ │ │ + blt.n 30219c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ - movs r6, r7 │ │ │ │ movs r1, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ + movs r2, #6 │ │ │ │ + movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 302118 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #84] @ (30211c ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (302120 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #48] @ 302110 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -338470,19 +338469,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bge.n 302058 │ │ │ │ + bge.n 302088 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (302178 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338491,40 +338490,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (302180 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #48] @ (302184 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (302188 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb10c │ │ │ │ nop │ │ │ │ - bge.n 3021d4 │ │ │ │ + bge.n 302204 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #186 @ 0xba │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #184 @ 0xb8 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 302274 │ │ │ │ sub sp, #16 │ │ │ │ @@ -338534,15 +338533,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (302280 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #200] @ (302284 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3021f0 │ │ │ │ @@ -338585,21 +338584,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3021e0 │ │ │ │ ldr r0, [pc, #96] @ (302294 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3021e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (302298 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -338607,33 +338606,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30221c │ │ │ │ b.n 3021e0 │ │ │ │ nop │ │ │ │ - bls.n 3021fc │ │ │ │ + bls.n 30222c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ - movs r6, r7 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + movs r6, r7 │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 302348 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338641,15 +338640,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (302350 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 3022e2 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -338691,19 +338690,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bhi.n 3022b0 │ │ │ │ + bhi.n 3022e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + subs r4, r0, #5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 302484 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338714,15 +338713,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (302490 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #268] @ (302494 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 302462 │ │ │ │ @@ -338770,15 +338769,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ adds r2, #1 │ │ │ │ bge.n 3023ce │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -338793,15 +338792,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 3023c8 │ │ │ │ ldr r3, [pc, #56] @ (30249c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 302392 │ │ │ │ ldr r3, [pc, #48] @ (3024a0 ) │ │ │ │ @@ -338809,33 +338808,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 302392 │ │ │ │ ldr r0, [pc, #44] @ (3024a4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 302392 │ │ │ │ - bvc.n 30247c │ │ │ │ + bhi.n 3024ac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ - movs r6, r7 │ │ │ │ subs r4, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ + subs r4, r3, #2 │ │ │ │ + movs r6, r7 │ │ │ │ strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 302408 │ │ │ │ + bvc.n 302438 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -339007,15 +339006,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (3029cc ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 302528 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339027,15 +339026,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 3024c4 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3024c4 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 302354 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -339330,47 +339329,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 302a70 │ │ │ │ + bvs.n 302aa0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r5, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r3, #4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r7, #0 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 302994 │ │ │ │ + bne.n 3029c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r3, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (302c50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339380,15 +339379,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (302c58 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (302c5c ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -339486,15 +339485,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r1, [pc, #280] @ (302c60 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 302c1c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -339578,33 +339577,33 @@ │ │ │ │ bpl.n 302b50 │ │ │ │ ldr r0, [pc, #56] @ (302c6c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 302b50 │ │ │ │ ... │ │ │ │ - bne.n 302d2c │ │ │ │ + bne.n 302b5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r3, #31 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r6, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #400] @ (302df8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r3, r6 │ │ │ │ movs r6, r7 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 302cda │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339697,15 +339696,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00302d74 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -339734,15 +339733,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ │ │ │ │ 00302ddc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -339781,15 +339780,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00302e64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -339822,15 +339821,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 302ec2 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -339888,24 +339887,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 302f42 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339921,27 +339920,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 302f2c │ │ │ │ ldr r0, [pc, #32] @ (302ff0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 302f2c │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + asrs r0, r7, #24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00302ff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339954,15 +339953,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (3032ec ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #716] @ (3032f0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340011,15 +340010,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -340082,15 +340081,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 303034 │ │ │ │ ldr r0, [pc, #400] @ (303300 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 303034 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 303092 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -340106,15 +340105,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 30318a │ │ │ │ ldr r3, [pc, #312] @ (303304 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340125,15 +340124,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 303082 │ │ │ │ ldr r0, [pc, #292] @ (303308 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 303082 │ │ │ │ mov r0, r7 │ │ │ │ bl 30218c │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -340214,35 +340213,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 303266 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ - movs r6, r7 │ │ │ │ asrs r6, r4, #7 │ │ │ │ movs r6, r7 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ + movs r6, r7 │ │ │ │ ldrb r0, [r5, #11] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0030330c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340273,26 +340272,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303330 │ │ │ │ ldr r0, [pc, #28] @ (30337c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 303330 │ │ │ │ strb r0, [r5, #31] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #11 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303380 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340313,15 +340312,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 302c70 │ │ │ │ ldr r3, [pc, #52] @ (303400 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340330,32 +340329,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30339e │ │ │ │ ldr r0, [pc, #40] @ (303408 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30339e │ │ │ │ nop │ │ │ │ strb r6, [r6, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r3, #0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0030340c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -340368,15 +340367,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 303888 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [pc, #1096] @ 30388c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3035e0 │ │ │ │ @@ -340423,15 +340422,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 3035b0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -340510,15 +340509,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3034fc │ │ │ │ ldr r2, [pc, #684] @ (303890 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 303454 │ │ │ │ @@ -340528,15 +340527,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 303454 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (303898 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 303454 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 30359e │ │ │ │ @@ -340724,56 +340723,56 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 303762 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 3037d8 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 3037d8 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r0, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3038b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340782,31 +340781,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (303958 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #124] @ (30395c ) │ │ │ │ ldr r1, [pc, #124] @ (303960 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #108] @ (303964 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #100] @ (303968 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (30396c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -340832,23 +340831,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r0, r1] │ │ │ │ + ldrb r4, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ movs r5, r7 │ │ │ │ cbnz r0, 30399c │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340875,30 +340874,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53d774 │ │ │ │ + b.w 53d78c │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (303a5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340906,15 +340905,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (303a64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 303a4c │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 303a34 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -340936,19 +340935,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 223608 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 303ad8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340957,15 +340956,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (303ae0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 303ac8 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 303aac │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 303ac8 │ │ │ │ @@ -340981,45 +340980,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 22409c │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 225058 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + lsrs r4, r6, #22 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (303b58 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #92] @ (303b5c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (303b60 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 303b44 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 303b44 │ │ │ │ add sp, #16 │ │ │ │ @@ -341029,47 +341028,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (303bd4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #88] @ (303bd8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (303bdc ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #72] @ (303be0 ) │ │ │ │ ldr r1, [pc, #76] @ (303be4 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 303bc0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -341077,51 +341076,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r4, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (303c5c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #92] @ (303c60 ) │ │ │ │ ldr r1, [pc, #92] @ (303c64 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 303c48 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 303c48 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -341131,79 +341130,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (303cf0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (303cf4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (303cf8 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (303cfc ) │ │ │ │ ldr r1, [pc, #92] @ (303d00 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 303cd4 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 53d1f0 │ │ │ │ + bl 53d208 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 53dbf8 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + b.w 53dc10 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (303e04 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -341218,53 +341217,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 303d9c │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 303d8a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 303dca │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 303d70 │ │ │ │ @@ -341276,15 +341275,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 303d7e │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ ldr r2, [pc, #64] @ (303e18 ) │ │ │ │ ldr r3, [pc, #48] @ (303e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -341300,19 +341299,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r2, #12 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00303e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341350,26 +341349,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 303f28 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 54017c │ │ │ │ + bl 540194 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 303e70 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 303eb0 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 53bf34 │ │ │ │ + bl 53bf4c │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 303e98 │ │ │ │ ldr r3, [pc, #252] @ (303fb0 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -341388,17 +341387,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (303fbc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 53d2a0 │ │ │ │ + bl 53d2b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -341416,19 +341415,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303ed2 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 303f5a │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c728 │ │ │ │ + bl 53c740 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 303ed2 │ │ │ │ @@ -341461,30 +341460,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303ec0 │ │ │ │ ldr r0, [pc, #40] @ (303fc8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #640] @ (304244 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303fcc : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 303fda │ │ │ │ b.n 303fe6 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -341557,17 +341556,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (3041bc ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (3041e8 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -341582,38 +341581,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #284] @ (3041fc ) │ │ │ │ ldr r1, [pc, #288] @ (304200 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 30411e │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -341651,27 +341650,27 @@ │ │ │ │ bne.n 304154 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 3041d2 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dc50 │ │ │ │ + bl 53dc68 │ │ │ │ ldr r2, [pc, #140] @ (304208 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ ldr r2, [pc, #132] @ (30420c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 53d178 │ │ │ │ + bl 53d190 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (304210 ) │ │ │ │ ldr r3, [pc, #76] @ (3041ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -341683,15 +341682,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 30419c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (304214 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (304218 ) │ │ │ │ ldr r0, [pc, #64] @ (30421c ) │ │ │ │ add r3, pc │ │ │ │ @@ -341699,35 +341698,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strb r6, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ bl 21e20a │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ ldr r4, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r0, 304272 │ │ │ │ + cbnz r0, 304278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00304220 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341803,35 +341802,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r2, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (304328 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -341853,24 +341852,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (304598 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #552] @ (30459c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 3043c0 │ │ │ │ @@ -341949,15 +341948,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (3045b4 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [pc, #348] @ (3045b8 ) │ │ │ │ ldr r2, [pc, #348] @ (3045bc ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341986,15 +341985,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 68729c │ │ │ │ + bl 6872b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (3045c8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -342069,53 +342068,53 @@ │ │ │ │ b.n 3043c0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - hlt 0x0006 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ movs r6, r7 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (3046e4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3045d8 │ │ │ │ + cbnz r4, 3045de │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 3045d6 │ │ │ │ + cbnz r4, 3045dc │ │ │ │ lsls r5, r1, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 3045e4 │ │ │ │ + cbnz r2, 3045ea │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (304658 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342124,31 +342123,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (304660 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #88] @ (304664 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (304668 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #76] @ (30466c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [pc, #64] @ (304670 ) │ │ │ │ ldr r1, [pc, #68] @ (304674 ) │ │ │ │ ldr r2, [pc, #68] @ (304678 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (30467c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -342159,23 +342158,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ movs r6, r7 │ │ │ │ add r5, sp, #280 @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -342193,28 +342192,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3046c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #28] @ (3046cc ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -342224,28 +342223,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (304718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #28] @ (30471c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r3, #3 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #5] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -342262,15 +342261,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3047ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 303e1c │ │ │ │ ldr r2, [pc, #60] @ (3047b0 ) │ │ │ │ ldr r3, [pc, #48] @ (3047a8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342285,23 +342284,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -342310,25 +342309,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (3047f0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (3047f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26a750 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + @ instruction: 0xb61e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342336,29 +342335,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (304844 ) │ │ │ │ ldr r1, [pc, #52] @ (304848 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 304836 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a6bc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a710 │ │ │ │ - push {r6, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, r1 │ │ │ │ + movs r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r3, #3 │ │ │ │ + lsls r4, r6, #3 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (3048b4 ) │ │ │ │ @@ -342366,15 +342365,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (3048bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 26a650 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -342391,18 +342390,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 26a794 │ │ │ │ nop │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.u32 d0, d29, #2 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + vshr.u16 d16, d29, #10 │ │ │ │ + lsls r6, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 3049bc │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -342421,23 +342420,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (3049d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #204] @ (3049d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #192] @ (3049d8 ) │ │ │ │ ldr r1, [pc, #192] @ (3049dc ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -342496,23 +342495,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 304976 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 d0, d6, d29 │ │ │ │ + vqadd.u8 d16, d14, d29 │ │ │ │ str r2, [r3, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.u32 d16, d29, #6 │ │ │ │ - vqadd.u64 d0, d10, d29 │ │ │ │ + movs r2, r2 │ │ │ │ + movs r6, r7 │ │ │ │ + vqadd.u16 d16, d2, d29 │ │ │ │ strh r4, [r5, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r2!, {r1, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ @@ -342530,15 +342530,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (304a98 ) │ │ │ │ ldr r1, [pc, #148] @ (304a9c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (304aa0 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 304a6a │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 304a3c │ │ │ │ @@ -342580,23 +342580,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r6, 304b0a │ │ │ │ + cbz r6, 304b10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc2 0, 0, r0, cr12, cr13, {1} │ │ │ │ - mcr2 0, 7, r0, cr12, cr13, {1} │ │ │ │ + mrc2 0, 1, r0, cr4, cr13, {1} │ │ │ │ + vqadd.u8 d0, d4, d29 │ │ │ │ str r6, [r6, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (304bd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr10, cr13, {1} │ │ │ │ + mrc2 0, 7, r0, cr2, cr13, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (304bac ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ ldr r4, [pc, #240] @ (304bb0 ) │ │ │ │ @@ -342612,23 +342612,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304bbc ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #216] @ (304bc0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304bc4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342690,26 +342690,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 304b16 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 304bf6 │ │ │ │ + cbz r6, 304bfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #-244] @ 0xffffff0c │ │ │ │ - mrc2 0, 0, r0, cr8, cr13, {1} │ │ │ │ - ldc2l 0, cr0, [r8, #-244] @ 0xffffff0c │ │ │ │ + stc2l 0, cr0, [sl, #-244]! @ 0xffffff0c │ │ │ │ + mrc2 0, 1, r0, cr0, cr13, {1} │ │ │ │ + ldc2l 0, cr0, [r0, #-244]! @ 0xffffff0c │ │ │ │ ldrb r0, [r1, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r7!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342730,23 +342730,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304ce8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #216] @ (304cec ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304cf0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342808,26 +342808,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 304c42 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 304d18 │ │ │ │ + cbz r2, 304d1e │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], #-244 @ 0xffffff0c │ │ │ │ - stc2l 0, cr0, [ip], #244 @ 0xf4 │ │ │ │ - stc2 0, cr0, [ip], #-244 @ 0xffffff0c │ │ │ │ + ldc2 0, cr0, [lr], #-244 @ 0xffffff0c │ │ │ │ + stc2 0, cr0, [r4, #-244] @ 0xffffff0c │ │ │ │ + mcrr2 0, 3, r0, r4, cr13 │ │ │ │ ldrb r4, [r3, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r7!, {r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r0, 304d1a │ │ │ │ + cbz r0, 304d20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342847,24 +342847,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (304e7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #320] @ (304e80 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #304] @ (304e84 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -342963,30 +342963,30 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfafc003d │ │ │ │ - @ instruction: 0xfbc2003d │ │ │ │ - @ instruction: 0xfb02003d │ │ │ │ + smlatt r0, r4, sp, r0 │ │ │ │ + @ instruction: 0xfbda003d │ │ │ │ + smlatt r0, sl, sp, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r3, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r2, [r1, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (304e98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldrb r2, [r7, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342995,33 +342995,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (304f1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (304f20 ) │ │ │ │ ldr r1, [pc, #92] @ (304f24 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #76] @ (304f28 ) │ │ │ │ ldr r1, [pc, #80] @ (304f2c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #68] @ (304f30 ) │ │ │ │ ldr r2, [pc, #68] @ (304f34 ) │ │ │ │ ldr r3, [pc, #72] @ (304f38 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -343031,21 +343031,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vld4.8 {d16-d19}, [lr :256]! │ │ │ │ - vst1.8 @ instruction: 0xf98e003d │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + vst1.8 @ instruction: 0xf986003d │ │ │ │ + vld1.8 @ instruction: 0xf9a6003d │ │ │ │ + lsls r2, r0, #4 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r6, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, pc, #296 @ (adr r5, 305058 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343063,15 +343063,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (304fa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 304f84 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -343079,23 +343079,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223fec │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str.w r0, [r8, #61] @ 0x3d │ │ │ │ - @ instruction: 0xfa90003d │ │ │ │ + str??.w r0, [r0, #61] @ 0x3d │ │ │ │ + @ instruction: 0xfaa8003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 305064 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #168] @ (305068 ) │ │ │ │ @@ -343110,15 +343110,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -343159,51 +343159,51 @@ │ │ │ │ add r0, pc │ │ │ │ blx 224dc4 │ │ │ │ b.n 305024 │ │ │ │ ldr r0, [pc, #36] @ (305080 ) │ │ │ │ add r0, pc │ │ │ │ blx 224dc4 │ │ │ │ b.n 305024 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr.w r0, [r0, sp, lsl #3] │ │ │ │ - @ instruction: 0xfa22003d │ │ │ │ + str??.w r0, [r8, sp, lsl #3] │ │ │ │ + @ instruction: 0xfa3a003d │ │ │ │ ldrh r2, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ea003d │ │ │ │ - ldrsh.w r0, [r0, #61] @ 0x3d │ │ │ │ + @ instruction: 0xfa02003d │ │ │ │ + vst1.8 @ instruction: 0xf9c8003d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3050c0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (3050c4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3050c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #24] @ (3050cc ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 304220 │ │ │ │ nop │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf780003d │ │ │ │ - @ instruction: 0xf7a2003d │ │ │ │ + @ instruction: 0xf798003d │ │ │ │ + @ instruction: 0xf7ba003d │ │ │ │ vmla.i d0, d14, d0[7] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #136] @ (305168 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -343219,15 +343219,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 30512a │ │ │ │ @@ -343257,22 +343257,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r4, [r3, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf730003d │ │ │ │ + @ instruction: 0xf748003d │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf750003d │ │ │ │ + @ instruction: 0xf768003d │ │ │ │ ldr r6, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r1 │ │ │ │ @@ -343337,29 +343337,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 303ff0 │ │ │ │ b.n 3051ea │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf5fc003d │ │ │ │ - @ instruction: 0xf61e003d │ │ │ │ + @ instruction: 0xf614003d │ │ │ │ + @ instruction: 0xf636003d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (3055a0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #816] @ (3055a4 ) │ │ │ │ @@ -343376,25 +343376,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #788] @ (3055b4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 22505c │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -343405,15 +343405,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225b28 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 3054d0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6966d4 │ │ │ │ + bl 6966ec │ │ │ │ cbnz r0, 305328 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 223ff0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (3055b8 ) │ │ │ │ ldr r3, [pc, #676] @ (3055a4 ) │ │ │ │ @@ -343500,15 +343500,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (3055c4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 303fcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30552e │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -343576,15 +343576,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 303ff0 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 30551a │ │ │ │ adds r7, #1 │ │ │ │ b.n 305448 │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ @@ -343594,15 +343594,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (3055d4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d714 │ │ │ │ + bl 69d72c │ │ │ │ b.n 3052fc │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (3055d8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -343610,50 +343610,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 3052ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 305422 │ │ │ │ ldr r1, [pc, #176] @ (3055e0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ b.n 3052fc │ │ │ │ ldr r4, [pc, #160] @ (3055e4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (3055e8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3052fc │ │ │ │ ldr r2, [pc, #144] @ (3055ec ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (3055f0 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3052ec │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 22505c │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -343669,81 +343669,81 @@ │ │ │ │ b.n 3053a0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, #12386304 @ 0xbd0000 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + subs.w r0, lr, #12386304 @ 0xbd0000 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf76a003d │ │ │ │ - sub.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf782003d │ │ │ │ + subs.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ ldr r4, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bics.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ - orrs.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + orrs.w r0, r4, #12386304 @ 0xbd0000 │ │ │ │ + orns r0, r4, #12386304 @ 0xbd0000 │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf382003d │ │ │ │ - @ instruction: 0xf3a0003d │ │ │ │ - sbcs.w r0, ip, #12386304 @ 0xbd0000 │ │ │ │ - @ instruction: 0xf598003d │ │ │ │ - adcs.w r0, r8, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf39a003d │ │ │ │ + @ instruction: 0xf3b8003d │ │ │ │ + @ instruction: 0xf594003d │ │ │ │ + subs.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ + sbcs.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - @ instruction: 0xf53a003d │ │ │ │ - adds.w r0, r6, #12386304 @ 0xbd0000 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + adcs.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf52e003d │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4f6003d │ │ │ │ + add.w r0, lr, #12386304 @ 0xbd0000 │ │ │ │ ldr r0, [pc, #4] @ (3055fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strb r2, [r1, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (305608 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strb r2, [r6, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #52] @ 305658 │ │ │ │ ldr r2, [pc, #52] @ (30565c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305660 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 305642 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4aa003d │ │ │ │ - @ instruction: 0xf4c8003d │ │ │ │ + @ instruction: 0xf4c2003d │ │ │ │ + @ instruction: 0xf4e0003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (3056e8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #116] @ (3056ec ) │ │ │ │ @@ -343751,35 +343751,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (3056f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (3056f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (3056f8 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #84] @ (3056fc ) │ │ │ │ ldr r1, [pc, #88] @ (305700 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #72] @ (305704 ) │ │ │ │ ldr r2, [pc, #72] @ (305708 ) │ │ │ │ ldr r3, [pc, #76] @ (30570c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -343791,22 +343791,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh.w r0, [r2, fp, lsl #3] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + vst4.8 {d16-d19}, [sl :256], fp │ │ │ │ + str r6, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r0, #4] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r0, #3] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r1, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343816,41 +343816,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #52] @ 30575c │ │ │ │ ldr r2, [pc, #52] @ (305760 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305764 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 305746 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #672 @ (adr r7, 305a00 ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 305a60 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf3a6003d │ │ │ │ - @ instruction: 0xf3c4003d │ │ │ │ + @ instruction: 0xf3be003d │ │ │ │ + @ instruction: 0xf3dc003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (3057ec ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -343858,15 +343858,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (3057f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ bl 305710 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -343891,49 +343891,49 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r7, pc, #352 @ (adr r7, 305950 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 3059b0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf356003d │ │ │ │ - @ instruction: 0xf376003d │ │ │ │ - @ instruction: 0xf338003d │ │ │ │ + @ instruction: 0xf36e003d │ │ │ │ + @ instruction: 0xf38e003d │ │ │ │ + @ instruction: 0xf350003d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 305844 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (305848 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (30584c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #776 @ (adr r6, 305b50 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 305bb0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf2bc003d │ │ │ │ - @ instruction: 0xf2de003d │ │ │ │ + @ instruction: 0xf2d4003d │ │ │ │ + @ instruction: 0xf2f6003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 3058a4 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -343942,15 +343942,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3058a8 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (3058ac ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 30588c │ │ │ │ ldr r2, [pc, #40] @ (3058b0 ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -343959,18 +343959,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r6, pc, #448 @ (adr r6, 305a68 ) │ │ │ │ + add r6, pc, #544 @ (adr r6, 305ac8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf286003d │ │ │ │ - @ instruction: 0xf260003d │ │ │ │ + @ instruction: 0xf29e003d │ │ │ │ + @ instruction: 0xf278003d │ │ │ │ strex r0, r0, [r2, #432] @ 0x1b0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (305928 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343979,25 +343979,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (305930 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #84] @ (305934 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (305938 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 3079fc │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 305916 │ │ │ │ @@ -344006,22 +344006,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3079fc │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54dd34 │ │ │ │ - add r6, pc, #48 @ (adr r6, 30595c ) │ │ │ │ + b.w 54dd4c │ │ │ │ + add r6, pc, #144 @ (adr r6, 3059bc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - addw r0, r6, #61 @ 0x3d │ │ │ │ - @ instruction: 0xf228003d │ │ │ │ - subs r4, r6, #4 │ │ │ │ + @ instruction: 0xf21e003d │ │ │ │ + movw r0, #61 @ 0x3d │ │ │ │ + subs r4, r1, #5 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r6, #3 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030593c : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -344056,36 +344056,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (305a24 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 3059fc │ │ │ │ ldr r1, [pc, #128] @ (305a28 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #120] @ (305a2c ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (305a30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c97c │ │ │ │ ldr r1, [pc, #104] @ (305a34 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r3, [pc, #96] @ (305a38 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307cc0 │ │ │ │ @@ -344096,40 +344096,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (305a3c ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #56] @ (305a40 ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 3059c0 │ │ │ │ - add r5, pc, #296 @ (adr r5, 305b44 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 305ba4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf620003b │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + @ instruction: 0xf638003b │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r7, #0 │ │ │ │ movs r5, r7 │ │ │ │ - sub.w r0, r8, #61 @ 0x3d │ │ │ │ - sub.w r0, r8, #61 @ 0x3d │ │ │ │ - add r4, pc, #112 @ (adr r4, 305aa8 ) │ │ │ │ + rsb r0, r0, #61 @ 0x3d │ │ │ │ + rsb r0, r0, #61 @ 0x3d │ │ │ │ + add r4, pc, #208 @ (adr r4, 305b08 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #7 │ │ │ │ + adds r0, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ - adcs.w r0, r2, #61 @ 0x3d │ │ │ │ + sbc.w r0, sl, #61 @ 0x3d │ │ │ │ │ │ │ │ 00305a44 : │ │ │ │ ldr r3, [pc, #80] @ (305a98 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ ldr.w r4, [r2, #128] @ 0x80 │ │ │ │ @@ -344172,15 +344172,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (305ac4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ strb r2, [r7, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -344189,43 +344189,43 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (305b2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (305b30 ) │ │ │ │ ldr r1, [pc, #64] @ (305b34 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #48] @ (305b38 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e2c0 │ │ │ │ + bl 54e2d8 │ │ │ │ ldr r1, [pc, #40] @ (305b3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ + b.w 54e274 │ │ │ │ nop │ │ │ │ - add r4, pc, #384 @ (adr r4, 305ca8 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 305d08 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs.w r0, r6, #61 @ 0x3d │ │ │ │ - sbc.w r0, r2, #61 @ 0x3d │ │ │ │ - @ instruction: 0xf4bc003b │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + sbc.w r0, lr, #61 @ 0x3d │ │ │ │ + sbcs.w r0, sl, #61 @ 0x3d │ │ │ │ + @ instruction: 0xf4d4003b │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -344309,20 +344309,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 305c3e │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r3, [pc, #60] @ (305c7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305c22 │ │ │ │ ldr r3, [pc, #52] @ (305c80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -344335,25 +344335,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (305c84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 305c22 │ │ │ │ ldr r6, [pc, #992] @ (306058 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d16, d29, #24 │ │ │ │ + and.w r0, r0, #61 @ 0x3d │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 305cb6 │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 305cc6 │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 305cb4 │ │ │ │ ldrb.w r3, [r0, #119] @ 0x77 │ │ │ │ @@ -344512,15 +344512,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (305f04 ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 305cfa │ │ │ │ movs r3, #2 │ │ │ │ b.n 305dc8 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 305d26 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -344581,15 +344581,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 2, r0, cr6, cr13, {1} │ │ │ │ + mrc 0, 2, r0, cr14, cr13, {1} │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ ldr r0, [pc, #192] @ (305fdc ) │ │ │ │ @@ -344659,25 +344659,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (305fec ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 305f38 │ │ │ │ ldr r3, [pc, #912] @ (306370 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #244 @ 0xf4 │ │ │ │ + ldcl 0, cr0, [ip], #244 @ 0xf4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #176] @ (3060b8 ) │ │ │ │ @@ -344725,15 +344725,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (3060c8 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 306024 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 305b40 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 3060a2 │ │ │ │ @@ -344759,44 +344759,44 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], #-244 @ 0xffffff0c │ │ │ │ + stc 0, cr0, [lr], {61} @ 0x3d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 306114 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #52] @ (306118 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (30611c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 30593c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 305bfc │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [ip, #244]! @ 0xf4 │ │ │ │ - and.w r0, lr, sp, rrx │ │ │ │ + and.w r0, r4, sp, rrx │ │ │ │ + bic.w r0, r6, sp, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (3061e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ @@ -344805,27 +344805,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #144] @ (3061ec ) │ │ │ │ ldr r1, [pc, #148] @ (3061f0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (3061f4 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ vldr d7, [pc, #100] @ 3061d0 │ │ │ │ ldr r3, [pc, #136] @ (3061f8 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -344863,24 +344863,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe99a003d │ │ │ │ - @ instruction: 0xe9bc003d │ │ │ │ - @ instruction: 0xead8003d │ │ │ │ - @ instruction: 0xeae6003d │ │ │ │ + @ instruction: 0xe9b2003d │ │ │ │ + ldrd r0, r0, [r4, #244] @ 0xf4 │ │ │ │ + @ instruction: 0xeaf0003d │ │ │ │ + @ instruction: 0xeafe003d │ │ │ │ ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf222003d │ │ │ │ - orns r0, ip, sp, rrx │ │ │ │ + @ instruction: 0xf23a003d │ │ │ │ + eors.w r0, r4, sp, rrx │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 00306204 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344948,15 +344948,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 306242 │ │ │ │ ldr r0, [pc, #60] @ (3062e0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 306242 │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 30623a │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -344971,15 +344971,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 52 @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ blxns r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, sp, rrx │ │ │ │ + eor.w r0, r0, sp, rrx │ │ │ │ │ │ │ │ 003062e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 305b40 │ │ │ │ @@ -345013,15 +345013,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (306408 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb2cc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -345038,15 +345038,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #140] @ (306418 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (30641c ) │ │ │ │ add r0, pc │ │ │ │ @@ -345054,15 +345054,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (306420 ) │ │ │ │ ldr r1, [pc, #132] @ (306424 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb2cc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -345076,49 +345076,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (306430 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #80] @ (306434 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmdb sl, {r0, r2, r3, r4, r5} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldmdb r2!, {r0, r2, r3, r4, r5} │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldcl 0, cr0, [r6], #-236 @ 0xffffff14 │ │ │ │ - strb r4, [r7, r3] │ │ │ │ + stc 0, cr0, [lr], {59} @ 0x3b │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3062d0 │ │ │ │ + b.n 306300 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306318 │ │ │ │ + b.n 306348 │ │ │ │ movs r5, r7 │ │ │ │ ble.n 306418 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia.w r4!, {r0, r2, r3, r4, r5} │ │ │ │ - ldc 0, cr0, [r0], {59} @ 0x3b │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + @ instruction: 0xe8cc003d │ │ │ │ + stc 0, cr0, [r8], #-236 @ 0xffffff14 │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306238 │ │ │ │ + b.n 306268 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 30627c │ │ │ │ + b.n 3062ac │ │ │ │ movs r5, r7 │ │ │ │ ble.n 30638c │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00306438 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -345149,27 +345149,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (306494 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306458 │ │ │ │ ldr r0, [pc, #28] @ (306498 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop │ │ │ │ ble.n 30652c │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov lr, r8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r4!, {r0, r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xe8cc003d │ │ │ │ │ │ │ │ 0030649c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (3064f8 ) │ │ │ │ @@ -345203,29 +345203,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (30650c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3064c2 │ │ │ │ ldr r0, [pc, #32] @ (306510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3064c2 │ │ │ │ bgt.n 3064c4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov r0, fp │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 3064a4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8], #-244 @ 0xf4 │ │ │ │ + stmia.w r0, {r0, r2, r3, r4, r5} │ │ │ │ │ │ │ │ 00306514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #64] @ (306564 ) │ │ │ │ @@ -345251,40 +345251,40 @@ │ │ │ │ ldr r3, [pc, #36] @ (306574 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306534 │ │ │ │ ldr r0, [pc, #32] @ (306578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 306534 │ │ │ │ nop │ │ │ │ cmp lr, ip │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 306644 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe82c003d │ │ │ │ + strex r0, r0, [r4, #244] @ 0xf4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3065a0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -345292,15 +345292,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (306600 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (306604 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (306608 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 30660c │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (306610 ) │ │ │ │ @@ -345310,24 +345310,24 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #236]! @ 0xec │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + and.w r0, ip, fp, rrx │ │ │ │ + strh r6, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3065bc │ │ │ │ + b.n 3065ec │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -345343,34 +345343,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r1, [pc, #156] @ (3066f4 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -345378,15 +345378,15 @@ │ │ │ │ ble.n 3066b8 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 54f568 │ │ │ │ + bl 54f580 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3066f8 ) │ │ │ │ @@ -345395,73 +345395,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (306700 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r0, [pc, #96] @ (30674c ) │ │ │ │ + ldr r0, [pc, #192] @ (3067ac ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #200] @ (3067b8 ) │ │ │ │ + ldr r0, [pc, #296] @ (306818 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3065a8 │ │ │ │ + b.n 3065d8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306528 │ │ │ │ + b.n 306558 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3064fc │ │ │ │ + b.n 30652c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #60] @ 306758 │ │ │ │ ldr r2, [pc, #60] @ (30675c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (306760 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 306744 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bx r4 │ │ │ │ + bx r7 │ │ │ │ movs r5, r7 │ │ │ │ - bxns r7 │ │ │ │ + bxns sl │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00306764 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -345472,15 +345472,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3067f0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3067d0 │ │ │ │ ldr.w r8, [pc, #92] @ 3067f4 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3067f8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -345488,15 +345488,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3067d0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3067a4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -345508,21 +345508,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe830003b │ │ │ │ - stmdb r4!, {r0, r2, r3, r4, r5} │ │ │ │ - mov lr, r5 │ │ │ │ + strex r0, r0, [r8, #236] @ 0xec │ │ │ │ + ldmdb ip!, {r0, r2, r3, r4, r5} │ │ │ │ + mov lr, r8 │ │ │ │ movs r5, r7 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r8, ip │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003067fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -345530,28 +345530,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (30683c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 306378 │ │ │ │ + b.n 3063a8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 30687a │ │ │ │ ldr r1, [pc, #88] @ (3068a8 ) │ │ │ │ @@ -345586,15 +345586,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30687a │ │ │ │ b.n 306876 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3068d8 │ │ │ │ @@ -345612,15 +345612,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3068f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (306984 ) │ │ │ │ @@ -345630,25 +345630,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (30698c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #112] @ (306990 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (306994 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #96] @ (306998 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -345671,29 +345671,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3066d0 │ │ │ │ + b.n 306700 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #152] @ (306a28 ) │ │ │ │ + ldr r7, [pc, #248] @ (306a88 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3062e0 │ │ │ │ + b.n 306310 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3069f2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -345790,21 +345790,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 306a60 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 306a56 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -345820,25 +345820,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 306764 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 306b7c │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #200] @ (306bd8 ) │ │ │ │ ldr r2, [pc, #204] @ (306bdc ) │ │ │ │ ldr r1, [pc, #204] @ (306be0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 306bb8 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 306ba8 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -345899,23 +345899,23 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 306b7e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 306b70 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orrs r6, r6 │ │ │ │ - movs r5, r7 │ │ │ │ muls r6, r1 │ │ │ │ movs r5, r7 │ │ │ │ + muls r6, r4 │ │ │ │ + movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 306dc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -345924,15 +345924,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (306dc8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 306d98 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (306dcc ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -346045,15 +346045,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (306dec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (306df0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3067fc │ │ │ │ @@ -346079,37 +346079,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 307204 │ │ │ │ + b.n 307234 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307228 │ │ │ │ + b.n 307258 │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r4, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 307198 │ │ │ │ + b.n 3071c8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307180 │ │ │ │ + b.n 3071b0 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 30715c │ │ │ │ + b.n 30718c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307140 │ │ │ │ + b.n 307170 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307128 │ │ │ │ + b.n 307158 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307110 │ │ │ │ + b.n 307140 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307290 │ │ │ │ + b.n 3072c0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #856] @ (307148 ) │ │ │ │ + ldr r2, [pc, #952] @ (3071a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346123,49 +346123,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #344] @ (306f84 ) │ │ │ │ ldr r1, [pc, #344] @ (306f88 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #332] @ (306f8c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (306f90 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #316] @ (306f94 ) │ │ │ │ ldr r1, [pc, #320] @ (306f98 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #300] @ (306f9c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 306f68 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -346247,59 +346247,59 @@ │ │ │ │ b.w 341530 │ │ │ │ ldr r0, [pc, #52] @ (306fa0 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - b.n 3072c8 │ │ │ │ + b.n 3072f8 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [pc, #160] @ (307024 ) │ │ │ │ + ldr r2, [pc, #256] @ (307084 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands r2, r3 │ │ │ │ + ands r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 150 @ 0x96 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 30745c │ │ │ │ + b.n 30748c │ │ │ │ movs r5, r7 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 218 @ 0xda │ │ │ │ movs r5, r7 │ │ │ │ - ldc2 0, cr0, [lr, #-240]! @ 0xffffff10 │ │ │ │ - add r2, pc, #960 @ (adr r2, 30735c ) │ │ │ │ + ldc2l 0, cr0, [r6, #-240] @ 0xffffff10 │ │ │ │ + add r3, pc, #32 @ (adr r3, 306fbc ) │ │ │ │ movs r4, r7 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 222 @ 0xde │ │ │ │ movs r5, r7 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 70 @ 0x46 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 306764 │ │ │ │ cbz r0, 306ffa │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #64] @ (307010 ) │ │ │ │ ldr r2, [pc, #64] @ (307014 ) │ │ │ │ ldr r1, [pc, #68] @ (307018 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 306ffa │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346309,43 +346309,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ - movs r5, r7 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r5, r7 │ │ │ │ + subs r6, #164 @ 0xa4 │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 306764 │ │ │ │ cbz r0, 30707a │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #72] @ (307090 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (307094 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (307098 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 30707a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -346359,19 +346359,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #20 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -346386,25 +346386,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 306764 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 307108 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #80] @ (307130 ) │ │ │ │ ldr r2, [pc, #84] @ (307134 ) │ │ │ │ ldr r1, [pc, #84] @ (307138 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 307108 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346422,20 +346422,20 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3070c6 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 3070c6 │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ - movs r5, r7 │ │ │ │ subs r5, #126 @ 0x7e │ │ │ │ movs r5, r7 │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ mov r5, r0 │ │ │ │ @@ -346447,25 +346447,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 306764 │ │ │ │ cbz r0, 30719a │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #76] @ (3071c4 ) │ │ │ │ ldr r2, [pc, #76] @ (3071c8 ) │ │ │ │ ldr r1, [pc, #80] @ (3071cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 30719a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 30719c │ │ │ │ movs r0, #0 │ │ │ │ @@ -346481,20 +346481,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ - movs r5, r7 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r5, r7 │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ ldrb.w r2, [r0, #2857] @ 0xb29 │ │ │ │ @@ -346509,26 +346509,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 306764 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 30724e │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #120] @ (30728c ) │ │ │ │ ldr r2, [pc, #120] @ (307290 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (307294 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 307248 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 307274 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 30724e │ │ │ │ uxth r2, r5 │ │ │ │ @@ -346562,20 +346562,20 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ - movs r5, r7 │ │ │ │ subs r4, #68 @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (30730c ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ ldr r2, [pc, #96] @ (307310 ) │ │ │ │ @@ -346614,27 +346614,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3072be │ │ │ │ ldr r0, [pc, #32] @ (30731c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 3072be │ │ │ │ nop │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3072e0 │ │ │ │ + blt.n 307310 │ │ │ │ movs r5, r7 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (307388 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -346662,15 +346662,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (307398 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -346680,15 +346680,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3072d8 │ │ │ │ + blt.n 307308 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030739c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346722,22 +346722,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3074d4 │ │ │ │ + blt.n 307304 │ │ │ │ movs r5, r7 │ │ │ │ ldrh r2, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (307414 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ ldrh r4, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346746,15 +346746,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (30746c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #60] @ (307470 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ str.w r2, [r0, #156] @ 0x9c │ │ │ │ @@ -346763,35 +346763,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 3074b0 │ │ │ │ - movs r5, r7 │ │ │ │ blt.n 3074e0 │ │ │ │ movs r5, r7 │ │ │ │ + blt.n 307510 │ │ │ │ + movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (3074a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldrh r0, [r0, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346799,15 +346799,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (3074fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (307500 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (307504 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -346815,21 +346815,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 3074d8 │ │ │ │ + blt.n 307508 │ │ │ │ movs r3, r7 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 307478 │ │ │ │ + bge.n 3074a8 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 307550 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346837,31 +346837,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (307558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #36] @ (30755c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r0, [r4, #28] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 30746c │ │ │ │ + bge.n 30749c │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 30745c │ │ │ │ + blt.n 30748c │ │ │ │ movs r5, r7 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -346880,15 +346880,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 22505c │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6040 │ │ │ │ @@ -346924,63 +346924,63 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ b.n 3075c6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r6, r5, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r2, r6] │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 307568 │ │ │ │ + bls.n 307598 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 307670 │ │ │ │ ldr r2, [pc, #48] @ (307674 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (307678 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #36] @ (30767c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r2, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 307750 │ │ │ │ + bls.n 307580 │ │ │ │ movs r3, r7 │ │ │ │ - rors r6, r5 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 307754 │ │ │ │ + bls.n 307584 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307680 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346997,65 +346997,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 3076e4 │ │ │ │ ldr r5, [pc, #224] @ (30778c ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b614 │ │ │ │ + bl 54b62c │ │ │ │ ldr r3, [pc, #216] @ (307790 ) │ │ │ │ ldr r2, [pc, #216] @ (307794 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (307798 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (30779c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b614 │ │ │ │ + bl 54b62c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (3077a0 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (3077a4 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 3076d0 │ │ │ │ ldr r2, [pc, #136] @ (3077a8 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (3077ac ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #124] @ (3077b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c92c0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -347071,52 +347071,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (3077bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r4, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bls.n 3077b4 │ │ │ │ + bls.n 3077e4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 307798 │ │ │ │ + bls.n 3077c8 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 307738 │ │ │ │ + bhi.n 307768 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r5, #4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #18 │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 307880 │ │ │ │ + bhi.n 3078b0 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 30782c │ │ │ │ + bhi.n 30785c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003077c0 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -347143,19 +347143,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 225f44 │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 307758 │ │ │ │ + bvc.n 307788 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 307804 │ │ │ │ + bhi.n 307834 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307814 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347167,24 +347167,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (3078b4 ) │ │ │ │ ldr r1, [pc, #136] @ (3078b8 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #116] @ (3078bc ) │ │ │ │ ldr r1, [pc, #116] @ (3078c0 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #104] @ (3078c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 30789e │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 30788a │ │ │ │ @@ -347214,36 +347214,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (3078d8 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (3078dc ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 3079b4 │ │ │ │ + bvc.n 3077e4 │ │ │ │ movs r3, r7 │ │ │ │ - ands r4, r0 │ │ │ │ + ands r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vshr.u8 d16, d28, #2 │ │ │ │ - bvc.n 3079a0 │ │ │ │ + vshr.u32 d16, d28, #26 │ │ │ │ + bvc.n 3077d0 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r1!, {r3, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 3078e4 │ │ │ │ + bvc.n 307914 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 307990 │ │ │ │ + bvc.n 3079c0 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 3078c4 │ │ │ │ + bvc.n 3078f4 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 3079a4 │ │ │ │ + bvc.n 3079d4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003078e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347259,26 +347259,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (30792c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb2cc │ │ │ │ nop │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 307880 │ │ │ │ + bvs.n 3078b0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00307930 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347318,25 +347318,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3079a8 ) │ │ │ │ ldr r0, [pc, #32] @ (3079ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 3079e4 │ │ │ │ + bvs.n 307a14 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307938 │ │ │ │ + bvs.n 307968 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 3079c8 │ │ │ │ + bvs.n 3079f8 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 30794c │ │ │ │ + bvs.n 30797c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003079b0 : │ │ │ │ cbz r0, 3079cc │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -347358,19 +347358,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3079f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 307968 │ │ │ │ + bpl.n 307998 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307984 │ │ │ │ + bvs.n 3079b4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003079fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347399,24 +347399,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (307aac ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #84] @ (307ab0 ) │ │ │ │ ldr r1, [pc, #88] @ (307ab4 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 3eab04 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -347434,22 +347434,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r6, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 307b80 │ │ │ │ + bpl.n 3079b0 │ │ │ │ movs r3, r7 │ │ │ │ - ldc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ - bpl.n 307b74 │ │ │ │ + ldc2l 0, cr0, [r6, #240] @ 0xf0 │ │ │ │ + bpl.n 307ba4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307ab8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347494,23 +347494,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #112] @ (307ba0 ) │ │ │ │ ldr r1, [pc, #112] @ (307ba4 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3e1fa0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -347540,138 +347540,138 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 307acc │ │ │ │ + bmi.n 307afc │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #30 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2l 0, cr0, [r8], #240 @ 0xf0 │ │ │ │ - bmi.n 307ab8 │ │ │ │ + stc2 0, cr0, [r0, #-240] @ 0xffffff10 │ │ │ │ + bmi.n 307ae8 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 307bdc │ │ │ │ + bmi.n 307c0c │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 307ba0 │ │ │ │ + bpl.n 307bd0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307bb4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr.w ip, [pc, #44] @ 307bf8 │ │ │ │ ldr r2, [pc, #44] @ (307bfc ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307c00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcrr2 0, 3, r0, r4, cr12 │ │ │ │ - @ instruction: 0xfbea003c │ │ │ │ + mrrc2 0, 3, r0, ip, cr12 │ │ │ │ + stc2 0, cr0, [r2], {60} @ 0x3c │ │ │ │ │ │ │ │ 00307c04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54db84 │ │ │ │ + bl 54db9c │ │ │ │ ldr.w ip, [pc, #44] @ 307c48 │ │ │ │ ldr r2, [pc, #44] @ (307c4c ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfbf4003c │ │ │ │ - @ instruction: 0xfb9a003c │ │ │ │ + stc2 0, cr0, [ip], {60} @ 0x3c │ │ │ │ + @ instruction: 0xfbb2003c │ │ │ │ │ │ │ │ 00307c54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (307cac ) │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #64] @ (307cb0 ) │ │ │ │ ldr r2, [pc, #64] @ (307cb4 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (307cb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #52] @ (307cbc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cmp r6, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb9e003c │ │ │ │ - @ instruction: 0xfb44003c │ │ │ │ + @ instruction: 0xfbb6003c │ │ │ │ + @ instruction: 0xfb5c003c │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00307cc0 : │ │ │ │ - b.w 54de44 │ │ │ │ + b.w 54de5c │ │ │ │ │ │ │ │ 00307cc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (307d18 ) │ │ │ │ @@ -347680,40 +347680,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (307d20 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #44] @ (307d24 ) │ │ │ │ ldr r1, [pc, #48] @ (307d28 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307cc4 │ │ │ │ + bcs.n 307cf4 │ │ │ │ movs r3, r7 │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfb22003c │ │ │ │ - bcs.n 307cb0 │ │ │ │ + @ instruction: 0xfb3a003c │ │ │ │ + bcs.n 307ce0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307d2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347738,55 +347738,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (307e10 ) │ │ │ │ ldr r0, [pc, #172] @ (307e14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (307e18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #140] @ (307e1c ) │ │ │ │ ldr r2, [pc, #144] @ (307e20 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (307e24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #132] @ (307e28 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (307e2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #92] @ (307e30 ) │ │ │ │ ldr r2, [pc, #96] @ (307e34 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (307e38 ) │ │ │ │ @@ -347794,54 +347794,54 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 307d9e │ │ │ │ ldr r1, [pc, #84] @ (307e3c ) │ │ │ │ ldr r0, [pc, #88] @ (307e40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 307d72 │ │ │ │ ldr r1, [pc, #76] @ (307e44 ) │ │ │ │ ldr r0, [pc, #80] @ (307e48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 307d72 │ │ │ │ cmp r5, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #26] │ │ │ │ + strh r4, [r6, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 307eec │ │ │ │ + bcc.n 307d1c │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 307e70 │ │ │ │ + bcc.n 307ea0 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa82003c │ │ │ │ - @ instruction: 0xfa28003c │ │ │ │ + @ instruction: 0xfa9a003c │ │ │ │ + @ instruction: 0xfa40003c │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa3e003c │ │ │ │ - vld1.8 @ instruction: 0xf9e4003c │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + @ instruction: 0xfa56003c │ │ │ │ + ldr??.w r0, [ip, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307de0 │ │ │ │ + bcs.n 307e10 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307d90 │ │ │ │ + bcs.n 307dc0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307e4c : │ │ │ │ cbnz r0, 307e62 │ │ │ │ ldr r3, [pc, #108] @ (307ebc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347861,43 +347861,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307ec8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #56] @ (307ecc ) │ │ │ │ ldr r1, [pc, #60] @ (307ed0 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r3!, {r3, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 307f30 │ │ │ │ + bne.n 307f60 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vst1.8 @ instruction: 0xf984003c │ │ │ │ - bne.n 307f1c │ │ │ │ + ldrsb.w r0, [ip, #60] @ 0x3c │ │ │ │ + bne.n 307f4c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307ed4 : │ │ │ │ cbnz r0, 307eea │ │ │ │ ldr r3, [pc, #108] @ (307f44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347917,47 +347917,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307f50 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #56] @ (307f54 ) │ │ │ │ ldr r1, [pc, #60] @ (307f58 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r2!, {r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307ea8 │ │ │ │ + beq.n 307ed8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr??.w r0, [ip, #60] @ 0x3c │ │ │ │ - beq.n 307e94 │ │ │ │ + ldrsb.w r0, [r4, ip, lsl #3] │ │ │ │ + beq.n 307ec4 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (307f64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r6, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347965,33 +347965,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (307fb4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (307fb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #40] @ (307fbc ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 308018 │ │ │ │ + beq.n 308048 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -348014,33 +348014,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 3085a8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r2, [pc, #1408] @ 3085ac │ │ │ │ ldr.w r1, [pc, #1408] @ 3085b0 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r5, #0 │ │ │ │ bl 307cc4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -348078,50 +348078,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 3085c8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1288] @ 3085cc │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 3080e6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 3085d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 3080fe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 3085d4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr.w r1, [pc, #1240] @ 3085d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c80d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr.w r3, [pc, #1216] @ 3085dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 307cc0 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -348151,15 +348151,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 308074 │ │ │ │ ldr.w r0, [pc, #1136] @ 3085e4 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30829e │ │ │ │ ldr.w r3, [pc, #1116] @ 3085e8 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -348191,50 +348191,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 3085f8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1040] @ 3085fc │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 30820e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (308600 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 308226 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (308604 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #992] @ (308608 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c80d4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r3, [pc, #920] @ (3085dc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 307cc0 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -348263,15 +348263,15 @@ │ │ │ │ bls.w 308518 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 3081a2 │ │ │ │ ldr r0, [pc, #888] @ (30860c ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 30857e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30839e │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 3082bc │ │ │ │ @@ -348289,53 +348289,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (30861c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3082f6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (308620 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 30830e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (308624 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 57a258 │ │ │ │ + bl 57a270 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 308312 │ │ │ │ ldr r1, [pc, #764] @ (308628 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r3, [pc, #672] @ (3085dc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 307cc0 │ │ │ │ mov r1, sl │ │ │ │ @@ -348368,27 +348368,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3083a4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (308634 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3083a4 │ │ │ │ ldr r3, [pc, #572] @ (3085dc ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 308638 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 307bb4 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 307cc0 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348409,51 +348409,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (308648 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 308434 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (30864c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 308434 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (308650 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 30844c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (308654 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r1, [pc, #520] @ (308658 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 307cc0 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -348495,26 +348495,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ ldr r1, [pc, #412] @ (308664 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6100d8 │ │ │ │ + bl 6100f0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 3081cc │ │ │ │ ldr r0, [pc, #400] @ (308668 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ ldr r1, [pc, #392] @ (30866c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6100d8 │ │ │ │ + bl 6100f0 │ │ │ │ mov r7, r0 │ │ │ │ b.n 3080a2 │ │ │ │ ldr r3, [pc, #380] @ (308670 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30827c │ │ │ │ @@ -348524,15 +348524,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30827c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (308674 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30827c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 30829e │ │ │ │ ldr r3, [pc, #344] @ (308678 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348543,15 +348543,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30815c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (30867c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30815c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 308182 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 308488 │ │ │ │ ldr r2, [pc, #292] @ (308680 ) │ │ │ │ @@ -348564,15 +348564,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 308492 │ │ │ │ ldr r0, [pc, #276] @ (308684 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 308492 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (308688 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (30868c ) │ │ │ │ ldr r0, [pc, #264] @ (308690 ) │ │ │ │ add r3, pc │ │ │ │ @@ -348581,131 +348581,131 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7, {r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7e4003c │ │ │ │ - @ instruction: 0xf78a003c │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + @ instruction: 0xf7fc003c │ │ │ │ + @ instruction: 0xf7a2003c │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3084f8 │ │ │ │ + beq.n 308528 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6f0003c │ │ │ │ - pop {r2, r3, r4, r5, r6, pc} │ │ │ │ + @ instruction: 0xf708003c │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + beq.n 308604 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rsb r0, r8, #12320768 @ 0xbc0000 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + @ instruction: 0xf5e0003c │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #104 @ 0x68 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf4e0003c │ │ │ │ - cbnz r4, 308682 │ │ │ │ + @ instruction: 0xf4f8003c │ │ │ │ + cbnz r4, 308688 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #108 @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r2, r1] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r4, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf3ba003c │ │ │ │ - ldmia r6!, {r1, r4, r5} │ │ │ │ + @ instruction: 0xf3d2003c │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - rev r6, r5 │ │ │ │ + rev16 r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ movs r6, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 308700 │ │ │ │ + bcs.n 308730 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 3086d4 │ │ │ │ + bcs.n 308704 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #320] @ (3087bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4, {r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ itee le │ │ │ │ movle r2, #0 │ │ │ │ @@ -348729,25 +348729,25 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3086fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r1, [pc, #672] @ (3089a0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #152] @ (3087b8 ) │ │ │ │ @@ -348755,88 +348755,88 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #156] @ (3087c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #140] @ (3087c4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #136] @ (3087c8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #124] @ (3087cc ) │ │ │ │ ldr r1, [pc, #128] @ (3087d0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #112] @ (3087d4 ) │ │ │ │ ldr r1, [pc, #116] @ (3087d8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #104] @ (3087dc ) │ │ │ │ ldr r1, [pc, #104] @ (3087e0 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r0, [r5, #67] @ 0x43 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ strh.w r3, [r6, #108] @ 0x6c │ │ │ │ movw r3, #1537 @ 0x601 │ │ │ │ strh.w r3, [r6, #114] @ 0x72 │ │ │ │ strb.w r0, [r5, #66] @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #68] @ (3087e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308080 │ │ │ │ + b.n 3080b0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 308804 │ │ │ │ + blt.n 308834 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3087c8 │ │ │ │ + blt.n 3087f8 │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r3, #17] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r3, #29 │ │ │ │ @@ -348861,25 +348861,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30887c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #76] @ (308880 ) │ │ │ │ ldr r1, [pc, #76] @ (308884 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #60] @ (308888 ) │ │ │ │ ldr r2, [pc, #64] @ (30888c ) │ │ │ │ mov.w r1, #28672 @ 0x7000 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ @@ -348890,23 +348890,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308f48 │ │ │ │ + b.n 308f78 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #224] @ (30896c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348918,25 +348918,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (308900 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #76] @ (308904 ) │ │ │ │ ldr r1, [pc, #76] @ (308908 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #60] @ (30890c ) │ │ │ │ ldr r2, [pc, #64] @ (308910 ) │ │ │ │ movw r1, #28944 @ 0x7110 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ @@ -348947,23 +348947,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308ec4 │ │ │ │ + b.n 308ef4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ blxns r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348976,42 +348976,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (30897c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [pc, #60] @ 308980 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (308984 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r3, r7} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ movs r5, r7 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3089e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -349020,42 +349020,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (3089f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [pc, #60] @ 3089f4 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (3089f8 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 308a66 │ │ │ │ + cbz r0, 308a6c │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #160] @ 308aac │ │ │ │ sub sp, #12 │ │ │ │ @@ -349063,15 +349063,15 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #156] @ (308ab4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add.w lr, r0, #1776 @ 0x6f0 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ movs r1, #7 │ │ │ │ @@ -349106,19 +349106,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r1 │ │ │ │ ldrb.w ip, [r3, #96] @ 0x60 │ │ │ │ cmp.w ip, #15 │ │ │ │ ble.n 308ad4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -349166,15 +349166,15 @@ │ │ │ │ orr.w r2, r2, lr │ │ │ │ ands r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #104] @ (308be8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349187,24 +349187,24 @@ │ │ │ │ add.w r8, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #88] @ (308bf0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #72] @ (308bf4 ) │ │ │ │ ldr r1, [pc, #72] @ (308bf8 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 33f464 │ │ │ │ cmp r4, #4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 308b94 │ │ │ │ movs r0, #0 │ │ │ │ @@ -349212,23 +349212,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r6} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r2, #16 │ │ │ │ + lsrs r2, r5, #16 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (308cd8 ) │ │ │ │ add.w r5, r0, #1776 @ 0x6f0 │ │ │ │ @@ -349244,24 +349244,24 @@ │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r1, [pc, #176] @ (308ce0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #160] @ (308ce4 ) │ │ │ │ ldr r1, [pc, #160] @ (308ce8 ) │ │ │ │ add.w r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ bl 33f464 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, r4 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -349296,23 +349296,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #2 │ │ │ │ ittt eq │ │ │ │ addeq.w r3, r0, #16384 @ 0x4000 │ │ │ │ moveq r2, #0 │ │ │ │ strbeq.w r2, [r3, #2940] @ 0xb7c │ │ │ │ b.n 308bfc │ │ │ │ @@ -349327,63 +349327,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (308d80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #92] @ (308d84 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #92] @ (308d88 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #80] @ (308d8c ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #80] @ (308d90 ) │ │ │ │ addw r1, r6, #1780 @ 0x6f4 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ bl 2bb018 │ │ │ │ ldr r1, [pc, #68] @ (308d94 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add.w r2, r6, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (308e6c ) │ │ │ │ @@ -349398,18 +349398,18 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #180] @ (308e78 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #172] @ (308e7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 54ded8 │ │ │ │ + bl 54def0 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ bl 298c48 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #156] @ (308e80 ) │ │ │ │ movs r3, #4 │ │ │ │ @@ -349461,35 +349461,35 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 298328 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2974fc │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r3} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r4} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -349530,47 +349530,47 @@ │ │ │ │ add r2, pc │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r9, r4, #76 @ 0x4c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #376] @ (3090a0 ) │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #368] @ (3090a4 ) │ │ │ │ add r6, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 341740 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r8, r5, #1776 @ 0x6f0 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ movs r6, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r8, #-8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -349616,15 +349616,15 @@ │ │ │ │ orr.w ip, ip, lr │ │ │ │ ands r3, r1 │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 308f80 │ │ │ │ mov r4, r8 │ │ │ │ add.w r6, r5, #1840 @ 0x730 │ │ │ │ movs r7, #15 │ │ │ │ sub.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -349640,38 +349640,38 @@ │ │ │ │ lsl.w ip, r7, ip │ │ │ │ orr.w ip, ip, lr │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 309036 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r9, [pc, #1092] @ 309500 │ │ │ │ @@ -349691,38 +349691,38 @@ │ │ │ │ add.w r3, r9, #60 @ 0x3c │ │ │ │ ldr.w r1, [pc, #1068] @ 309514 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ add.w r8, r9, #76 @ 0x4c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r2, [pc, #1032] @ 309518 │ │ │ │ ldr.w r1, [pc, #1032] @ 30951c │ │ │ │ add.w r3, r9, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 342384 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3423f0 │ │ │ │ mov r3, sl │ │ │ │ @@ -349778,40 +349778,40 @@ │ │ │ │ add.w r9, r8, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #836] @ (309534 ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #812] @ (309538 ) │ │ │ │ add.w r3, r8, #92 @ 0x5c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cbnz r0, 309248 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -349821,58 +349821,58 @@ │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #752] @ (309540 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ - bl 553e4c │ │ │ │ + bl 553e64 │ │ │ │ ldr r2, [pc, #740] @ (309544 ) │ │ │ │ ldr r1, [pc, #744] @ (309548 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [pc, #720] @ 30954c │ │ │ │ bl 3078e0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ add r8, pc │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 309232 │ │ │ │ ldrb.w r3, [fp, #3115] @ 0xc2b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 309494 │ │ │ │ ldrb.w r3, [fp, #3112] @ 0xc28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349889,74 +349889,74 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #7008 @ 0x1b60 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ add.w sl, r7, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #568] @ (309564 ) │ │ │ │ adds r2, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #548] @ (309568 ) │ │ │ │ ldr.w r2, [fp, #2936] @ 0xb78 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #524] @ (30956c ) │ │ │ │ ldrb.w r2, [fp, #3116] @ 0xc2c │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #500] @ (309570 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 309232 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ movs r1, #0 │ │ │ │ bl 2bb2cc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [pc, #436] @ (309574 ) │ │ │ │ mov r2, r5 │ │ │ │ @@ -349978,20 +349978,20 @@ │ │ │ │ ldr r1, [pc, #416] @ (309588 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #400] @ (30958c ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ ldr r3, [pc, #308] @ (30953c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ @@ -350005,15 +350005,15 @@ │ │ │ │ bl 2bb2cc │ │ │ │ b.n 3091bc │ │ │ │ ldr r0, [pc, #356] @ (309590 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r5, #1776 @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f664 │ │ │ │ + bl 54f67c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 306308 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, r0, #4 │ │ │ │ add.w ip, r0, #60 @ 0x3c │ │ │ │ ldr.w r1, [r3, #4]! │ │ │ │ @@ -350027,15 +350027,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (30959c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #300] @ (3095a0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ bl 2bb018 │ │ │ │ addw r1, r5, #1780 @ 0x6f4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350049,139 +350049,139 @@ │ │ │ │ adds r6, #32 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 554444 │ │ │ │ + bl 55445c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #2 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3092dc │ │ │ │ b.n 309232 │ │ │ │ nop │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ + bkpt 0x00fa │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0002 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r4, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00b2 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3090b4 │ │ │ │ + b.n 3090e4 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 309004 │ │ │ │ + b.n 309034 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + lsrs r0, r6, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 309578 │ │ │ │ + bls.n 3095a8 │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 309630 │ │ │ │ + bpl.n 309460 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 30965c │ │ │ │ + bge.n 30948c │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 309548 │ │ │ │ + blt.n 309578 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r5, pc} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ bl 1fd576 │ │ │ │ - bl 5cf57a │ │ │ │ - itet vs │ │ │ │ - movvs r5, r7 │ │ │ │ - ldrvc r0, [r6, #92] @ 0x5c │ │ │ │ - lslvs r5, r1, #1 │ │ │ │ - cbnz r0, 3095fa │ │ │ │ + bl 5cf57a │ │ │ │ + ittt hi │ │ │ │ + movhi r5, r7 │ │ │ │ + ldrhi r0, [r1, #96] @ 0x60 │ │ │ │ + lslhi r5, r1, #1 │ │ │ │ + cbnz r0, 309600 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #100 @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 309d34 │ │ │ │ + b.n 309d64 │ │ │ │ movs r4, r7 │ │ │ │ - bl 5d3592 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + bl 5d3592 │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 3095ee │ │ │ │ + cbnz r6, 3095f4 │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00b8 │ │ │ │ + bkpt 0x00d0 │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (3095b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 3090a8 │ │ │ │ - pop {r2, r4, r5, r7, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (3095bc ) │ │ │ │ add r1, pc │ │ │ │ b.n 3090a8 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + pop {r4, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003095c0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003095c4 : │ │ │ │ @@ -350198,21 +350198,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (3095ec ) │ │ │ │ ldr r1, [pc, #24] @ (3095f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d5fc │ │ │ │ + b.w 69d614 │ │ │ │ nop │ │ │ │ - bkpt 0x002e │ │ │ │ + bkpt 0x0046 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0024 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003095f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350223,28 +350223,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (30963c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309640 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350255,66 +350255,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (309688 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030968c : │ │ │ │ ldr r3, [pc, #24] @ (3096a8 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 3096ac │ │ │ │ ldr r1, [pc, #24] @ (3096b0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d5fc │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + b.w 69d614 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003096b4 : │ │ │ │ ldr r3, [pc, #24] @ (3096d0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 3096d4 │ │ │ │ ldr r1, [pc, #24] @ (3096d8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d5fc │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + b.w 69d614 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003096dc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003096e0 : │ │ │ │ @@ -350375,15 +350375,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30977c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ subs r2, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -350523,25 +350523,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (309a48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #316] @ (309a4c ) │ │ │ │ ldr r1, [pc, #320] @ (309a50 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 307e4c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (309a54 ) │ │ │ │ @@ -350635,35 +350635,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 28 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r2, 309a96 │ │ │ │ + cbnz r2, 309a9c │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 309a9e │ │ │ │ + cbnz r6, 309aa4 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 309aa0 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r6, r6 │ │ │ │ + cbnz r6, 309aa2 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 309aa6 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r2, r5 │ │ │ │ + cbnz r2, 309aa8 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r6, r3 │ │ │ │ + revsh r6, r6 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 309abc │ │ │ │ sub sp, #12 │ │ │ │ @@ -350671,15 +350671,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (309ac4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #44] @ (309ac8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -350687,19 +350687,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -350713,34 +350713,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (309b20 ) │ │ │ │ ldr r2, [pc, #52] @ (309b24 ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r6 │ │ │ │ bl 307814 │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 309ab4 │ │ │ │ + bgt.n 309ae4 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 309b74 │ │ │ │ + ble.n 309ba4 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (309b30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ subs r0, #34 @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 309bc0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350829,15 +350829,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 695be8 │ │ │ │ + bl 695c00 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 309c10 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -350849,15 +350849,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (309ea8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (309eac ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -350932,15 +350932,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 309d8e │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 695af4 │ │ │ │ + bl 695b0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 309e8a │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 309e5e │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -351057,49 +351057,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (309ee0 ) │ │ │ │ ldr r0, [pc, #80] @ (309ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb894 │ │ │ │ movs r5, r7 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + @ instruction: 0xb876 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb858 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb830 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ movs r5, r7 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7cc │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ movs r5, r7 │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb632 │ │ │ │ + @ instruction: 0xb64a │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 309f16 │ │ │ │ + cbnz r2, 309f1c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (309f74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -351108,26 +351108,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (309f7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #108] @ (309f80 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (309f84 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (309f88 ) │ │ │ │ ldr r3, [pc, #92] @ (309f8c ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -351140,36 +351140,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (309f94 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r1, [pc, #52] @ (309f98 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cecc │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + b.w 54cee4 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ movs r4, r7 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + @ instruction: 0xb61e │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -351187,15 +351187,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 695be8 │ │ │ │ + bl 695c00 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -351297,46 +351297,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (30a138 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ bl 309b34 │ │ │ │ b.n 30a0fe │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 22360c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 30a122 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30a0f2 │ │ │ │ adds r0, #4 │ │ │ │ - bl 695a30 │ │ │ │ + bl 695a48 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 22360c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 30a0fe │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223608 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 30a1b2 │ │ │ │ + push {r1} │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 30a1ba │ │ │ │ + push {r1, r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -351407,15 +351407,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (30a278 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (30a27c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 30a232 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -351445,23 +351445,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3ea998 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 30a22a │ │ │ │ nop │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30a288 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ adds r1, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351469,40 +351469,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (30a2e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (30a2ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #56] @ (30a2f0 ) │ │ │ │ ldr r1, [pc, #60] @ (30a2f4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -351517,15 +351517,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (30a394 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #108] @ (30a398 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a346 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -351554,32 +351554,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (30a3a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30a332 │ │ │ │ ... │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ - sxtb r2, r3 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ lsls r2, r4, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 30a430 │ │ │ │ sub sp, #24 │ │ │ │ @@ -351590,15 +351590,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (30a43c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #100] @ (30a440 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a3f6 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -351627,31 +351627,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30a3e2 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 30a468 │ │ │ │ + cbz r4, 30a46e │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 30a466 │ │ │ │ + cbz r2, 30a46c │ │ │ │ movs r5, r7 │ │ │ │ lsls r2, r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 30a470 │ │ │ │ + cbz r4, 30a476 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 30a4f8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -351660,15 +351660,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (30a500 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 30a4d0 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (30a504 ) │ │ │ │ @@ -351685,15 +351685,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (30a510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8f74 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 2259bc │ │ │ │ @@ -351708,29 +351708,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 30a488 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 30a502 │ │ │ │ + cbz r4, 30a508 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 30a50c │ │ │ │ + cbz r2, 30a512 │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r5, #13 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 30a518 │ │ │ │ + cbz r2, 30a51e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -351749,64 +351749,64 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (30a5c0 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #104] @ (30a5c4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (30a5c8 ) │ │ │ │ - bl 54ca64 │ │ │ │ + bl 54ca7c │ │ │ │ ldr r3, [pc, #96] @ (30a5cc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (30a5d0 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #76] @ (30a5d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c92c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2c8e1c │ │ │ │ lsls r0, r4, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - vhadd.s q8, q6, q0 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + vmla.i16 d0, d4, d0[0] │ │ │ │ + lsls r0, r4, #11 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r7, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ @@ -351856,27 +351856,27 @@ │ │ │ │ b.w 3fc8d8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fce1c │ │ │ │ ldr r0, [pc, #28] @ (30a678 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a62a │ │ │ │ nop │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r5, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a67c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -351896,24 +351896,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (30a6d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5519c8 │ │ │ │ + b.w 5519e0 │ │ │ │ nop │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351959,15 +351959,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 607b00 │ │ │ │ + bl 607b18 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 30a858 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -351995,22 +351995,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 30a8f2 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6966d4 │ │ │ │ + bl 6966ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30a8ae │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 695a20 │ │ │ │ + bl 695a38 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 30a8e0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a72a │ │ │ │ @@ -352030,15 +352030,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 30a830 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 695a88 │ │ │ │ + bl 695aa0 │ │ │ │ adds r6, #16 │ │ │ │ blx 223ff0 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 30a81a │ │ │ │ ldr r2, [pc, #352] @ (30a994 ) │ │ │ │ ldr r3, [pc, #336] @ (30a984 ) │ │ │ │ @@ -352085,15 +352085,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30a946 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 30a8b6 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 30a79c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d754 │ │ │ │ + bl 69d76c │ │ │ │ b.n 30a7c4 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 30a8da │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30a7f0 │ │ │ │ @@ -352109,15 +352109,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 30a7f8 │ │ │ │ ldr r1, [pc, #192] @ (30a9a4 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ b.n 30a7de │ │ │ │ ldr r1, [pc, #180] @ (30a9a8 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30a7b0 │ │ │ │ ldr r1, [pc, #168] @ (30a9ac ) │ │ │ │ @@ -352125,15 +352125,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30a7b0 │ │ │ │ ldr r0, [pc, #160] @ (30a9b0 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a7b0 │ │ │ │ ldr r1, [pc, #144] @ (30a9b4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30a86a │ │ │ │ @@ -352142,29 +352142,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30a86a │ │ │ │ ldr r0, [pc, #124] @ (30a9b8 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30a86a │ │ │ │ ldr r3, [pc, #116] @ (30a9bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30a8a4 │ │ │ │ ldr r3, [pc, #88] @ (30a9ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30a8a4 │ │ │ │ ldr r0, [pc, #96] @ (30a9c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a8a4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (30a9c4 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (30a9c8 ) │ │ │ │ ldr r0, [pc, #84] @ (30a9cc ) │ │ │ │ @@ -352180,41 +352180,41 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r6, r3, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #336 @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #16 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r5, sp, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #776 @ 0x308 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -352231,35 +352231,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607890 │ │ │ │ + bl 6078a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 30aa2c │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 30aa36 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607890 │ │ │ │ + bl 6078a8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 30aa14 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 30aa06 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 30aa46 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607b00 │ │ │ │ + bl 607b18 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (30aa7c ) │ │ │ │ ldr r3, [pc, #44] @ (30aa78 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -352290,44 +352290,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30aaf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w ip, [pc, #72] @ 30aaf8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (30aafc ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 30ab44 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 30aba4 ) │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r2, #22 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -352348,31 +352348,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (30ab44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, r1] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #976 @ 0x3d0 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (30abd4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 30abbe │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 695be8 │ │ │ │ + bl 695c00 │ │ │ │ cbnz r0, 30ab7a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -352381,33 +352381,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30ab9e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr r3, [pc, #60] @ (30abdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30ab86 │ │ │ │ ldr r3, [pc, #52] @ (30abe0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30ab86 │ │ │ │ ldr r0, [pc, #48] @ (30abe4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30ab86 │ │ │ │ ldr r3, [pc, #40] @ (30abe8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (30abec ) │ │ │ │ ldr r0, [pc, #40] @ (30abf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -352418,21 +352418,21 @@ │ │ │ │ vshr.u32 q0, q6, #14 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r2, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #848 @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 30ae14 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -352452,34 +352452,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (30ae28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #496] @ (30ae2c ) │ │ │ │ ldr r1, [pc, #496] @ (30ae30 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 22505c │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 607d8c │ │ │ │ + bl 607da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30ad40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a9d0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -352525,27 +352525,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (30ae40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 30ad16 │ │ │ │ ldr r3, [pc, #324] @ (30ae44 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (30ae48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (30ae4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #312] @ (30ae50 ) │ │ │ │ ldr r3, [pc, #260] @ (30ae20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -352563,39 +352563,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (30ae58 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 30ad16 │ │ │ │ ldr r3, [pc, #256] @ (30ae5c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (30ae60 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (30ae64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 30ad16 │ │ │ │ ldr r2, [pc, #240] @ (30ae68 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (30ae6c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 608100 │ │ │ │ + bl 608118 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (30ae70 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -352617,84 +352617,84 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30ac9c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (30ae7c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30ac9c │ │ │ │ ldr r1, [pc, #152] @ (30ae80 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30acd2 │ │ │ │ ldr r1, [pc, #132] @ (30ae78 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30acd2 │ │ │ │ ldr r0, [pc, #132] @ (30ae84 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 30acd2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ mrc2 0, 7, r0, cr2, cr12, {2} │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #840 @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 0, 7, r0, cr2, cr12, {2} │ │ │ │ - @ instruction: 0xfbda003c │ │ │ │ - @ instruction: 0xfbf0003c │ │ │ │ + @ instruction: 0xfbf2003c │ │ │ │ + stc2 0, cr0, [r8], {60} @ 0x3c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r2, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 0, cr0, [r2, #368]! @ 0x170 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (30b084 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352752,15 +352752,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30af3a │ │ │ │ ldr r0, [pc, #356] @ (30b094 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 30af5e │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -352772,15 +352772,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 30af50 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695a90 │ │ │ │ + b.w 695aa8 │ │ │ │ ldr r0, [pc, #296] @ (30b098 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 30af80 │ │ │ │ ldr r0, [pc, #280] @ (30b090 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -352801,19 +352801,19 @@ │ │ │ │ bpl.n 30aec0 │ │ │ │ ldr r0, [pc, #256] @ (30b0a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r0, [pc, #244] @ (30b0a4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 30b040 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30aec0 │ │ │ │ @@ -352831,15 +352831,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30aec0 │ │ │ │ ldr r0, [pc, #184] @ (30b0ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 30af88 │ │ │ │ add r3, pc, #8 @ (adr r3, 30b00c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -352878,27 +352878,27 @@ │ │ │ │ stc2l 0, cr0, [ip], #-368 @ 0xfffffe90 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ cmp ip, lr │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #24 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (30b150 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352907,25 +352907,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (30b158 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #128] @ (30b15c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (30b160 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #84] @ 30b148 │ │ │ │ ldr r2, [pc, #108] @ (30b164 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (30b168 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -352954,25 +352954,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf752003c │ │ │ │ - @ instruction: 0xf766003c │ │ │ │ - add r6, pc, #984 @ (adr r6, 30b538 ) │ │ │ │ + @ instruction: 0xf76a003c │ │ │ │ + @ instruction: 0xf77e003c │ │ │ │ + add r7, pc, #56 @ (adr r7, 30b198 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #88 @ (adr r7, 30b1bc ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 30b21c ) │ │ │ │ movs r5, r7 │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (30b304 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -353045,20 +353045,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b198 │ │ │ │ ldr r0, [pc, #232] @ (30b318 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b198 │ │ │ │ ldr r0, [pc, #224] @ (30b31c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 30b2c2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b198 │ │ │ │ @@ -353094,15 +353094,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (30b310 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b198 │ │ │ │ ldr r0, [pc, #104] @ (30b324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b198 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 30b24e │ │ │ │ add r3, pc, #8 @ (adr r3, 30b2d0 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -353124,25 +353124,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #632 @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30b330 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ movs r1, #202 @ 0xca │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -353151,44 +353151,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (30b394 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #60] @ (30b398 ) │ │ │ │ ldr r1, [pc, #60] @ (30b39c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a67c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341210 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r1, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 30b77c ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #328] @ 0x148 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30b430 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353197,31 +353197,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (30b438 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #112] @ (30b43c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (30b440 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #96] @ (30b444 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #88] @ (30b448 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -353239,32 +353239,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #984] @ (30b820 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30b458 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ movs r1, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -353331,25 +353331,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (30b55c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #76] @ (30b560 ) │ │ │ │ ldr r1, [pc, #76] @ (30b564 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #60] @ (30b568 ) │ │ │ │ ldr r3, [pc, #64] @ (30b56c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (30b570 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -353362,23 +353362,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r7, [pc, #480] @ (30b738 ) │ │ │ │ + ldr r7, [pc, #576] @ (30b798 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #424] @ (30b704 ) │ │ │ │ + ldr r0, [pc, #520] @ (30b764 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #504] @ (30b758 ) │ │ │ │ + ldr r0, [pc, #600] @ (30b7b8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r7, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -353396,55 +353396,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #68] @ (30b5f4 ) │ │ │ │ ldr r1, [pc, #72] @ (30b5f8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #60] @ (30b5fc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (30b600 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #944] @ (30b99c ) │ │ │ │ + ldr r7, [pc, #16] @ (30b5fc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #872 @ (adr r5, 30b958 ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 30b9b8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #928 @ (adr r5, 30b994 ) │ │ │ │ + add r6, pc, #0 @ (adr r6, 30b5f4 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #800 @ (adr r5, 30b920 ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 30b980 ) │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (30b6a4 ) │ │ │ │ @@ -353455,27 +353455,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #124] @ (30b6b0 ) │ │ │ │ ldr r1, [pc, #124] @ (30b6b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (30b6b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #108] @ (30b6bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b680 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -353503,35 +353503,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b654 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (30b6c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b654 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #376] @ (30b820 ) │ │ │ │ + ldr r6, [pc, #472] @ (30b880 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #288 @ (adr r5, 30b7cc ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 30b82c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #360 @ (adr r5, 30b818 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 30b878 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf4c6005c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 30bac4 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 30b724 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (30b76c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353540,15 +353540,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30b774 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (30b778 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 30b72e │ │ │ │ @@ -353557,15 +353557,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (30b780 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #104] @ (30b784 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30b742 │ │ │ │ @@ -353588,38 +353588,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30b72a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (30b790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 30b72a │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #608] @ (30b9d0 ) │ │ │ │ + ldr r5, [pc, #704] @ (30ba30 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 30b98c ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 30b9ec ) │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #592 @ (adr r4, 30b9c8 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 30ba28 ) │ │ │ │ movs r5, r7 │ │ │ │ ands.w r0, r0, #14417920 @ 0xdc0000 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #376 @ (adr r4, 30b90c ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 30b96c ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 30b98c │ │ │ │ sub sp, #8 │ │ │ │ @@ -353631,15 +353631,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (30b998 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 30b902 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (30b994 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -353649,15 +353649,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (30b9a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #432] @ (30b9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30b962 │ │ │ │ movs r0, #0 │ │ │ │ b.n 30b92c │ │ │ │ @@ -353674,15 +353674,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30b9b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #368] @ (30b9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b802 │ │ │ │ ldr r3, [pc, #376] @ (30b9b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353695,29 +353695,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 30b802 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (30b9c0 ) │ │ │ │ ldr r0, [pc, #364] @ (30b9c4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b802 │ │ │ │ ldr.w ip, [pc, #356] @ 30b9c8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (30b9cc ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (30b9d0 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #288] @ (30b9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b802 │ │ │ │ ldr r3, [pc, #296] @ (30b9b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353730,29 +353730,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 30b802 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (30b9d4 ) │ │ │ │ ldr r0, [pc, #304] @ (30b9d8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b802 │ │ │ │ ldr.w ip, [pc, #296] @ 30b9dc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (30b9e0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (30b9e4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #208] @ (30b9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b802 │ │ │ │ ldr r3, [pc, #216] @ (30b9b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353765,27 +353765,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 30b802 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (30b9e8 ) │ │ │ │ ldr r0, [pc, #244] @ (30b9ec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b802 │ │ │ │ ldr.w ip, [pc, #236] @ 30b9f0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (30b9f4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (30b9f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #132] @ (30b9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b93e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353805,15 +353805,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b928 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (30b9fc ) │ │ │ │ ldr r0, [pc, #168] @ (30ba00 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b928 │ │ │ │ ldr r3, [pc, #84] @ (30b9b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b802 │ │ │ │ ldr r3, [pc, #76] @ (30b9bc ) │ │ │ │ @@ -353822,76 +353822,76 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b802 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (30ba04 ) │ │ │ │ ldr r0, [pc, #136] @ (30ba08 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30b802 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #832] @ (30bcd0 ) │ │ │ │ + ldr r4, [pc, #928] @ (30bd30 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 30bc64 ) │ │ │ │ + add r3, pc, #816 @ (adr r3, 30bcc4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #792 @ (adr r3, 30bcb0 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 30bd10 ) │ │ │ │ movs r5, r7 │ │ │ │ sbfx r0, lr, #1, #29 │ │ │ │ - ldr r4, [pc, #608] @ (30bc00 ) │ │ │ │ + ldr r4, [pc, #704] @ (30bc60 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #368] @ (30bb20 ) │ │ │ │ + ldr r4, [pc, #464] @ (30bb80 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, r2 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #736 @ (adr r3, 30bca4 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 30bd04 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #568 @ (adr r3, 30bc00 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 30bc60 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #56] @ (30ba04 ) │ │ │ │ + ldr r4, [pc, #152] @ (30ba64 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vmla.i q8, q2, d2[0] │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + vmla.i16 q8, q6, d2[0] │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ movs r3, r7 │ │ │ │ - add r3, pc, #352 @ (adr r3, 30bb38 ) │ │ │ │ + add r3, pc, #448 @ (adr r3, 30bb98 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #248 @ (adr r3, 30bad4 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 30bb34 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #760] @ (30bcd8 ) │ │ │ │ + ldr r3, [pc, #856] @ (30bd38 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vhadd.u q8, q2, q1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + vmla.i q0, q6, d2[0] │ │ │ │ + str r7, [sp, #8] │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #896 @ (adr r2, 30bd6c ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 30bdcc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #952 @ (adr r2, 30bda8 ) │ │ │ │ + add r3, pc, #24 @ (adr r3, 30ba08 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #440] @ (30bbac ) │ │ │ │ + ldr r3, [pc, #536] @ (30bc0c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ - vhadd.u32 q0, q3, q1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 30bd40 ) │ │ │ │ + vhadd.u q0, q7, q1 │ │ │ │ + add r2, pc, #928 @ (adr r2, 30bda0 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #568 @ (adr r2, 30bc3c ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 30bc9c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #624 @ (adr r2, 30bc78 ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 30bcd8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #408 @ (adr r2, 30bba4 ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 30bc04 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353989,15 +353989,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 30bc5c │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 30bbc0 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (30bd84 ) │ │ │ │ @@ -354015,15 +354015,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 30baa4 │ │ │ │ ldr r0, [pc, #532] @ (30bd90 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30baa4 │ │ │ │ ldr r1, [pc, #504] @ (30bd94 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -354034,15 +354034,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30baa4 │ │ │ │ ldr r0, [pc, #484] @ (30bd98 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30baa4 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 30bd1a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -354209,19 +354209,19 @@ │ │ │ │ @ instruction: 0xf0d2005c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #728 @ (adr r0, 30c06c ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 30c0cc ) │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #720 @ (adr r0, 30c06c ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 30c0cc ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 30c1dc │ │ │ │ cmp r2, #16 │ │ │ │ @@ -354316,15 +354316,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (30c1f0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30bf4e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 30bdf8 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -354337,15 +354337,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 30bdf8 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -354365,15 +354365,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 30bdf8 │ │ │ │ add r1, pc, #8 @ (adr r1, 30bf6c ) │ │ │ │ @@ -354510,15 +354510,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30c00c │ │ │ │ b.n 30bffa │ │ │ │ ldr r0, [pc, #312] @ (30c1f4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 30bdf2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30be88 │ │ │ │ @@ -354604,17 +354604,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030c1f8 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -354735,15 +354735,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -354804,15 +354804,15 @@ │ │ │ │ bne.n 30c36a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 30c36a │ │ │ │ b.n 30c2b0 │ │ │ │ nop │ │ │ │ - asrs r4, r3 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0030c424 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354832,33 +354832,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r3, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30c474 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ asrs r6, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 43d8dc │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ + b.w 54f734 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (30c534 ) │ │ │ │ @@ -354869,15 +354869,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (30c53c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c424 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354887,15 +354887,15 @@ │ │ │ │ bl 3414e0 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 43d328 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (30c540 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -354903,19 +354903,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 43d858 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d2c8 │ │ │ │ nop │ │ │ │ - ands r4, r0 │ │ │ │ + ands r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf3740042 │ │ │ │ + usat r0, #2, ip, lsl #1 │ │ │ │ ldrsh r6, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (30c5d8 ) │ │ │ │ @@ -354925,27 +354925,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30c5e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #116] @ (30c5e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (30c5e8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #92] @ (30c5ec ) │ │ │ │ ldr r2, [pc, #96] @ (30c5f0 ) │ │ │ │ ldr r3, [pc, #96] @ (30c5f4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -354957,40 +354957,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf2d60042 │ │ │ │ - add r6, pc, #152 @ (adr r6, 30c680 ) │ │ │ │ + @ instruction: 0xf2ee0042 │ │ │ │ + add r6, pc, #248 @ (adr r6, 30c6e0 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #856] @ (30c944 ) │ │ │ │ + ldr r3, [pc, #952] @ (30c9a4 ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ asrs r0, r6, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r7 │ │ │ │ subs r7, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355001,15 +355001,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (30c660 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #52] @ (30c664 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (30c668 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -355019,23 +355019,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #496 @ (adr r5, 30c850 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 30c8b0 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #168] @ (30c70c ) │ │ │ │ + ldr r3, [pc, #264] @ (30c76c ) │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355070,15 +355070,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 30c6a2 │ │ │ │ ldr r2, [pc, #68] @ (30c728 ) │ │ │ │ ldr r3, [pc, #44] @ (30c710 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -355097,19 +355097,19 @@ │ │ │ │ nop │ │ │ │ b.n 30c018 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r0, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #736] @ (30c9fc ) │ │ │ │ + ldr r2, [pc, #832] @ (30ca5c ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #912 @ (adr r6, 30cab4 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 30cb14 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ b.n 30bf7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355121,24 +355121,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (30c798 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #72] @ (30c79c ) │ │ │ │ ldr r1, [pc, #72] @ (30c7a0 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #60] @ (30c7a4 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (30c7a8 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -355148,26 +355148,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #180 @ 0xb4 │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 30c8f0 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 30c950 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #24] @ (30c7b4 ) │ │ │ │ + ldr r2, [pc, #120] @ (30c814 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r3, #2] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf0e00042 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + @ instruction: 0xf0f80042 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (30c808 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355177,33 +355177,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (30c810 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 4261dc │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 22360c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 33c690 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d8dc │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355266,15 +355266,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225fa4 │ │ │ │ nop │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 30c814 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355466,21 +355466,21 @@ │ │ │ │ b.n 30ca7c │ │ │ │ bl 225f74 │ │ │ │ nop │ │ │ │ b.n 30cddc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30cc30 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (30cbf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355489,30 +355489,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (30cc00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #196] @ (30cc04 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (30cc08 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (30cc0c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552060 │ │ │ │ + bl 552078 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 30cb70 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -355525,15 +355525,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (30cc10 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (30cc14 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (30cc18 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -355559,28 +355559,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 226004 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r1, #230 @ 0xe6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - stc 0, cr0, [sl, #-264] @ 0xfffffef8 │ │ │ │ - add r0, pc, #344 @ (adr r0, 30cd60 ) │ │ │ │ + stc 0, cr0, [r2, #-264]! @ 0xfffffef8 │ │ │ │ + add r0, pc, #440 @ (adr r0, 30cdc0 ) │ │ │ │ movs r4, r7 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -355595,15 +355595,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cc62 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 30ce98 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -355618,15 +355618,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (30cec4 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cca0 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 30ce98 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -355663,15 +355663,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30ce7c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 30cd44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #432] @ (30cecc ) │ │ │ │ ldr r3, [pc, #416] @ (30cebc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355739,15 +355739,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 43d328 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 30c814 │ │ │ │ mov r0, r7 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (30cee0 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -355777,15 +355777,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (30ceec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (30cef0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 425fc8 │ │ │ │ b.n 30cd18 │ │ │ │ @@ -355823,28 +355823,28 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ble.n 30ceb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #8] │ │ │ │ movs r5, r7 │ │ │ │ ldrsb r6, [r2, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #204 @ 0xcc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -356676,21 +356676,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 30d9cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ bpl.n 30d998 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ bcc.n 30d89c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30da30 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r1, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ bcs.n 30d9c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #44] @ (30d938 ) │ │ │ │ ldr r3, [pc, #48] @ (30d93c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -356998,19 +356998,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 30dc44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30ddc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r4, #32] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r6, #24] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -357324,19 +357324,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e180 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (30e268 ) │ │ │ │ @@ -357534,21 +357534,21 @@ │ │ │ │ b.n 30e13a │ │ │ │ bl 225fd4 │ │ │ │ blx 225448 │ │ │ │ bl 225f74 │ │ │ │ nop │ │ │ │ ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e3a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #28] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (30e410 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -357702,15 +357702,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r7!, {r1, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r7!, {r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e560 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 30e684 │ │ │ │ @@ -357925,33 +357925,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 30e654 │ │ │ │ blx 225448 │ │ │ │ bl 225fa4 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e7c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r5, #30] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30e6b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ orrs.w r0, r6, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 30e72c │ │ │ │ mov r3, r2 │ │ │ │ @@ -357988,27 +357988,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 30e6dc │ │ │ │ ldr r0, [pc, #32] @ (30e73c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30e6dc │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (30e854 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -358101,15 +358101,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30e76c │ │ │ │ ldr r0, [pc, #48] @ (30e864 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30e76c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 310ff0 │ │ │ │ @@ -358117,15 +358117,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (30e908 ) │ │ │ │ @@ -358133,25 +358133,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30e910 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #132] @ (30e914 ) │ │ │ │ ldr r1, [pc, #132] @ (30e918 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #116] @ (30e91c ) │ │ │ │ ldr r2, [pc, #120] @ (30e920 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30e924 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -358162,50 +358162,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #80] @ (30e92c ) │ │ │ │ ldr r1, [pc, #84] @ (30e930 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r7, #6 │ │ │ │ + adds r0, r2, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #24] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 1, r0, cr2, cr4, {2} │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -358289,15 +358289,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 30eb18 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 30eb2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (30eb30 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -358355,49 +358355,49 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #68] @ (30eb48 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 311184 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r2, #20] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ movs r5, r7 │ │ │ │ stcl 0, cr0, [r0], {84} @ 0x54 │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ subs r3, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -358408,25 +358408,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (30eb90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 310e10 │ │ │ │ nop │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (30ec00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -358435,25 +358435,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (30ec08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #76] @ (30ec0c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (30ec10 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #60] @ (30ec14 ) │ │ │ │ ldr r2, [pc, #64] @ (30ec18 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -358464,27 +358464,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r4, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r5, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r3, #6] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 30ec78 │ │ │ │ sub sp, #16 │ │ │ │ @@ -358492,35 +358492,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (30ec80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 54f71c │ │ │ │ + bl 54f734 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 30ec6a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 43d8dc │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (30ef7c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -358629,15 +358629,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30ecac │ │ │ │ ldr r0, [pc, #484] @ (30ef8c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30ecac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 31108c │ │ │ │ movs r1, #0 │ │ │ │ b.n 30ed2e │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -358659,15 +358659,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30edd0 │ │ │ │ ldr r0, [pc, #424] @ (30ef94 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30edd0 │ │ │ │ ldr r3, [pc, #400] @ (30ef90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358724,15 +358724,15 @@ │ │ │ │ b.n 30ee62 │ │ │ │ ldr r0, [pc, #264] @ (30ef98 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30ecf6 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -358741,22 +358741,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 30ecf6 │ │ │ │ ldr r0, [pc, #216] @ (30ef9c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 30ecf6 │ │ │ │ ldr r0, [pc, #204] @ (30efa0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ed7e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358766,23 +358766,23 @@ │ │ │ │ beq.w 30ed7e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 30ed7e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30ed7e │ │ │ │ ldr r0, [pc, #140] @ (30efa4 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ed72 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358793,15 +358793,15 @@ │ │ │ │ beq.n 30ee62 │ │ │ │ b.n 30ee5a │ │ │ │ ldr r0, [pc, #96] @ (30efa8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30ed66 │ │ │ │ @@ -358817,29 +358817,29 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #480] @ (30f168 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #6] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r5, #3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ movs r5, r7 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -358885,15 +358885,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 30f06c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -358918,15 +358918,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30f03c │ │ │ │ ldr r0, [pc, #100] @ (30f0f0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 30f03c │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (30f0e4 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -358946,31 +358946,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30f0b4 │ │ │ │ ldr r0, [pc, #40] @ (30f0f8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 30f0b4 │ │ │ │ nop │ │ │ │ cbnz r2, 30f12e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [pc, #576] @ (30f338 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (30f1ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359040,26 +359040,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30f11c │ │ │ │ ldr r0, [pc, #28] @ (30f1fc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30f11c │ │ │ │ cbnz r2, 30f22e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r0, #25] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (30f2b4 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -359117,22 +359117,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 30f2a6 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 30f266 │ │ │ │ ldr r0, [pc, #20] @ (30f2bc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30f2a0 │ │ │ │ @ instruction: 0xb8f2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 30f300 │ │ │ │ bls.n 30f2f8 │ │ │ │ @@ -360130,15 +360130,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 30fe2a │ │ │ │ mov r0, r5 │ │ │ │ bl 30efbc │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -360156,15 +360156,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 30f4c0 │ │ │ │ b.n 30fdfc │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -360175,15 +360175,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 30feae │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -360196,15 +360196,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 30fea4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -360625,15 +360625,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 310308 │ │ │ │ ldr r0, [pc, #212] @ (31040c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 310216 │ │ │ │ @@ -360646,15 +360646,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 31019a │ │ │ │ ldr r0, [pc, #160] @ (310414 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 31019a │ │ │ │ ldr r3, [pc, #148] @ (310418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 310278 │ │ │ │ @@ -360667,15 +360667,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 310278 │ │ │ │ ldr r1, [pc, #76] @ (310404 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 310208 │ │ │ │ ldr r1, [pc, #68] @ (310408 ) │ │ │ │ @@ -360683,15 +360683,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 310208 │ │ │ │ ldr r0, [pc, #76] @ (310420 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 310208 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r4, sp, #24 │ │ │ │ @@ -360704,25 +360704,25 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r4, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00310424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -361560,20 +361560,20 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 3107f4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #800 @ (adr r6, 311098 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ add r6, pc, #72 @ (adr r6, 310dc8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vmla.i16 q8, q0, d4[1] │ │ │ │ - @ instruction: 0xfba0004c │ │ │ │ + vmla.i32 q8, q4, d12[0] │ │ │ │ + @ instruction: 0xfbb8004c │ │ │ │ │ │ │ │ 00310d88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -361963,21 +361963,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d328 │ │ │ │ mov r0, r8 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -362161,15 +362161,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr.w r0, [r6, ip] │ │ │ │ + str??.w r0, [lr, ip] │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (311450 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ add r3, pc │ │ │ │ @@ -362202,15 +362202,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7fe004c │ │ │ │ + ldrb.w r0, [r6, ip] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ sub.w r0, r1, #1 │ │ │ │ @@ -362249,26 +362249,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 22505c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3114d4 │ │ │ │ ldr r2, [pc, #64] @ (311538 ) │ │ │ │ ldr r3, [pc, #52] @ (31152c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -362288,15 +362288,15 @@ │ │ │ │ nop │ │ │ │ str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r1] │ │ │ │ + strb r0, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362347,19 +362347,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -362388,23 +362388,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ b.n 311616 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362414,45 +362414,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (31175c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (311760 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #184] @ (311764 ) │ │ │ │ ldr r1, [pc, #184] @ (311768 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #168] @ (31176c ) │ │ │ │ ldr r1, [pc, #168] @ (311770 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #152] @ (311774 ) │ │ │ │ ldr r1, [pc, #152] @ (311778 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #136] @ (31177c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (311780 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (311784 ) │ │ │ │ add r4, pc │ │ │ │ @@ -362483,40 +362483,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3da004c │ │ │ │ - subs r1, #20 │ │ │ │ + @ instruction: 0xf3f2004c │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #608 @ (adr r1, 3119c4 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 311a24 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #28 │ │ │ │ - movs r3, r7 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ + movs r3, r7 │ │ │ │ + strb r0, [r5, r3] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfa80003b │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + @ instruction: 0xfa98003b │ │ │ │ + strh r6, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + strh r2, [r6, r0] │ │ │ │ movs r5, r7 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362676,15 +362676,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 311928 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 311928 │ │ │ │ - adc.w r0, r6, #76 @ 0x4c │ │ │ │ + adcs.w r0, lr, #76 @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -362698,25 +362698,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 311a1a │ │ │ │ eors r3, r2 │ │ │ │ @@ -362808,26 +362808,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (311cec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (311cf0 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #500] @ (311cf4 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (311cf8 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -362897,33 +362897,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 341210 │ │ │ │ mov r0, r4 │ │ │ │ bl 43d328 │ │ │ │ ldr r6, [pc, #312] @ (311d08 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #308] @ (311d0c ) │ │ │ │ ldr r1, [pc, #312] @ (311d10 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 313978 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (311d14 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -362940,42 +362940,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #188] @ (311d1c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #156] @ (311d20 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ ldr r2, [pc, #132] @ (311d24 ) │ │ │ │ ldr r3, [pc, #64] @ (311ce4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362991,41 +362991,41 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d16, d0, d0[3] │ │ │ │ + vmla.i16 d16, d8, d4[1] │ │ │ │ str r0, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #4 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #144] @ (311d80 ) │ │ │ │ + ldr r6, [pc, #240] @ (311de0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #72] @ (311d3c ) │ │ │ │ + ldr r6, [pc, #168] @ (311d9c ) │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #224] @ (311ddc ) │ │ │ │ + ldr r6, [pc, #320] @ (311e3c ) │ │ │ │ movs r5, r7 │ │ │ │ pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ pop {r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #752] @ (311ff8 ) │ │ │ │ + ldr r5, [pc, #848] @ (312058 ) │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 10, cr0, cr0, cr12, {2} │ │ │ │ - ldr r7, [pc, #760] @ (312008 ) │ │ │ │ + cdp 0, 11, cr0, cr8, cr12, {2} │ │ │ │ + ldr r7, [pc, #856] @ (312068 ) │ │ │ │ movs r4, r7 │ │ │ │ - sbcs.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf588003b │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -363237,24 +363237,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (311ff0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #72] @ (311ff4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (311ff8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #60] @ (311ffc ) │ │ │ │ ldr r2, [pc, #64] @ (312000 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363265,26 +363265,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeae4004c │ │ │ │ - ldr r1, [pc, #488] @ (3121d8 ) │ │ │ │ + @ instruction: 0xeafc004c │ │ │ │ + ldr r1, [pc, #584] @ (312238 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #416] @ (312194 ) │ │ │ │ + ldr r1, [pc, #512] @ (3121f4 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #28 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #158 @ 0x9e │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r5, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363296,15 +363296,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 340d38 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -363330,18 +363330,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 43d858 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 43dd1c │ │ │ │ - orrs.w r0, r6, ip, lsl #1 │ │ │ │ - ldr r0, [pc, #888] @ (31240c ) │ │ │ │ + orn r0, lr, ip, lsl #1 │ │ │ │ + ldr r0, [pc, #984] @ (31246c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #944] @ (312448 ) │ │ │ │ + ldr r1, [pc, #16] @ (3120a8 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 31210c │ │ │ │ sub sp, #20 │ │ │ │ @@ -363349,43 +363349,43 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (312114 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 3120da │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 3120ec │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 3120fe │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d8dc │ │ │ │ - strd r0, r0, [r6, #304] @ 0x130 │ │ │ │ - ldr r0, [pc, #368] @ (312284 ) │ │ │ │ + ldrd r0, r0, [lr, #304] @ 0x130 │ │ │ │ + ldr r0, [pc, #464] @ (3122e4 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #304] @ (312248 ) │ │ │ │ + ldr r0, [pc, #400] @ (3122a8 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 31222c │ │ │ │ sub sp, #16 │ │ │ │ @@ -363395,15 +363395,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -363448,26 +363448,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 312224 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad974 │ │ │ │ + bl 6ad98c │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 312178 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3121c8 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 3121c8 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -363482,18 +363482,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 3121c8 │ │ │ │ - strd r0, r0, [r4, #-304] @ 0x130 │ │ │ │ - ldr r2, [pc, #384] @ (3123b4 ) │ │ │ │ + ldrd r0, r0, [ip, #-304] @ 0x130 │ │ │ │ + ldr r2, [pc, #480] @ (312414 ) │ │ │ │ movs r4, r7 │ │ │ │ - and.w r0, lr, #59 @ 0x3b │ │ │ │ + bic.w r0, r6, #59 @ 0x3b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (3122b0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (3122b4 ) │ │ │ │ @@ -363529,26 +363529,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312254 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (3122c0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 312254 │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, fp │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363731,17 +363731,17 @@ │ │ │ │ b.n 31245e │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 31245e │ │ │ │ nop │ │ │ │ - b.n 3120ec │ │ │ │ + b.n 31211c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31206c │ │ │ │ + b.n 31209c │ │ │ │ lsls r4, r1, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -363779,33 +363779,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -363877,21 +363877,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r6 │ │ │ │ movs r5, r7 │ │ │ │ - bics r6, r1 │ │ │ │ + bics r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3120dc │ │ │ │ + b.n 31210c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (312a88 ) │ │ │ │ @@ -363914,15 +363914,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (312a94 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (312a98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -363997,15 +363997,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (312aa8 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -364082,15 +364082,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (312ab0 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 312998 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -364210,29 +364210,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 313130 │ │ │ │ + b.n 313160 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, ip │ │ │ │ + add r4, pc │ │ │ │ movs r4, r7 │ │ │ │ - ands.w r0, r6, fp, rrx │ │ │ │ - b.n 3130a8 │ │ │ │ + bic.w r0, lr, fp, rrx │ │ │ │ + b.n 3130d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31308c │ │ │ │ + b.n 3130bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, r0 │ │ │ │ + add r4, r3 │ │ │ │ movs r4, r7 │ │ │ │ - stmdb ip!, {r0, r1, r3, r4, r5} │ │ │ │ - negs r6, r7 │ │ │ │ + strd r0, r0, [r4, #-236] @ 0xec │ │ │ │ + cmp r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xe82e003b │ │ │ │ + strex r0, r0, [r6, #236] @ 0xec │ │ │ │ strh r6, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -364391,15 +364391,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 312cb0 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ad9a4 │ │ │ │ + bl 6ad9bc │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364435,40 +364435,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 3131e0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 22505c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 313660 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 313158 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 6ad9a4 │ │ │ │ + bl 6ad9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3130ec │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 312dd6 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -364508,15 +364508,15 @@ │ │ │ │ b.n 312d80 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 313708 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 312d7e │ │ │ │ @@ -364865,29 +364865,29 @@ │ │ │ │ b.n 312e4e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ b.n 313128 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3132bc │ │ │ │ + ble.n 3130ec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 312a64 │ │ │ │ + b.n 312a94 │ │ │ │ movs r3, r7 │ │ │ │ ldrb r4, [r0, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 2240d4 │ │ │ │ @@ -364988,26 +364988,26 @@ │ │ │ │ bpl.n 3132c6 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (313314 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3132c6 │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313318 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365039,25 +365039,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313344 │ │ │ │ ldr r0, [pc, #28] @ (313388 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 313344 │ │ │ │ strb r0, [r4, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r4, #28 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031338c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365103,45 +365103,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3133d0 │ │ │ │ ldr r0, [pc, #60] @ (313440 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3133d0 │ │ │ │ ldr r3, [pc, #52] @ (313444 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3133e0 │ │ │ │ ldr r3, [pc, #32] @ (31343c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3133e0 │ │ │ │ ldr r0, [pc, #36] @ (313448 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3133e0 │ │ │ │ nop │ │ │ │ strb r2, [r5, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #174 @ 0xae │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031344c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -365275,15 +365275,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31355a │ │ │ │ ldr r1, [pc, #148] @ (313650 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31352e │ │ │ │ ldr r1, [pc, #128] @ (313648 ) │ │ │ │ @@ -365296,15 +365296,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (313654 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31352e │ │ │ │ ldr r3, [pc, #104] @ (313658 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 313500 │ │ │ │ ldr r3, [pc, #76] @ (313648 ) │ │ │ │ @@ -365315,45 +365315,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (31365c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 313500 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strb r0, [r3, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #160] @ (3136fc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313660 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365395,43 +365395,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (3136f8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313698 │ │ │ │ ldr r0, [pc, #52] @ (3136fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 313698 │ │ │ │ ldr r2, [pc, #48] @ (313700 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 313698 │ │ │ │ ldr r2, [pc, #28] @ (3136f8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 313698 │ │ │ │ ldr r0, [pc, #32] @ (313704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 313698 │ │ │ │ strb r0, [r3, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313708 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365480,25 +365480,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (3137a0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313768 │ │ │ │ ldr r0, [pc, #24] @ (3137a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 313768 │ │ │ │ strb r0, [r5, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #52 @ 0x34 │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003137a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365515,47 +365515,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 313806 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ ldr r3, [pc, #40] @ (313830 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3137e0 │ │ │ │ ldr r3, [pc, #32] @ (313834 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3137e0 │ │ │ │ ldr r0, [pc, #24] @ (313838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3137e0 │ │ │ │ strb r6, [r0, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #12 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031383c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -365622,26 +365622,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (313908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3138b2 │ │ │ │ nop │ │ │ │ strb r4, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031390c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 313964 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -365670,25 +365670,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (313970 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313934 │ │ │ │ ldr r0, [pc, #24] @ (313974 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop │ │ │ │ strb r2, [r6, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sl │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365914,15 +365914,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00313bb8 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -365960,36 +365960,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -366005,15 +366005,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -366022,40 +366022,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -366314,25 +366314,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (313fbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.w 54dec0 │ │ │ │ + b.w 54ded8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -366733,15 +366733,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 314098 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 314098 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -366808,49 +366808,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 3144dc │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 3144d4 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 314502 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -366942,25 +366942,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3146d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #132] @ (3146dc ) │ │ │ │ ldr r1, [pc, #132] @ (3146e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #116] @ (3146e4 ) │ │ │ │ ldr r2, [pc, #120] @ (3146e8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3146ec ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -366971,50 +366971,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #80] @ (3146f4 ) │ │ │ │ ldr r1, [pc, #84] @ (3146f8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3} │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ b.n 31484c │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -367030,25 +367030,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #316] @ (31486c ) │ │ │ │ ldr r1, [pc, #320] @ (314870 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (314874 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -367092,15 +367092,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (31487c ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -367120,39 +367120,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #252 @ 0xfc │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r0, #4] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ movs r5, r7 │ │ │ │ svc 200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367221,25 +367221,25 @@ │ │ │ │ bl 43d858 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 43ddb8 │ │ │ │ b.n 3148fc │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ mov r7, r0 │ │ │ │ blx 2259bc │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 43d858 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 43ddf0 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ @@ -367267,25 +367267,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (314a04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #76] @ (314a08 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (314a0c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #60] @ (314a10 ) │ │ │ │ ldr r2, [pc, #64] @ (314a14 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -367296,64 +367296,64 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf318003c │ │ │ │ + @ instruction: 0xf330003c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 314a78 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (314a7c ) │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (314a80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 314a68 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad68c │ │ │ │ + bl 6ad6a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22360c │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d8dc │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #176 @ 0xb0 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367373,31 +367373,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341530 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 314aa8 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 314b10 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -367417,32 +367417,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (314b6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341530 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3144b8 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (314cf8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367450,15 +367450,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (314d00 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -367472,15 +367472,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -367550,23 +367550,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -367617,15 +367617,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -367658,15 +367658,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341530 │ │ │ │ @@ -367676,19 +367676,19 @@ │ │ │ │ nop │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r3, #0 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r4, r5, r7} │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (315010 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -367699,15 +367699,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (315018 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 314eba │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -367824,19 +367824,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3f2c6c │ │ │ │ b.n 314f42 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r5, #4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 315aa0 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -368010,15 +368010,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [pc, #2296] @ 315ac0 │ │ │ │ ldr.w r3, [pc, #2264] @ 315aa4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -368039,15 +368039,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 315acc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 3153d2 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -368102,15 +368102,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 315ad8 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 3153d8 │ │ │ │ @@ -368309,15 +368309,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -368727,15 +368727,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -368792,39 +368792,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #904] @ 0x388 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ - ite ls │ │ │ │ - movls r3, r7 │ │ │ │ - ldrhi r6, [r7, r4] │ │ │ │ + ite ge │ │ │ │ + movge r3, r7 │ │ │ │ + ldrlt r6, [r7, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [sl, #232]! @ 0xe8 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + stc2l 0, cr0, [r2, #232] @ 0xe8 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [r8], #232 @ 0xe8 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + stc2 0, cr0, [r0, #-232] @ 0xffffff18 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsb r2, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r2, 315b5c │ │ │ │ + cbnz r2, 315b62 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3152f6 │ │ │ │ b.n 315420 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -369258,15 +369258,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 316720 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -369701,15 +369701,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341530 │ │ │ │ @@ -369717,15 +369717,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 3144b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #628] @ (316730 ) │ │ │ │ ldr r3, [pc, #580] @ (316704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369751,15 +369751,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (31673c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #552] @ (316740 ) │ │ │ │ ldr r3, [pc, #492] @ (316704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369813,15 +369813,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3144b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 315d14 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (31674c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (316704 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -369918,33 +369918,33 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #960] @ (316ad0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [pc, #616] @ (31697c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [pc, #400] @ (3168a8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ movs r4, r7 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ movs r3, r7 │ │ │ │ mov r6, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ movs r3, r7 │ │ │ │ cmp ip, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp lr, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r6, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -369972,15 +369972,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 316dd0 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316f06 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 316f06 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -370341,15 +370341,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (316ddc ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341530 │ │ │ │ @@ -370429,15 +370429,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (316dec ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 341530 │ │ │ │ @@ -370454,15 +370454,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341530 │ │ │ │ @@ -370502,37 +370502,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r6, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.u16 d0, d27, #10 │ │ │ │ - add r5, pc, #272 @ (adr r5, 316ef0 ) │ │ │ │ + vshr.u32 d0, d27, #18 │ │ │ │ + add r5, pc, #368 @ (adr r5, 316f50 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 5, r0, cr12, cr11, {1} │ │ │ │ - add r4, pc, #312 @ (adr r4, 316f28 ) │ │ │ │ + mcr2 0, 6, r0, cr4, cr11, {1} │ │ │ │ + add r4, pc, #408 @ (adr r4, 316f88 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #96 @ (adr r4, 316e58 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 316eb8 ) │ │ │ │ movs r3, r7 │ │ │ │ - mrc2 0, 2, r0, cr12, cr11, {1} │ │ │ │ + mrc2 0, 3, r0, cr4, cr11, {1} │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ @@ -370617,18 +370617,18 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 3169d2 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 316c5a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r2, #-236]! @ 0xffffff14 │ │ │ │ - add r3, pc, #96 @ (adr r3, 316f80 ) │ │ │ │ + stc2 0, cr0, [sl, #236] @ 0xec │ │ │ │ + add r3, pc, #192 @ (adr r3, 316fe0 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 316f32 │ │ │ │ ldr r0, [pc, #664] @ (3171c4 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -370853,63 +370853,63 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (317204 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r3, pc, #392 @ (adr r3, 317350 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 3173b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r7, #22 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r6, #19 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (317210 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r6, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 43d8dc │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 54f71c │ │ │ │ + bl 54f734 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 33c690 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -370942,15 +370942,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (317320 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3172ec │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31728a │ │ │ │ @@ -370974,35 +370974,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3172ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (317330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3172ac │ │ │ │ ldr r3, [pc, #32] @ (317334 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 3172a2 │ │ │ │ subs r0, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #16 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3173d8 ) │ │ │ │ @@ -371010,25 +371010,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3173e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #132] @ (3173e4 ) │ │ │ │ ldr r1, [pc, #132] @ (3173e8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #116] @ (3173ec ) │ │ │ │ ldr r2, [pc, #120] @ (3173f0 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (3173f4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371042,38 +371042,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r1, [pc, #72] @ (3173fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r0, #6] │ │ │ │ + strb r0, [r3, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 3174a4 │ │ │ │ + bgt.n 3174d4 │ │ │ │ movs r2, r7 │ │ │ │ - add lr, ip │ │ │ │ + add lr, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh.w r0, [r6, fp, lsl #3] │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + str.w r0, [lr, fp, lsl #3] │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ str r6, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmia r2!, {r2, r6, r7} │ │ │ │ @@ -371091,15 +371091,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (317460 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #52] @ (317464 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (317468 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371109,21 +371109,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf77c003b │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xf794003b │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ - stmdb sl!, {r2, r3, r4, r5} │ │ │ │ - ldmia r0!, {r3, r4, r5, r7} │ │ │ │ + strd r0, r0, [r2, #-240] @ 0xf0 │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -371239,15 +371239,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 341210 │ │ │ │ mov r0, r4 │ │ │ │ bl 3414e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (317620 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -371258,21 +371258,21 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43d2c8 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 31751a │ │ │ │ nop │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r5, #6 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ movs r5, r7 │ │ │ │ uxth r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371387,15 +371387,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (3177ac ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3176d6 │ │ │ │ ldr r0, [pc, #80] @ (3177b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3176d6 │ │ │ │ ldr r3, [pc, #72] @ (3177b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 317716 │ │ │ │ ldr r3, [pc, #52] @ (3177ac ) │ │ │ │ @@ -371404,36 +371404,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 317716 │ │ │ │ ldr r0, [pc, #52] @ (3177b8 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317716 │ │ │ │ nop │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cbz r0, 3177b6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r4, 3177aa │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d28, #12 │ │ │ │ + movs r4, r1 │ │ │ │ + movs r5, r7 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d28, #4 │ │ │ │ + movs r4, r2 │ │ │ │ + movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (3178d0 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -371502,15 +371504,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (3178e0 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3177fa │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -371529,29 +371531,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 317830 │ │ │ │ ldr r1, [pc, #36] @ (3178e4 ) │ │ │ │ ldr r0, [pc, #36] @ (3178e8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31781c │ │ │ │ nop │ │ │ │ adds r3, #54 @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 d16, d6, d28 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + vqadd.u64 d16, d14, d28 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 7, r0, cr14, cr12, {1} │ │ │ │ + vqadd.u8 d0, d6, d28 │ │ │ │ ldr r1, [pc, #124] @ (31796c ) │ │ │ │ ldr r3, [pc, #128] @ (317970 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 317906 │ │ │ │ movs r0, #0 │ │ │ │ @@ -371586,15 +371588,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (31797c ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (317980 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -371603,40 +371605,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr14, cr12, {1} │ │ │ │ - mcr2 0, 6, r0, cr12, cr12, {1} │ │ │ │ + mcr2 0, 7, r0, cr6, cr12, {1} │ │ │ │ + mcr2 0, 7, r0, cr4, cr12, {1} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (317a70 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (317a74 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (317a78 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #204] @ (317a7c ) │ │ │ │ ldr r1, [pc, #208] @ (317a80 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (317a84 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #196] @ (317a88 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 317a52 │ │ │ │ @@ -371687,32 +371689,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (317a90 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 3179ce │ │ │ │ ldr r0, [pc, #44] @ (317a94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3179ce │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf1fa003b │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + @ instruction: 0xf212003b │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ movs r3, r7 │ │ │ │ - mrc2 0, 6, r0, cr2, cr12, {1} │ │ │ │ - mrc2 0, 6, r0, cr12, cr12, {1} │ │ │ │ + mcr2 0, 7, r0, cr10, cr12, {1} │ │ │ │ + mrc2 0, 7, r0, cr4, cr12, {1} │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr4, cr12, {1} │ │ │ │ + mcr2 0, 2, r0, cr12, cr12, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (317c38 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -371829,30 +371831,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (317c54 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 317b96 │ │ │ │ ldr r3, [pc, #84] @ (317c58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 317ae6 │ │ │ │ ldr r3, [pc, #64] @ (317c50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 317ae6 │ │ │ │ ldr r0, [pc, #60] @ (317c5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 317ae6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -371867,18 +371869,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r4], {60} @ 0x3c │ │ │ │ + stc2l 0, cr0, [ip], #240 @ 0xf0 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr], {60} @ 0x3c │ │ │ │ + stc2 0, cr0, [r6], #240 @ 0xf0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ @@ -372578,15 +372580,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (31858c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 318250 │ │ │ │ ldr r0, [pc, #88] @ (318590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 318250 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 317248 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -372603,23 +372605,23 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3c2003c │ │ │ │ + @ instruction: 0xf3da003c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ bl 43d878 │ │ │ │ @@ -372748,15 +372750,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (318990 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 318698 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 317a98 │ │ │ │ b.n 318698 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -372915,15 +372917,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (31899c ) │ │ │ │ ldr r1, [pc, #192] @ (3189a0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 31865a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 43d858 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -372950,15 +372952,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (3189a8 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 318698 │ │ │ │ ldr r2, [pc, #96] @ (3189ac ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31886e │ │ │ │ @@ -372967,15 +372969,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31886e │ │ │ │ ldr r1, [pc, #80] @ (3189b0 ) │ │ │ │ ldr r0, [pc, #80] @ (3189b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 31886e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -372983,30 +372985,30 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf22e003c │ │ │ │ + movw r0, #24636 @ 0x603c │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d16, d0, d28 │ │ │ │ - bics.w r0, r6, #60 @ 0x3c │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + vqadd.s16 d16, d8, d28 │ │ │ │ + orr.w r0, lr, #60 @ 0x3c │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - and.w r0, r0, #60 @ 0x3c │ │ │ │ + ands.w r0, r8, #60 @ 0x3c │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d28, #6 │ │ │ │ - vmvn.i32 d16, #76 @ 0x0000004c │ │ │ │ + vshr.s16 d16, d28, #14 │ │ │ │ + vshr.s16 d16, d28, #4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 318f58 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w r1, [pc, #1420] @ 318f5c │ │ │ │ @@ -373211,15 +373213,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 318c7a │ │ │ │ ldr r1, [pc, #760] @ (318f68 ) │ │ │ │ ldr r0, [pc, #760] @ (318f6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 3185b8 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -373350,15 +373352,15 @@ │ │ │ │ bl 316f20 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (318f74 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3189ec │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 318eee │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -373378,15 +373380,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (318f7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 318a02 │ │ │ │ ldr r3, [pc, #196] @ (318f64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373398,30 +373400,30 @@ │ │ │ │ bpl.w 318a02 │ │ │ │ ldr r1, [pc, #200] @ (318f80 ) │ │ │ │ ldr r0, [pc, #200] @ (318f84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #188] @ (318f88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318c30 │ │ │ │ ldr r3, [pc, #136] @ (318f60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318c30 │ │ │ │ ldr r1, [pc, #168] @ (318f8c ) │ │ │ │ ldr r0, [pc, #172] @ (318f90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 318c30 │ │ │ │ ldr r2, [pc, #152] @ (318f88 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 318f00 │ │ │ │ ldr r2, [pc, #104] @ (318f60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -373444,55 +373446,55 @@ │ │ │ │ ldr r3, [pc, #56] @ (318f60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 318c9c │ │ │ │ ldr r0, [pc, #100] @ (318f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 318c9c │ │ │ │ ldr r1, [pc, #92] @ (318f9c ) │ │ │ │ ldr r0, [pc, #96] @ (318fa0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 318c48 │ │ │ │ nop │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], #240 @ 0xf0 │ │ │ │ - ldc 0, cr0, [r4], #240 @ 0xf0 │ │ │ │ + stcl 0, cr0, [r2], {60} @ 0x3c │ │ │ │ + stcl 0, cr0, [ip], {60} @ 0x3c │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r4, ip, rrx │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + adcs.w r0, ip, ip, rrx │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs.w r0, r8, ip, rrx │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + sbcs.w r0, r0, ip, rrx │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - orn r0, ip, ip, rrx │ │ │ │ + eor.w r0, r4, ip, rrx │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead0003c │ │ │ │ - @ instruction: 0xeade003c │ │ │ │ + @ instruction: 0xeae8003c │ │ │ │ + @ instruction: 0xeaf6003c │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #-240]! @ 0xf0 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + @ instruction: 0xe980003c │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - eor.w r0, r2, ip, rrx │ │ │ │ + eors.w r0, sl, ip, rrx │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -373550,15 +373552,15 @@ │ │ │ │ bhi.n 3190e2 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 3190d0 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -373585,15 +373587,15 @@ │ │ │ │ bhi.n 3190ec │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldr r2, [pc, #116] @ (319118 ) │ │ │ │ ldr r3, [pc, #108] @ (319110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373963,25 +373965,25 @@ │ │ │ │ nop │ │ │ │ adds r6, r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319138 │ │ │ │ + b.n 319168 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3191b4 │ │ │ │ + b.n 3191e4 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319118 │ │ │ │ + b.n 319148 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31913c │ │ │ │ + b.n 31916c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031948c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374074,19 +374076,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31958c ) │ │ │ │ ldr r0, [pc, #20] @ (319590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 318fd4 │ │ │ │ + b.n 319004 │ │ │ │ movs r4, r7 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319594 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374159,15 +374161,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 3195ea │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ b.n 3195ea │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4393a0 │ │ │ │ bl 43753c │ │ │ │ @@ -374187,19 +374189,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ asrs r4, r4, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #544] @ (3198b4 ) │ │ │ │ + ldr r7, [pc, #640] @ (319914 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 318ee4 │ │ │ │ + b.n 318f14 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 319680 │ │ │ │ + udf #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031969c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -374222,15 +374224,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 3196fa │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 6a1c04 │ │ │ │ + bl 6a1c1c │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 319736 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 319736 │ │ │ │ @@ -374239,15 +374241,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 319710 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 3196d8 │ │ │ │ ldr r2, [pc, #72] @ (31975c ) │ │ │ │ ldr r3, [pc, #68] @ (319758 ) │ │ │ │ add r2, pc │ │ │ │ @@ -374265,15 +374267,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 319710 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -374307,15 +374309,15 @@ │ │ │ │ cbz r1, 319798 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 319804 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 3197de │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -374417,25 +374419,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 6b3aa8 │ │ │ │ + bl 6b3ac0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 3197e0 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -374481,15 +374483,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 31995e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 3198fa │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -374505,27 +374507,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 31989c │ │ │ │ b.n 3198fa │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 31987c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 31989c │ │ │ │ b.n 3198fa │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (3199e8 ) │ │ │ │ @@ -374539,19 +374541,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ asrs r0, r3, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #192] @ (319aac ) │ │ │ │ + ldr r4, [pc, #288] @ (319b0c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319b8c │ │ │ │ + b.n 319bbc │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 319928 │ │ │ │ + bge.n 319958 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003199f4 : │ │ │ │ cbz r0, 319a02 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374567,19 +374569,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (319a30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #920] @ (319dc4 ) │ │ │ │ + ldr r3, [pc, #1016] @ (319e24 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319b38 │ │ │ │ + b.n 319b68 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 319ad4 │ │ │ │ + bge.n 319b04 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374668,15 +374670,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 319b7a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 319b4e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 319b4e │ │ │ │ @@ -374755,29 +374757,29 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ asrs r0, r0, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #288] @ (319d24 ) │ │ │ │ + ldr r2, [pc, #384] @ (319d84 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #184] @ (319cc4 ) │ │ │ │ + ldr r2, [pc, #280] @ (319d24 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + udf #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 68 @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #96] @ (319c78 ) │ │ │ │ + ldr r2, [pc, #192] @ (319cd8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #206 @ 0xce │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 319b24 │ │ │ │ + bhi.n 319b54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319c20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374805,19 +374807,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (319c7c ) │ │ │ │ ldr r0, [pc, #20] @ (319c80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #592] @ (319ecc ) │ │ │ │ + ldr r1, [pc, #688] @ (319f2c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 319c80 │ │ │ │ + bhi.n 319cb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374871,19 +374873,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (319d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #1008] @ (31a108 ) │ │ │ │ + ldr r1, [pc, #80] @ (319d68 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319c50 │ │ │ │ + ble.n 319c80 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 319de8 │ │ │ │ + bvc.n 319e18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319d20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374902,19 +374904,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (319d64 ) │ │ │ │ ldr r0, [pc, #20] @ (319d68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #696] @ (31a01c ) │ │ │ │ + ldr r0, [pc, #792] @ (31a07c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319e00 │ │ │ │ + ble.n 319e30 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 319d98 │ │ │ │ + bvc.n 319dc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319d6c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00319d70 : │ │ │ │ @@ -374994,31 +374996,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (319e5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #16] @ (319e50 ) │ │ │ │ + ldr r0, [pc, #112] @ (319eb0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 319d88 │ │ │ │ + bgt.n 319db8 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 319e98 │ │ │ │ + ble.n 319ec8 │ │ │ │ movs r4, r7 │ │ │ │ - blxns sp │ │ │ │ + ldr r0, [pc, #16] @ (319e5c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 319d64 │ │ │ │ + bgt.n 319d94 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 319e8c │ │ │ │ + ble.n 319ebc │ │ │ │ movs r4, r7 │ │ │ │ - blxns sl │ │ │ │ + blxns sp │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 319f40 │ │ │ │ + bgt.n 319d70 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 319e38 │ │ │ │ + ble.n 319e68 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319e60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375213,19 +375215,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31a064 ) │ │ │ │ ldr r0, [pc, #20] @ (31a068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, r8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 31a100 │ │ │ │ + bge.n 31a130 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 31a098 │ │ │ │ + bmi.n 31a0c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a06c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375291,15 +375293,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6b3a14 │ │ │ │ + bl 6b3a2c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (31a234 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375318,15 +375320,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 6b3aa8 │ │ │ │ + bl 6b3ac0 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -375356,15 +375358,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 31a1d6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6b3aa8 │ │ │ │ + bl 6b3ac0 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 31a168 │ │ │ │ blx 22360c │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 2259bc │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -375394,25 +375396,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (31a244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a1a8 │ │ │ │ lsrs r4, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31a290 │ │ │ │ + bls.n 31a2c0 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (31a49c ) │ │ │ │ @@ -375462,15 +375464,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31a31a │ │ │ │ ldr r0, [pc, #476] @ (31a4b4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a31a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 31a36e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -375536,15 +375538,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (31a4b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a300 │ │ │ │ ldr r0, [pc, #300] @ (31a4c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a300 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a2ae │ │ │ │ ldr r3, [pc, #280] @ (31a4c4 ) │ │ │ │ @@ -375555,29 +375557,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (31a4b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a2ae │ │ │ │ ldr r0, [pc, #256] @ (31a4c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a2ae │ │ │ │ ldr r2, [pc, #252] @ (31a4cc ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31a284 │ │ │ │ ldr r2, [pc, #208] @ (31a4b0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 31a284 │ │ │ │ ldr r0, [pc, #228] @ (31a4d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 31a284 │ │ │ │ ldr r3, [pc, #220] @ (31a4d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a342 │ │ │ │ @@ -375588,15 +375590,15 @@ │ │ │ │ bpl.n 31a342 │ │ │ │ ldr r0, [pc, #200] @ (31a4d8 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a342 │ │ │ │ ldr r3, [pc, #136] @ (31a4ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a31a │ │ │ │ ldr r3, [pc, #128] @ (31a4b0 ) │ │ │ │ @@ -375604,43 +375606,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a31a │ │ │ │ ldr r0, [pc, #156] @ (31a4dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a31a │ │ │ │ ldr r3, [pc, #148] @ (31a4e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a2ae │ │ │ │ ldr r3, [pc, #84] @ (31a4b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a2ae │ │ │ │ ldr r0, [pc, #124] @ (31a4e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a2ae │ │ │ │ ldr r3, [pc, #116] @ (31a4e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a300 │ │ │ │ ldr r3, [pc, #48] @ (31a4b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a300 │ │ │ │ ldr r0, [pc, #92] @ (31a4ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31a300 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r5, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -375648,43 +375650,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31a3d0 │ │ │ │ + bls.n 31a400 │ │ │ │ movs r4, r7 │ │ │ │ lsls r6, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31a50c │ │ │ │ + bls.n 31a53c │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 31a550 │ │ │ │ + bhi.n 31a580 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a48c │ │ │ │ + bvc.n 31a4bc │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31a4e0 │ │ │ │ + bls.n 31a510 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 31a52c │ │ │ │ + bhi.n 31a55c │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a488 │ │ │ │ + bvc.n 31a4b8 │ │ │ │ movs r4, r7 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 31a5a4 │ │ │ │ + bhi.n 31a5d4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a4f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -375738,19 +375740,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a584 ) │ │ │ │ ldr r0, [pc, #20] @ (31a588 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - rors r4, r6 │ │ │ │ + tst r4, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 31a5b4 │ │ │ │ + bhi.n 31a5e4 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a58c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375824,19 +375826,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ lsls r6, r4, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 31a6f8 │ │ │ │ + bvc.n 31a728 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a660 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375908,19 +375910,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ lsls r2, r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors r0, r4 │ │ │ │ + eors r0, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 31a62c │ │ │ │ + bvs.n 31a65c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a72c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0031a730 : │ │ │ │ @@ -375941,19 +375943,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a768 ) │ │ │ │ ldr r0, [pc, #20] @ (31a76c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ands r0, r2 │ │ │ │ + ands r0, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 31a7d0 │ │ │ │ + bvs.n 31a800 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a770 : │ │ │ │ cbz r0, 31a780 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375970,19 +375972,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a7ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 31a794 │ │ │ │ + bvs.n 31a7c4 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a7b0 : │ │ │ │ cbz r0, 31a7c0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375999,19 +376001,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a7ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 31a754 │ │ │ │ + bpl.n 31a784 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a7f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376049,19 +376051,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a868 ) │ │ │ │ ldr r0, [pc, #20] @ (31a86c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 31a8d0 │ │ │ │ + bpl.n 31a900 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a870 : │ │ │ │ cbz r0, 31a894 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -376084,19 +376086,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a8c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a880 │ │ │ │ + bmi.n 31a8b0 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a8c4 : │ │ │ │ cbz r0, 31a8d4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376113,19 +376115,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a900 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a840 │ │ │ │ + bmi.n 31a870 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a904 : │ │ │ │ cbz r0, 31a914 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376142,19 +376144,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a940 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31aa00 │ │ │ │ + bmi.n 31aa30 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r6} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a944 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031a948 : │ │ │ │ @@ -376416,15 +376418,15 @@ │ │ │ │ bpl.w 31adae │ │ │ │ ldr.w r0, [pc, #2300] @ 31b554 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31adb0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ba14 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -376579,88 +376581,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 31a9e4 │ │ │ │ ldr.w r0, [pc, #1796] @ 31b564 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa10 │ │ │ │ b.n 31ad9e │ │ │ │ ldr.w r0, [pc, #1764] @ 31b568 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa08 │ │ │ │ b.n 31ad82 │ │ │ │ ldr.w r0, [pc, #1732] @ 31b56c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa00 │ │ │ │ b.n 31ad66 │ │ │ │ ldr.w r0, [pc, #1692] @ 31b570 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aabe │ │ │ │ b.n 31ad2e │ │ │ │ ldr.w r0, [pc, #1656] @ 31b574 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa70 │ │ │ │ b.n 31acb4 │ │ │ │ ldr.w r0, [pc, #1632] @ 31b578 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa10 │ │ │ │ b.n 31ac42 │ │ │ │ ldr.w r0, [pc, #1600] @ 31b57c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa08 │ │ │ │ b.n 31ac24 │ │ │ │ ldr.w r3, [pc, #1568] @ 31b580 │ │ │ │ @@ -376673,19 +376675,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ae04 │ │ │ │ ldr.w r0, [pc, #1544] @ 31b584 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31ae04 │ │ │ │ ldr.w r0, [pc, #1532] @ 31b588 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31afa6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376696,15 +376698,15 @@ │ │ │ │ beq.w 31a9e4 │ │ │ │ b.n 31abbc │ │ │ │ ldr.w r0, [pc, #1480] @ 31b58c │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31afe4 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376774,23 +376776,23 @@ │ │ │ │ bpl.w 31ab58 │ │ │ │ ldr.w r0, [pc, #1248] @ 31b594 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31adb0 │ │ │ │ ldr.w r0, [pc, #1228] @ 31b598 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 31b134 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -376798,15 +376800,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31ab56 │ │ │ │ b.n 31b098 │ │ │ │ ldr.w r0, [pc, #1180] @ 31b59c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b118 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376843,15 +376845,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 31ab58 │ │ │ │ ldr.w r0, [pc, #1056] @ 31b5a4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376879,15 +376881,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 31aa88 │ │ │ │ ldr r0, [pc, #960] @ (31b5ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa70 │ │ │ │ b.n 31b1c0 │ │ │ │ ldr r3, [pc, #940] @ (31b5b0 ) │ │ │ │ @@ -376948,20 +376950,20 @@ │ │ │ │ bpl.w 31adae │ │ │ │ ldr r0, [pc, #784] @ (31b5b4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31adb0 │ │ │ │ ldr r0, [pc, #764] @ (31b5b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376969,37 +376971,37 @@ │ │ │ │ beq.w 31aabe │ │ │ │ b.n 31b224 │ │ │ │ ldr r0, [pc, #732] @ (31b5bc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa10 │ │ │ │ b.n 31b28e │ │ │ │ ldr r0, [pc, #700] @ (31b5c0 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa08 │ │ │ │ b.n 31b272 │ │ │ │ ldr r0, [pc, #672] @ (31b5c4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377088,44 +377090,44 @@ │ │ │ │ bpl.w 31adae │ │ │ │ ldr r0, [pc, #396] @ (31b5d0 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31adb0 │ │ │ │ ldr r0, [pc, #376] @ (31b5d4 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa08 │ │ │ │ b.n 31b410 │ │ │ │ ldr r0, [pc, #348] @ (31b5d8 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa10 │ │ │ │ b.n 31b42c │ │ │ │ ldr r0, [pc, #316] @ (31b5dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b4b8 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -377136,15 +377138,15 @@ │ │ │ │ beq.w 31a9e4 │ │ │ │ b.n 31b3b0 │ │ │ │ ldr r0, [pc, #264] @ (31b5e0 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31b4f4 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -377179,84 +377181,84 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 31b64c │ │ │ │ + bne.n 31b47c │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #768] @ (31b85c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r0, #-364] @ 0xfffffe94 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 31b5a0 │ │ │ │ + bne.n 31b5d0 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 31b4e8 │ │ │ │ + beq.n 31b518 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b54c │ │ │ │ + beq.n 31b57c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ ldr.w r3, [pc, #1236] @ 31babc │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -377288,47 +377290,47 @@ │ │ │ │ bpl.w 31aa88 │ │ │ │ ldr.w r0, [pc, #1140] @ 31bac0 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31adb0 │ │ │ │ ldr.w r0, [pc, #1116] @ 31bac4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa76 │ │ │ │ b.n 31b5fc │ │ │ │ ldr.w r0, [pc, #1084] @ 31bac8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa88 │ │ │ │ b.n 31b634 │ │ │ │ ldr.w r0, [pc, #1052] @ 31bacc │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa7e │ │ │ │ b.n 31b618 │ │ │ │ ldr r3, [pc, #996] @ (31babc ) │ │ │ │ @@ -377350,22 +377352,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31ab58 │ │ │ │ ldr r0, [pc, #964] @ (31bad0 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31adb0 │ │ │ │ ldr r0, [pc, #944] @ (31bad4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377414,47 +377416,47 @@ │ │ │ │ bpl.w 31aa88 │ │ │ │ ldr r0, [pc, #788] @ (31bad8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31adb0 │ │ │ │ ldr r0, [pc, #764] @ (31badc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa76 │ │ │ │ b.n 31b776 │ │ │ │ ldr r0, [pc, #736] @ (31bae0 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa88 │ │ │ │ b.n 31b7ae │ │ │ │ ldr r0, [pc, #704] @ (31bae4 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa7e │ │ │ │ b.n 31b792 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -377500,52 +377502,52 @@ │ │ │ │ bpl.w 31b376 │ │ │ │ ldr r0, [pc, #560] @ (31bae8 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31adb0 │ │ │ │ ldr r0, [pc, #540] @ (31baec ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31b376 │ │ │ │ b.n 31b8a0 │ │ │ │ ldr r3, [pc, #456] @ (31babc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31b35a │ │ │ │ ldr r0, [pc, #496] @ (31baf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 31b360 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 31aa3e │ │ │ │ ldr r0, [pc, #468] @ (31baf4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31adb0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (31baf8 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (31bafc ) │ │ │ │ ldr r0, [pc, #440] @ (31bb00 ) │ │ │ │ @@ -377687,75 +377689,81 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r2, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ + movs r4, r7 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ + movs r4, r7 │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r4!, {r2, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r2, r4} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + movs r4, r7 │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmia r4!, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #146 @ 0x92 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ @@ -377765,57 +377773,51 @@ │ │ │ │ movs r4, r7 │ │ │ │ stmia r4!, {r1, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #98 @ 0x62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r4, r7 │ │ │ │ cmp r4, #234 @ 0xea │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r3!, {r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ - movs r4, r7 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031bbb4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377841,19 +377843,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bc08 ) │ │ │ │ ldr r0, [pc, #20] @ (31bc0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377875,19 +377877,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bc60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #32 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb838 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc64 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377908,19 +377910,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bcb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bcb4 : │ │ │ │ cbz r0, 31bcc4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377937,19 +377939,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bcf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bcf8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377972,19 +377974,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bd44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #60 @ 0x3c │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bd48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377996,15 +377998,15 @@ │ │ │ │ cbz r2, 31bd68 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 31bd8a │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378028,19 +378030,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bdc4 ) │ │ │ │ ldr r0, [pc, #20] @ (31bdc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r5, r1, #1 │ │ │ │ - it le │ │ │ │ - movle r4, r7 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + nop {15} │ │ │ │ + movs r4, r7 │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bdcc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378061,20 +378063,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (31be14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itee hi │ │ │ │ - movhi r4, r7 │ │ │ │ - @ instruction: 0xb66c │ │ │ │ - lslls r6, r0, #1 │ │ │ │ + itte ge │ │ │ │ + movge r4, r7 │ │ │ │ + @ instruction: 0xb684 │ │ │ │ + lsllt r6, r0, #1 │ │ │ │ │ │ │ │ 0031be18 : │ │ │ │ cbz r0, 31be2e │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -378092,19 +378094,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31be58 ) │ │ │ │ ldr r0, [pc, #20] @ (31be5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itt mi │ │ │ │ - movmi r4, r7 │ │ │ │ - @ instruction: 0xb622 │ │ │ │ + itt pl │ │ │ │ + movpl r4, r7 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031be60 : │ │ │ │ cbz r0, 31be70 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -378121,19 +378123,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ittt eq │ │ │ │ - moveq r4, r7 │ │ │ │ - pusheq {r5, r6, r7, lr} │ │ │ │ + itte ne │ │ │ │ + movne r4, r7 │ │ │ │ + pushne {r3, r4, r5, r6, r7, lr} │ │ │ │ lsleq r6, r0, #1 │ │ │ │ │ │ │ │ 0031bea4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378194,15 +378196,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (31bfa8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31bf46 │ │ │ │ ldr r0, [pc, #112] @ (31bfb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -378219,19 +378221,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (31bfb8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31befc │ │ │ │ ldr r0, [pc, #56] @ (31bfbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31bed0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31bf2c │ │ │ │ b.n 31bf46 │ │ │ │ @@ -378241,21 +378243,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031bfc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -378335,15 +378337,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31c1ca │ │ │ │ movs r5, #0 │ │ │ │ b.n 31c0b4 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c216 │ │ │ │ @@ -378370,26 +378372,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (31c290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c020 │ │ │ │ ldr r0, [pc, #432] @ (31c294 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c020 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 31c242 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b38f4 │ │ │ │ + bl 6b390c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c094 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 31c172 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -378400,20 +378402,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1bd4 │ │ │ │ + bl 6a1bec │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 6a1c04 │ │ │ │ + bl 6a1c1c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 31c15c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -378425,23 +378427,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ b.n 31c0b4 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c094 │ │ │ │ b.n 31c11c │ │ │ │ ldr r3, [pc, #268] @ (31c298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378449,55 +378451,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (31c290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 31bff8 │ │ │ │ ldr r0, [pc, #248] @ (31c29c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31bff8 │ │ │ │ ldr r3, [pc, #244] @ (31c2a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c0c0 │ │ │ │ ldr r3, [pc, #216] @ (31c290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c0c0 │ │ │ │ ldr r0, [pc, #228] @ (31c2a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c0c0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 31c106 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31c094 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1bd4 │ │ │ │ + bl 6a1bec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 6a1c04 │ │ │ │ + bl 6a1c1c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 31c160 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -378511,15 +378513,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (31c290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31c020 │ │ │ │ ldr r0, [pc, #112] @ (31c2ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c020 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 31c106 │ │ │ │ ldr r3, [pc, #100] @ (31c2b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -378529,15 +378531,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (31c290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31c020 │ │ │ │ ldr r0, [pc, #80] @ (31c2b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c020 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 31c0b4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeb34005b │ │ │ │ tst r4, r5 │ │ │ │ @@ -378546,31 +378548,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeae6005b │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ sbcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - itet │ │ │ │ - mov r4, r7 │ │ │ │ - addal r0, r2, #4 │ │ │ │ - mov r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ + movs r4, r7 │ │ │ │ + adds r0, r2, #4 │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - itte le │ │ │ │ - movle r4, r7 │ │ │ │ - movle r4, #80 @ 0x50 │ │ │ │ - movgt r0, r0 │ │ │ │ - stmia r0!, {} │ │ │ │ + itee │ │ │ │ + mov r4, r7 │ │ │ │ + moval r4, #80 @ 0x50 │ │ │ │ + moval r0, r0 │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031c2b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378617,15 +378619,15 @@ │ │ │ │ bhi.n 31c32c │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 31c39e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ mov r0, r4 │ │ │ │ bl 31a248 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -378636,15 +378638,15 @@ │ │ │ │ bhi.n 31c360 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 31c398 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b3864 │ │ │ │ + bl 6b387c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c430 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (31c4dc ) │ │ │ │ ldr r3, [pc, #352] @ (31c4d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378693,24 +378695,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c306 │ │ │ │ ldr r0, [pc, #264] @ (31c4ec ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c306 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c49a │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c374 │ │ │ │ ldr r0, [pc, #244] @ (31c4f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 31c456 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 31c4b8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378723,15 +378725,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (31c4e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31c3f4 │ │ │ │ ldr r0, [pc, #208] @ (31c4f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c3f4 │ │ │ │ ldr r3, [pc, #200] @ (31c4fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c372 │ │ │ │ ldr r3, [pc, #168] @ (31c4e4 ) │ │ │ │ @@ -378740,30 +378742,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c372 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (31c500 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c372 │ │ │ │ cbz r2, 31c474 │ │ │ │ ldr r3, [pc, #168] @ (31c504 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31c474 │ │ │ │ ldr r3, [pc, #128] @ (31c4e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31c474 │ │ │ │ ldr r0, [pc, #156] @ (31c508 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movs r7, #16 │ │ │ │ b.n 31c308 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31c3f4 │ │ │ │ ldr r3, [pc, #140] @ (31c50c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -378772,29 +378774,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (31c4e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 31c3f4 │ │ │ │ ldr r0, [pc, #124] @ (31c510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c3f4 │ │ │ │ ldr r3, [pc, #120] @ (31c514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c3f4 │ │ │ │ ldr r3, [pc, #60] @ (31c4e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31c3f4 │ │ │ │ ldr r0, [pc, #104] @ (31c518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c3f4 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c478 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31c3ce │ │ │ │ b.n 31c306 │ │ │ │ @@ -378810,38 +378812,38 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - itee lt │ │ │ │ - movlt r4, r7 │ │ │ │ - bkpt 0x00de │ │ │ │ - movge r4, r7 │ │ │ │ + itet gt │ │ │ │ + movgt r4, r7 │ │ │ │ + bkpt 0x00f6 │ │ │ │ + movgt r4, r7 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - itt ge │ │ │ │ - movge r4, r7 │ │ │ │ - strhge r4, [r2, r4] │ │ │ │ + itt lt │ │ │ │ + movlt r4, r7 │ │ │ │ + strhlt r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itte al │ │ │ │ - moval r4, r7 │ │ │ │ - ldral r5, [pc, #544] @ (31c728 ) │ │ │ │ + ittt │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r5, [pc, #544] @ (31c728 ) │ │ │ │ mov r0, r0 │ │ │ │ - bkpt 0x00aa │ │ │ │ + bkpt 0x00c2 │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ba │ │ │ │ + bkpt 0x00d2 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sevl │ │ │ │ - movs r4, r7 │ │ │ │ + it vs │ │ │ │ + movvs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ movcs r0, #0 │ │ │ │ @@ -378866,15 +378868,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31c570 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ asrs r2, r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -378922,27 +378924,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (31c614 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31c5e4 │ │ │ │ ldr r0, [pc, #24] @ (31c618 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c5e4 │ │ │ │ ldr r0, [pc, #20] @ (31c61c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 31c5e4 │ │ │ │ b.n 31c0bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00ac │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (31c6d4 ) │ │ │ │ @@ -378950,25 +378952,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (31c6dc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #152] @ (31c6e0 ) │ │ │ │ ldr r1, [pc, #152] @ (31c6e4 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #136] @ (31c6e8 ) │ │ │ │ ldr r3, [pc, #140] @ (31c6ec ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (31c6f0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -378985,52 +378987,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #88] @ (31c6fc ) │ │ │ │ ldr r1, [pc, #88] @ (31c700 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf1fe0041 │ │ │ │ - add r5, pc, #312 @ (adr r5, 31c81c ) │ │ │ │ + @ instruction: 0xf2160041 │ │ │ │ + add r5, pc, #408 @ (adr r5, 31c87c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #1016] @ (31cae0 ) │ │ │ │ + ldr r3, [pc, #88] @ (31c740 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x006c │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x0058 │ │ │ │ + bkpt 0x0070 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r6, [r2, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -379083,19 +379085,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31c794 ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd518 │ │ │ │ ldr r0, [pc, #16] @ (31c798 ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd518 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (31c828 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -379104,26 +379106,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (31c830 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (31c834 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (31c838 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #88] @ (31c83c ) │ │ │ │ ldr r2, [pc, #92] @ (31c840 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -379132,42 +379134,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (31c844 ) │ │ │ │ ldr r1, [pc, #76] @ (31c848 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - orn r0, r4, #65 @ 0x41 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + orns r0, ip, #65 @ 0x41 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r3, #20] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #640 @ (adr r3, 31cac8 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 31cb28 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #320] @ (31c98c ) │ │ │ │ + ldr r1, [pc, #416] @ (31c9ec ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (31c904 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -379175,23 +379177,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (31c90c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #152] @ (31c910 ) │ │ │ │ ldr r1, [pc, #156] @ (31c914 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 31c8ea │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -379226,23 +379228,23 @@ │ │ │ │ bl 3194f4 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31a520 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 31c892 │ │ │ │ nop │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #200 @ (adr r3, 31c9d4 ) │ │ │ │ + add r3, pc, #296 @ (adr r3, 31ca34 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #912] @ (31cca0 ) │ │ │ │ + ldr r0, [pc, #1008] @ (31cd00 ) │ │ │ │ movs r3, r7 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 31c930 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -379261,15 +379263,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31c9a4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33c83c │ │ │ │ cbz r0, 31c978 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -379286,19 +379288,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #288 @ (adr r2, 31cac4 ) │ │ │ │ + add r2, pc, #384 @ (adr r2, 31cb24 ) │ │ │ │ movs r3, r7 │ │ │ │ - blx pc │ │ │ │ + ldr r0, [pc, #64] @ (31c9e8 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 31caac │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -379315,15 +379317,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -379381,23 +379383,23 @@ │ │ │ │ bl 43d858 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 43daa8 │ │ │ │ b.n 31ca58 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r2, #7 │ │ │ │ + subs r0, r5, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 31cd34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #816 @ (adr r1, 31cde8 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 31ce48 ) │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bxns pc │ │ │ │ + blxns r2 │ │ │ │ movs r3, r7 │ │ │ │ b.n 31cc24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379433,30 +379435,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (31cb54 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33e01c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31cb36 │ │ │ │ b.n 31caf8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31cb08 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 31cd24 ) │ │ │ │ + add r0, pc, #560 @ (adr r0, 31cd84 ) │ │ │ │ movs r3, r7 │ │ │ │ - mov r4, r4 │ │ │ │ + mov r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (31ccd0 ) │ │ │ │ @@ -379475,15 +379477,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -379572,23 +379574,23 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ svc 140 @ 0x8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #96 @ (adr r0, 31cd3c ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 31cd9c ) │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, fp │ │ │ │ movs r3, r7 │ │ │ │ udf #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379598,15 +379600,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (31cdc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 22360c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 31cd74 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -379618,75 +379620,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 31cd8c │ │ │ │ ldr r4, [pc, #124] @ (31cdd0 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (31cdd4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (31cdd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33ca14 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 3194f4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 31a520 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 31cd22 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33e070 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31cd9a │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 33d4bc │ │ │ │ b.n 31cd52 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r5, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb80e │ │ │ │ + @ instruction: 0xb826 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb83a │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ movs r3, r7 │ │ │ │ - mvns r6, r5 │ │ │ │ + add r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (31cf98 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -379706,15 +379708,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379826,29 +379828,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (31cfb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 2252b0 <__printf_chk@plt+0x4> │ │ │ │ b.n 31cf76 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ble.n 31cfb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ movs r3, r7 │ │ │ │ - orrs r4, r7 │ │ │ │ + muls r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ blt.n 31cf34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (31d2e0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -379858,15 +379860,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (31d2ec ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #776] @ (31d2f0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -379951,15 +379953,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -379971,15 +379973,15 @@ │ │ │ │ blt.n 31d1f6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 33e01c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31d124 │ │ │ │ @@ -379992,15 +379994,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (31d310 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 43d328 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -380008,15 +380010,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (31d314 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -380072,23 +380074,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #232] @ (31d330 ) │ │ │ │ ldr r1, [pc, #236] @ (31d334 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fa8c │ │ │ │ cbnz r0, 31d2be │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -380125,63 +380127,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (31d340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r4, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - eors r4, r6 │ │ │ │ + lsls r4, r1 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r5, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31d0f4 │ │ │ │ + b.n 31d124 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r2, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, 31d366 │ │ │ │ + cbz r0, 31d36c │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 31d38a │ │ │ │ + cbz r2, 31d390 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 31d396 │ │ │ │ + cbz r4, 31d39c │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31cf40 │ │ │ │ + b.n 31cf70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r5!, {r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r4 │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -380215,15 +380217,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (31d488 ) │ │ │ │ ldr r1, [pc, #236] @ (31d48c ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d3c4 │ │ │ │ bl 33d61c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31d470 │ │ │ │ @@ -380252,15 +380254,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (31d498 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d420 │ │ │ │ bl 33d61c │ │ │ │ cbnz r0, 31d450 │ │ │ │ mov r0, r8 │ │ │ │ @@ -380298,35 +380300,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (31d4a8 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (31d4ac ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - asrs r2, r6, #23 │ │ │ │ + asrs r2, r1, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r6, 31d4b0 │ │ │ │ + cbz r6, 31d4b6 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 31d4e2 │ │ │ │ + sxth r2, r0 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 31d4b4 │ │ │ │ + cbz r0, 31d4ba │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 31d4dc │ │ │ │ + cbz r2, 31d4e2 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 31d54c │ │ │ │ sub sp, #8 │ │ │ │ @@ -380337,15 +380339,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -380378,19 +380380,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31d344 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (31d6b8 ) │ │ │ │ @@ -380423,15 +380425,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -380502,19 +380504,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 31d5ec │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r7, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ movs r3, r7 │ │ │ │ bmi.n 31d5e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -380603,15 +380605,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -380651,15 +380653,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [pc, #1420] @ 31de00 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 319d70 │ │ │ │ @@ -380728,15 +380730,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 31ddb0 │ │ │ │ ldr.w r0, [pc, #1236] @ 31de1c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -380790,15 +380792,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 31de20 │ │ │ │ ldr.w r1, [pc, #1048] @ 31de24 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 319ea0 │ │ │ │ cbnz r0, 31da30 │ │ │ │ @@ -380948,15 +380950,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -381034,15 +381036,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #268] @ (31de00 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -381132,61 +381134,61 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 31de14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bcc.n 31dd70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r0, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #0] │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #138 @ 0x8a │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #192] @ (31dec4 ) │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 31dd08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ movs r4, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 31ddd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r2, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #872 @ (adr r7, 31e1b0 ) │ │ │ │ + add r7, pc, #968 @ (adr r7, 31e210 ) │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #784 @ (adr r7, 31e160 ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 31e1c0 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31de6e │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31de7c │ │ │ │ @@ -381325,19 +381327,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 31dec6 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 31def0 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 31e100 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 31e160 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #896 @ (adr r7, 31e35c ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 31e3bc ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 31ecbc │ │ │ │ @@ -381472,15 +381474,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31bcb4 │ │ │ │ @@ -381539,15 +381541,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -381669,15 +381671,15 @@ │ │ │ │ b.n 31e446 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -381716,15 +381718,15 @@ │ │ │ │ beq.w 31e59a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382051,15 +382053,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382100,15 +382102,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -382137,15 +382139,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 31e4c6 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -382243,15 +382245,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 31e712 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -382433,48 +382435,48 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 2232fc │ │ │ │ ldmia r3!, {r2, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + adds r0, #0 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r5, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ - stc2l 0, cr0, [r2], #304 @ 0x130 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + ldc2l 0, cr0, [sl], #304 @ 0x130 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #84] @ (31ed64 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (31ed68 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -382500,25 +382502,25 @@ │ │ │ │ ldr r0, [pc, #40] @ (31ed7c ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [sl], #-304 @ 0xfffffed0 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldc2 0, cr0, [r2], {76} @ 0x4c │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ movs r4, r7 │ │ │ │ - mrrc2 0, 4, r0, r2, cr12 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + stc2l 0, cr0, [sl], #-304 @ 0xfffffed0 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 31f1c8 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -382624,15 +382626,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -382713,15 +382715,15 @@ │ │ │ │ bne.w 3201a4 │ │ │ │ ldr r1, [pc, #536] @ (31f1ec ) │ │ │ │ ldr r0, [pc, #540] @ (31f1f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 43d858 │ │ │ │ ldr r2, [pc, #504] @ (31f1f4 ) │ │ │ │ @@ -382835,15 +382837,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (31f204 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -382890,35 +382892,35 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ pop {r1, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfac6004c │ │ │ │ - ldrb r0, [r2, #19] │ │ │ │ + @ instruction: 0xfade004c │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 31f23e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ cbnz r6, 31f23a │ │ │ │ lsls r3, r3, #1 │ │ │ │ rev r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str??.w r0, [ip, ip] │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + strb.w r0, [r4, #76] @ 0x4c │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ cbnz r6, 31f226 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 31f850 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 31f854 │ │ │ │ movs r6, #0 │ │ │ │ @@ -382931,15 +382933,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -383059,15 +383061,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383106,15 +383108,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 31cb58 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383144,15 +383146,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -383252,15 +383254,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (31f878 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -383341,15 +383343,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (31f884 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31edc2 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31f780 │ │ │ │ @@ -383471,44 +383473,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (31f890 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2252ac <__printf_chk@plt> │ │ │ │ - @ instruction: 0xf774004c │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + @ instruction: 0xf78c004c │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r0, #5 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ movs r4, r7 │ │ │ │ push {r1, r5, r6, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ubfx r0, r0, #1, #13 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + @ instruction: 0xf3d8004c │ │ │ │ + strb r2, [r4, #23] │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf2b2004c │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + movt r0, #41036 @ 0xa04c │ │ │ │ + strb r6, [r1, #19] │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ uxtb r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -384298,33 +384300,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (32020c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ - b.n 32018c │ │ │ │ + b.n 3201bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 320168 │ │ │ │ + b.n 320198 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (320218 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bgt.n 320260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384333,36 +384335,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (3202e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (3202e4 ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (3202e8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #140] @ (3202ec ) │ │ │ │ ldr r1, [pc, #144] @ (3202f0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c424 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -384373,15 +384375,15 @@ │ │ │ │ bl 307814 │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d328 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (3202f4 ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -384390,26 +384392,26 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 43d858 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d2c8 │ │ │ │ nop │ │ │ │ - ldmdb r4!, {r2, r3, r6} │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strd r0, r0, [ip, #-304] @ 0x130 │ │ │ │ + strb r6, [r7, #23] │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #312] @ (320428 ) │ │ │ │ + ldr r5, [pc, #408] @ (320488 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r6, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384419,23 +384421,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (320364 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #64] @ (320368 ) │ │ │ │ ldr r1, [pc, #68] @ (32036c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (320370 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -384444,18 +384446,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xe856004c │ │ │ │ - ldr r4, [pc, #624] @ (3205d4 ) │ │ │ │ + strd r0, r0, [lr], #-304 @ 0x130 │ │ │ │ + ldr r4, [pc, #720] @ (320634 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ mov lr, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 320364 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384472,37 +384474,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (3203d8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 553074 │ │ │ │ + bl 55308c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55396c │ │ │ │ + bl 553984 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #100 @ 0x64 │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 320424 │ │ │ │ sub sp, #8 │ │ │ │ @@ -384513,28 +384515,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (32042c ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6886b4 │ │ │ │ - b.n 32030c │ │ │ │ + b.w 6886cc │ │ │ │ + b.n 32033c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 3204d8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -384552,23 +384554,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6886b4 │ │ │ │ + bl 6886cc │ │ │ │ cbnz r0, 3204b4 │ │ │ │ ldr r2, [pc, #88] @ (3204ec ) │ │ │ │ ldr r3, [pc, #76] @ (3204e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -384587,27 +384589,27 @@ │ │ │ │ bl 3dcc14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 3204ca │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 320490 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 320318 │ │ │ │ + b.n 320348 │ │ │ │ lsls r4, r1, #1 │ │ │ │ add r6, pc, #728 @ (adr r6, 3207b8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ add r6, pc, #480 @ (adr r6, 3206d0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -384688,19 +384690,19 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #984 @ (adr r5, 320990 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #768 @ (adr r5, 3208c0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 3201a4 │ │ │ │ + b.n 3201d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (320794 ) │ │ │ │ @@ -384713,33 +384715,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (320798 ) │ │ │ │ ldr r1, [pc, #424] @ (32079c ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (3207a0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #416] @ (3207a4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r1, [pc, #388] @ (3207a8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ bl 3e63ac │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 320782 │ │ │ │ ldr r5, [pc, #364] @ (3207ac ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 3207b0 │ │ │ │ @@ -384773,15 +384775,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3abb78 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 320760 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -384827,24 +384829,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3abcb4 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 320718 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 540f38 │ │ │ │ + bl 540f50 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 32074a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 3206e0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -384855,57 +384857,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (3207c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r1, [pc, #84] @ (3207c8 ) │ │ │ │ ldr r0, [pc, #88] @ (3207cc ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3e8efc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - b.n 320300 │ │ │ │ + b.n 320330 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 320830 │ │ │ │ + bcc.n 320860 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #704] @ (320a64 ) │ │ │ │ + ldr r1, [pc, #800] @ (320ac4 ) │ │ │ │ movs r2, r7 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #528] @ (3209bc ) │ │ │ │ + ldr r2, [pc, #624] @ (320a1c ) │ │ │ │ movs r4, r7 │ │ │ │ - b.n 32024c │ │ │ │ + b.n 32027c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 320140 │ │ │ │ + b.n 320170 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003207d0 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 3b988c │ │ │ │ nop │ │ │ │ @@ -385149,15 +385151,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b87a8 │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ movs r4, #0 │ │ │ │ b.n 3209aa │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 320a86 │ │ │ │ ldr r3, [pc, #112] @ (320b10 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (320b18 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -385196,21 +385198,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #376 @ (adr r2, 320c84 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r1, pc, #376 @ (adr r1, 320c88 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (320c44 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320b24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385228,52 +385230,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r1, [pc, #264] @ (320c70 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 320c74 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #248] @ (320c78 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 552050 │ │ │ │ + bl 551e04 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #208] @ (320c7c ) │ │ │ │ ldr r1, [pc, #212] @ (320c80 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 320c0e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 320be2 │ │ │ │ @@ -385333,41 +385335,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (320c94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, lr │ │ │ │ + add ip, r1 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 320d14 │ │ │ │ + b.n 320d44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r0, fp │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #304] @ (320db8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #1008] @ (321088 ) │ │ │ │ + ldr r4, [pc, #80] @ (320ce8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00320c98 : │ │ │ │ b.w 3b87a8 │ │ │ │ │ │ │ │ 00320c9c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -385396,25 +385398,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (320cfc ) │ │ │ │ ldr r0, [pc, #32] @ (320d00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r0, #6] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320d04 : │ │ │ │ b.w 3b9118 │ │ │ │ │ │ │ │ 00320d08 : │ │ │ │ b.w 3b918c │ │ │ │ @@ -385503,52 +385505,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r8, [pc, #1304] @ 321308 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 32130c │ │ │ │ ldr.w r7, [pc, #1304] @ 321310 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ - bl 552050 │ │ │ │ + bl 551e04 │ │ │ │ + bl 552068 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r2, [pc, #1244] @ 321314 │ │ │ │ ldr.w r1, [pc, #1244] @ 321318 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 320e60 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -385594,60 +385596,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 321328 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1084] @ 32132c │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r1, [pc, #1056] @ 321330 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 320f2a │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 320f8a │ │ │ │ mov r0, r5 │ │ │ │ - bl 540ed8 │ │ │ │ + bl 540ef0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320f24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (321334 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ cbz r6, 320f54 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 540f38 │ │ │ │ + bl 540f50 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 320f48 │ │ │ │ ldr r0, [pc, #992] @ (321338 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r2, [pc, #988] @ (32133c ) │ │ │ │ ldr r3, [pc, #912] @ (3212f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -385698,15 +385700,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 32105a │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3abb78 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320fe2 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -385716,15 +385718,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ bl 3e8efc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3b8ec4 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -385732,15 +385734,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3205cc │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 320f54 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 540f38 │ │ │ │ + bl 540f50 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 32104c │ │ │ │ b.n 320f54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 320fa6 │ │ │ │ @@ -385867,47 +385869,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (321364 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #460] @ (321368 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r1, [pc, #436] @ (32136c ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 3e63ac │ │ │ │ bl 3e8efc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 3211f8 │ │ │ │ ldr r0, [pc, #396] @ (321370 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3205cc │ │ │ │ b.n 320f5e │ │ │ │ movs r4, #0 │ │ │ │ @@ -385937,15 +385939,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3212bc │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 53de54 │ │ │ │ + bl 53de6c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 321230 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ba134 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 321230 │ │ │ │ @@ -385958,25 +385960,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6ab148 │ │ │ │ + bl 6ab160 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 3212b4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 53de54 │ │ │ │ + bl 53de6c │ │ │ │ cbz r0, 3212a6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ba134 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3211fc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -385990,15 +385992,15 @@ │ │ │ │ b.n 3210bc │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 321216 │ │ │ │ ldr r0, [pc, #184] @ (321380 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 320f5e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -386006,83 +386008,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r6 │ │ │ │ + tst r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 3212a8 │ │ │ │ + ble.n 3212d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 3212a4 │ │ │ │ + bgt.n 3212d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r0 │ │ │ │ + lsrs r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbcs r0, r3 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r7, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 321348 │ │ │ │ + bgt.n 321378 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #304] @ (321484 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 321380 │ │ │ │ + bge.n 3213b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #616 @ (adr r6, 3215d4 ) │ │ │ │ + add r6, pc, #712 @ (adr r6, 321634 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r7, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 3213e8 │ │ │ │ + bls.n 321418 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321384 : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32138e │ │ │ │ bx r3 │ │ │ │ @@ -386191,25 +386193,25 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 321518 │ │ │ │ + bvc.n 321548 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ movs r4, r7 │ │ │ │ - mvns r6, r6 │ │ │ │ + add r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 3214f0 │ │ │ │ + bvc.n 321520 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r5, #30] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003214ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -386288,15 +386290,15 @@ │ │ │ │ bge.n 32152e │ │ │ │ blx 223bf0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (3215fc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 32159c │ │ │ │ movs r2, #0 │ │ │ │ @@ -386341,27 +386343,27 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 3215bc │ │ │ │ + bpl.n 3215ec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 321578 │ │ │ │ + bpl.n 3215a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321618 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386372,28 +386374,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (321658 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (32165c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvs.n 321710 │ │ │ │ + bvs.n 321740 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321660 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386405,29 +386407,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (3216ac ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 3216c8 │ │ │ │ + bvs.n 3216f8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r7, #1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003216b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386439,28 +386441,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 321678 │ │ │ │ + bpl.n 3216a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #31] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321700 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386472,28 +386474,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 321828 │ │ │ │ + bpl.n 321658 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321750 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -386505,41 +386507,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (3217f4 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 321618 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 433668 │ │ │ │ cbnz r0, 3217be │ │ │ │ ldr r1, [pc, #100] @ (3217f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #92] @ (3217fc ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #80] @ (321800 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 678b40 │ │ │ │ + bl 678b58 │ │ │ │ ldr r2, [pc, #68] @ (321804 ) │ │ │ │ ldr r3, [pc, #44] @ (3217f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386555,21 +386557,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #29] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #29] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ movs r4, r7 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00321808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -386583,15 +386585,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (321924 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 321660 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -386613,19 +386615,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (32192c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #172] @ (321930 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32190e │ │ │ │ ldr.w r9, [pc, #164] @ 321934 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 321938 │ │ │ │ ldr r7, [pc, #160] @ (32193c ) │ │ │ │ add r9, pc │ │ │ │ @@ -386639,15 +386641,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (321944 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (321948 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32190e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 3218fa │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -386677,49 +386679,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 3218de │ │ │ │ ldr.w ip, [pc, #80] @ 321958 │ │ │ │ add ip, pc │ │ │ │ b.n 3218e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 678bb8 │ │ │ │ + bl 678bd0 │ │ │ │ b.n 32184c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r3, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0032195c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -386732,22 +386734,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #956] @ (321d4c ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -386774,15 +386776,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (321d54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 321cec │ │ │ │ ldr r3, [pc, #856] @ (321d58 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 321d5c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -386791,15 +386793,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 321b7a │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321ba2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321bc8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -386816,15 +386818,15 @@ │ │ │ │ beq.w 321d0c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 321d00 │ │ │ │ ldr r1, [pc, #772] @ (321d64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 321ab0 │ │ │ │ ldr.w r9, [pc, #756] @ 321d68 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386837,21 +386839,21 @@ │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321d30 │ │ │ │ ldr r1, [pc, #724] @ (321d6c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 321ab0 │ │ │ │ ldr r1, [pc, #712] @ (321d70 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 321af8 │ │ │ │ ldr.w r9, [pc, #696] @ 321d74 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386864,131 +386866,131 @@ │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321d24 │ │ │ │ ldr r1, [pc, #664] @ (321d78 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 321af8 │ │ │ │ ldr r1, [pc, #652] @ (321d7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321c4e │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321c7a │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 321b1a │ │ │ │ ldr r1, [pc, #620] @ (321d80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 321b26 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 321b26 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321b64 │ │ │ │ ldr r1, [pc, #604] @ (321d84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321b44 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (321d88 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 321b54 │ │ │ │ ldr r1, [pc, #576] @ (321d8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 321b64 │ │ │ │ ldr r1, [pc, #564] @ (321d90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #556] @ (321d94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 321cea │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 321a14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a28 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a28 │ │ │ │ ldr r1, [pc, #480] @ (321d98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a30 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (321d9c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a30 │ │ │ │ ldr r1, [pc, #444] @ (321da0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a38 │ │ │ │ ldr r1, [pc, #428] @ (321da4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a38 │ │ │ │ ldr r1, [pc, #412] @ (321da8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a38 │ │ │ │ ldr r1, [pc, #404] @ (321dac ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321ade │ │ │ │ @@ -386998,47 +387000,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321ade │ │ │ │ ldr r1, [pc, #372] @ (321db0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b02 │ │ │ │ ldr r1, [pc, #356] @ (321db4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b02 │ │ │ │ ldr r1, [pc, #336] @ (321db8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b0c │ │ │ │ ldr r1, [pc, #320] @ (321dbc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b0c │ │ │ │ ldr r1, [pc, #300] @ (321dc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321b0c │ │ │ │ ldr r1, [pc, #292] @ (321dc4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a96 │ │ │ │ @@ -387048,145 +387050,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a96 │ │ │ │ ldr r1, [pc, #260] @ (321dc8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321ab0 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 321d18 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 321d00 │ │ │ │ ldr r1, [pc, #236] @ (321dcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a68 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 678ce4 │ │ │ │ + bl 678cfc │ │ │ │ b.n 3219c0 │ │ │ │ ldr r1, [pc, #216] @ (321dd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a68 │ │ │ │ ldr r1, [pc, #208] @ (321dd4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a68 │ │ │ │ ldr r1, [pc, #200] @ (321dd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a68 │ │ │ │ ldr r1, [pc, #192] @ (321ddc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321a68 │ │ │ │ ldr r1, [pc, #184] @ (321de0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321af8 │ │ │ │ ldr r1, [pc, #176] @ (321de4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321ab0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ movs r4, r7 │ │ │ │ str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r3, #23] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldrb r2, [r4, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r7, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + strb r4, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #96 @ 0x60 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r1, #17] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r4, #24] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #17] │ │ │ │ + strb r2, [r4, #17] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #17] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r5, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321de8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387199,22 +387201,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ ldr r1, [pc, #628] @ (322090 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -387241,27 +387243,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (322098 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 321f6a │ │ │ │ ldr.w r8, [pc, #528] @ 32209c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (3220a0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321f9c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 32207c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -387270,51 +387272,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (3220a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (3220a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321fa2 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321fb4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321fc6 │ │ │ │ ldr r1, [pc, #464] @ (3220ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 321ef2 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 322048 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322026 │ │ │ │ ldr r1, [pc, #436] @ (3220b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (3220b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 321f1e │ │ │ │ ldr r1, [pc, #416] @ (3220b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 321f2e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32203c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 321f3c │ │ │ │ @@ -387331,20 +387333,20 @@ │ │ │ │ bne.n 321fd4 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321fe8 │ │ │ │ ldr r1, [pc, #352] @ (3220bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 321e94 │ │ │ │ mov r0, r9 │ │ │ │ - bl 678d5c │ │ │ │ + bl 678d74 │ │ │ │ b.n 321e4c │ │ │ │ ldr r2, [pc, #332] @ (3220c0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321ebe │ │ │ │ ldr r2, [pc, #328] @ (3220c4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321ebe │ │ │ │ @@ -387366,173 +387368,173 @@ │ │ │ │ ldr r2, [pc, #316] @ (3220dc ) │ │ │ │ add r2, pc │ │ │ │ b.n 321ebe │ │ │ │ ldr r1, [pc, #316] @ (3220e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321ed4 │ │ │ │ ldr r1, [pc, #300] @ (3220e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321eda │ │ │ │ ldr r1, [pc, #288] @ (3220e8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321eda │ │ │ │ ldr r1, [pc, #276] @ (3220ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321f5a │ │ │ │ ldr r1, [pc, #260] @ (3220f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 32201a │ │ │ │ ldr.w sl, [pc, #252] @ 3220f4 │ │ │ │ add sl, pc │ │ │ │ b.n 32200a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32201a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321ffe │ │ │ │ ldr r1, [pc, #220] @ (3220f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321f5a │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321f1e │ │ │ │ ldr r1, [pc, #204] @ (3220fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 321f14 │ │ │ │ ldr r1, [pc, #192] @ (322100 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321f2e │ │ │ │ ldr r1, [pc, #184] @ (322104 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 321f06 │ │ │ │ b.n 321f10 │ │ │ │ ldr r1, [pc, #164] @ (322108 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321f3c │ │ │ │ ldr r1, [pc, #156] @ (32210c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 321f4c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (322110 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321ebe │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ - vmvn.i32 d16, #47 @ 0x0000002f │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + vshr.s16 d16, d31, #6 │ │ │ │ + strb r2, [r3, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #106 @ 0x6a │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r2, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r2, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ movs r4, r7 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - mcr 0, 4, r0, cr14, cr15, {1} │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + mcr 0, 5, r0, cr6, cr15, {1} │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #6] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r5, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -387584,29 +387586,29 @@ │ │ │ │ blt.n 3221c4 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 3221cc │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3221a8 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -387705,15 +387707,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 32248c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 32271c │ │ │ │ ldr r3, [pc, #1008] @ (322710 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -387834,15 +387836,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 322310 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r2, #1 │ │ │ │ b.n 322318 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -387850,30 +387852,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 3224f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322318 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 3224c0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322318 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -388081,15 +388083,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00322758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -388306,15 +388308,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 3229b0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 3227ac │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 322a84 │ │ │ │ cbnz r4, 3229e0 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -388453,15 +388455,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322be2 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 32294a │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -388507,21 +388509,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 322bec │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 3229f8 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 32294a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 3229f8 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -388551,28 +388553,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 322982 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ b.n 322a3e │ │ │ │ mov r4, r2 │ │ │ │ b.n 322af8 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322b98 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322c24 │ │ │ │ @@ -388782,15 +388784,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322e8a │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 322cd2 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 322cd2 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 322cd2 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -388856,27 +388858,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -388891,15 +388893,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (322f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r7, sp, #600 @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (3230c8 ) │ │ │ │ @@ -388910,24 +388912,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (3230d0 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (3230d4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 54f694 │ │ │ │ + bl 54f6ac │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322f24 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322ed4 │ │ │ │ @@ -388986,15 +388988,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (3230e8 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389003,31 +389005,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #88 @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 323102 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389072,26 +389074,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (3231ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (3231f0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3231f4 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #100] @ (3231f8 ) │ │ │ │ ldr r2, [pc, #104] @ (3231fc ) │ │ │ │ ldr r3, [pc, #104] @ (323200 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -389105,42 +389107,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 32324c │ │ │ │ + cbnz r0, 323252 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -389207,52 +389209,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (3232d8 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (3232dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 322730 │ │ │ │ nop │ │ │ │ - rev r6, r7 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r3, #4] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 323320 │ │ │ │ ldr r2, [pc, #44] @ (323324 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (323328 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 322f1c │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ - cbnz r2, 323362 │ │ │ │ + b.w 54f734 │ │ │ │ + rev r2, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r5, r7] │ │ │ │ + str r4, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (323388 ) │ │ │ │ @@ -389261,56 +389263,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (323390 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (323394 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #64] @ (323398 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (32339c ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (3233a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 3233b8 │ │ │ │ + cbnz r0, 3233be │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ - movs r4, r7 │ │ │ │ ldrsh r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ + movs r4, r7 │ │ │ │ strb r6, [r6, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (3235fc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r2, #0] │ │ │ │ + str r4, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3233b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r4, sp, #552 @ 0x228 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389321,15 +389323,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (3234c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 3414e0 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389389,45 +389391,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (3234e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3234de │ │ │ │ + cbnz r2, 3234e4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r4, [r5, r7] │ │ │ │ + str r4, [r0, #0] │ │ │ │ movs r4, r7 │ │ │ │ add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r7, r1] │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3234fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389484,26 +389486,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (323604 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (323608 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32360c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (323610 ) │ │ │ │ ldr r3, [pc, #104] @ (323614 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389525,32 +389527,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ + b.w 54e274 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r1, r1 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #6 │ │ │ │ + adds r6, #30 │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 32357c │ │ │ │ + blt.n 3235ac │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #360 @ 0x168 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389559,56 +389561,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (323668 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (32366c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322730 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322730 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r2, r6] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (3236b4 ) │ │ │ │ ldr r2, [pc, #52] @ (3236b8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (3236bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322f1c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322f1c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + b.w 54f734 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (323738 ) │ │ │ │ @@ -389617,15 +389619,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (323740 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (323744 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #92] @ (323748 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (32374c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (323750 ) │ │ │ │ @@ -389633,52 +389635,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ ldr r1, [pc, #68] @ (323754 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r4, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (3239ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (323760 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r1, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389689,15 +389691,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (323878 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 3414e0 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389757,45 +389759,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (323890 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb622 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrb r4, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 3238ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389864,26 +389866,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (3239d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (3239d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3239dc ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (3239e0 ) │ │ │ │ ldr r3, [pc, #104] @ (3239e4 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389905,32 +389907,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ + b.w 54e274 │ │ │ │ nop │ │ │ │ - push {r6} │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r7, #25 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 3239ac │ │ │ │ + bvc.n 3239dc │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #408 @ (adr r7, 323b84 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389939,56 +389941,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (323a38 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (323a3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322730 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322730 │ │ │ │ - cbz r6, 323a96 │ │ │ │ + cbz r6, 323a9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (323a84 ) │ │ │ │ ldr r2, [pc, #52] @ (323a88 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (323a8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322f1c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322f1c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ - cbz r4, 323ad4 │ │ │ │ + b.w 54f734 │ │ │ │ + cbz r4, 323ada │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r1, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (323b08 ) │ │ │ │ @@ -389997,15 +389999,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (323b10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (323b14 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #92] @ (323b18 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (323b1c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (323b20 ) │ │ │ │ @@ -390013,48 +390015,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ ldr r1, [pc, #68] @ (323b24 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - uxtb r4, r4 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (323d7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00323b28 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -390075,17 +390077,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 323b6c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ │ │ │ │ 00323b74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390270,15 +390272,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -390300,15 +390302,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00323e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -390720,23 +390722,23 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0032429c : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 32439c │ │ │ │ @@ -391058,15 +391060,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov r0, r4 │ │ │ │ bl 323dc4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -391074,15 +391076,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32467c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -391093,15 +391095,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (3247a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 3414e0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -391165,45 +391167,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (3247b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #344 @ (adr r7, 3248f4 ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 324954 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r3, r2] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #552 @ (adr r6, 3249dc ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 324a3c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r1, r0] │ │ │ │ + str r4, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #912] @ (324b4c ) │ │ │ │ + ldr r7, [pc, #1008] @ (324bac ) │ │ │ │ movs r4, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 3247dc │ │ │ │ @@ -391252,25 +391254,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (3248cc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (3248d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3248d4 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #104] @ (3248d8 ) │ │ │ │ ldr r3, [pc, #108] @ (3248dc ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -391293,32 +391295,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ + b.w 54e274 │ │ │ │ nop │ │ │ │ - add r5, pc, #704 @ (adr r5, 324b88 ) │ │ │ │ + add r5, pc, #800 @ (adr r5, 324be8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + strb r6, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #96] @ (324948 ) │ │ │ │ + ldr r7, [pc, #192] @ (3249a8 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -391350,61 +391352,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (324970 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (324974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 323dc4 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 323dc4 │ │ │ │ nop │ │ │ │ - add r4, pc, #712 @ (adr r4, 324c38 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 324c98 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #64] @ (3249b4 ) │ │ │ │ + ldr r6, [pc, #160] @ (324a14 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #136] @ (324a00 ) │ │ │ │ + ldr r6, [pc, #232] @ (324a60 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (3249c4 ) │ │ │ │ ldr r2, [pc, #60] @ (3249c8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (3249cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 324628 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 324628 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f71c │ │ │ │ + b.w 54f734 │ │ │ │ nop │ │ │ │ - add r4, pc, #400 @ (adr r4, 324b58 ) │ │ │ │ + add r4, pc, #496 @ (adr r4, 324bb8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #776] @ (324cd4 ) │ │ │ │ + ldr r5, [pc, #872] @ (324d34 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #856] @ (324d28 ) │ │ │ │ + ldr r5, [pc, #952] @ (324d88 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (324a4c ) │ │ │ │ @@ -391413,15 +391415,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (324a54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (324a58 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #96] @ (324a5c ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (324a60 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (324a64 ) │ │ │ │ @@ -391430,49 +391432,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ ldr r1, [pc, #72] @ (324a68 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554630 │ │ │ │ + bl 554648 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #48 @ (adr r4, 324a80 ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 324ae0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #424] @ (324bfc ) │ │ │ │ + ldr r5, [pc, #520] @ (324c5c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #504] @ (324c50 ) │ │ │ │ + ldr r5, [pc, #600] @ (324cb0 ) │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r2, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (324cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #448] @ (324c24 ) │ │ │ │ + ldr r1, [pc, #544] @ (324c84 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #0] @ (324a68 ) │ │ │ │ + ldr r2, [pc, #96] @ (324ac8 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #928] @ (324e0c ) │ │ │ │ + ldr r2, [pc, #0] @ (324a6c ) │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 324ab2 │ │ │ │ @@ -391726,44 +391728,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324cce │ │ │ │ ldr r0, [pc, #60] @ (324d50 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 324cce │ │ │ │ ldr r3, [pc, #52] @ (324d54 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324ce8 │ │ │ │ ldr r3, [pc, #32] @ (324d4c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324ce8 │ │ │ │ ldr r0, [pc, #32] @ (324d58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 324ce8 │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #864] @ (3250b4 ) │ │ │ │ + ldr r2, [pc, #960] @ (325114 ) │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1000] @ (325144 ) │ │ │ │ + ldr r3, [pc, #72] @ (324da4 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391907,15 +391909,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 324e66 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ b.n 324e66 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 324e84 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -391925,19 +391927,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (324f1c ) │ │ │ │ ldr r0, [pc, #20] @ (324f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #392] @ (3250a8 ) │ │ │ │ + ldr r1, [pc, #488] @ (325108 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #448] @ (3250e4 ) │ │ │ │ + ldr r1, [pc, #544] @ (325144 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -391974,15 +391976,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 324f70 │ │ │ │ ldr r1, [pc, #108] @ (32500c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -391995,15 +391997,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (325014 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 324f52 │ │ │ │ ldr r1, [pc, #80] @ (325018 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 324f66 │ │ │ │ @@ -392013,15 +392015,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 324f66 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (32501c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 324f66 │ │ │ │ ldr r3, [pc, #48] @ (325020 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (325024 ) │ │ │ │ ldr r0, [pc, #48] @ (325028 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -392033,25 +392035,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #0] @ (325018 ) │ │ │ │ + ldr r1, [pc, #96] @ (325078 ) │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #144] @ (3250b0 ) │ │ │ │ + ldr r1, [pc, #240] @ (325110 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #480] @ (325208 ) │ │ │ │ + ldr r0, [pc, #576] @ (325268 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #640] @ (3252ac ) │ │ │ │ + ldr r0, [pc, #736] @ (32530c ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 3251b4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -392139,15 +392141,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (3251c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3250e6 │ │ │ │ ldr r0, [pc, #144] @ (3251c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3250e6 │ │ │ │ ldr r3, [pc, #140] @ (3251c8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3250de │ │ │ │ ldr r3, [pc, #120] @ (3251c0 ) │ │ │ │ @@ -392156,15 +392158,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3250de │ │ │ │ ldr r0, [pc, #120] @ (3251cc ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3250de │ │ │ │ ldr r3, [pc, #108] @ (3251d0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325054 │ │ │ │ ldr r3, [pc, #76] @ (3251c0 ) │ │ │ │ @@ -392172,51 +392174,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325058 │ │ │ │ ldr r0, [pc, #80] @ (3251d4 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325058 │ │ │ │ ldr r3, [pc, #68] @ (3251d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3250fa │ │ │ │ ldr r3, [pc, #32] @ (3251c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3250fa │ │ │ │ ldr r0, [pc, #48] @ (3251dc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldrh r0, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #504] @ (3253c0 ) │ │ │ │ + ldr r0, [pc, #600] @ (325420 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #464] @ (32539c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #528] @ (3253e0 ) │ │ │ │ + ldr r0, [pc, #624] @ (325440 ) │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - blx r8 │ │ │ │ + blx fp │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (3252d4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392265,15 +392267,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (3252e0 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32529c │ │ │ │ ldr r0, [pc, #120] @ (3252e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 32521c │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -392301,41 +392303,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32528a │ │ │ │ ldr r0, [pc, #36] @ (3252ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop │ │ │ │ ldr r4, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #112] @ (325350 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x47be │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + @ instruction: 0x479a │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (325314 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r0, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -392343,15 +392345,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 325368 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 22360c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 3253a8 │ │ │ │ @@ -392374,17 +392376,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 3ea998 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ab1bc │ │ │ │ + bl 6ab1d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 695a30 │ │ │ │ + bl 695a48 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 22360c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325354 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -392493,21 +392495,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 695af4 │ │ │ │ + bl 695b0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 325508 │ │ │ │ ldr r1, [pc, #80] @ (325528 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab1bc │ │ │ │ + bl 6ab1d4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 325520 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -392537,21 +392539,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 695af4 │ │ │ │ + bl 695b0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 325582 │ │ │ │ ldr r1, [pc, #76] @ (3255a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab1bc │ │ │ │ + bl 6ab1d4 │ │ │ │ vldr d7, [pc, #56] @ 325598 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -392579,15 +392581,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392609,15 +392611,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392639,15 +392641,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392671,15 +392673,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392700,15 +392702,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392756,15 +392758,15 @@ │ │ │ │ cbnz r3, 3257a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (3257d0 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1424 │ │ │ │ + bl 5a143c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392781,27 +392783,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325778 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3257dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 325778 │ │ │ │ strh r2, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r1 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -392835,15 +392837,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9af8 │ │ │ │ + b.w 6a9b10 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325834 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 325724 │ │ │ │ @@ -392870,15 +392872,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -392906,15 +392908,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 603154 │ │ │ │ + bl 60316c │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 32595c │ │ │ │ ldr r0, [pc, #144] @ (32599c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -392934,15 +392936,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (3259a8 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 3258ce │ │ │ │ movs r1, #1 │ │ │ │ b.n 32595e │ │ │ │ mov r1, r8 │ │ │ │ @@ -392974,15 +392976,15 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r2 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393029,31 +393031,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (325a58 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ movs r0, #6 │ │ │ │ b.n 3259f0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r6, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #68 @ 0x44 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 325ba0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -393121,15 +393123,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -393154,15 +393156,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (325bb4 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 325ac6 │ │ │ │ ldr r3, [pc, #44] @ (325bb8 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (325bbc ) │ │ │ │ ldr r0, [pc, #44] @ (325bc0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -393175,21 +393177,21 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -393222,15 +393224,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 325bfc │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6a9af8 │ │ │ │ + b.w 6a9b10 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 325c1a │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 325c82 │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -393275,25 +393277,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (325d30 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #120] @ (325d34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (325d38 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #104] @ (325d3c ) │ │ │ │ ldr r1, [pc, #108] @ (325d40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (325d44 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (325d48 ) │ │ │ │ @@ -393311,43 +393313,43 @@ │ │ │ │ ldr r0, [pc, #80] @ (325d50 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #64] @ (325d54 ) │ │ │ │ ldr r1, [pc, #68] @ (325d58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e25c │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + b.w 54e274 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf3060039 │ │ │ │ - ldrh r2, [r1, r6] │ │ │ │ + @ instruction: 0xf31e0039 │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 205d46 │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ vshr.u16 q0, , #2 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -393369,23 +393371,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 688190 │ │ │ │ + bl 6881a8 │ │ │ │ ldr r2, [pc, #60] @ (325df8 ) │ │ │ │ ldr r3, [pc, #48] @ (325dec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -393396,23 +393398,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - str r0, [sp, #800] @ 0x320 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r5, [pc, #568] @ (326024 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #228 @ 0xe4 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #320] @ (325f3c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -393428,15 +393430,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 325e66 │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 325e62 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -393596,15 +393598,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 325fc8 │ │ │ │ ldr r0, [pc, #252] @ (3260fc ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325fc8 │ │ │ │ ldr r1, [pc, #216] @ (3260e8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 325f48 │ │ │ │ ldr r1, [pc, #228] @ (326100 ) │ │ │ │ @@ -393617,15 +393619,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 325f48 │ │ │ │ ldr r0, [pc, #208] @ (326104 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325f48 │ │ │ │ ldr r3, [pc, #192] @ (326108 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325f8a │ │ │ │ ldr r3, [pc, #164] @ (3260f8 ) │ │ │ │ @@ -393633,15 +393635,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 325f8a │ │ │ │ ldr r0, [pc, #172] @ (32610c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325f8a │ │ │ │ ldr r3, [pc, #164] @ (326110 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325faa │ │ │ │ ldr r3, [pc, #128] @ (3260f8 ) │ │ │ │ @@ -393649,15 +393651,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 325faa │ │ │ │ ldr r0, [pc, #144] @ (326114 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325faa │ │ │ │ ldr r3, [pc, #132] @ (326118 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325f6a │ │ │ │ ldr r3, [pc, #88] @ (3260f8 ) │ │ │ │ @@ -393665,64 +393667,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325f6a │ │ │ │ ldr r0, [pc, #108] @ (32611c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325f6a │ │ │ │ ldr r1, [pc, #100] @ (326120 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 325f48 │ │ │ │ ldr r1, [pc, #44] @ (3260f8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 325f48 │ │ │ │ ldr r0, [pc, #76] @ (326124 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 325f48 │ │ │ │ ldr r4, [pc, #416] @ (326288 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #10 │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #202 @ 0xca │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r3, #20 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393756,19 +393758,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (326194 ) │ │ │ │ ldr r0, [pc, #20] @ (326198 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3261c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393776,17 +393778,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ - ldrh r2, [r1, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r8, r4 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3261f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393794,17 +393796,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r0, lr │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 326286 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -393926,15 +393928,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a9af8 │ │ │ │ + b.w 6a9b10 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 326352 │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 326304 │ │ │ │ b.n 326326 │ │ │ │ @@ -393954,15 +393956,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -394015,15 +394017,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 326362 │ │ │ │ ldr r0, [pc, #100] @ (326488 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 326362 │ │ │ │ ldr r3, [pc, #88] @ (32648c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (326490 ) │ │ │ │ ldr r0, [pc, #88] @ (326494 ) │ │ │ │ @@ -394057,33 +394059,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #70 @ 0x46 │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 326542 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 326542 │ │ │ │ push {r4, lr} │ │ │ │ @@ -394117,15 +394119,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394274,29 +394276,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 22505c │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -394350,26 +394352,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326742 │ │ │ │ ldr r0, [pc, #28] @ (3267bc ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 326742 │ │ │ │ cmp r0, r8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (3268f4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394387,23 +394389,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 688190 │ │ │ │ + bl 6881a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 326898 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -394474,39 +394476,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (326914 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 326898 │ │ │ │ movs r2, #0 │ │ │ │ b.n 326888 │ │ │ │ movs r2, #2 │ │ │ │ b.n 326888 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ orrs r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ negs r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ @@ -394558,30 +394560,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326972 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (3269c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 326972 │ │ │ │ nop │ │ │ │ rors r6, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394640,15 +394642,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ b.n 326a00 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -394682,19 +394684,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326af0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #608 @ (adr r5, 326d54 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 326db4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (326b80 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394703,26 +394705,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (326b88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #104] @ (326b8c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (326b90 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #88] @ (326b94 ) │ │ │ │ ldr r2, [pc, #88] @ (326b98 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -394735,42 +394737,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (326ba4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (326ba8 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 553074 │ │ │ │ + bl 55308c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3264a4 │ │ │ │ + b.n 3264d4 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [pc, #56] @ (326bcc ) │ │ │ │ + ldr r5, [pc, #152] @ (326c2c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 326af4 │ │ │ │ + bne.n 326b24 │ │ │ │ movs r3, r7 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ - bl 524ba2 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + bl 524ba2 │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -394989,22 +394991,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (326eb4 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #188] @ (326eb8 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (326ebc ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 326e42 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -395057,29 +395059,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (326ec4 ) │ │ │ │ ldr r0, [pc, #40] @ (326ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 327240 │ │ │ │ + b.n 327270 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [pc, #296] @ (326fe0 ) │ │ │ │ + ldr r2, [pc, #392] @ (327040 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ movs r4, r7 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r6, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 326ef8 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 326ee8 │ │ │ │ @@ -395127,19 +395129,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326f64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 226094 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -395303,37 +395305,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #174 @ 0xae │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -395345,15 +395347,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 3271c2 │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3271ae │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -395423,15 +395425,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 327274 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 32729a │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b42f4 │ │ │ │ + bl 6b430c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 3272c0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (327340 ) │ │ │ │ ldr r3, [pc, #188] @ (327334 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395446,15 +395448,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b42c0 │ │ │ │ + bl 6b42d8 │ │ │ │ b.n 32726e │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -395474,29 +395476,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (327348 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32725a │ │ │ │ ldr r0, [pc, #108] @ (32734c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32725a │ │ │ │ ldr r3, [pc, #88] @ (327344 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32725a │ │ │ │ ldr r3, [pc, #84] @ (327348 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32725a │ │ │ │ ldr r0, [pc, #80] @ (327350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32725a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (327354 ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (327358 ) │ │ │ │ ldr r0, [pc, #72] @ (32735c ) │ │ │ │ add r3, pc │ │ │ │ @@ -395517,23 +395519,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r0, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (327554 ) │ │ │ │ @@ -395591,15 +395593,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 5a13dc │ │ │ │ + bl 5a13f4 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395615,15 +395617,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 22360c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9af8 │ │ │ │ + b.w 6a9b10 │ │ │ │ ldr r2, [pc, #272] @ (327564 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3274a2 │ │ │ │ ldr r2, [pc, #264] @ (327568 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -395631,15 +395633,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3274a2 │ │ │ │ ldr r0, [pc, #260] @ (32756c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 32751e │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -395678,15 +395680,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 327518 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 327518 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 327518 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -395694,15 +395696,15 @@ │ │ │ │ bpl.n 327518 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 32742e │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327518 │ │ │ │ ldr r3, [pc, #76] @ (327574 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -395715,39 +395717,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327518 │ │ │ │ ldr r0, [pc, #56] @ (327578 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 32742e │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 327434 │ │ │ │ adds r7, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r4, #24 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395802,15 +395804,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395829,15 +395831,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 33d61c │ │ │ │ cbnz r0, 327676 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 32768a │ │ │ │ @@ -395857,18 +395859,18 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 341530 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adc.w r0, r4, #12189696 @ 0xba0000 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + adcs.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (32776c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -395915,15 +395917,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3276e0 │ │ │ │ ldr r0, [pc, #76] @ (32777c ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3276e0 │ │ │ │ ldr r2, [pc, #60] @ (327780 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3276fc │ │ │ │ @@ -395933,31 +395935,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3276fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (327784 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3276fc │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3276d8 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #432] @ (327928 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #206 @ 0xce │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (3278b8 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -395980,15 +395982,15 @@ │ │ │ │ bcs.n 327830 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 3277fe │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 327896 │ │ │ │ add sp, #28 │ │ │ │ @@ -396034,15 +396036,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32781e │ │ │ │ ldr r0, [pc, #108] @ (3278c8 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32781e │ │ │ │ ldr r3, [pc, #100] @ (3278cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327838 │ │ │ │ ldr r3, [pc, #80] @ (3278c4 ) │ │ │ │ @@ -396053,15 +396055,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 3278b0 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (3278d0 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 327838 │ │ │ │ ldr r3, [pc, #60] @ (3278d4 ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (3278d8 ) │ │ │ │ ldr r0, [pc, #60] @ (3278dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -396075,25 +396077,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -396183,31 +396185,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3279fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r3, #28 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r4, #2 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #4 │ │ │ │ movs r4, r7 │ │ │ │ b.n 3278e0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -396221,22 +396223,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 6aa238 │ │ │ │ + bl 6aa250 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 327a78 │ │ │ │ mov r0, r8 │ │ │ │ bl 33d61c │ │ │ │ cbz r0, 327a5e │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 327abc │ │ │ │ @@ -396262,32 +396264,32 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 3ea998 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6ab1bc │ │ │ │ + bl 6ab1d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 695a30 │ │ │ │ + bl 695a48 │ │ │ │ b.n 327a52 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223608 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 33e070 │ │ │ │ b.n 327a5e │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sbcs.w r0, sl, #58 @ 0x3a │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xf192003a │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396298,15 +396300,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (327bb8 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (327bbc ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396353,33 +396355,33 @@ │ │ │ │ bpl.n 327b70 │ │ │ │ ldr r0, [pc, #52] @ (327bcc ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - eors.w r0, sl, #58 @ 0x3a │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + @ instruction: 0xf0b2003a │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #232 @ 0xe8 │ │ │ │ + movs r5, #0 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396390,15 +396392,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (327cb0 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (327cb4 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396445,34 +396447,34 @@ │ │ │ │ bpl.n 327c64 │ │ │ │ ldr r0, [pc, #56] @ (327cc4 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.s32 d0, d26, #26 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + vshr.s32 d0, d26, #2 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #36 @ 0x24 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -396490,15 +396492,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33d61c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396554,22 +396556,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (327e10 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #88] @ (327e14 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (327e18 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6ab06c │ │ │ │ + bl 6ab084 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396581,26 +396583,26 @@ │ │ │ │ bne.n 327d92 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 327d92 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 33e01c │ │ │ │ b.n 327d22 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #480] @ 0x1e0 │ │ │ │ movs r2, r7 │ │ │ │ - mcr 0, 5, r0, cr8, cr10, {1} │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + mcr 0, 6, r0, cr0, cr10, {1} │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 327e2c │ │ │ │ + bcs.n 327e5c │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #36 @ 0x24 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 327e2e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396621,15 +396623,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33d61c │ │ │ │ cbnz r0, 327e90 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 327ea4 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -396654,32 +396656,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (327ec4 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (327ec8 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldcl 0, cr0, [r2, #-232] @ 0xffffff18 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + stcl 0, cr0, [sl, #-232]! @ 0xffffff18 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r0, r7 │ │ │ │ + adds r0, r3, r7 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 695be8 │ │ │ │ + bl 695c00 │ │ │ │ cbnz r0, 327efe │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396691,28 +396693,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 327f20 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 327f34 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 327e1c │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (3280e4 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -396725,15 +396727,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (3280f0 ) │ │ │ │ @@ -396751,24 +396753,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3280b2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 328046 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 32802e │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 22360c │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -396800,15 +396802,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 33742c │ │ │ │ cbz r0, 328086 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 327fcc │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 223974 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396824,15 +396826,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327fcc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (328100 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 327fcc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -396862,15 +396864,15 @@ │ │ │ │ bpl.w 327fb4 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (328108 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 327fb4 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -396880,19 +396882,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r4, #6 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -396910,15 +396912,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #164] @ (3281fc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3281d2 │ │ │ │ cbnz r6, 3281c6 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -396929,29 +396931,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2259bc │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r1, [pc, #104] @ (328200 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396972,26 +396974,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328162 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (32820c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 328162 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #5 │ │ │ │ + subs r0, r7, #5 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00328210 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397007,32 +397009,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (328510 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #700] @ (328514 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328492 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 32840e │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 32829c │ │ │ │ bls.w 32842e │ │ │ │ cmp r3, #8 │ │ │ │ @@ -397058,17 +397060,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3283dc │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -397090,15 +397092,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 328414 │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 3284f0 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -397126,15 +397128,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 3283dc │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 3284b8 │ │ │ │ @@ -397172,15 +397174,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 324f24 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ b.n 3282d6 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -397202,15 +397204,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3282b2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (328530 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3282b2 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -397238,15 +397240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 328264 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (328538 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 328264 │ │ │ │ ldr r1, [pc, #128] @ (32853c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3283ac │ │ │ │ ldr r1, [pc, #100] @ (32852c ) │ │ │ │ @@ -397255,15 +397257,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 3283ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (328540 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 3283ac │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ @@ -397280,41 +397282,41 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r1, #4 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r7, #3 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r0, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r6, #13 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, #26] │ │ │ │ + ldrh r6, [r1, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (3288e8 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -397355,15 +397357,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 3286dc │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 32878c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -397383,15 +397385,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -397470,15 +397472,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32887a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -397502,24 +397504,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 3f2c6c │ │ │ │ mov r0, r5 │ │ │ │ bl 327adc │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 3285c0 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 3286ac │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 32866a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3286be │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 6aa234 │ │ │ │ + bl 6aa24c │ │ │ │ b.n 3286be │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 32882a │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -397536,15 +397538,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (328918 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32881c │ │ │ │ bl 33d61c │ │ │ │ ldr r3, [pc, #316] @ (32890c ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -397625,15 +397627,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3286fa │ │ │ │ ldr r0, [pc, #152] @ (32892c ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3286fa │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3289be │ │ │ │ ldr r2, [pc, #132] @ (328930 ) │ │ │ │ ldr r3, [pc, #68] @ (3288f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -397660,43 +397662,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 3284dc │ │ │ │ + b.n 32850c │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 328470 │ │ │ │ + b.n 3284a0 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 3290dc │ │ │ │ + b.n 32910c │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r6, r5 │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ (328a24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397715,30 +397717,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 328a06 │ │ │ │ ldr r0, [pc, #208] @ (328a34 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #200] @ (328a38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 328998 │ │ │ │ ldr r3, [pc, #176] @ (328a28 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 328864 │ │ │ │ ldr r0, [pc, #180] @ (328a3c ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328864 │ │ │ │ ldr r3, [pc, #164] @ (328a40 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -397748,29 +397750,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 328864 │ │ │ │ ldr r0, [pc, #140] @ (328a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 328864 │ │ │ │ ldr r3, [pc, #136] @ (328a48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3288a8 │ │ │ │ ldr r3, [pc, #92] @ (328a28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3288a8 │ │ │ │ ldr r0, [pc, #116] @ (328a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 3288a8 │ │ │ │ ldr r3, [pc, #108] @ (328a50 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397778,15 +397780,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (328a28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3287de │ │ │ │ ldr r0, [pc, #84] @ (328a54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3287de │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (328a58 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (328a5c ) │ │ │ │ ldr r0, [pc, #76] @ (328a60 ) │ │ │ │ add r3, pc │ │ │ │ @@ -397799,37 +397801,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #188 @ 0xbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ strb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r2 │ │ │ │ + adds r2, r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ mov r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r7, r2 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (328d18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -397841,15 +397843,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 328aaa │ │ │ │ bl 3394cc │ │ │ │ cmp r5, r4 │ │ │ │ @@ -397929,15 +397931,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (328d2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c90 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 346b3c │ │ │ │ @@ -397971,30 +397973,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (328d38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328ce0 │ │ │ │ mov r0, r6 │ │ │ │ bl 346b84 │ │ │ │ ldr r3, [pc, #276] @ (328d3c ) │ │ │ │ ldr r2, [pc, #280] @ (328d40 ) │ │ │ │ ldr r1, [pc, #280] @ (328d44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328cd4 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 346b3c │ │ │ │ @@ -398062,37 +398064,37 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 328b52 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 328f54 │ │ │ │ + b.n 328f84 │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r7, r6] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r2, #32] │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (328dc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398100,24 +398102,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (328dc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #88] @ (328dcc ) │ │ │ │ ldr r1, [pc, #92] @ (328dd0 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (328dd4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #76] @ (328dd8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 328da0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398133,36 +398135,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (328de0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328d94 │ │ │ │ ldr r0, [pc, #44] @ (328de4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 328d94 │ │ │ │ nop │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #728] @ (3290ac ) │ │ │ │ + ldr r7, [pc, #824] @ (32910c ) │ │ │ │ movs r3, r7 │ │ │ │ adds r2, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (328f0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398173,15 +398175,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (328f14 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 328e74 │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -398265,34 +398267,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (328f20 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ b.n 328e4e │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 328a64 │ │ │ │ b.n 328e64 │ │ │ │ nop │ │ │ │ - str r4, [r7, #0] │ │ │ │ + str r4, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 328e34 │ │ │ │ + ble.n 328e64 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #288] @ (329044 ) │ │ │ │ + ldr r6, [pc, #384] @ (3290a4 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398324,15 +398326,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (328fe0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 346bfc │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 328fb2 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -398355,19 +398357,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 34a8bc │ │ │ │ b.n 328f56 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #736] @ (3292c4 ) │ │ │ │ + ldr r5, [pc, #832] @ (329324 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (32912c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398376,15 +398378,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (329134 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 328a64 │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -398473,25 +398475,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (329140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r6, #1 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #200] @ (329200 ) │ │ │ │ + ldr r5, [pc, #296] @ (329260 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r3, #8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 329ea0 │ │ │ │ @@ -398513,33 +398515,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [pc, #3352] @ 329eb8 │ │ │ │ ldr.w r1, [pc, #3352] @ 329ebc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 346b84 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3292f6 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -398561,15 +398563,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 2257a8 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3292e0 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 32924e │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398615,19 +398617,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 329ec8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 32932c │ │ │ │ ldr.w r0, [pc, #3048] @ 329ecc │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 329240 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3291dc │ │ │ │ @@ -398640,15 +398642,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 329ed8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r2, [pc, #2988] @ 329edc │ │ │ │ ldr.w r3, [pc, #2936] @ 329eac │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -398668,28 +398670,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 329ee8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 32932c │ │ │ │ ldr.w r3, [pc, #2920] @ 329eec │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 329ef0 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 329ef4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 32932c │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 401188 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 329c0c │ │ │ │ @@ -398741,15 +398743,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 329d32 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -398780,15 +398782,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 329f00 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 329f04 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329e14 │ │ │ │ mov r0, r5 │ │ │ │ bl 346b84 │ │ │ │ ldr.w r3, [pc, #2580] @ 329f08 │ │ │ │ @@ -398796,15 +398798,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 329f10 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329e58 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 346b3c │ │ │ │ @@ -398834,22 +398836,22 @@ │ │ │ │ blx 2234b4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 2234b4 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -398984,15 +398986,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 329f20 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399125,15 +399127,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 341210 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 3eacc0 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -399143,15 +399145,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 329f38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a1bc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 346b3c │ │ │ │ @@ -399184,26 +399186,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 329f40 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ ldr.w r2, [pc, #1420] @ 329f44 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -399276,15 +399278,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a1cc │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -399353,65 +399355,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (329f50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #868] @ (329f54 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (329f58 ) │ │ │ │ ldr r1, [pc, #872] @ (329f5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #848] @ (329f60 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (329f64 ) │ │ │ │ ldr r1, [pc, #852] @ (329f68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #828] @ (329f6c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (329f70 ) │ │ │ │ ldr r1, [pc, #832] @ (329f74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #808] @ (329f78 ) │ │ │ │ ldr r2, [pc, #812] @ (329f7c ) │ │ │ │ ldr r1, [pc, #812] @ (329f80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.w 32932c │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a3b8 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329724 │ │ │ │ @@ -399465,41 +399467,41 @@ │ │ │ │ beq.w 329e66 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 329664 │ │ │ │ b.n 32965c │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 3296ee │ │ │ │ ldr.w fp, [pc, #592] @ 329f84 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #584] @ (329f88 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54caa0 │ │ │ │ + bl 54cab8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32932c │ │ │ │ ldr r3, [pc, #556] @ (329f8c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (329f90 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 3294a2 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 349490 │ │ │ │ b.n 329706 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -399516,15 +399518,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 329dc8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 32962a │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32960e │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -399539,15 +399541,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 329e0e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 329618 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3294ec │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -399596,126 +399598,126 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 329a02 │ │ │ │ adds r4, r5, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ movs r4, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #760] @ (32a1ac ) │ │ │ │ + ldr r3, [pc, #856] @ (32a20c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bkpt 0x000e │ │ │ │ + bkpt 0x0026 │ │ │ │ movs r1, r7 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r6, #22 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r3, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r2, r3] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r2, #20 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 329e90 │ │ │ │ + bvs.n 329ec0 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #192] @ (329fd4 ) │ │ │ │ + ldr r0, [pc, #288] @ (32a034 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #272] @ (32a03c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r8 │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, r2 │ │ │ │ + add r6, r5 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #656 @ (adr r4, 32a1d8 ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 32a238 ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [r2], {59} @ 0x3b │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + stc2 0, cr0, [sl], #236 @ 0xec │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r5, #1 │ │ │ │ movs r4, r7 │ │ │ │ - ldc2l 0, cr0, [r2], #-236 @ 0xffffff14 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + stc2 0, cr0, [sl], {59} @ 0x3b │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ movs r4, r7 │ │ │ │ - mrrc2 0, 3, r0, r2, cr11 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + stc2l 0, cr0, [sl], #-236 @ 0xffffff14 │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [r2], #-236 @ 0xffffff14 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + mcrr2 0, 3, r0, sl, cr11 │ │ │ │ + strh r2, [r0, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [r6], {59} @ 0x3b │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + stc2 0, cr0, [lr], #-236 @ 0xffffff14 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfb06003b │ │ │ │ + smlatt r0, lr, fp, r0 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 329866 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 329866 │ │ │ │ ldrh.w r0, [fp, #3908] @ 0xf44 │ │ │ │ @@ -399775,30 +399777,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 346328 │ │ │ │ b.w 329866 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69d754 │ │ │ │ + bl 69d76c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 32985c │ │ │ │ ldr r3, [pc, #852] @ (32a3d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (32a3d8 ) │ │ │ │ ldr r1, [pc, #856] @ (32a3dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -399906,27 +399908,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ b.n 329af2 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ ldr r3, [pc, #516] @ (32a3f4 ) │ │ │ │ ldr r2, [pc, #516] @ (32a3f8 ) │ │ │ │ ldr r1, [pc, #520] @ (32a3fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -399951,15 +399953,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (32a40c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 329664 │ │ │ │ ldr r3, [pc, #400] @ (32a410 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -399967,54 +399969,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (32a418 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 32a150 │ │ │ │ ldr r3, [pc, #372] @ (32a41c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (32a420 ) │ │ │ │ ldr r1, [pc, #376] @ (32a424 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #352] @ (32a428 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (32a42c ) │ │ │ │ ldr r1, [pc, #356] @ (32a430 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #332] @ (32a434 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (32a438 ) │ │ │ │ ldr r1, [pc, #336] @ (32a43c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 32a00a │ │ │ │ ldr r3, [pc, #304] @ (32a440 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -400022,152 +400024,152 @@ │ │ │ │ ldr r1, [pc, #304] @ (32a448 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #280] @ (32a44c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (32a450 ) │ │ │ │ ldr r1, [pc, #284] @ (32a454 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #260] @ (32a458 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (32a45c ) │ │ │ │ ldr r1, [pc, #264] @ (32a460 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #240] @ (32a464 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (32a468 ) │ │ │ │ ldr r1, [pc, #244] @ (32a46c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (32a470 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (32a474 ) │ │ │ │ ldr r1, [pc, #216] @ (32a478 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 32932c │ │ │ │ ldr r3, [pc, #192] @ (32a47c ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (32a480 ) │ │ │ │ ldr r0, [pc, #192] @ (32a484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r5, #24 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #736] @ (32a6b8 ) │ │ │ │ + ldr r5, [pc, #832] @ (32a718 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf7e2003b │ │ │ │ + @ instruction: 0xf7fa003b │ │ │ │ negs r0, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r5, #28 │ │ │ │ movs r4, r7 │ │ │ │ rors r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r2, #25 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #288] @ (32a518 ) │ │ │ │ + ldr r4, [pc, #384] @ (32a578 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf674003b │ │ │ │ + @ instruction: 0xf68c003b │ │ │ │ strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #912] @ (32a798 ) │ │ │ │ + ldr r3, [pc, #1008] @ (32a7f8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ movs r4, r7 │ │ │ │ - addw r0, lr, #2107 @ 0x83b │ │ │ │ - ldr r3, [pc, #736] @ (32a6f4 ) │ │ │ │ + @ instruction: 0xf626003b │ │ │ │ + ldr r3, [pc, #832] @ (32a754 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf5e2003b │ │ │ │ - ldr r3, [pc, #576] @ (32a660 ) │ │ │ │ + @ instruction: 0xf5fa003b │ │ │ │ + ldr r3, [pc, #672] @ (32a6c0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #12 │ │ │ │ + lsls r2, r7, #12 │ │ │ │ movs r4, r7 │ │ │ │ - subs.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ - ldr r3, [pc, #448] @ (32a5ec ) │ │ │ │ + rsbs r0, r2, #12255232 @ 0xbb0000 │ │ │ │ + ldr r3, [pc, #544] @ (32a64c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf59a003b │ │ │ │ - ldr r3, [pc, #320] @ (32a578 ) │ │ │ │ + subs.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ + ldr r3, [pc, #416] @ (32a5d8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r5, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ movs r4, r7 │ │ │ │ - sbcs.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ - ldr r3, [pc, #152] @ (32a4dc ) │ │ │ │ + @ instruction: 0xf592003b │ │ │ │ + ldr r3, [pc, #248] @ (32a53c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ movs r4, r7 │ │ │ │ - adc.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ - ldr r3, [pc, #16] @ (32a460 ) │ │ │ │ + sbc.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ + ldr r3, [pc, #112] @ (32a4c0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf52e003b │ │ │ │ - ldr r2, [pc, #912] @ (32a7ec ) │ │ │ │ + adc.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ + ldr r2, [pc, #1008] @ (32a84c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ movs r4, r7 │ │ │ │ - add.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ - ldr r2, [pc, #784] @ (32a778 ) │ │ │ │ + @ instruction: 0xf526003b │ │ │ │ + ldr r2, [pc, #880] @ (32a7d8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r2, #13 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4ec003b │ │ │ │ - ldr r2, [pc, #632] @ (32a6ec ) │ │ │ │ + add.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + ldr r2, [pc, #728] @ (32a74c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4c6003b │ │ │ │ - ldr r2, [pc, #488] @ (32a668 ) │ │ │ │ + @ instruction: 0xf4de003b │ │ │ │ + ldr r2, [pc, #584] @ (32a6c8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf4ac003b │ │ │ │ - lsls r6, r6, #15 │ │ │ │ + @ instruction: 0xf4c4003b │ │ │ │ + lsls r6, r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (32a774 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -400199,30 +400201,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (32a784 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a5b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 346b84 │ │ │ │ ldr r3, [pc, #652] @ (32a788 ) │ │ │ │ ldr r2, [pc, #652] @ (32a78c ) │ │ │ │ ldr r1, [pc, #656] @ (32a790 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a5be │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -400261,15 +400263,15 @@ │ │ │ │ bpl.n 32a5a2 │ │ │ │ ldr r0, [pc, #544] @ (32a79c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a5a2 │ │ │ │ ldr r3, [pc, #520] @ (32a798 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32a71c │ │ │ │ @@ -400364,37 +400366,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (32a7a4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (32a7a8 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a4c4 │ │ │ │ ldr r3, [pc, #252] @ (32a798 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 32a4c4 │ │ │ │ ldr r1, [pc, #260] @ (32a7ac ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (32a7b0 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a4c4 │ │ │ │ bl 3261cc │ │ │ │ ldr r0, [pc, #244] @ (32a7b4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32a768 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 32a4c4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -400408,38 +400410,38 @@ │ │ │ │ beq.n 32a69e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32a69e │ │ │ │ ldr r0, [pc, #196] @ (32a7bc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a69e │ │ │ │ ldr r1, [pc, #184] @ (32a7c0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (32a7c4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a5a2 │ │ │ │ ldr r2, [pc, #168] @ (32a7c8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a59c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32a59c │ │ │ │ ldr r0, [pc, #156] @ (32a7cc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a59c │ │ │ │ ldr r3, [pc, #88] @ (32a798 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (32a7d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -400449,70 +400451,70 @@ │ │ │ │ beq.n 32a67c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a67c │ │ │ │ ldr r0, [pc, #124] @ (32a7d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a67c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a744 │ │ │ │ b.n 32a762 │ │ │ │ nop │ │ │ │ lsls r4, r5, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #392] @ (32a908 ) │ │ │ │ + ldr r1, [pc, #488] @ (32a968 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #240] @ (32a87c ) │ │ │ │ + ldr r1, [pc, #336] @ (32a8dc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf792003b │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf7aa003b │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47ca │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ movs r4, r7 │ │ │ │ - blx r2 │ │ │ │ + blx r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r5, #10 │ │ │ │ + lsls r2, r0, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #208] @ (32a88c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #8 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ movs r4, r7 │ │ │ │ - bx r5 │ │ │ │ + bx r8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 32b460 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -400540,30 +400542,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 32b478 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a95e │ │ │ │ mov r0, r4 │ │ │ │ bl 346b84 │ │ │ │ ldr.w r3, [pc, #3108] @ 32b47c │ │ │ │ ldr.w r2, [pc, #3108] @ 32b480 │ │ │ │ ldr.w r1, [pc, #3108] @ 32b484 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aa74 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -400582,15 +400584,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 32b490 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -400632,15 +400634,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32a84e │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -400651,15 +400653,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 32b4ac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -400739,15 +400741,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 32b4b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b674 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -400779,15 +400781,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 32b7ca │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32b80a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 32b716 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 32ab94 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -400861,30 +400863,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 32b4c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r1, [pc, #2224] @ 32b4cc │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32a824 │ │ │ │ ldr.w r1, [pc, #2152] @ 32b494 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a824 │ │ │ │ ldr.w r0, [pc, #2200] @ 32b4d0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a824 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 32a906 │ │ │ │ add r3, pc, #8 @ (adr r3, 32ac5c ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -401032,15 +401034,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bd6a │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6aa234 │ │ │ │ + b.w 6aa24c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 32b494 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -401054,15 +401056,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 32b4dc │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a9d8 │ │ │ │ ldr.w r3, [pc, #1552] @ 32b494 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -401072,15 +401074,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 32b4e0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 32b4e4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32a9d0 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 32aec6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -401146,15 +401148,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 32b4f0 │ │ │ │ ldr.w r0, [pc, #1392] @ 32b4f4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 32ab9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 32ab9c │ │ │ │ ldr.w r3, [pc, #1260] @ 32b494 │ │ │ │ @@ -401247,15 +401249,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32a918 │ │ │ │ ldr.w r0, [pc, #1140] @ 32b520 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a918 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 32ab9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 32ab9c │ │ │ │ @@ -401407,15 +401409,15 @@ │ │ │ │ bne.w 32bd6a │ │ │ │ ldr r0, [pc, #724] @ (32b544 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b234 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b234 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b234 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401479,15 +401481,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (32b550 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab9c │ │ │ │ ldr r3, [pc, #508] @ (32b554 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401582,130 +401584,130 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32b3f8 │ │ │ │ ldr r0, [pc, #280] @ (32b568 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b3f8 │ │ │ │ lsls r0, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r1 │ │ │ │ + mov r2, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - cmp ip, fp │ │ │ │ + cmp ip, lr │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + orr.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ - cmp sl, r1 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ movs r2, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ - add ip, r6 │ │ │ │ + add ip, r9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r0, #124] @ 0x7c │ │ │ │ + str r0, [r3, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r1!, {r1, r2} │ │ │ │ + stmia r1!, {r1, r2, r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ vqadd.u32 q8, q4, q5 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u16 q0, q6, q5 │ │ │ │ - mcr2 0, 3, r0, cr2, cr11, {1} │ │ │ │ + mrc2 0, 3, r0, cr10, cr11, {1} │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr14, cr11, {1} │ │ │ │ + mcr2 0, 4, r0, cr6, cr11, {1} │ │ │ │ stc2l 0, cr0, [ip], #360 @ 0x168 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc2l 0, cr0, [sl, #-236]! @ 0xffffff14 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + stc2 0, cr0, [r2, #236] @ 0xec │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc2 0, cr0, [r6], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [lr], {59} @ 0x3b │ │ │ │ ldc2 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ @ instruction: 0xfba2005a │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ + lsrs r2, r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb46005a │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r5, #11 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb06005a │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfa98005a │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r4, r7 │ │ │ │ vld4.16 {d16-d19}, [r8 :64], sl │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ movs r4, r7 │ │ │ │ ldrsh.w r0, [r2, sl, lsl #1] │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [r2, #90] @ 0x5a │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7f6005a │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #672] @ (32b7f8 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf79c005a │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf710005a │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r8, #59] @ 0x3b │ │ │ │ + ldr.w r0, [r0, #59] @ 0x3b │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 32ab9c │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401730,15 +401732,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bd6a │ │ │ │ ldr.w r0, [pc, #2780] @ 32c0a0 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab9c │ │ │ │ ldr.w r3, [pc, #2756] @ 32c0a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401814,15 +401816,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 32c0c4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b3cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bf26 │ │ │ │ ldr.w r2, [pc, #2544] @ 32c0c8 │ │ │ │ ldr.w r3, [pc, #2496] @ 32c09c │ │ │ │ @@ -401844,15 +401846,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bee2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 32b3b8 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 6aa234 │ │ │ │ + bl 6aa24c │ │ │ │ b.w 32ab2e │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 3eacc0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -401923,15 +401925,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 32c0dc │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 32c0e0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b790 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 32ab9c │ │ │ │ ldr.w r3, [pc, #2264] @ 32c0e4 │ │ │ │ @@ -401944,15 +401946,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32ab1e │ │ │ │ ldr.w r0, [pc, #2240] @ 32c0e8 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 32ab1e │ │ │ │ ldr.w r1, [pc, #2224] @ 32c0ec │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32adb6 │ │ │ │ @@ -401962,45 +401964,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 32adb6 │ │ │ │ ldr.w r0, [pc, #2200] @ 32c0f0 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32adb6 │ │ │ │ ldr.w r2, [pc, #2180] @ 32c0f4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ae5e │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32ae5e │ │ │ │ ldr.w r0, [pc, #2164] @ 32c0f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32ae5e │ │ │ │ ldr.w r2, [pc, #2144] @ 32c0fc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ae96 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32ae96 │ │ │ │ ldr.w r0, [pc, #2128] @ 32c100 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32ae96 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bf04 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -402047,15 +402049,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 32c10c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdbe │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 346b3c │ │ │ │ @@ -402066,15 +402068,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 32c118 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdca │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c32c │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -402147,19 +402149,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c240 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 32bad0 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -402222,27 +402224,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32af5c │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32af5c │ │ │ │ ldr.w r0, [pc, #1452] @ 32c120 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32af5c │ │ │ │ ldr.w r2, [pc, #1440] @ 32c124 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b1d0 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b1d0 │ │ │ │ ldr.w r0, [pc, #1424] @ 32c128 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b1d0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c048 │ │ │ │ ldr.w r3, [pc, #1248] @ 32c094 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -402252,15 +402254,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 32b426 │ │ │ │ ldr.w r1, [pc, #1384] @ 32c12c │ │ │ │ ldr.w r0, [pc, #1384] @ 32c130 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b426 │ │ │ │ ldr.w r3, [pc, #1368] @ 32c134 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b29a │ │ │ │ ldr.w r3, [pc, #1196] @ 32c094 │ │ │ │ @@ -402268,15 +402270,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b29a │ │ │ │ ldr.w r0, [pc, #1344] @ 32c138 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b29a │ │ │ │ ldr.w r3, [pc, #1332] @ 32c13c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b3f8 │ │ │ │ ldr.w r3, [pc, #1148] @ 32c094 │ │ │ │ @@ -402285,15 +402287,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b3f8 │ │ │ │ ldr.w r0, [pc, #1308] @ 32c140 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b3f8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c06c │ │ │ │ ldr.w r3, [pc, #1104] @ 32c094 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402302,38 +402304,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 32b3e2 │ │ │ │ ldr.w r1, [pc, #1260] @ 32c144 │ │ │ │ ldr.w r0, [pc, #1260] @ 32c148 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b3e2 │ │ │ │ ldr.w r2, [pc, #1244] @ 32c14c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b19a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b19a │ │ │ │ ldr.w r0, [pc, #1228] @ 32c150 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b19a │ │ │ │ ldr.w r2, [pc, #1216] @ 32c154 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b068 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b068 │ │ │ │ ldr.w r0, [pc, #1200] @ 32c158 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b068 │ │ │ │ ldr.w r3, [pc, #1188] @ 32c15c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b3a4 │ │ │ │ @@ -402342,38 +402344,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b3a4 │ │ │ │ ldr.w r0, [pc, #1168] @ 32c160 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b3a4 │ │ │ │ ldr.w r2, [pc, #1152] @ 32c164 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32afb8 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32afb8 │ │ │ │ ldr.w r0, [pc, #1136] @ 32c168 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32afb8 │ │ │ │ ldr.w r2, [pc, #1124] @ 32c16c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32aff8 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32aff8 │ │ │ │ ldr.w r0, [pc, #1108] @ 32c170 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32aff8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32c2b8 │ │ │ │ ldr r3, [pc, #868] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402410,15 +402412,15 @@ │ │ │ │ bpl.n 32bd3e │ │ │ │ ldr r1, [pc, #1012] @ (32c178 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (32c17c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bd3e │ │ │ │ ldr r3, [pc, #1000] @ (32c180 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b67a │ │ │ │ ldr r3, [pc, #752] @ (32c094 ) │ │ │ │ @@ -402427,15 +402429,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b682 │ │ │ │ ldr r0, [pc, #976] @ (32c184 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b682 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32b96e │ │ │ │ b.n 32b980 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402450,15 +402452,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b746 │ │ │ │ ldr r0, [pc, #920] @ (32c18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b746 │ │ │ │ ldr r3, [pc, #916] @ (32c190 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b7d0 │ │ │ │ ldr r3, [pc, #652] @ (32c094 ) │ │ │ │ @@ -402467,23 +402469,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b7d8 │ │ │ │ ldr r0, [pc, #892] @ (32c194 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b7d8 │ │ │ │ ldr r1, [pc, #884] @ (32c198 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (32c19c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b790 │ │ │ │ ldr r1, [pc, #872] @ (32c1a0 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32b77e │ │ │ │ ldr r1, [pc, #592] @ (32c094 ) │ │ │ │ @@ -402493,15 +402495,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32b786 │ │ │ │ ldr r0, [pc, #848] @ (32c1a4 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 32b786 │ │ │ │ ldr r3, [pc, #836] @ (32c1a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b63a │ │ │ │ @@ -402509,15 +402511,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b642 │ │ │ │ ldr r0, [pc, #812] @ (32c1ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b642 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c30a │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 32b3cc │ │ │ │ @@ -402531,15 +402533,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32be92 │ │ │ │ ldr r0, [pc, #764] @ (32c1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32be92 │ │ │ │ ldr r3, [pc, #752] @ (32c1b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402547,71 +402549,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32be92 │ │ │ │ ldr r0, [pc, #736] @ (32c1bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32be92 │ │ │ │ ldr r3, [pc, #732] @ (32c1c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b70c │ │ │ │ ldr r3, [pc, #420] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b70c │ │ │ │ ldr r0, [pc, #712] @ (32c1c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b70c │ │ │ │ ldr r3, [pc, #704] @ (32c1c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b8ce │ │ │ │ ldr r3, [pc, #384] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32b8ce │ │ │ │ ldr r0, [pc, #684] @ (32c1cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32b8ce │ │ │ │ ldr r3, [pc, #680] @ (32c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b6d4 │ │ │ │ ldr r3, [pc, #352] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b6d4 │ │ │ │ ldr r0, [pc, #660] @ (32c1d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32b6d4 │ │ │ │ ldr r3, [pc, #652] @ (32c1d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bb4e │ │ │ │ ldr r3, [pc, #316] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bb4e │ │ │ │ ldr r0, [pc, #632] @ (32c1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bb4e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32be92 │ │ │ │ ldr r3, [pc, #616] @ (32c1e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402621,15 +402623,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32be92 │ │ │ │ ldr r0, [pc, #600] @ (32c1e4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #584] @ (32c1e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402640,15 +402642,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #564] @ (32c1ec ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #544] @ (32c1f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402657,15 +402659,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #524] @ (32c1f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #508] @ (32c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402675,15 +402677,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #488] @ (32c1fc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #472] @ (32c200 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402692,199 +402694,200 @@ │ │ │ │ ldr r3, [pc, #96] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #452] @ (32c204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr r3, [pc, #444] @ (32c208 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bbb0 │ │ │ │ ldr r3, [pc, #60] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bbb8 │ │ │ │ ldr r0, [pc, #424] @ (32c20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bbb8 │ │ │ │ ldr r3, [pc, #408] @ (32c208 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bc42 │ │ │ │ ldr r3, [pc, #24] @ (32c094 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bc4a │ │ │ │ ldr r0, [pc, #392] @ (32c210 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bc4a │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d27, #20 │ │ │ │ + movs r4, r0 │ │ │ │ + movs r4, r7 │ │ │ │ ldr r6, [pc, #752] @ (32c398 ) │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ - movs r0, r0 │ │ │ │ + movs r0, r3 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf4b8005a │ │ │ │ - adds r7, #206 @ 0xce │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr2 0, 7, r0, cr4, cr11, {1} │ │ │ │ + mrc2 0, 7, r0, cr12, cr11, {1} │ │ │ │ orns r0, r8, #14286848 @ 0xda0000 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r5, #24 │ │ │ │ movs r4, r7 │ │ │ │ bics.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0xf3b4005a │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #226 @ 0xe2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ + stc2 0, cr0, [ip, #-236]! @ 0xffffff14 │ │ │ │ bfi r0, r8, #1, #26 │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r1, #26 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ movs r4, r7 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r5, #27 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ movs r4, r7 │ │ │ │ movs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf300003b │ │ │ │ + @ instruction: 0xf318003b │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf22e003b │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + movw r0, #24635 @ 0x603b │ │ │ │ + adds r5, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 32c790 │ │ │ │ + b.n 32c7c0 │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxth r0, r1 │ │ │ │ + sxth r0, r4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d0, d27, #18 │ │ │ │ + vmvn.i32 d16, #235 @ 0x000000eb │ │ │ │ ldr r0, [pc, #512] @ (32c328 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], #-236 @ 0xffffff14 │ │ │ │ - adds r2, #114 @ 0x72 │ │ │ │ + ldc2 0, cr0, [sl], #-236 @ 0xffffff14 │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf0d4003b │ │ │ │ + @ instruction: 0xf0ec003b │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - smlatt r0, r0, fp, r0 │ │ │ │ + @ instruction: 0xfb28003b │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, #59 @ 0x3b │ │ │ │ - adds r1, #224 @ 0xe0 │ │ │ │ + subs.w r0, lr, #59 @ 0x3b │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add.w r0, r6, #59 @ 0x3b │ │ │ │ + adds.w r0, lr, #59 @ 0x3b │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [ip], {59} @ 0x3b │ │ │ │ asrs r0, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [ip], {59} @ 0x3b │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r6, #59 @ 0x3b │ │ │ │ + sbc.w r0, lr, #59 @ 0x3b │ │ │ │ eors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #236] @ 0xec │ │ │ │ + ldc2 0, cr0, [ip, #236] @ 0xec │ │ │ │ ldr r0, [pc, #832] @ (32c4b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8], #236 @ 0xec │ │ │ │ + ldc2l 0, cr0, [r0], {59} @ 0x3b │ │ │ │ ldc 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ movs r4, r7 │ │ │ │ rors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 5, r0, cr6, cr11, {1} │ │ │ │ + mcr2 0, 6, r0, cr14, cr11, {1} │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf626003b │ │ │ │ + @ instruction: 0xf63e003b │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d27, #26 │ │ │ │ - adds r0, #20 │ │ │ │ + vshr.u32 d16, d27, #2 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ movs r4, r7 │ │ │ │ cmp r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf682003b │ │ │ │ + @ instruction: 0xf69a003b │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, sl, #59 @ 0x3b │ │ │ │ + eors.w r0, r2, #59 @ 0x3b │ │ │ │ ldr r5, [pc, #0] @ (32c1bc ) │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, lr, #12255232 @ 0xbb0000 │ │ │ │ + eors.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d27, #32 │ │ │ │ + vshr.s32 d0, d27, #8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d16, d14, d27 │ │ │ │ + vqadd.s32 d16, d6, d27 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a0003b │ │ │ │ + @ instruction: 0xf4b8003b │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + orr.w r0, ip, #12255232 @ 0xbb0000 │ │ │ │ str r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e4003b │ │ │ │ + @ instruction: 0xf0fc003b │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r6, #59 @ 0x3b │ │ │ │ + orr.w r0, lr, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (32c244 ) │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r6, #59 @ 0x3b │ │ │ │ + sbcs.w r0, lr, #59 @ 0x3b │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0dc003b │ │ │ │ + @ instruction: 0xf0f4003b │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf184003b │ │ │ │ + @ instruction: 0xf19c003b │ │ │ │ ldr r6, [pc, #512] @ (32c40c ) │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, ip, fp, rrx │ │ │ │ - subs.w r0, r8, fp, rrx │ │ │ │ + @ instruction: 0xebf4003b │ │ │ │ + rsbs r0, r0, fp, rrx │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #324] @ (32c364 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402892,15 +402895,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (32c368 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #308] @ (32c36c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr r3, [pc, #300] @ (32c370 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ba8e │ │ │ │ ldr r3, [pc, #280] @ (32c368 ) │ │ │ │ @@ -402908,15 +402911,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32ba8e │ │ │ │ ldr r0, [pc, #280] @ (32c374 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32ba8e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #260] @ (32c378 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402925,15 +402928,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (32c368 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #240] @ (32c37c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr r3, [pc, #236] @ (32c380 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd74 │ │ │ │ ldr r3, [pc, #200] @ (32c368 ) │ │ │ │ @@ -402941,15 +402944,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32bd7a │ │ │ │ ldr r0, [pc, #212] @ (32c384 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bd7a │ │ │ │ ldr r3, [pc, #204] @ (32c388 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd2e │ │ │ │ ldr r3, [pc, #160] @ (32c368 ) │ │ │ │ @@ -402957,23 +402960,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bd34 │ │ │ │ ldr r0, [pc, #184] @ (32c38c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bd34 │ │ │ │ ldr r1, [pc, #176] @ (32c390 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (32c394 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bd3e │ │ │ │ ldr r3, [pc, #164] @ (32c398 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (32c39c ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -402988,15 +402991,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (32c368 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #128] @ (32c3a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32be92 │ │ │ │ ldr r3, [pc, #112] @ (32c3a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403007,48 +403010,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32be92 │ │ │ │ ldr r0, [pc, #92] @ (32c3ac ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32bebc │ │ │ │ bl 22618c │ │ │ │ bl 226064 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r4, #59 @ 0x3b │ │ │ │ + ands.w r0, ip, #59 @ 0x3b │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0be003b │ │ │ │ + @ instruction: 0xf0d6003b │ │ │ │ ldr r2, [pc, #448] @ (32c53c ) │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r2, #59 @ 0x3b │ │ │ │ + bics.w r0, sl, #59 @ 0x3b │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r0], {59} @ 0x3b │ │ │ │ + ldc2 0, cr0, [r8], {59} @ 0x3b │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa52003b │ │ │ │ - cmp r3, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfa6a003b │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfaaa003b │ │ │ │ - cmp r3, #64 @ 0x40 │ │ │ │ + @ instruction: 0xfac2003b │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 32c480 │ │ │ │ + bpl.n 32c2b0 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip], #-236 @ 0xffffff14 │ │ │ │ + stc 0, cr0, [r4], {59} @ 0x3b │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb80003b │ │ │ │ + @ instruction: 0xeb98003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ @@ -403103,15 +403106,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (32c590 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -403198,19 +403201,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 2240a0 │ │ │ │ b.n 32c548 │ │ │ │ bl 226064 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #248 @ (adr r7, 32c688 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 32c6e8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #952] @ (32c94c ) │ │ │ │ + ldr r5, [pc, #24] @ (32c5ac ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -403389,15 +403392,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (32c8dc ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -403518,25 +403521,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (32c8e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 226064 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 32cbe4 ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 32cc44 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #896] @ (32cc60 ) │ │ │ │ + ldr r1, [pc, #992] @ (32ccc0 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (32cc8c ) │ │ │ │ @@ -403673,15 +403676,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32cb22 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ b.n 32c906 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32cae8 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -403789,15 +403792,15 @@ │ │ │ │ bl 3ea51c │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ b.n 32c906 │ │ │ │ ldr r3, [pc, #172] @ (32cc98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c9fe │ │ │ │ ldr r3, [pc, #156] @ (32cc94 ) │ │ │ │ @@ -403810,15 +403813,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c9fe │ │ │ │ ldr r0, [pc, #128] @ (32cca0 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -403830,60 +403833,60 @@ │ │ │ │ bpl.w 32c92e │ │ │ │ ldr r0, [pc, #108] @ (32cca4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c92e │ │ │ │ movs r3, #0 │ │ │ │ b.n 32c9d6 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 32ca1c │ │ │ │ ldr r1, [pc, #76] @ (32cca8 ) │ │ │ │ ldr r0, [pc, #80] @ (32ccac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cb4a │ │ │ │ ldr r2, [pc, #68] @ (32ccb0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32cb44 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32cb44 │ │ │ │ ldr r0, [pc, #52] @ (32ccb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32cb44 │ │ │ │ bl 226064 │ │ │ │ b.n 32d0a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ + sbc.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fc003b │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + adds.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sbc.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf582003b │ │ │ │ subs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf526003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -403896,15 +403899,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 32d0d0 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (32d0d4 ) │ │ │ │ @@ -403945,15 +403948,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32cd8c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ce1a │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32cdd2 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -403982,24 +403985,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (32d0e0 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #756] @ (32d0e4 ) │ │ │ │ ldr r1, [pc, #756] @ (32d0e8 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 3e0eec │ │ │ │ @@ -404109,15 +404112,15 @@ │ │ │ │ blx 22360c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 32cf4e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32cf6e │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 22505c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404166,15 +404169,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (32d0f4 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cd1c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32d054 │ │ │ │ movs r6, #4 │ │ │ │ b.n 32cf2e │ │ │ │ @@ -404203,29 +404206,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (32d0f0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 32cf2a │ │ │ │ ldr r0, [pc, #212] @ (32d0fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cf2a │ │ │ │ ldr r1, [pc, #200] @ (32d0f8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32cf2a │ │ │ │ ldr r1, [pc, #176] @ (32d0f0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32cf2a │ │ │ │ ldr r0, [pc, #180] @ (32d100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cf2a │ │ │ │ ldr r3, [pc, #172] @ (32d104 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cfe0 │ │ │ │ ldr r3, [pc, #140] @ (32d0f0 ) │ │ │ │ @@ -404233,15 +404236,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32cfe0 │ │ │ │ ldr r0, [pc, #152] @ (32d108 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cfe0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32cfe0 │ │ │ │ ldr r1, [pc, #124] @ (32d104 ) │ │ │ │ @@ -404252,61 +404255,61 @@ │ │ │ │ ldr r1, [pc, #92] @ (32d0f0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 32cfe0 │ │ │ │ ldr r0, [pc, #108] @ (32d10c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cfe0 │ │ │ │ ldr r3, [pc, #100] @ (32d110 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cff6 │ │ │ │ ldr r3, [pc, #56] @ (32d0f0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32cff6 │ │ │ │ ldr r0, [pc, #80] @ (32d114 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32cff6 │ │ │ │ bl 226064 │ │ │ │ udf #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #120 @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r2, r7 │ │ │ │ - muls r4, r5 │ │ │ │ + bics r4, r0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ movs r1, r7 │ │ │ │ - orr.w r0, r2, r0, lsl #1 │ │ │ │ + orrs.w r0, sl, r0, lsl #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #24635 @ 0x603b │ │ │ │ + @ instruction: 0xf25e003b │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf25a003b │ │ │ │ - @ instruction: 0xf234003b │ │ │ │ + @ instruction: 0xf272003b │ │ │ │ + movw r0, #49211 @ 0xc03b │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1ea003b │ │ │ │ - subs.w r0, ip, #59 @ 0x3b │ │ │ │ + addw r0, r2, #59 @ 0x3b │ │ │ │ + rsbs r0, r4, #59 @ 0x3b │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, ip, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf224003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (32d1fc ) │ │ │ │ add r4, pc │ │ │ │ @@ -404384,27 +404387,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d1f4 │ │ │ │ ldr r0, [pc, #32] @ (32d20c ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 32d158 │ │ │ │ nop │ │ │ │ bls.n 32d1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf126003b │ │ │ │ + @ instruction: 0xf13e003b │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-104] │ │ │ │ @@ -404471,15 +404474,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d338 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32d3cc │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -404531,24 +404534,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (32d658 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #704] @ (32d65c ) │ │ │ │ ldr r1, [pc, #704] @ (32d660 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0eec │ │ │ │ movs r3, #3 │ │ │ │ @@ -404699,15 +404702,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 32d3e0 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32d486 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32d49c │ │ │ │ ldr r3, [pc, #256] @ (32d668 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404720,15 +404723,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (32d670 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32d282 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 32d4aa │ │ │ │ ldr r3, [pc, #212] @ (32d674 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -404740,15 +404743,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32d484 │ │ │ │ ldr r0, [pc, #188] @ (32d678 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32d484 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 32d4aa │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d484 │ │ │ │ @@ -404763,15 +404766,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32d484 │ │ │ │ ldr r0, [pc, #136] @ (32d67c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32d484 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -404796,35 +404799,35 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ bhi.n 32d5c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 32cf90 │ │ │ │ + b.n 32cfc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvs.n 32d718 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr, #236]! @ 0xec │ │ │ │ + ldcl 0, cr0, [r6, #236] @ 0xec │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], {59} @ 0x3b │ │ │ │ - stcl 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ + ldc 0, cr0, [r6], #236 @ 0xec │ │ │ │ + ldcl 0, cr0, [ip], #-236 @ 0xffffff14 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (32d880 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #492] @ (32d884 ) │ │ │ │ @@ -404870,15 +404873,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d76c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -404935,25 +404938,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (32d898 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (32d89c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 3e0eec │ │ │ │ movs r3, #3 │ │ │ │ @@ -404998,34 +405001,34 @@ │ │ │ │ beq.w 32d740 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 32d740 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 32d82a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bl 226064 │ │ │ │ nop │ │ │ │ bmi.n 32d96c │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 32d81c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #26 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 32d960 │ │ │ │ + b.n 32d990 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -405292,15 +405295,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (32db84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32dab0 │ │ │ │ ldr r0, [pc, #48] @ (32db88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 32dab2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 32da90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -405312,15 +405315,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 32dba4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81a003b │ │ │ │ + @ instruction: 0xe832003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (32dcd4 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -405569,15 +405572,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32dd06 │ │ │ │ ldr r0, [pc, #132] @ (32de9c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32dd06 │ │ │ │ cbnz r6, 32de42 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 32de42 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -405621,15 +405624,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d9b4 │ │ │ │ + b.n 32d9e4 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -405688,41 +405691,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32e068 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9af8 │ │ │ │ + b.w 6a9b10 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 32e12a │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405775,18 +405778,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32df4c │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 32e216 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ b.n 32df96 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405961,40 +405964,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 2238d0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (32e3dc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406034,15 +406037,15 @@ │ │ │ │ bpl.w 32e224 │ │ │ │ ldr r0, [pc, #140] @ (32e3e8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 32e224 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 32e216 │ │ │ │ @@ -406074,32 +406077,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (32e3f0 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32e384 │ │ │ │ blx 225448 │ │ │ │ ldmia r4, {r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32e4c4 │ │ │ │ + b.n 32e4f4 │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 32e46a │ │ │ │ + cbnz r6, 32e470 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -406209,18 +406212,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -406230,15 +406233,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (32e5a0 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406435,39 +406438,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (32e904 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 32e72e │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -406531,15 +406534,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32e668 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (32e910 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32e668 │ │ │ │ ldr r0, [pc, #92] @ (32e914 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e71c │ │ │ │ ldr r0, [pc, #72] @ (32e90c ) │ │ │ │ @@ -406549,15 +406552,15 @@ │ │ │ │ bpl.w 32e71c │ │ │ │ ldr r0, [pc, #68] @ (32e918 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32e71c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ stmia r5!, {r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -406569,19 +406572,19 @@ │ │ │ │ stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r2, [pc, #192] @ (32e9cc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 32e9bc │ │ │ │ + blt.n 32e9ec │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32e9ec │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32e9ec │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -406609,24 +406612,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -406635,15 +406638,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (32e9f4 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406729,15 +406732,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #696] @ (32ed6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32eba0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32eb7c │ │ │ │ @@ -406827,15 +406830,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32eabe │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (32ed7c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32eabe │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 32d680 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -406855,15 +406858,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (32ed84 ) │ │ │ │ ldr r3, [pc, #332] @ (32ed64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -406874,15 +406877,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 32eb22 │ │ │ │ ldr r1, [pc, #320] @ (32ed88 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -406915,15 +406918,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (32ed90 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32ec12 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 32ed3a │ │ │ │ ldr r7, [pc, #220] @ (32ed94 ) │ │ │ │ ldr r2, [pc, #224] @ (32ed98 ) │ │ │ │ @@ -406931,24 +406934,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #208] @ (32eda0 ) │ │ │ │ ldr r1, [pc, #208] @ (32eda4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0eec │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406971,23 +406974,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32ec12 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ecf6 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 32ebda │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bl 226124 │ │ │ │ bl 226158 │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -406999,31 +407002,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ite hi │ │ │ │ lslhi r2, r3, #1 │ │ │ │ addls r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 32ee54 │ │ │ │ + bhi.n 32ec84 │ │ │ │ movs r3, r7 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffffbef6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - vaddw.u q8, , d2 │ │ │ │ + vsra.u64 d16, d10, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #142 @ 0x8e │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (32f170 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -407117,23 +407120,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #128] @ (32ef38 ) │ │ │ │ ldr r1, [pc, #132] @ (32ef3c ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0eec │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -407148,38 +407151,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32ef10 │ │ │ │ bl 3e0fa4 │ │ │ │ b.n 32ee3c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32eed8 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 32ee3c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ pop {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i16 q0, q7, d3[1] │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + vmla.i q0, q3, d11[0] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -407280,15 +407283,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32f2d0 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 32f586 │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -407366,17 +407369,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 32edac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32f3aa │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #2 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -407511,15 +407514,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -407568,32 +407571,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (32f5d8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f000 │ │ │ │ ldr r2, [pc, #580] @ (32f5dc ) │ │ │ │ add r2, pc │ │ │ │ b.n 32efee │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3377d0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 32f582 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f41a │ │ │ │ ldr r1, [pc, #528] @ (32f5e0 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -407631,15 +407634,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ b.n 32f306 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f534 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407703,15 +407706,15 @@ │ │ │ │ bpl.n 32f4b6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (32f5f8 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f4b6 │ │ │ │ ldr r3, [pc, #260] @ (32f5fc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f356 │ │ │ │ ldr r3, [pc, #208] @ (32f5d4 ) │ │ │ │ @@ -407723,15 +407726,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (32f600 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f356 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f560 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 32f16c │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -407746,100 +407749,100 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f4b6 │ │ │ │ ldr r0, [pc, #176] @ (32f608 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f4b6 │ │ │ │ ldr r3, [pc, #168] @ (32f60c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f52e │ │ │ │ ldr r3, [pc, #100] @ (32f5d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f52e │ │ │ │ ldr r0, [pc, #148] @ (32f610 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f52e │ │ │ │ bl 226158 │ │ │ │ ldr r3, [pc, #140] @ (32f614 ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (32f618 ) │ │ │ │ ldr r0, [pc, #140] @ (32f61c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 32f60e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 32f688 │ │ │ │ + bmi.n 32f4b8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 32f5f8 │ │ │ │ + bcc.n 32f628 │ │ │ │ movs r3, r7 │ │ │ │ bl 2b35b2 │ │ │ │ - bcs.n 32f5d0 │ │ │ │ + bcs.n 32f600 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f530 │ │ │ │ + bne.n 32f560 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f4d8 │ │ │ │ + bne.n 32f508 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f4f8 │ │ │ │ + bne.n 32f528 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f638 │ │ │ │ + bne.n 32f668 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f658 │ │ │ │ + bne.n 32f688 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f680 │ │ │ │ + bne.n 32f6b0 │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 32f580 │ │ │ │ + bne.n 32f5b0 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 32f6d8 │ │ │ │ + bne.n 32f508 │ │ │ │ movs r3, r7 │ │ │ │ bl 1cf5e2 │ │ │ │ - bne.n 32f6a4 │ │ │ │ + bne.n 32f6d4 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f694 │ │ │ │ + beq.n 32f6c4 │ │ │ │ movs r3, r7 │ │ │ │ bl 1815ee │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32f5ac │ │ │ │ + beq.n 32f5dc │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32f6ac │ │ │ │ + beq.n 32f6dc │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #736] @ (32f8f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32f538 │ │ │ │ + beq.n 32f568 │ │ │ │ movs r3, r7 │ │ │ │ - strh.w r0, [ip, #75] @ 0x4b │ │ │ │ - add r2, pc, #888 @ (adr r2, 32f994 ) │ │ │ │ + str.w r0, [r4, #75] @ 0x4b │ │ │ │ + add r2, pc, #984 @ (adr r2, 32f9f4 ) │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -408043,15 +408046,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 32f8a2 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -408073,15 +408076,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32f680 │ │ │ │ ldr r0, [pc, #124] @ (32f940 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32f680 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 3251e0 │ │ │ │ b.n 32f7ae │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -408120,23 +408123,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 32f988 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - adc.w r0, r2, #13303808 @ 0xcb0000 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + adcs.w r0, sl, #13303808 @ 0xcb0000 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf52a004b │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + adc.w r0, r2, #13303808 @ 0xcb0000 │ │ │ │ + ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 330580 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -408255,17 +408258,17 @@ │ │ │ │ bl 32edac │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33064a │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ b.n 32fc44 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 330584 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -408354,39 +408357,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2259bc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 330588 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 32fc44 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -408485,39 +408488,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 2259bc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 33058c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32fc0a │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 32fc42 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 33008e │ │ │ │ @@ -408615,15 +408618,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 330594 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5a2eec │ │ │ │ + bl 5a2f04 │ │ │ │ ldr.w r3, [pc, #1748] @ 330584 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -408674,15 +408677,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330294 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 22360c │ │ │ │ mov r0, sl │ │ │ │ - bl 6a9af8 │ │ │ │ + bl 6a9b10 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408780,15 +408783,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33008e │ │ │ │ ldr.w r0, [pc, #1308] @ 3305a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -408911,15 +408914,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (3305b0 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 5a2eec │ │ │ │ + bl 5a2f04 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -409039,15 +409042,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 32dea0 │ │ │ │ @@ -409084,15 +409087,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (3305b8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33017e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 3269c4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409114,15 +409117,15 @@ │ │ │ │ bpl.w 32faa8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (3305c0 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32faa8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 3259b0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409145,15 +409148,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (3305c8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 32faee │ │ │ │ ldr r3, [pc, #308] @ (3305cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fed2 │ │ │ │ @@ -409166,15 +409169,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (3305d0 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 32fed2 │ │ │ │ ldr r2, [pc, #260] @ (3305d4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32fc92 │ │ │ │ ldr r2, [pc, #192] @ (33059c ) │ │ │ │ @@ -409188,15 +409191,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (3305d8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32fc92 │ │ │ │ ldr r3, [pc, #208] @ (3305dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fa24 │ │ │ │ @@ -409212,15 +409215,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 32fa24 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 330046 │ │ │ │ ldr r3, [pc, #144] @ (3305e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -409231,15 +409234,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32fc3c │ │ │ │ ldr r0, [pc, #120] @ (3305e8 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 32fc3c │ │ │ │ nop │ │ │ │ cbz r2, 3305aa │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -409249,49 +409252,49 @@ │ │ │ │ vraddhn.i d30, , q15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - stc 0, cr0, [sl, #300] @ 0x12c │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + stc 0, cr0, [r2, #300]! @ 0x12c │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ movs r3, r7 │ │ │ │ b.n 330868 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vshr.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #624] @ (330830 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 330046 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -409314,30 +409317,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 32ccb8 │ │ │ │ mov r6, r0 │ │ │ │ b.n 33000e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ b.n 3302d0 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 3301da │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 330838 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 330724 │ │ │ │ ldr r1, [pc, #452] @ (330840 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -409352,15 +409355,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fc0a │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 22360c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a9af8 │ │ │ │ + bl 6a9b10 │ │ │ │ b.w 32fc44 │ │ │ │ movs r6, #2 │ │ │ │ b.n 3306a2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -409395,25 +409398,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 330286 │ │ │ │ ldr r0, [pc, #312] @ (33084c ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 32ff56 │ │ │ │ ldr r1, [pc, #296] @ (330850 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fc0a │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 32ff56 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33008e │ │ │ │ @@ -409426,15 +409429,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 33008e │ │ │ │ ldr r0, [pc, #232] @ (330858 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33008e │ │ │ │ movs r6, #2 │ │ │ │ b.n 3301da │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -409457,15 +409460,15 @@ │ │ │ │ bpl.w 33017e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (330860 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33017e │ │ │ │ ldr r3, [pc, #128] @ (33085c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33016e │ │ │ │ ldr r3, [pc, #92] @ (330848 ) │ │ │ │ @@ -409477,52 +409480,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33016e │ │ │ │ ldr r3, [pc, #64] @ (330854 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33015e │ │ │ │ ldr r3, [pc, #40] @ (330848 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 33015e │ │ │ │ ldr r0, [pc, #56] @ (330868 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33015e │ │ │ │ bl 226124 │ │ │ │ blx 225448 │ │ │ │ b.n 33102a │ │ │ │ vrshr.u64 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ b.n 330eea │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x004e │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r3, r7 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r3, r4, r5, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 3313bc │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -409690,15 +409693,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 33124c │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 330c0a │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 326f68 │ │ │ │ @@ -409876,15 +409879,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 331404 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 331408 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 6a9aa8 │ │ │ │ + bl 6a9ac0 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -409935,19 +409938,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 331414 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 330c3a │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 6a9af8 │ │ │ │ + bl 6a9b10 │ │ │ │ b.n 330ab8 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 330d0a │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -409996,15 +409999,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 2232e4 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -410161,15 +410164,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 331400 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 330f1e │ │ │ │ ldr.w r0, [pc, #1240] @ 331420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330f1e │ │ │ │ ldr.w r3, [pc, #1144] @ 3313cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330916 │ │ │ │ ldr.w r2, [pc, #1220] @ 331424 │ │ │ │ @@ -410325,15 +410328,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (33142c ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 5a2eec │ │ │ │ + bl 5a2f04 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -410354,15 +410357,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 33135e │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 331358 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -410451,29 +410454,29 @@ │ │ │ │ bpl.w 330c0a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (33143c ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330c0a │ │ │ │ ldr r3, [pc, #496] @ (33141c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330f1e │ │ │ │ ldr r3, [pc, #456] @ (331400 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330f1e │ │ │ │ ldr r0, [pc, #508] @ (331440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330f1e │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 330ab8 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -410517,15 +410520,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33135e │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 331358 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -410561,15 +410564,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (331400 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 330c0a │ │ │ │ ldr r0, [pc, #272] @ (331448 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330c0a │ │ │ │ mov r6, r8 │ │ │ │ b.w 330ab8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 330e1a │ │ │ │ movs r2, #15 │ │ │ │ @@ -410612,102 +410615,102 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 330ffe │ │ │ │ ldr r0, [pc, #164] @ (331450 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330ffe │ │ │ │ add r2, pc, #528 @ (adr r2, 3315d0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #480 @ (adr r2, 3315a8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 33144e │ │ │ │ + pop {r2} │ │ │ │ movs r3, r7 │ │ │ │ add r0, pc, #304 @ (adr r0, 331508 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r1 │ │ │ │ movs r3, r7 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r1 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r4, 3313f8 │ │ │ │ + cbnz r4, 3313fe │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 3313fc │ │ │ │ + cbnz r0, 331402 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 331400 │ │ │ │ + cbnz r0, 331406 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 331402 │ │ │ │ + cbnz r0, 331408 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 331404 │ │ │ │ + cbnz r0, 33140a │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 331402 │ │ │ │ + cbnz r0, 331408 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 3313f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ vcvt.f32.u32 , q2, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb778 │ │ │ │ movs r3, r7 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r4, lr} │ │ │ │ movs r3, r7 │ │ │ │ bcs.n 331500 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ vtbl.8 d20, {d31- instruction: 0xb604 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r6 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #648] @ (3316e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330fea │ │ │ │ ldr r3, [pc, #640] @ (3316e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 330fea │ │ │ │ ldr r0, [pc, #632] @ (3316e8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 330fea │ │ │ │ ldr r3, [pc, #624] @ (3316ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3310d4 │ │ │ │ ldr r3, [pc, #604] @ (3316e4 ) │ │ │ │ @@ -410718,15 +410721,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (3316f0 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3310d4 │ │ │ │ ldr r3, [pc, #588] @ (3316f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331096 │ │ │ │ ldr r3, [pc, #560] @ (3316e4 ) │ │ │ │ @@ -410737,15 +410740,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (3316f8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331096 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 33134a │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 330ab8 │ │ │ │ @@ -410761,15 +410764,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 33107e │ │ │ │ ldr r0, [pc, #508] @ (331700 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33107e │ │ │ │ ldr r3, [pc, #492] @ (331704 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33128e │ │ │ │ ldr r3, [pc, #448] @ (3316e4 ) │ │ │ │ @@ -410780,15 +410783,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (331708 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33128e │ │ │ │ ldr r3, [pc, #448] @ (331704 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331118 │ │ │ │ ldr r3, [pc, #404] @ (3316e4 ) │ │ │ │ @@ -410799,15 +410802,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (33170c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331118 │ │ │ │ ldr r3, [pc, #384] @ (3316f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3314d4 │ │ │ │ ldr r3, [pc, #360] @ (3316e4 ) │ │ │ │ @@ -410835,15 +410838,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (331714 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331178 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 324c70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 330fec │ │ │ │ @@ -410876,15 +410879,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330ab8 │ │ │ │ ldr r0, [pc, #240] @ (33171c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 330ab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (331720 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (331724 ) │ │ │ │ add r3, pc │ │ │ │ @@ -410903,15 +410906,15 @@ │ │ │ │ bpl.w 331198 │ │ │ │ ldr r0, [pc, #192] @ (33172c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 331198 │ │ │ │ ldr r3, [pc, #172] @ (331730 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331370 │ │ │ │ @@ -410920,26 +410923,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 331370 │ │ │ │ ldr r0, [pc, #152] @ (331734 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 330ab8 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 331366 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (331738 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331586 │ │ │ │ ldr r3, [pc, #116] @ (33173c ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (331740 ) │ │ │ │ ldr r0, [pc, #116] @ (331744 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -410948,61 +410951,61 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 2260f4 │ │ │ │ nop │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r6} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r4 │ │ │ │ + uxtb r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 331784 │ │ │ │ + cbz r2, 33178a │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 331714 │ │ │ │ + bhi.n 331744 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ movs r3, r7 │ │ │ │ mvns r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 33176c │ │ │ │ + sxth r0, r1 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r1 │ │ │ │ + uxtb r6, r4 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r3} │ │ │ │ + push {r1, r5} │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 33181c │ │ │ │ + bvc.n 33164c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (33180c ) │ │ │ │ @@ -411030,15 +411033,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 3317ce │ │ │ │ ldr r2, [pc, #120] @ (331814 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -411071,15 +411074,15 @@ │ │ │ │ bl 3271d4 │ │ │ │ b.n 3317ce │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 33186e │ │ │ │ + cbz r6, 331874 │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411183,15 +411186,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3318c0 │ │ │ │ ldr r0, [pc, #44] @ (33196c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3318c0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #624] @ 0x270 │ │ │ │ @@ -411200,15 +411203,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #32] @ (331988 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3319a0 │ │ │ │ + cbz r0, 3319a6 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411338,15 +411341,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (331b14 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331abc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #312] @ 0x138 │ │ │ │ @@ -411355,15 +411358,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -411449,15 +411452,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (331c3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331b6c │ │ │ │ ldr r0, [pc, #44] @ (331c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 331b6c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -411467,15 +411470,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -411601,15 +411604,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 331c9e │ │ │ │ ldr r0, [pc, #40] @ (331dd4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 331c9e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #52] @ 0x34 │ │ │ │ @@ -411618,15 +411621,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (331f00 ) │ │ │ │ @@ -411661,15 +411664,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 331e68 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -411735,15 +411738,15 @@ │ │ │ │ bl 324d5c │ │ │ │ b.n 331e8a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #648 @ 0x288 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -411816,15 +411819,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 331f38 │ │ │ │ ldr r0, [pc, #76] @ (332024 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 331f38 │ │ │ │ cbz r2, 332006 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 332006 │ │ │ │ @@ -411842,15 +411845,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411993,15 +411996,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (3321ec ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 332198 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r0, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r5, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412010,15 +412013,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -412134,15 +412137,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33224e │ │ │ │ ldr r0, [pc, #52] @ (33236c ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33224e │ │ │ │ movs r2, #0 │ │ │ │ b.n 3322a8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -412154,15 +412157,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412296,15 +412299,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3323ca │ │ │ │ ldr r0, [pc, #44] @ (332514 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3323ca │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #58] @ 0x3a │ │ │ │ @@ -412313,15 +412316,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #496 @ (adr r7, 332708 ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 332768 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 332624 │ │ │ │ mov r6, r0 │ │ │ │ @@ -412395,15 +412398,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 332540 │ │ │ │ ldr r0, [pc, #76] @ (332634 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 332540 │ │ │ │ cbnz r2, 332614 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 332614 │ │ │ │ @@ -412421,15 +412424,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #688 @ (adr r6, 3328e8 ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 332948 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -412494,15 +412497,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 332734 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 332734 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -412530,32 +412533,32 @@ │ │ │ │ b.n 3326ec │ │ │ │ add r3, pc, #164 @ (adr r3, 3327f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 3327f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 3327f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 3327f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -412656,15 +412659,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 332a26 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 6a1cf8 │ │ │ │ + bl 6a1d10 │ │ │ │ cbnz r0, 332908 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -412763,15 +412766,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33287a │ │ │ │ ldr r0, [pc, #48] @ (332a4c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33287a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 332954 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r5, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412782,15 +412785,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #616 @ (adr r2, 332cb8 ) │ │ │ │ + add r2, pc, #712 @ (adr r2, 332d18 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (332c98 ) │ │ │ │ @@ -412827,15 +412830,15 @@ │ │ │ │ bhi.w 332c8e │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332c8e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -412860,23 +412863,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -412886,29 +412889,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 332c10 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 332c10 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332c84 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -412959,15 +412962,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 332c7c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -413106,15 +413109,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332daa │ │ │ │ ldr.w r0, [pc, #1704] @ 333448 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 33344c │ │ │ │ ldr.w r3, [pc, #1664] @ 333434 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -413144,15 +413147,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 333454 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 332d06 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 332e20 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33335e │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -413167,15 +413170,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 332daa │ │ │ │ ldr.w r0, [pc, #1556] @ 333458 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 332daa │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332daa │ │ │ │ ldr.w r3, [pc, #1540] @ 33345c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -413185,15 +413188,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 332daa │ │ │ │ ldr.w r0, [pc, #1520] @ 333460 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 332daa │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 22505c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -413755,27 +413758,27 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #624] @ 0x270 │ │ │ │ movs r3, r7 │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 334074 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -413910,15 +413913,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33359a │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 6aa234 │ │ │ │ + bl 6aa24c │ │ │ │ ldr.w r2, [pc, #2692] @ 334080 │ │ │ │ ldr.w r3, [pc, #2684] @ 33407c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413937,15 +413940,15 @@ │ │ │ │ bne.n 333588 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3338d2 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -414016,15 +414019,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 334090 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -414625,15 +414628,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 6a9aa8 │ │ │ │ + bl 6a9ac0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -414672,15 +414675,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (3340e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -414830,15 +414833,15 @@ │ │ │ │ bpl.w 3338c0 │ │ │ │ ldr r0, [pc, #508] @ (3340f4 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3338c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -414969,72 +414972,72 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 3340f4 │ │ │ │ + bge.n 334124 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ movs r3, r7 │ │ │ │ add r6, pc, #768 @ (adr r6, 3343dc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vsra.u32 d27, d6, #1 │ │ │ │ + vaddw.u , , d30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - bmi.n 334130 │ │ │ │ + bmi.n 334160 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ movs r3, r7 │ │ │ │ - nop {8} │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + it ls │ │ │ │ + lslls r3, r1, #1 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -415198,15 +415201,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 3342e0 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3360e0 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 5a1340 │ │ │ │ + bl 5a1358 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3342cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -415371,15 +415374,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 334bf8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33d61c │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -415498,15 +415501,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 334610 │ │ │ │ ldr.w r0, [pc, #1536] @ 334c08 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 324f24 │ │ │ │ b.w 3336ec │ │ │ │ ldr.w r3, [pc, #1508] @ 334c0c │ │ │ │ @@ -415701,15 +415704,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 3338c0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 3338c0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 6a9af8 │ │ │ │ + bl 6a9b10 │ │ │ │ b.w 3338c0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 334978 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 334eee │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -415749,15 +415752,15 @@ │ │ │ │ b.w 334058 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (334c20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 33395e │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -415775,15 +415778,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 334634 │ │ │ │ ldr r0, [pc, #788] @ (334c28 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334634 │ │ │ │ ldr r3, [pc, #772] @ (334c2c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415793,15 +415796,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 334634 │ │ │ │ ldr r0, [pc, #748] @ (334c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334634 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 334970 │ │ │ │ ldr r3, [pc, #736] @ (334c34 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415811,15 +415814,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334970 │ │ │ │ ldr r0, [pc, #720] @ (334c38 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 3338c0 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 334874 │ │ │ │ add r2, pc, #8 @ (adr r2, 33498c ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -415933,23 +415936,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 334aca │ │ │ │ ldr r0, [pc, #384] @ (334c44 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 3338c0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3338c0 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 5a1384 │ │ │ │ + bl 5a139c │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334a9e │ │ │ │ ldr r3, [pc, #344] @ (334c48 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -415961,15 +415964,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334a9e │ │ │ │ ldr r0, [pc, #324] @ (334c4c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334a9e │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334a9e │ │ │ │ ldr r3, [pc, #312] @ (334c50 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415979,15 +415982,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 334a9e │ │ │ │ ldr r0, [pc, #296] @ (334c54 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334a9e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334aca │ │ │ │ ldr r3, [pc, #280] @ (334c58 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -415999,15 +416002,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334aca │ │ │ │ ldr r0, [pc, #260] @ (334c5c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334aca │ │ │ │ ldr r3, [pc, #252] @ (334c60 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 334b76 │ │ │ │ ldr r3, [pc, #148] @ (334c00 ) │ │ │ │ @@ -416030,15 +416033,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (334c00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334b90 │ │ │ │ ldr r0, [pc, #196] @ (334c68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334b90 │ │ │ │ ldr r3, [pc, #188] @ (334c6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333708 │ │ │ │ ldr r3, [pc, #68] @ (334c00 ) │ │ │ │ @@ -416046,91 +416049,91 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 333708 │ │ │ │ ldr r0, [pc, #168] @ (334c70 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 333708 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 334190 │ │ │ │ nop │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #244 @ 0xf4 │ │ │ │ + movs r7, #12 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r3, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -416232,15 +416235,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3349f8 │ │ │ │ ldr.w r0, [pc, #3032] @ 335978 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ b.w 333c5c │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 22360c │ │ │ │ b.w 3338c0 │ │ │ │ @@ -416265,15 +416268,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 33406a │ │ │ │ ldr.w r0, [pc, #2948] @ 335980 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 33406a │ │ │ │ ldr.w r3, [pc, #2936] @ 335984 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334118 │ │ │ │ @@ -416286,15 +416289,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 334118 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 3338bc │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -416338,15 +416341,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 33401c │ │ │ │ ldr.w r0, [pc, #2752] @ 335990 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 33401c │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 33401c │ │ │ │ ldr.w r3, [pc, #2724] @ 335994 │ │ │ │ @@ -416368,15 +416371,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3338bc │ │ │ │ ldr.w r0, [pc, #2676] @ 33599c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 3338bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334f82 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416393,15 +416396,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334f3c │ │ │ │ ldr.w r0, [pc, #2620] @ 3359a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334f3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334faa │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 3338c0 │ │ │ │ ldr.w r3, [pc, #2588] @ 3359a0 │ │ │ │ @@ -416414,15 +416417,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 334f3c │ │ │ │ ldr.w r0, [pc, #2568] @ 3359a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334f3c │ │ │ │ ldr.w r3, [pc, #2560] @ 3359ac │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334f7a │ │ │ │ @@ -416431,15 +416434,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334f7a │ │ │ │ ldr.w r0, [pc, #2536] @ 3359b0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334f7a │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 334db6 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 334db6 │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 334d5e │ │ │ │ @@ -416469,26 +416472,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 334a9e │ │ │ │ ldr.w r0, [pc, #2444] @ 3359bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334a9e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 3359c0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 33444e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416504,15 +416507,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 334aca │ │ │ │ ldr.w r0, [pc, #2360] @ 3359c8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 334aca │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 331f10 │ │ │ │ mov r8, r0 │ │ │ │ b.w 3338c0 │ │ │ │ @@ -416590,15 +416593,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 3359d4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 333f2c │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -416749,22 +416752,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 3271d4 │ │ │ │ mov r8, r0 │ │ │ │ b.w 3338c0 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -416814,15 +416817,15 @@ │ │ │ │ b.n 335400 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 335450 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3353fc │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3353fc │ │ │ │ ldr.w r1, [pc, #1480] @ 3359dc │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416837,15 +416840,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 335974 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33401c │ │ │ │ ldr.w r0, [pc, #1440] @ 3359e4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 33401c │ │ │ │ ldr.w r1, [pc, #1428] @ 3359e8 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 33541a │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -416905,15 +416908,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3350fe │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 3359f0 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3350fe │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 33401c │ │ │ │ movs r5, #0 │ │ │ │ b.w 33401c │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -416941,15 +416944,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 335396 │ │ │ │ ldr.w r0, [pc, #1156] @ 3359f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 335396 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417053,15 +417056,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (335a00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 3357b4 │ │ │ │ add r3, pc, #8 @ (adr r3, 3356a4 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -417161,15 +417164,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 3271d4 │ │ │ │ mov r8, r0 │ │ │ │ b.w 3338c0 │ │ │ │ ldr r0, [pc, #632] @ (335a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33573e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417193,20 +417196,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3338bc │ │ │ │ ldr r0, [pc, #564] @ (335a10 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 3338bc │ │ │ │ ldr r0, [pc, #556] @ (335a14 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 333f6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417307,19 +417310,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 335a3c │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [pc, #216] @ (335a18 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417328,107 +417331,107 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33582a │ │ │ │ ldr r0, [pc, #192] @ (335a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33582a │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 3338c0 │ │ │ │ - sxth r0, r0 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ movs r3, r7 │ │ │ │ mov r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #256] @ (335ae4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r0, #6] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #616] @ (335c64 ) │ │ │ │ + ldr r0, [pc, #712] @ (335cc4 ) │ │ │ │ movs r3, r7 │ │ │ │ mvns r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417449,15 +417452,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 33591a │ │ │ │ ldr.w r0, [pc, #1748] @ 336130 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33591a │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 3338c0 │ │ │ │ mov r8, r3 │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -417547,29 +417550,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 335b86 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 335ba6 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 335b82 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335b7a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335b7a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 607070 │ │ │ │ + bl 607088 │ │ │ │ b.n 335b7a │ │ │ │ mov r4, r9 │ │ │ │ b.w 3338c0 │ │ │ │ ldr.w r0, [pc, #1412] @ 336134 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -417581,15 +417584,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 335b56 │ │ │ │ ldr.w r0, [pc, #1392] @ 336138 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 335b56 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 3338c0 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 335c5c │ │ │ │ @@ -417690,15 +417693,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3342c6 │ │ │ │ ldr.w r0, [pc, #1056] @ 336140 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 3342c6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 332804 │ │ │ │ @@ -417777,15 +417780,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (336148 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 334204 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334970 │ │ │ │ @@ -417799,15 +417802,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 334970 │ │ │ │ ldr r0, [pc, #788] @ (336150 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 334970 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 335e56 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [pc, #764] @ (336154 ) │ │ │ │ @@ -417820,15 +417823,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 335e4e │ │ │ │ ldr r0, [pc, #744] @ (336158 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 335e4e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 335e20 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -417975,15 +417978,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 333fb2 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -418010,15 +418013,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3338bc │ │ │ │ ldr r0, [pc, #240] @ (336170 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 3338bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 334f7a │ │ │ │ ldr r2, [pc, #220] @ (336174 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418030,15 +418033,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 334f7a │ │ │ │ ldr r0, [pc, #196] @ (336178 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 334f7a │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ b.w 3338c0 │ │ │ │ ldr r3, [pc, #176] @ (33617c ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (336180 ) │ │ │ │ @@ -418075,82 +418078,82 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #10] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r4, #9] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r0, #10] │ │ │ │ movs r3, r7 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #29] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r3, #6] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 695be8 │ │ │ │ + bl 695c00 │ │ │ │ cbnz r0, 3361d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -418218,15 +418221,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (336408 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r3, [pc, #348] @ (33640c ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33635a │ │ │ │ @@ -418249,19 +418252,19 @@ │ │ │ │ bne.n 3363dc │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33637e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ b.n 3362fe │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418273,15 +418276,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 223608 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 223974 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -418299,15 +418302,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3362ba │ │ │ │ ldr r0, [pc, #168] @ (336418 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3362ba │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -418319,28 +418322,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 2259bc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r1, [pc, #92] @ (33641c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 33632a │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 3362fe │ │ │ │ @@ -418355,31 +418358,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336356 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (336424 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 336356 │ │ │ │ ldr r0, [pc, #440] @ (3365c4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #32 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336428 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -418438,15 +418441,15 @@ │ │ │ │ bl 32c594 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ b.n 336466 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (336728 ) │ │ │ │ @@ -418474,15 +418477,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (336734 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -418511,19 +418514,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336626 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 33659a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 22360c │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418549,43 +418552,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 223974 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3366fe │ │ │ │ movs r7, #0 │ │ │ │ b.n 33659a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ b.n 33659a │ │ │ │ ldr r3, [pc, #264] @ (33673c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33655a │ │ │ │ ldr r3, [pc, #260] @ (336740 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33655a │ │ │ │ ldr r0, [pc, #252] @ (336744 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33655a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418666,15 +418669,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 336622 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (33674c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 336622 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418684,19 +418687,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #238 @ 0xee │ │ │ │ + subs r1, #6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336750 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 336756 │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -418746,25 +418749,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (336834 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #88] @ (336838 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 336812 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 22360c │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ blx 22360c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418779,25 +418782,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3367e6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (336844 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3367e6 │ │ │ │ orrs r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418815,15 +418818,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #164] @ (336938 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33690e │ │ │ │ cbnz r6, 336902 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -418834,29 +418837,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2259bc │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b4274 │ │ │ │ + bl 6b428c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldr r1, [pc, #104] @ (33693c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418877,27 +418880,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33689e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (336948 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33689e │ │ │ │ cmp r4, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -418915,15 +418918,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ ldr r3, [pc, #124] @ (336a10 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3369e4 │ │ │ │ cbnz r6, 3369d8 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -418933,15 +418936,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418962,27 +418965,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33699c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (336a20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33699c │ │ │ │ nop │ │ │ │ sbcs r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336a24 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -419271,15 +419274,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (336db0 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 336c12 │ │ │ │ ldr r1, [pc, #92] @ (336db4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 336afa │ │ │ │ ldr r1, [pc, #72] @ (336dac ) │ │ │ │ @@ -419291,38 +419294,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (336db8 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 336afa │ │ │ │ blx 225448 │ │ │ │ eors r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336dbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -419630,15 +419633,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 336f98 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (3373ec ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336f98 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 336ec0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -419666,15 +419669,15 @@ │ │ │ │ bpl.w 336f98 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (3373f4 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336f98 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -419775,15 +419778,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 336f76 │ │ │ │ ldr r0, [pc, #364] @ (3373fc ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 336f76 │ │ │ │ ldr r3, [pc, #340] @ (337400 ) │ │ │ │ @@ -419796,15 +419799,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33705c │ │ │ │ ldr r0, [pc, #316] @ (337404 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 33705c │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -419822,15 +419825,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3371a6 │ │ │ │ ldr r0, [pc, #260] @ (33740c ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 3371a6 │ │ │ │ ldr r3, [pc, #240] @ (337408 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419840,15 +419843,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3371d6 │ │ │ │ ldr r0, [pc, #220] @ (337410 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 3371d6 │ │ │ │ ldr r3, [pc, #208] @ (337414 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419858,15 +419861,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33707c │ │ │ │ ldr r0, [pc, #184] @ (337418 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 33707c │ │ │ │ ldr r3, [pc, #172] @ (33741c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419879,15 +419882,15 @@ │ │ │ │ bpl.w 3371f2 │ │ │ │ ldr r0, [pc, #152] @ (337420 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3371f2 │ │ │ │ ldr r2, [pc, #136] @ (337424 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 336e48 │ │ │ │ ldr r2, [pc, #64] @ (3373e8 ) │ │ │ │ @@ -419897,65 +419900,65 @@ │ │ │ │ bpl.w 336e48 │ │ │ │ ldr.w r2, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [pc, #112] @ (337428 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 336e48 │ │ │ │ blx 225448 │ │ │ │ nop │ │ │ │ subs r5, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #272] @ (337528 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ movs r3, r7 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033742c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -419973,22 +419976,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #232] @ 0xe8 │ │ │ │ ldrb.w r7, [r6, #234] @ 0xea │ │ │ │ mov r1, sl │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -420030,15 +420033,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 603154 │ │ │ │ + bl 60316c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3375e6 │ │ │ │ ldr r3, [pc, #320] @ (33764c ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -420115,32 +420118,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (337658 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 33751e │ │ │ │ ldr r3, [pc, #116] @ (33765c ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (337660 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (337664 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (337668 ) │ │ │ │ ldr r3, [pc, #52] @ (337648 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -420166,21 +420169,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -420300,15 +420303,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (3377cc ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 3376d6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ adds r4, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -420318,15 +420321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r5, #100] @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003377d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -420402,19 +420405,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3379f6 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6b421c │ │ │ │ + bl 6b4234 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 22360c │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r1, [pc, #840] @ (337c18 ) │ │ │ │ ldr r2, [pc, #824] @ (337c0c ) │ │ │ │ add r1, pc │ │ │ │ @@ -420456,18 +420459,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 2232e4 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldrb.w r1, [r9, #261] @ 0x105 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 33796c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -420517,19 +420520,19 @@ │ │ │ │ b.n 33798a │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2259bc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 337ba2 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -420554,19 +420557,19 @@ │ │ │ │ blx 2259bc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6b3d5c │ │ │ │ + bl 6b3d74 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 6b3dc4 │ │ │ │ + bl 6b3ddc │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 337a8e │ │ │ │ ldrb.w r3, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r2, [r7, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337b7c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -420609,43 +420612,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 336dbc │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3378b0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #268] @ (337c1c ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ b.n 337b46 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (337c20 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 3378ce │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 337aae │ │ │ │ ldr r1, [pc, #204] @ (337c24 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -420657,15 +420660,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 337876 │ │ │ │ ldr r0, [pc, #188] @ (337c2c ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 337876 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 337a8e │ │ │ │ b.n 337aac │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 337ac0 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -420676,31 +420679,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 336a94 │ │ │ │ b.n 337af6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #116] @ (337c30 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ b.n 337b46 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 337ac0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -420729,15 +420732,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -420835,15 +420838,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337cd4 │ │ │ │ ldr r0, [pc, #100] @ (337da0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 337cd4 │ │ │ │ ldr r0, [pc, #88] @ (337da4 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337cee │ │ │ │ ldr r0, [pc, #68] @ (337d9c ) │ │ │ │ @@ -420851,54 +420854,54 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 337cee │ │ │ │ ldr r0, [pc, #68] @ (337da8 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 337cee │ │ │ │ ldr r3, [pc, #56] @ (337dac ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #56] @ (337db0 ) │ │ │ │ ldr r0, [pc, #56] @ (337db4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r5, #7 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #24 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r0, #20] │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r3, #4 │ │ │ │ + subs r4, r6, #4 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r3, #5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #4] @ (337dc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 337e38 │ │ │ │ @@ -420907,15 +420910,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (337e40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #80] @ (337e44 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 337e48 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (337e4c ) │ │ │ │ @@ -420924,43 +420927,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (337e54 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 337de0 │ │ │ │ + bne.n 337e10 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ asrs r3, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ b.n 337b90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (337edc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -420969,15 +420972,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (337ee4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ add.w r7, r0, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #356] @ 0x164 │ │ │ │ @@ -420989,15 +420992,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (337eec ) │ │ │ │ ldr r1, [pc, #72] @ (337ef0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #60] @ (337ef4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r5, #184 @ 0xb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3dd068 │ │ │ │ @@ -421005,27 +421008,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r0, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 337f04 │ │ │ │ + bne.n 337f34 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0050 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -421196,37 +421199,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (338104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r1, #0 │ │ │ │ + adds r6, r4, #0 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r3, #4 │ │ │ │ + adds r2, r6, #4 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + subs r2, r7, r7 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r5, #3 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r1, #4 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00338108 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -421259,15 +421262,15 @@ │ │ │ │ str.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r1, [r7, #232] @ 0xe8 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #244] @ 0xf4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #252] @ 0xfc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #232] @ 0xe8 │ │ │ │ @@ -421279,17 +421282,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 5a0480 │ │ │ │ + bl 5a0498 │ │ │ │ mov r1, sp │ │ │ │ - bl 603968 │ │ │ │ + bl 603980 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3381d6 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 33821c │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -421315,15 +421318,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3381d6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -421394,42 +421397,42 @@ │ │ │ │ beq.n 338348 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338ea8 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [sl, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 3389c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338adc │ │ │ │ cbz r6, 338348 │ │ │ │ ldr.w r2, [r5, #452] @ 0x1c4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 338b0c │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2b0c1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33869e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1c5c │ │ │ │ + bl 5a1c74 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2b0e60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -421439,15 +421442,15 @@ │ │ │ │ bne.n 33838a │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 605b80 │ │ │ │ + bl 605b98 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ blt.w 338c5c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #244] @ 0xf4 │ │ │ │ strh.w r3, [r5, #246] @ 0xf6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421639,21 +421642,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 692ba4 │ │ │ │ + bl 692bbc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338bd4 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 692d98 │ │ │ │ + bl 692db0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338bba │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -421688,15 +421691,15 @@ │ │ │ │ ldr.w r2, [pc, #2216] @ 338f24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 223fbc │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 338582 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -421721,34 +421724,34 @@ │ │ │ │ bcc.w 338d42 │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w sl, r4, #12608 @ 0x3140 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, sl │ │ │ │ adds r7, #16 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #232] @ 0xe8 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #312] @ 0x138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338cf2 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -421911,30 +421914,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #240] @ 0xf0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ strd fp, ip, [r4, #232] @ 0xe8 │ │ │ │ mov r2, sl │ │ │ │ strd ip, fp, [r4, #244] @ 0xf4 │ │ │ │ str.w ip, [r4, #252] @ 0xfc │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3389da │ │ │ │ str.w r6, [r5, #272] @ 0x110 │ │ │ │ b.n 33856c │ │ │ │ ldr.w r3, [pc, #1500] @ 338f28 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1496] @ 338f2c │ │ │ │ ldr.w r1, [pc, #1496] @ 338f30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 338582 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 338ccc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -421953,15 +421956,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ str.w r6, [r5, #444] @ 0x1bc │ │ │ │ b.n 3382d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ @@ -421971,15 +421974,15 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 33828c │ │ │ │ ldr.w r0, [pc, #1380] @ 338f40 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ ldrb.w r3, [r4, #256] @ 0x100 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #256] @ 0x100 │ │ │ │ b.n 338944 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 2232e4 │ │ │ │ @@ -421987,15 +421990,15 @@ │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ ldr.w r0, [r5, #276] @ 0x114 │ │ │ │ b.n 338752 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 692d98 │ │ │ │ + bl 692db0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338cb2 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 33862e │ │ │ │ ldr.w r3, [pc, #1300] @ 338f44 │ │ │ │ mov r0, r9 │ │ │ │ @@ -422039,29 +422042,29 @@ │ │ │ │ ldr.w r1, [pc, #1212] @ 338f58 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ blx 22360c │ │ │ │ b.n 33869e │ │ │ │ ldr.w r3, [pc, #1184] @ 338f5c │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1184] @ 338f60 │ │ │ │ ldr.w r1, [pc, #1184] @ 338f64 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1156] @ 338f68 │ │ │ │ ldr.w r1, [pc, #1156] @ 338f6c │ │ │ │ add r3, pc │ │ │ │ @@ -422071,29 +422074,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr.w r3, [pc, #1124] @ 338f74 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1124] @ 338f78 │ │ │ │ ldr.w r1, [pc, #1124] @ 338f7c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ movs r3, #0 │ │ │ │ b.n 338b40 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 338d30 │ │ │ │ adds r3, #1 │ │ │ │ @@ -422180,15 +422183,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ b.n 33869e │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 338bee │ │ │ │ ldr r3, [pc, #860] @ (338f98 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -422197,52 +422200,52 @@ │ │ │ │ ldr r1, [pc, #856] @ (338fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #836] @ (338fa4 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #836] @ (338fa8 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #836] @ (338fac ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #820] @ (338fb0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #820] @ (338fb4 ) │ │ │ │ ldr r1, [pc, #820] @ (338fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #804] @ (338fbc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #804] @ (338fc0 ) │ │ │ │ ldr r1, [pc, #804] @ (338fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #788] @ (338fc8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #788] @ (338fcc ) │ │ │ │ ldr r1, [pc, #788] @ (338fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -422262,42 +422265,42 @@ │ │ │ │ ldr r3, [pc, #764] @ (338fdc ) │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #748] @ (338fe0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #748] @ (338fe4 ) │ │ │ │ ldr r1, [pc, #748] @ (338fe8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #724] @ (338fec ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #724] @ (338ff0 ) │ │ │ │ ldr r1, [pc, #728] @ (338ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #708] @ (338ff8 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #708] @ (338ffc ) │ │ │ │ ldr r1, [pc, #708] @ (339000 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -422312,29 +422315,29 @@ │ │ │ │ add r4, pc │ │ │ │ strd r2, fp, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #680] @ (339010 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #680] @ (339014 ) │ │ │ │ ldr r1, [pc, #680] @ (339018 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33869e │ │ │ │ bne.w 338c34 │ │ │ │ movs r1, #2 │ │ │ │ blx 2238d0 │ │ │ │ ldrh.w r3, [r5, #504] @ 0x1f8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #508] @ 0x1fc │ │ │ │ @@ -422397,15 +422400,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (339024 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ b.n 33869e │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 338e28 │ │ │ │ @@ -422415,56 +422418,56 @@ │ │ │ │ ldr r1, [pc, #448] @ (339030 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, fp │ │ │ │ blx 22360c │ │ │ │ b.n 33869e │ │ │ │ ldr r3, [pc, #424] @ (339034 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #420] @ (339038 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #420] @ (33903c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 33869e │ │ │ │ ldr r3, [pc, #404] @ (339040 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #404] @ (339044 ) │ │ │ │ ldr r1, [pc, #408] @ (339048 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 33869e │ │ │ │ ldr r3, [pc, #380] @ (33904c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #380] @ (339050 ) │ │ │ │ ldr r1, [pc, #380] @ (339054 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.w 33869e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #356] @ (339058 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #356] @ (33905c ) │ │ │ │ ldr r1, [pc, #356] @ (339060 ) │ │ │ │ add r3, pc │ │ │ │ @@ -422474,183 +422477,183 @@ │ │ │ │ nop │ │ │ │ cmp r0, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x002a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ittt eq │ │ │ │ - moveq r1, r7 │ │ │ │ - ldrheq r6, [r6, #32] │ │ │ │ + itte ne │ │ │ │ + movne r1, r7 │ │ │ │ + ldrhne r6, [r1, #34] @ 0x22 │ │ │ │ lsleq r3, r1, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r6, r5] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r2, r1] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r5, r0] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, r1] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + ldrsb r0, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r4, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r7, r5] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r6, r6] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r3, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r4, r0] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r7, r0] │ │ │ │ movs r3, r7 │ │ │ │ blx 225448 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #972] @ (339448 ) │ │ │ │ @@ -422662,37 +422665,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r1, [pc, #940] @ (339454 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 33942c │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 54d924 │ │ │ │ + bl 54d93c │ │ │ │ cbnz r0, 3390f4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422793,27 +422796,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (339460 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldr r3, [pc, #580] @ (339464 ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (339468 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (33946c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339200 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #274] @ 0x112 │ │ │ │ strb.w r2, [r6, #275] @ 0x113 │ │ │ │ @@ -422872,24 +422875,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (339478 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldr r4, [pc, #376] @ (33947c ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldrb.w r7, [r6, #256] @ 0x100 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 33923c │ │ │ │ ldrh.w r7, [r6, #266] @ 0x10a │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 3391fa │ │ │ │ @@ -422899,15 +422902,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (339488 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 33939c │ │ │ │ adds r3, #1 │ │ │ │ @@ -422919,42 +422922,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (339494 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldr r3, [pc, #280] @ (339498 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (33949c ) │ │ │ │ ldr r1, [pc, #280] @ (3394a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ str.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 3392aa │ │ │ │ ldr r3, [pc, #252] @ (3394a4 ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (3394a8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (3394ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ str.w r1, [r6, #272] @ 0x110 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 339440 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ vstr d7, [r7, #16] │ │ │ │ @@ -422970,116 +422973,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldr r3, [pc, #172] @ (3394bc ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (3394c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (3394c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3390de │ │ │ │ ldr r0, [pc, #152] @ (3394c8 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r6, [pc, #624] @ (3396bc ) │ │ │ │ + ldr r6, [pc, #720] @ (33971c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #512] @ (339654 ) │ │ │ │ + ldr r5, [pc, #608] @ (3396b4 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #552] @ (339680 ) │ │ │ │ + ldr r4, [pc, #648] @ (3396e0 ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #56] @ (33949c ) │ │ │ │ + ldr r5, [pc, #152] @ (3394fc ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #952] @ (339828 ) │ │ │ │ + ldr r5, [pc, #24] @ (339488 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #168] @ (339524 ) │ │ │ │ + ldr r4, [pc, #264] @ (339584 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, r6] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #904] @ (339814 ) │ │ │ │ + ldr r3, [pc, #1000] @ (339874 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r1, #29] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #696] @ (339750 ) │ │ │ │ + ldr r3, [pc, #792] @ (3397b0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #576] @ (3396e4 ) │ │ │ │ + ldr r3, [pc, #672] @ (339744 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #408] @ (339648 ) │ │ │ │ + ldr r3, [pc, #504] @ (3396a8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r0, #27] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #152] @ (339554 ) │ │ │ │ + ldr r3, [pc, #248] @ (3395b4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #1016] @ (3398c0 ) │ │ │ │ + ldr r3, [pc, #88] @ (339520 ) │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, fp │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003394cc : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 5a18f0 │ │ │ │ + b.w 5a1908 │ │ │ │ nop │ │ │ │ │ │ │ │ 003394d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 607070 │ │ │ │ + bl 607088 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 339502 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423125,39 +423128,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (3395d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 5a18f0 │ │ │ │ + bl 5a1908 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 607070 │ │ │ │ + bl 607088 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 3395b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33950c │ │ │ │ mov r0, r4 │ │ │ │ bl 337ef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33950c │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #616] @ (339838 ) │ │ │ │ + ldr r1, [pc, #712] @ (339898 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #544] @ (3397f4 ) │ │ │ │ + ldr r0, [pc, #640] @ (339854 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003395d4 : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -423170,15 +423173,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3395fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ ldr r6, [pc, #760] @ (3398f8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423186,39 +423189,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (339658 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33965c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w lr, [pc, #52] @ 339660 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 339664 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (339668 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + b.w 54cee4 │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r0, 339682 │ │ │ │ + cbnz r0, 339688 │ │ │ │ movs r0, r7 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ movs r3, r7 │ │ │ │ bvs.n 339760 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423258,19 +423261,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3396ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (3398a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423280,25 +423283,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (3398b0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (3398b4 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 339828 │ │ │ │ ldr r3, [pc, #380] @ (3398b8 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -423392,40 +423395,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (3398c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339758 │ │ │ │ ldr r3, [pc, #128] @ (3398c8 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (3398cc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (3398d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339758 │ │ │ │ ldr r3, [pc, #112] @ (3398d4 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (3398d8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (3398dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339758 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3397ba │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (3398e0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -423435,50 +423438,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339758 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r6, r7] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r5, #15] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r5, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r2, r1] │ │ │ │ + str r0, [r5, r1] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003398ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -423493,15 +423496,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (339a78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 33997c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 346b3c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -423593,64 +423596,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 339966 │ │ │ │ ldr r3, [pc, #72] @ (339a88 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (339a8c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (339a90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339a36 │ │ │ │ ldr r3, [pc, #60] @ (339a94 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (339a98 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (339a9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 339a36 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ movs r3, r7 │ │ │ │ - add r4, r3 │ │ │ │ + add r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [pc, #592] @ (339cd0 ) │ │ │ │ + ldr r7, [pc, #688] @ (339d30 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #760] @ (339d80 ) │ │ │ │ + ldr r6, [pc, #856] @ (339de0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #672] @ (339d30 ) │ │ │ │ + ldr r7, [pc, #768] @ (339d90 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #624] @ (339d04 ) │ │ │ │ + ldr r6, [pc, #720] @ (339d64 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #680] @ (339d44 ) │ │ │ │ + ldr r7, [pc, #776] @ (339da4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #520] @ (339ca8 ) │ │ │ │ + ldr r6, [pc, #616] @ (339d08 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00339aa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423697,24 +423700,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339bac │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (339c4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 224ebc │ │ │ │ @@ -423745,15 +423748,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339c34 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54c848 │ │ │ │ + bl 54c860 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #160] @ (339c50 ) │ │ │ │ ldr r3, [pc, #152] @ (339c48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -423816,18 +423819,18 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 339b98 │ │ │ │ b.n 339bee │ │ │ │ lsrs r6, r5, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #34873 @ 0x8839 │ │ │ │ + @ instruction: 0xf6600039 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #264] @ (339d60 ) │ │ │ │ + ldr r6, [pc, #360] @ (339dc0 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (339d4c ) │ │ │ │ @@ -423837,15 +423840,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c83c │ │ │ │ + bl 54c854 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 22505c │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -423887,15 +423890,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68896c │ │ │ │ + bl 688984 │ │ │ │ ldr r2, [pc, #52] @ (339d58 ) │ │ │ │ ldr r3, [pc, #40] @ (339d50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -423910,15 +423913,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r3, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #280] @ (339e70 ) │ │ │ │ + ldr r5, [pc, #376] @ (339ed0 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r6, r4, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00339d5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423937,15 +423940,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ add r4, pc, #632 @ (adr r4, 33a008 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (339d98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bx pc │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -424083,39 +424086,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (339f10 ) │ │ │ │ ldr r0, [pc, #28] @ (339f14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #992] @ (33a2e8 ) │ │ │ │ + ldr r4, [pc, #64] @ (339f48 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #40] @ (339f34 ) │ │ │ │ + ldr r4, [pc, #136] @ (339f94 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #912] @ (33a2a4 ) │ │ │ │ + ldr r3, [pc, #1008] @ (33a304 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #152] @ (339fb0 ) │ │ │ │ + ldr r4, [pc, #248] @ (33a010 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (339f44 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ mov r4, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424155,15 +424158,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (33a01c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424173,35 +424176,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (33a028 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #520] @ (33a224 ) │ │ │ │ + ldr r3, [pc, #616] @ (33a284 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #88] @ (33a078 ) │ │ │ │ + ldr r3, [pc, #184] @ (33a0d8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #496] @ (33a218 ) │ │ │ │ + ldr r3, [pc, #592] @ (33a278 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #928] @ (33a3cc ) │ │ │ │ + ldr r3, [pc, #0] @ (33a02c ) │ │ │ │ movs r3, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (33a038 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c83c4 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -424215,35 +424218,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (33a094 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #44] @ (33a098 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (33a09c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (33a0a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + b.w 54cee4 │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -424257,27 +424260,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 223d84 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a106 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a106 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a106 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424321,25 +424324,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsrs r0, r3, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33a2a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #336] @ (33a2c4 ) │ │ │ │ + ldr r2, [pc, #432] @ (33a324 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #488] @ (33a360 ) │ │ │ │ + ldr r2, [pc, #584] @ (33a3c0 ) │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55b528 │ │ │ │ + bl 55b540 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424383,19 +424386,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a220 ) │ │ │ │ ldr r0, [pc, #20] @ (33a224 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #808] @ (33a54c ) │ │ │ │ + ldr r0, [pc, #904] @ (33a5ac ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #872] @ (33a590 ) │ │ │ │ + ldr r0, [pc, #968] @ (33a5f0 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (33a2a4 ) │ │ │ │ @@ -424436,19 +424439,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 33a360 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424516,19 +424519,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (33a570 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blx r1 │ │ │ │ + blx r4 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #608] @ (33a5e0 ) │ │ │ │ + ldr r0, [pc, #704] @ (33a640 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -424596,25 +424599,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33a460 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov ip, r3 │ │ │ │ + mov ip, r6 │ │ │ │ movs r3, r7 │ │ │ │ - blx r9 │ │ │ │ + blx ip │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -424661,19 +424664,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a508 ) │ │ │ │ ldr r0, [pc, #20] @ (33a50c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ movs r2, r7 │ │ │ │ - bx r3 │ │ │ │ + bx r6 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (33a5f0 ) │ │ │ │ @@ -424710,15 +424713,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a5c8 │ │ │ │ ldr r0, [pc, #148] @ (33a604 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33a5c8 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -424750,37 +424753,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 33a5ba │ │ │ │ ldr r3, [pc, #32] @ (33a60c ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 33a5be │ │ │ │ lsls r4, r4, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, sl │ │ │ │ + mov lr, sp │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33a622 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424801,30 +424804,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a67c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #32] @ (33a680 ) │ │ │ │ ldr r3, [pc, #36] @ (33a684 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + b.w 54cee4 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r0, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424836,30 +424839,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a6d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #32] @ (33a6d8 ) │ │ │ │ ldr r3, [pc, #36] @ (33a6dc ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + b.w 54cee4 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r2, #6 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424930,15 +424933,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a7c6 │ │ │ │ ldr r0, [pc, #88] @ (33a7fc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33a7c6 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33a7d6 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (33a7f0 ) │ │ │ │ @@ -424966,21 +424969,21 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + orrs r2, r2 │ │ │ │ movs r3, r7 │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r5 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 33a844 │ │ │ │ sub sp, #12 │ │ │ │ @@ -424988,25 +424991,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (33a84c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33a510 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #22 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 33ac74 │ │ │ │ @@ -425357,15 +425360,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33ab30 │ │ │ │ ldr r0, [pc, #48] @ (33ac90 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33ab30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 33a9a8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -425375,15 +425378,15 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u16 q8, , #8 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r7 │ │ │ │ + eors r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 33acc2 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -425481,38 +425484,38 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33ad3e │ │ │ │ ldr r0, [pc, #64] @ (33add8 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 33ad3e │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 33ad2c │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6, #356]! @ 0x164 │ │ │ │ subs r0, #34 @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033addc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425564,32 +425567,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ae1c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (33ae88 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 33ae1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ b.n 33ae12 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #-356] @ 0xfffffe9c │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ae8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425667,34 +425670,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33af10 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33af78 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33af10 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33af06 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r0], #-356 @ 0xfffffe9c │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #32] │ │ │ │ + ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #544] @ (33b194 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033af7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425735,19 +425738,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33b000 ) │ │ │ │ ldr r0, [pc, #20] @ (33b004 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #2 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #18 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b008 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -425799,34 +425802,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33b04c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33b0b4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33b04c │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33b042 │ │ │ │ nop │ │ │ │ @ instruction: 0xfae40059 │ │ │ │ adds r5, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b0b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425867,19 +425870,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33b13c ) │ │ │ │ ldr r0, [pc, #20] @ (33b140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #174 @ 0xae │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -425936,34 +425939,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (33b200 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b192 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba548 │ │ │ │ + bl 6ba560 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b188 │ │ │ │ nop │ │ │ │ vld1.8 @ instruction: 0xf9a20059 │ │ │ │ adds r3, #198 @ 0xc6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -426006,19 +426009,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33b294 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -426126,15 +426129,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 33b40e │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 33b408 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -426211,21 +426214,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (33b4fc ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 33b460 │ │ │ │ ldr r0, [pc, #56] @ (33b500 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r3, [pc, #44] @ (33b504 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (33b508 ) │ │ │ │ ldr r0, [pc, #44] @ (33b50c ) │ │ │ │ add r3, pc │ │ │ │ @@ -426236,23 +426239,23 @@ │ │ │ │ ldr.w r0, [r6, r9, lsl #1] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #14 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r6, #18 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (33b804 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -426270,38 +426273,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r2, [pc, #700] @ (33b818 ) │ │ │ │ ldr r1, [pc, #700] @ (33b81c ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (33b820 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (33b824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b762 │ │ │ │ ldr r2, [pc, #656] @ (33b828 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -426476,15 +426479,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (33b854 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #216] @ (33b858 ) │ │ │ │ ldr r3, [pc, #136] @ (33b808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -426497,95 +426500,95 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (33b85c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 22360c │ │ │ │ mov r0, r8 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 33b6aa │ │ │ │ ldr r0, [pc, #156] @ (33b860 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ b.n 33b7bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (33b864 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 223be4 │ │ │ │ b.n 33b7b6 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (33b868 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ ldr r0, [pc, #116] @ (33b86c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ nop │ │ │ │ @ instruction: 0xf5e40059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ movs r1, r7 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #14 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf5840059 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf3fa0059 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ usat r0, #25, ip, lsl #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426616,39 +426619,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #460] @ (33baa0 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (33baa4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ bl 339f48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33b93a │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #408] @ (33baa8 ) │ │ │ │ ldr r3, [pc, #376] @ (33ba8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426664,15 +426667,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (33baac ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #292] @ 33ba70 │ │ │ │ ldr r2, [pc, #352] @ (33bab0 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -426707,15 +426710,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #244] @ (33bac0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -426728,34 +426731,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2c8f74 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33ba10 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 33b510 │ │ │ │ b.n 33b906 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #72] @ 33ba78 │ │ │ │ ldr r2, [pc, #144] @ (33bac4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (33bac8 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426765,15 +426768,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 3e6418 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2c8f74 │ │ │ │ b.n 33ba06 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -426786,40 +426789,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf27c0059 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2760059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r4, #7 │ │ │ │ + subs r0, r7, #7 │ │ │ │ movs r2, r7 │ │ │ │ - vqadd.s8 d16, d4, d25 │ │ │ │ - vqadd.s16 d16, d8, d25 │ │ │ │ + vqadd.s16 d16, d12, d25 │ │ │ │ + vqadd.s64 d16, d0, d25 │ │ │ │ @ instruction: 0xf1fa0059 │ │ │ │ cmp r3, #244 @ 0xf4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #38 @ 0x26 │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #114 @ 0x72 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426851,27 +426854,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ bl 339f48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33bb76 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #232] @ (33bc38 ) │ │ │ │ ldr r3, [pc, #212] @ (33bc24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426886,15 +426889,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #136] @ 33bc10 │ │ │ │ ldr r1, [pc, #176] @ (33bc3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (33bc40 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426905,35 +426908,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 3e6418 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33bbc6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 33b510 │ │ │ │ b.n 33bb44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (33bc44 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -426949,28 +426952,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r0, #89 @ 0x59 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, sl, #89 @ 0x59 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ movs r1, r7 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r0, #7 │ │ │ │ movs r2, r7 │ │ │ │ vshr.s32 q0, , #4 │ │ │ │ cmp r1, #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #8 │ │ │ │ + adds r4, #32 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bc48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427081,25 +427084,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (33bd84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r5] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (33be0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -427148,17 +427151,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #26 │ │ │ │ movs r3, r7 │ │ │ │ stc 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ │ │ │ │ 0033be20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -427185,35 +427188,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 554aac │ │ │ │ + bl 554ac4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bf0e │ │ │ │ ldr r7, [pc, #240] @ (33bf64 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bf2e │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #224] @ (33bf68 ) │ │ │ │ ldr r2, [pc, #228] @ (33bf6c ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -427221,15 +427224,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 33beec │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #172] @ (33bf70 ) │ │ │ │ ldr r3, [pc, #144] @ (33bf58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -427263,55 +427266,55 @@ │ │ │ │ ldr r1, [pc, #100] @ (33bf7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33beb8 │ │ │ │ ldr r3, [pc, #80] @ (33bf80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (33bf84 ) │ │ │ │ ldr r1, [pc, #80] @ (33bf88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33beb8 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldcl 0, cr0, [r4], {89} @ 0x59 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - adds r6, r0, #6 │ │ │ │ + adds r6, r3, #6 │ │ │ │ movs r1, r7 │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r4, #5 │ │ │ │ movs r1, r7 │ │ │ │ mcrr 0, 5, r0, r6, cr9 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bf8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427328,35 +427331,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (33c09c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33c05a │ │ │ │ ldr r6, [pc, #208] @ (33c0a0 ) │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r4, [pc, #204] @ (33c0a4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r2, [pc, #196] @ (33c0a8 ) │ │ │ │ ldr r1, [pc, #196] @ (33c0ac ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #180] @ (33c0b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (33c0b4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c92c0 │ │ │ │ ldr r1, [pc, #176] @ (33c0b8 ) │ │ │ │ @@ -427364,42 +427367,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 3eab04 │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33c066 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (33c0bc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ b.n 33bfce │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427411,30 +427414,30 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ adc.w r0, sl, r9, lsr #1 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + adds r4, r5, #1 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r4, r3] │ │ │ │ + strb r0, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe8360039 │ │ │ │ - strex r0, r0, [sl, #228] @ 0xe4 │ │ │ │ + strex r0, r0, [lr, #228] @ 0xe4 │ │ │ │ + strd r0, r0, [r2], #-228 @ 0xe4 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r5, r7 │ │ │ │ movs r1, r7 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c0c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -427451,40 +427454,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #216] @ (33c1dc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33c194 │ │ │ │ ldr r5, [pc, #204] @ (33c1e0 ) │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r4, [pc, #200] @ (33c1e4 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ ldr r2, [pc, #192] @ (33c1e8 ) │ │ │ │ ldr r1, [pc, #192] @ (33c1ec ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #176] @ (33c1f0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c92c0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427497,15 +427500,15 @@ │ │ │ │ bl 2c8cc0 │ │ │ │ ldr r2, [pc, #140] @ (33c1f4 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33c1a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427513,15 +427516,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (33c1f8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ b.n 33c112 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -427535,31 +427538,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ bics.w r0, r6, r9, lsr #1 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #68 @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r2, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 33bfd0 │ │ │ │ + b.n 33c000 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33bffc │ │ │ │ + b.n 33c02c │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r0, r2 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c1fc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -427590,38 +427593,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (33c294 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (33c298 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554d74 │ │ │ │ + bl 554d8c │ │ │ │ ldr.w ip, [pc, #48] @ 33c29c │ │ │ │ ldr r2, [pc, #48] @ (33c2a0 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, r1, r7 │ │ │ │ + adds r6, r4, r7 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r7, r5 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033c2a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427687,23 +427690,23 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 33c2f4 │ │ │ │ b.n 33c2dc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (33c368 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ @ instruction: 0xe8520059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 33c360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r5, #8 │ │ │ │ movs r3, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427730,25 +427733,25 @@ │ │ │ │ blx 222fe4 │ │ │ │ movs r0, #0 │ │ │ │ blx 2255fc │ │ │ │ b.n 33c2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33c4f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55b1a8 │ │ │ │ + bl 55b1c0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427897,15 +427900,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 33c46a │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 33c5b6 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 33c5bc │ │ │ │ @@ -427985,15 +427988,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (33c680 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -428011,27 +428014,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (33c688 ) │ │ │ │ ldr r0, [pc, #36] @ (33c68c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [pc, #832] @ (33c9c8 ) │ │ │ │ + ldr r7, [pc, #928] @ (33ca28 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #18 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c690 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -428042,29 +428045,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (33c6e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #32] @ (33c6e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 4261dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223608 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #568] @ (33c914 ) │ │ │ │ + ldr r7, [pc, #664] @ (33c974 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #196 @ 0xc4 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033c6e8 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -428113,19 +428116,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (33c778 ) │ │ │ │ ldr r0, [pc, #16] @ (33c77c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #1016] @ (33cb70 ) │ │ │ │ + ldr r7, [pc, #88] @ (33c7d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #176 @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c780 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -428331,15 +428334,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (33c9ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33c92c │ │ │ │ ldr r3, [pc, #80] @ (33c9f0 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (33c9f4 ) │ │ │ │ ldr r0, [pc, #80] @ (33c9f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -428365,37 +428368,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - ldr r4, [pc, #896] @ (33cd68 ) │ │ │ │ + ldr r4, [pc, #992] @ (33cdc8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #156 @ 0x9c │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #776] @ (33ccfc ) │ │ │ │ + ldr r4, [pc, #872] @ (33cd5c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r1, #248 @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #696] @ (33ccb8 ) │ │ │ │ + ldr r4, [pc, #792] @ (33cd18 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #72 @ 0x48 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #616] @ (33cc74 ) │ │ │ │ + ldr r4, [pc, #712] @ (33ccd4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ca14 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33ca2a │ │ │ │ movs r0, #0 │ │ │ │ @@ -428569,27 +428572,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba574 │ │ │ │ + bl 6ba58c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cbbe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33cb94 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba574 │ │ │ │ + bl 6ba58c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cbbe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 33cbba │ │ │ │ ldr r3, [pc, #28] @ (33cc24 ) │ │ │ │ @@ -428602,19 +428605,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ svc 154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #360] @ (33cd90 ) │ │ │ │ + ldr r2, [pc, #456] @ (33cdf0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #244 @ 0xf4 │ │ │ │ + movs r7, #12 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #156 @ 0x9c │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cc30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -428709,25 +428712,25 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ udf #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ udf #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #424] @ (33ced8 ) │ │ │ │ + ldr r1, [pc, #520] @ (33cf38 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #4 │ │ │ │ + movs r6, #28 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #336] @ (33ce8c ) │ │ │ │ + ldr r1, [pc, #432] @ (33ceec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cd44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428785,15 +428788,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -428805,19 +428808,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 33cd9e │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #544] @ (33d050 ) │ │ │ │ + ldr r0, [pc, #640] @ (33d0b0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #14 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ce38 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -429005,15 +429008,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 51afac │ │ │ │ + bl 51afc4 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 33d012 │ │ │ │ b.n 33cf48 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ bgt.n 33d148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -429115,15 +429118,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 6ba574 │ │ │ │ + bl 6ba58c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d11e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429161,19 +429164,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33d1d8 ) │ │ │ │ ldr r0, [pc, #20] @ (33d1dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (33d294 ) │ │ │ │ @@ -429203,59 +429206,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #96] @ (33d2a8 ) │ │ │ │ ldr r1, [pc, #100] @ (33d2ac ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fe08 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (33d2b0 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bls.n 33d2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r3 │ │ │ │ + add r8, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33cebc │ │ │ │ + b.n 33ceec │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r5!, {r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #18 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 33d2ca │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429269,21 +429272,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -429445,15 +429448,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 6ba574 │ │ │ │ + bl 6ba58c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d452 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -429574,23 +429577,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 55aa30 │ │ │ │ + b.w 55aa48 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033d610 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -429690,19 +429693,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bmi.n 33d678 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33d634 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r7, #4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r1, #7 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (33d86c ) │ │ │ │ @@ -429797,15 +429800,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 51afac │ │ │ │ + bl 51afc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 33d75e │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (33d884 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (33d870 ) │ │ │ │ add r2, pc │ │ │ │ @@ -429843,19 +429846,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 33d7b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 33d8ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 33d840 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r2, r7 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb622 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d894 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429891,19 +429894,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33d904 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r1, r5 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + subs r4, r3, r7 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033d908 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -429985,15 +429988,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33d962 │ │ │ │ ldr r0, [pc, #72] @ (33da2c ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 33d97e │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -430010,15 +430013,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r0, r4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -430052,19 +430055,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33daa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #50 @ 0x32 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r5, r6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r3, r6 │ │ │ │ + adds r4, r6, r6 │ │ │ │ movs r3, r7 │ │ │ │ cbz r1, 33db00 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -430265,70 +430268,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33dcbc │ │ │ │ ldr r3, [pc, #92] @ (33dd50 ) │ │ │ │ ldr r2, [pc, #96] @ (33dd54 ) │ │ │ │ ldr r1, [pc, #96] @ (33dd58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33dcbc │ │ │ │ ldr r3, [pc, #72] @ (33dd5c ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (33dd60 ) │ │ │ │ ldr r1, [pc, #72] @ (33dd64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33dcea │ │ │ │ ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r5, r4 │ │ │ │ movs r3, r7 │ │ │ │ - bl 70dd42 <_IO_stdin_used@@Base+0x48eaa> │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + bl 70dd42 <_IO_stdin_used@@Base+0x48e92> │ │ │ │ + subs r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dd68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -430414,23 +430417,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (33de7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 33de30 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033de80 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 33de96 │ │ │ │ movs r0, #0 │ │ │ │ @@ -430466,20 +430469,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 33deb4 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 55afa8 │ │ │ │ + bl 55afc0 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55afa8 │ │ │ │ + bl 55afc0 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33df1c │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -430608,19 +430611,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33e068 ) │ │ │ │ ldr r0, [pc, #20] @ (33e06c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e070 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -430657,19 +430660,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e0e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r7, #15 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e0ec : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33e102 │ │ │ │ movs r0, #0 │ │ │ │ @@ -430829,19 +430832,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ ldmia r1!, {r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #76 @ 0x4c │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e298 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -430893,19 +430896,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -430938,46 +430941,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (33e444 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #164] @ (33e448 ) │ │ │ │ ldr r1, [pc, #164] @ (33e44c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #144] @ (33e450 ) │ │ │ │ ldr r1, [pc, #148] @ (33e454 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #128] @ (33e458 ) │ │ │ │ ldr r1, [pc, #132] @ (33e45c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (33e460 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #116] @ (33e464 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (33e468 ) │ │ │ │ ldr r2, [pc, #120] @ (33e46c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -431005,30 +431008,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ movs r1, r7 │ │ │ │ - push {r3, r4} │ │ │ │ + push {r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ - movs r0, r7 │ │ │ │ ldr r2, [r4, #64] @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf7fe0038 │ │ │ │ - ldrb.w r0, [r8, r8, lsl #3] │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ + movs r0, r7 │ │ │ │ + ldrb.w r0, [r6, r8, lsl #3] │ │ │ │ + ldrh.w r0, [r0, r8, lsl #3] │ │ │ │ stmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r3, r0, #11 │ │ │ │ @@ -431051,15 +431054,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 33e49c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -431083,15 +431086,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b5a4 │ │ │ │ + bl 55b5bc │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 33e560 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 33e4fa │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -431142,15 +431145,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33e6c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 346a74 │ │ │ │ movs r0, #0 │ │ │ │ @@ -431249,41 +431252,41 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (33e714 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 33e778 │ │ │ │ @@ -431293,67 +431296,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (33e780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #60] @ (33e784 ) │ │ │ │ ldr r3, [pc, #60] @ (33e788 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (33e78c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (33e790 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r2, [pc, #48] @ (33e794 ) │ │ │ │ ldr r1, [pc, #48] @ (33e798 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555af0 │ │ │ │ + b.w 555b08 │ │ │ │ nop │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ movs r0, r7 │ │ │ │ - beq.n 33e780 │ │ │ │ + bne.n 33e7b0 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #476] @ (33e964 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #24 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33e7d8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -431363,71 +431366,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552054 │ │ │ │ + bl 55206c │ │ │ │ cbz r0, 33e824 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (33e864 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr r1, [pc, #56] @ (33e868 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ ldr r1, [pc, #48] @ (33e86c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 33e812 │ │ │ │ ldr r3, [pc, #32] @ (33e870 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (33e874 ) │ │ │ │ ldr r0, [pc, #32] @ (33e878 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #96 @ 0x60 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (33e958 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -431461,15 +431464,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 33e8c6 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 33e8f0 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 33e918 │ │ │ │ ldr r3, [pc, #120] @ (33e964 ) │ │ │ │ add r3, pc │ │ │ │ b.n 33e91c │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -431516,21 +431519,21 @@ │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ movs r3, r7 │ │ │ │ stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -431539,31 +431542,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (33e9bc ) │ │ │ │ ldr r1, [pc, #48] @ (33e9c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #36] @ (33e9c4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, #42 @ 0x2a │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r7, #96] @ 0x60 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431573,32 +431576,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (33ea20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2c4390 │ │ │ │ ldr r1, [pc, #32] @ (33ea24 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4261dc │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r2, r7 │ │ │ │ vqadd.u16 q8, q4, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #96] @ 33ea98 │ │ │ │ @@ -431607,15 +431610,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (33eaa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (33eaa4 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2c434c │ │ │ │ @@ -431632,19 +431635,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #116 @ 0x74 │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ movs r1, r7 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ movs r2, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 7, r0, cr14, cr5, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -431662,15 +431665,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33eb78 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33eb60 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 33eb60 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -431709,23 +431712,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 33eb3c │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r5, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r0!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r2, r7 │ │ │ │ ite gt │ │ │ │ lslgt r1, r3, #1 │ │ │ │ stmdble sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -431756,49 +431759,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (33ed04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (33ed08 ) │ │ │ │ ldr r1, [pc, #288] @ (33ed0c ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eca6 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33ebb2 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #200] @ (33ecfc ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ebc2 │ │ │ │ ldr r3, [pc, #208] @ (33ed10 ) │ │ │ │ @@ -431813,15 +431816,15 @@ │ │ │ │ bpl.n 33ebc2 │ │ │ │ ldr r0, [pc, #192] @ (33ed18 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ebc8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 33ecd6 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -431865,51 +431868,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (33ed38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ itte vs │ │ │ │ lslvs r1, r3, #1 │ │ │ │ cmpvs r3, #20 │ │ │ │ movvc r0, r0 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r2, #14 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #216 @ 0xd8 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 33edc8 │ │ │ │ @@ -431961,25 +431964,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (33edf0 ) │ │ │ │ ldr r0, [pc, #32] @ (33edf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (33ee88 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431987,24 +431990,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (33ee90 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #104] @ (33ee94 ) │ │ │ │ ldr r1, [pc, #108] @ (33ee98 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 344234 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33ee4e │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 33ee60 │ │ │ │ mov r0, r3 │ │ │ │ @@ -432026,23 +432029,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 348378 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 33ee4e │ │ │ │ nop │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r3, #24] │ │ │ │ + str r6, [r6, #24] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #20 │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (33ef70 ) │ │ │ │ @@ -432060,50 +432063,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #164] @ (33ef84 ) │ │ │ │ ldr r1, [pc, #168] @ (33ef88 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #148] @ (33ef8c ) │ │ │ │ ldr r1, [pc, #152] @ (33ef90 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 688190 │ │ │ │ + bl 6881a8 │ │ │ │ ldr r2, [pc, #80] @ (33ef94 ) │ │ │ │ ldr r3, [pc, #48] @ (33ef74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -432119,27 +432122,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r1, #19] │ │ │ │ + ldrb r2, [r4, #19] │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r5, #12] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ cbnz r0, 33f00a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -432150,24 +432153,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (33f054 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #144] @ (33f058 ) │ │ │ │ ldr r1, [pc, #144] @ (33f05c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (33f060 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -432196,26 +432199,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 3eab24 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3eb98c │ │ │ │ mov r0, r4 │ │ │ │ - bl 51afb0 │ │ │ │ + bl 51afc8 │ │ │ │ b.n 33f010 │ │ │ │ nop │ │ │ │ - cmp r0, #8 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ movs r1, r7 │ │ │ │ - add r7, pc, #984 @ (adr r7, 33f438 ) │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ cbnz r2, 33f0ae │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -432237,15 +432240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 33ea28 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 33f0ec │ │ │ │ @@ -432272,43 +432275,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f140 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33f0c2 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 33f0bc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x000c │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #186 @ 0xba │ │ │ │ movs r1, r7 │ │ │ │ - add r7, pc, #232 @ (adr r7, 33f21c ) │ │ │ │ + add r7, pc, #328 @ (adr r7, 33f27c ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ rev16 r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -432337,32 +432340,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (33f2c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #288] @ (33f2c8 ) │ │ │ │ ldr r1, [pc, #288] @ (33f2cc ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -432393,102 +432396,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (33f2dc ) │ │ │ │ ldr r1, [pc, #160] @ (33f2e0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 33f1e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 51afb4 │ │ │ │ + bl 51afcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f17a │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (33f2e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ cbnz r4, 33f2e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #88 @ (adr r6, 33f328 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 33f388 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #148 @ 0x94 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + subs r2, r0, #4 │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #520 @ (adr r5, 33f4ec ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 33f54c ) │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f2e8 : │ │ │ │ cbz r1, 33f32a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5546fc │ │ │ │ + bl 554714 │ │ │ │ ldr r3, [pc, #44] @ (33f338 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 33be20 │ │ │ │ @@ -432501,15 +432504,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f33c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -432539,19 +432542,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (33f398 ) │ │ │ │ ldr r0, [pc, #20] @ (33f39c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r1, #11 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -432593,15 +432596,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 33f3fc │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f3fa │ │ │ │ @@ -432655,25 +432658,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (33f4d8 ) │ │ │ │ ldr r0, [pc, #32] @ (33f4dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r6, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f4e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432723,24 +432726,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (33f5fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #140] @ (33f600 ) │ │ │ │ ldr r1, [pc, #140] @ (33f604 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33f5ca │ │ │ │ ldr r4, [pc, #124] @ (33f608 ) │ │ │ │ ldr r6, [pc, #124] @ (33f60c ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -432748,24 +432751,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 33f5dc │ │ │ │ ldr r1, [pc, #112] @ (33f610 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #100] @ (33f614 ) │ │ │ │ ldr r1, [pc, #100] @ (33f618 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f596 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -432777,39 +432780,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (33f620 ) │ │ │ │ ldr r0, [pc, #60] @ (33f624 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r2, #92 @ 0x5c │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #296 @ (adr r2, 33f730 ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 33f790 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #42 @ 0x2a │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r1, r6 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #56 @ (adr r2, 33f654 ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 33f6b4 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r1, #11 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f628 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -432823,22 +432826,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 33f69c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 33f688 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -432855,22 +432858,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f6bc ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (33f6c0 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 33f2dc │ │ │ │ + b.n 33f30c │ │ │ │ movs r1, r7 │ │ │ │ - vshr.u32 d0, d26, #20 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + vmvn.i32 d16, #202 @ 0x000000ca │ │ │ │ + lsls r6, r1, #9 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (33f818 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -432902,25 +432905,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (33f82c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #248] @ (33f830 ) │ │ │ │ ldr r1, [pc, #248] @ (33f834 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33f71c │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -432950,23 +432953,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (33f840 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #136] @ (33f844 ) │ │ │ │ ldr r1, [pc, #140] @ (33f848 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33f776 │ │ │ │ ldr r2, [pc, #120] @ (33f84c ) │ │ │ │ ldr r3, [pc, #72] @ (33f820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432991,37 +432994,37 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 2240a0 │ │ │ │ b.n 33f7d2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r0, #9 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #164 @ 0xa4 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + subs r6, r0, r0 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, pc, #536 @ (adr r0, 33fa50 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 33fab0 ) │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, pc, #16 @ (adr r0, 33f85c ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 33f8bc ) │ │ │ │ movs r2, r7 │ │ │ │ cbz r6, 33f89c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0033f850 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -433038,15 +433041,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 33f8ac │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -433061,22 +433064,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f8cc ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (33f8d0 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r2, r1, #5 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 340088 │ │ │ │ + b.n 3400b8 │ │ │ │ movs r1, r7 │ │ │ │ - ldc2 0, cr0, [ip, #232] @ 0xe8 │ │ │ │ - movs r6, r4 │ │ │ │ + ldc2 0, cr0, [r4, #232]! @ 0xe8 │ │ │ │ + movs r6, r7 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (33fa44 ) │ │ │ │ @@ -433088,23 +433091,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (33fa48 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (33fa4c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #320] @ (33fa50 ) │ │ │ │ ldr r1, [pc, #324] @ (33fa54 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f9e2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (33fa58 ) │ │ │ │ ldr.w r8, [pc, #304] @ 33fa5c │ │ │ │ mov r9, r0 │ │ │ │ @@ -433116,35 +433119,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 33f99a │ │ │ │ ldr r1, [pc, #284] @ (33fa60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #268] @ (33fa64 ) │ │ │ │ ldr r1, [pc, #272] @ (33fa68 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #256] @ (33fa6c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33fa00 │ │ │ │ ldr r1, [pc, #244] @ (33fa70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 33f9de │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f9de │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 33f99a │ │ │ │ mov r4, r5 │ │ │ │ @@ -433212,77 +433215,77 @@ │ │ │ │ ldr r1, [pc, #80] @ (33fa84 ) │ │ │ │ ldr r0, [pc, #80] @ (33fa88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r4, r1, #3 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ movs r0, r7 │ │ │ │ - itte cc │ │ │ │ - movcc r7, r7 │ │ │ │ - addcc r0, r3, r0 │ │ │ │ - movcs r1, r7 │ │ │ │ - ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ + itee pl │ │ │ │ + movpl r7, r7 │ │ │ │ + addmi r0, r6, r0 │ │ │ │ + movmi r1, r7 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x00f2 │ │ │ │ - movs r7, r7 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ - movs r1, r7 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + itet eq │ │ │ │ + moveq r7, r7 │ │ │ │ + asrne r0, r5, #31 │ │ │ │ + moveq r1, r7 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ movs r2, r7 │ │ │ │ - vshr.u32 d0, d26, #32 │ │ │ │ - vshr.u16 d0, d26, #14 │ │ │ │ - adds r6, r0, #7 │ │ │ │ + vshr.u32 d0, d26, #8 │ │ │ │ + vshr.u32 d0, d26, #22 │ │ │ │ + adds r6, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2l 0, cr0, [r0], #-232 @ 0xffffff18 │ │ │ │ - vqadd.u8 d16, d2, d26 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + ldc2l 0, cr0, [r8], #-232 @ 0xffffff18 │ │ │ │ + vqadd.u16 d16, d10, d26 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2 0, cr0, [ip], {58} @ 0x3a │ │ │ │ - mrc2 0, 6, r0, cr10, cr10, {1} │ │ │ │ + ldc2 0, cr0, [r4], #-232 @ 0xffffff18 │ │ │ │ + mrc2 0, 7, r0, cr2, cr10, {1} │ │ │ │ │ │ │ │ 0033fa8c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (33fab8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - mrc2 0, 3, r0, cr4, cr10, {1} │ │ │ │ + mcr2 0, 4, r0, cr12, cr10, {1} │ │ │ │ │ │ │ │ 0033fabc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 33fb4e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (33fb54 ) │ │ │ │ @@ -433297,15 +433300,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (33fb58 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (33fb5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #64] @ (33fb60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fb30 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -433319,18 +433322,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 226250 │ │ │ │ nop │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2 0, cr0, [r0, #232]! @ 0xe8 │ │ │ │ - b.n 33fde4 │ │ │ │ + stc2l 0, cr0, [r8, #232] @ 0xe8 │ │ │ │ + b.n 33fe14 │ │ │ │ movs r1, r7 │ │ │ │ bx r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov lr, sp │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fb68 : │ │ │ │ @@ -433343,24 +433346,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (33fc1c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 54b614 │ │ │ │ + bl 54b62c │ │ │ │ ldr r2, [pc, #140] @ (33fc20 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (33fc24 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 33fc16 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -433372,15 +433375,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #76] @ (33fc30 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fbf6 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -433395,22 +433398,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 226250 │ │ │ │ nop │ │ │ │ - adds r6, r4, #0 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ movs r2, r7 │ │ │ │ - ldc2l 0, cr0, [ip], #232 @ 0xe8 │ │ │ │ - b.n 33fd3c │ │ │ │ + ldc2 0, cr0, [r4, #-232] @ 0xffffff18 │ │ │ │ + b.n 33fd6c │ │ │ │ movs r1, r7 │ │ │ │ mov r4, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov r6, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fc38 : │ │ │ │ @@ -433425,24 +433428,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (33fcd8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #116] @ (33fcdc ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (33fce0 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 33fc8e │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -433455,34 +433458,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (33fcec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b680 │ │ │ │ + b.w 54b698 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - subs r6, r4, r5 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ movs r2, r7 │ │ │ │ - mrrc2 0, 3, r0, r2, cr10 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + stc2l 0, cr0, [sl], #-232 @ 0xffffff18 │ │ │ │ + svc 252 @ 0xfc │ │ │ │ movs r1, r7 │ │ │ │ - subs r0, r2, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fcf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -433591,74 +433594,74 @@ │ │ │ │ 0033fe08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #44] @ 33fe4c │ │ │ │ ldr r2, [pc, #44] @ (33fe50 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (33fe54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fe58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #128] @ (33fef8 ) │ │ │ │ ldr r2, [pc, #132] @ (33fefc ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (33ff00 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (33ff04 ) │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33fede │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 33fede │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -433676,58 +433679,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r5, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3400dc │ │ │ │ + b.n 34010c │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033ff08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #56] @ 33ff58 │ │ │ │ ldr r2, [pc, #56] @ (33ff5c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (33ff60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ff64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -433749,15 +433752,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (340004 ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 559f54 │ │ │ │ + bl 559f6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33ffee │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 33ffe8 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -433778,15 +433781,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 33ffbe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 33ffb0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #576 @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -433814,15 +433817,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 3400b4 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 558c00 │ │ │ │ + bl 558c18 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 34009a │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 340094 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -433843,15 +433846,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 34006e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 340060 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmdb ip!, {r0, r2, r4, r6} │ │ │ │ add r2, sp, #864 @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -433878,33 +433881,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (3401d4 ) │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #220] @ (3401d8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -433920,32 +433923,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (3401e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #128] @ (3401e8 ) │ │ │ │ ldr r1, [pc, #132] @ (3401ec ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -433954,39 +433957,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (3401f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ nop │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r6, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #840] @ (340518 ) │ │ │ │ + ldr r6, [pc, #936] @ (340578 ) │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #400] @ (340374 ) │ │ │ │ + ldr r6, [pc, #496] @ (3403d4 ) │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0, #31 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf6b2003a │ │ │ │ + movt r0, #43066 @ 0xa83a │ │ │ │ │ │ │ │ 003401f4 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003401f8 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -434022,24 +434025,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #276] @ (340368 ) │ │ │ │ ldr r1, [pc, #280] @ (34036c ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34030c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3e6bd8 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -434112,32 +434115,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (340388 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (34038c ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + @ instruction: 0xb61a │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #472] @ (340540 ) │ │ │ │ + ldr r5, [pc, #568] @ (3405a0 ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf33c003a │ │ │ │ - @ instruction: 0xf62e003a │ │ │ │ - @ instruction: 0xf328003a │ │ │ │ - @ instruction: 0xf69a003a │ │ │ │ - @ instruction: 0xf314003a │ │ │ │ - movw r0, #59450 @ 0xe83a │ │ │ │ - @ instruction: 0xf300003a │ │ │ │ - addw r0, r6, #2106 @ 0x83a │ │ │ │ + @ instruction: 0xf354003a │ │ │ │ + movw r0, #26682 @ 0x683a │ │ │ │ + @ instruction: 0xf340003a │ │ │ │ + @ instruction: 0xf6b2003a │ │ │ │ + @ instruction: 0xf32c003a │ │ │ │ + @ instruction: 0xf666003a │ │ │ │ + @ instruction: 0xf318003a │ │ │ │ + @ instruction: 0xf61e003a │ │ │ │ │ │ │ │ 00340390 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (340418 ) │ │ │ │ @@ -434147,24 +434150,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (340420 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #100] @ (340424 ) │ │ │ │ ldr r1, [pc, #100] @ (340428 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 340404 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 3eab24 │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -434179,23 +434182,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #40] @ (340448 ) │ │ │ │ + ldr r4, [pc, #136] @ (3404a8 ) │ │ │ │ movs r0, r7 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (340528 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -434205,24 +434208,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 340496 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -434283,19 +434286,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2259c8 │ │ │ │ blx 223660 │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 340506 │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r6, #13 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ movs r1, r7 │ │ │ │ subs r5, #32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x34053a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -434313,26 +434316,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 54e2e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 54e2f8 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #332] @ (3406c0 ) │ │ │ │ ldr r2, [pc, #332] @ (3406c4 ) │ │ │ │ ldr r1, [pc, #336] @ (3406c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 340602 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 340608 │ │ │ │ mov r2, r6 │ │ │ │ @@ -434434,19 +434437,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 340608 │ │ │ │ b.n 340638 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #24] @ (3406e0 ) │ │ │ │ + ldr r2, [pc, #120] @ (340740 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [pc, #624] @ (34093c ) │ │ │ │ + ldr r7, [pc, #720] @ (34099c ) │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (34095c ) │ │ │ │ @@ -434503,32 +434506,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (340974 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #496] @ (340978 ) │ │ │ │ ldr r1, [pc, #496] @ (34097c ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov fp, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (340980 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434543,35 +434546,35 @@ │ │ │ │ beq.n 34085a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (340984 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w fp, [pc, #396] @ 340988 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (340980 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -434638,15 +434641,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 340848 │ │ │ │ ldr r3, [pc, #136] @ (340998 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3407ce │ │ │ │ @@ -434664,48 +434667,48 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3407ce │ │ │ │ - ldr r0, [pc, #808] @ (340c88 ) │ │ │ │ + ldr r0, [pc, #904] @ (340ce8 ) │ │ │ │ movs r0, r7 │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r2, 34097c │ │ │ │ + cbz r2, 340982 │ │ │ │ movs r7, r7 │ │ │ │ add r4, pc, #8 @ (adr r4, 340978 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #248] @ (340a6c ) │ │ │ │ + ldr r0, [pc, #344] @ (340acc ) │ │ │ │ movs r0, r7 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, ip, #58 @ 0x3a │ │ │ │ + sbc.w r0, r4, #58 @ 0x3a │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0c8003a │ │ │ │ + @ instruction: 0xf0e0003a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ tst.w r3, #4 │ │ │ │ @@ -434721,15 +434724,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 2259bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 55afa8 │ │ │ │ + bl 55afc0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -434759,26 +434762,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 2240a0 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 3406cc │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 340a76 │ │ │ │ ldr r3, [pc, #176] @ (340b0c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (340b10 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34459c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 3eacc0 │ │ │ │ @@ -434802,15 +434805,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 22360c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -434823,26 +434826,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (340b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 340b94 │ │ │ │ + bpl.n 340bc4 │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orns r0, ip, #58 @ 0x3a │ │ │ │ - vshr.s16 d16, d26, #8 │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + eors.w r0, r4, #58 @ 0x3a │ │ │ │ + vshr.s32 d16, d26, #16 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs.w r0, sl, sl, rrx │ │ │ │ - vqadd.s64 d16, d8, d26 │ │ │ │ + sbcs.w r0, r2, sl, rrx │ │ │ │ + vshr.s16 d0, d26, #16 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434960,27 +434963,27 @@ │ │ │ │ ldr r1, [pc, #20] @ (340c70 ) │ │ │ │ ldr r0, [pc, #20] @ (340c74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #232]! @ 0xe8 │ │ │ │ - mrc 0, 4, r0, cr14, cr10, {1} │ │ │ │ + and.w r0, ip, sl, rrx │ │ │ │ + mrc 0, 5, r0, cr6, cr10, {1} │ │ │ │ │ │ │ │ 00340c78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 54dd78 │ │ │ │ + bl 54dd90 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 340b28 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -434991,15 +434994,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (340d28 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 340cd4 │ │ │ │ bl 340b28 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -435028,24 +435031,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (340d30 ) │ │ │ │ ldr r0, [pc, #32] @ (340d34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strd r0, r0, [r0, #-232] @ 0xe8 │ │ │ │ - ldcl 0, cr0, [lr, #232]! @ 0xe8 │ │ │ │ + ldrd r0, r0, [r8, #-232] @ 0xe8 │ │ │ │ + mrc 0, 0, r0, cr6, cr10, {1} │ │ │ │ │ │ │ │ 00340d38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -435239,34 +435242,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #520] @ (341160 ) │ │ │ │ ldr r1, [pc, #520] @ (341164 ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (341168 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435289,15 +435292,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (341174 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 340e02 │ │ │ │ mov r0, r4 │ │ │ │ bl 3406cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -435357,34 +435360,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (341184 ) │ │ │ │ ldr r1, [pc, #236] @ (341188 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r7, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (341168 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435408,15 +435411,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (341190 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 340dfe │ │ │ │ ldr r3, [pc, #116] @ (341194 ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (341198 ) │ │ │ │ ldr r0, [pc, #116] @ (34119c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -435431,54 +435434,54 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors r0, r6 │ │ │ │ + lsls r0, r1 │ │ │ │ movs r0, r7 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe2003a │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + @ instruction: 0xebfa003a │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - add r7, pc, #728 @ (adr r7, 34145c ) │ │ │ │ + add r7, pc, #824 @ (adr r7, 3414bc ) │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r4, #2 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, sl, sl, rrx │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + orns r0, r2, sl, rrx │ │ │ │ + lsls r0, r5, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 340bf0 │ │ │ │ + b.n 340c20 │ │ │ │ movs r2, r7 │ │ │ │ - bic.w r0, r0, sl, rrx │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + bics.w r0, r8, sl, rrx │ │ │ │ + lsls r0, r2, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 340bcc │ │ │ │ + b.n 340bfc │ │ │ │ movs r2, r7 │ │ │ │ - strd r0, r0, [r8, #232]! @ 0xe8 │ │ │ │ + and.w r0, r0, sl, rrx │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #97] @ 0x61 │ │ │ │ @@ -435501,15 +435504,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dd78 │ │ │ │ + bl 54dd90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 340b28 │ │ │ │ │ │ │ │ 00341210 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -435567,25 +435570,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (34147c ) │ │ │ │ ldr r1, [pc, #448] @ (341480 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34136a │ │ │ │ add r9, r4 │ │ │ │ @@ -435616,25 +435619,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (341490 ) │ │ │ │ ldr r1, [pc, #332] @ (341494 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3412e4 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -435732,59 +435735,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (3414cc ) │ │ │ │ ldr r0, [pc, #108] @ (3414d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #14 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #584 @ (adr r5, 3416c4 ) │ │ │ │ + add r5, pc, #680 @ (adr r5, 341724 ) │ │ │ │ movs r7, r7 │ │ │ │ - mcr2 0, 3, r0, cr10, cr8, {1} │ │ │ │ - strh r2, [r0, #40] @ 0x28 │ │ │ │ + mcr2 0, 4, r0, cr2, cr8, {1} │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #48 @ (adr r5, 3414c0 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 341520 ) │ │ │ │ movs r7, r7 │ │ │ │ - stc2l 0, cr0, [r4, #224]! @ 0xe0 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + ldc2l 0, cr0, [ip, #224]! @ 0xe0 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ + movs r2, r7 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + b.n 341970 │ │ │ │ movs r2, r7 │ │ │ │ + ldrd r0, r0, [r2], #-232 @ 0xe8 │ │ │ │ lsls r6, r6, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 341940 │ │ │ │ + b.n 34194c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xe85a003a │ │ │ │ + @ instruction: 0xe822003a │ │ │ │ lsls r6, r3, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 34191c │ │ │ │ + b.n 341928 │ │ │ │ + movs r2, r7 │ │ │ │ + b.n 3414a8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xe80a003a │ │ │ │ lsls r6, r0, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3418f8 │ │ │ │ + b.n 341904 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 341478 │ │ │ │ + b.n 341444 │ │ │ │ movs r2, r7 │ │ │ │ lsls r6, r5, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3418d4 │ │ │ │ - movs r2, r7 │ │ │ │ - b.n 341414 │ │ │ │ - movs r2, r7 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - b.n 3418b0 │ │ │ │ + b.n 3418e0 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3413d0 │ │ │ │ + b.n 341400 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003414d4 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -435800,30 +435803,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 341508 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (341520 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 54f694 │ │ │ │ + b.w 54f6ac │ │ │ │ ldr r3, [pc, #24] @ (341524 ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (341528 ) │ │ │ │ ldr r0, [pc, #24] @ (34152c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bhi.n 341592 │ │ │ │ - vsubl.u q8, d31, d22 │ │ │ │ + vrshr.u64 d16, d30, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3417ac │ │ │ │ + b.n 3417dc │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3413dc │ │ │ │ + b.n 34140c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341530 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -435850,19 +435853,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (341580 ) │ │ │ │ ldr r0, [pc, #20] @ (341584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - lsls r2, r1, #9 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 34174c │ │ │ │ + b.n 34177c │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3413c4 │ │ │ │ + b.n 3413f4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435899,47 +435902,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (3416f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #256] @ (3416fc ) │ │ │ │ ldr r1, [pc, #256] @ (341700 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3415d0 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3415dc │ │ │ │ ldr r3, [pc, #176] @ (341704 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -435953,15 +435956,15 @@ │ │ │ │ bpl.n 3415dc │ │ │ │ ldr r0, [pc, #164] @ (34170c ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3415e4 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 3416b8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -435982,19 +435985,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (341714 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ ldr r3, [pc, #76] @ (341718 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 34168e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -436002,36 +436005,36 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #10 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 341ac4 │ │ │ │ + b.n 341af4 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #320 @ (adr r2, 34183c ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 34189c ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb2a0038 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + @ instruction: 0xfb420038 │ │ │ │ + strh r2, [r3, #14] │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3419e8 │ │ │ │ + b.n 341a18 │ │ │ │ movs r2, r7 │ │ │ │ str r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3412ec │ │ │ │ + b.n 34131c │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0034171c : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 34172e │ │ │ │ @@ -436183,41 +436186,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 341174 │ │ │ │ + b.n 3411a4 │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr.w r0, [lr, #56] @ 0x38 │ │ │ │ + ldr??.w r0, [r6, #56] @ 0x38 │ │ │ │ │ │ │ │ 00341898 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341952 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #264] @ (3419c0 ) │ │ │ │ ldr r2, [pc, #264] @ (3419c4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (3419c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 341956 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436237,21 +436240,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 341948 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 341952 │ │ │ │ mov r0, r8 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #192] @ (3419d8 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 341956 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436287,15 +436290,15 @@ │ │ │ │ b.n 341952 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 3419ae │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 3419ae │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 3419ae │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -436306,23 +436309,23 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 34198a │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 341910 │ │ │ │ b.n 341952 │ │ │ │ nop │ │ │ │ - cdp2 0, 15, cr0, cr10, cr10, {2} │ │ │ │ - str??.w r0, [r4, r8, lsl #3] │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + vhadd.u16 q0, q1, q5 │ │ │ │ + ldr??.w r0, [ip, r8, lsl #3] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ movs r2, r7 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr10, {2} │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + cdp2 0, 14, cr0, cr2, cr10, {2} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldrh.w r0, [r6, r8, lsl #3] │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + str.w r0, [lr, r8, lsl #3] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003419dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -436453,46 +436456,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 341898 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341c08 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #252] @ (341c38 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #240] @ (341c3c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r3, [pc, #232] @ (341c40 ) │ │ │ │ ldr r2, [pc, #236] @ (341c44 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (341c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c817c │ │ │ │ ldr r3, [pc, #212] @ (341c4c ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (341c50 ) │ │ │ │ ldr r3, [pc, #160] @ (341c30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -436544,44 +436547,44 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 341bd6 │ │ │ │ ldr r0, [pc, #72] @ (341c54 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (341c58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ movs r0, #1 │ │ │ │ blx 2255fc │ │ │ │ str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 34201c │ │ │ │ + b.n 34204c │ │ │ │ movs r2, r7 │ │ │ │ - mrrc2 0, 4, r0, ip, cr10 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + ldc2l 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ + str r6, [r2, r1] │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5ec0038 │ │ │ │ + addw r0, r4, #2104 @ 0x838 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 341e14 │ │ │ │ + b.n 341e44 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 341e4c │ │ │ │ + b.n 341e7c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341c5c : │ │ │ │ cbz r0, 341cb6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -436646,220 +436649,220 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #68] @ (341d54 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #60] @ (341d58 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr.w ip, [pc, #52] @ 341d5c │ │ │ │ ldr r2, [pc, #52] @ (341d60 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341d64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 341d98 │ │ │ │ + b.n 341dc8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfa8a004a │ │ │ │ - ldr r6, [pc, #416] @ (341f04 ) │ │ │ │ + @ instruction: 0xfaa2004a │ │ │ │ + ldr r6, [pc, #512] @ (341f64 ) │ │ │ │ movs r1, r7 │ │ │ │ - ands.w r0, sl, #12058624 @ 0xb80000 │ │ │ │ + bics.w r0, r2, #12058624 @ 0xb80000 │ │ │ │ │ │ │ │ 00341d68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #68] @ (341dc8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #60] @ (341dcc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr.w ip, [pc, #52] @ 341dd0 │ │ │ │ ldr r2, [pc, #52] @ (341dd4 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfa16004a │ │ │ │ - ldr r5, [pc, #976] @ (3421a8 ) │ │ │ │ + @ instruction: 0xfa2e004a │ │ │ │ + ldr r6, [pc, #48] @ (341e08 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3a60038 │ │ │ │ + @ instruction: 0xf3be0038 │ │ │ │ │ │ │ │ 00341ddc : │ │ │ │ - b.w 54de44 │ │ │ │ + b.w 54de5c │ │ │ │ │ │ │ │ 00341de0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341e54 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #88] @ (341e58 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #80] @ (341e5c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r1, [pc, #72] @ (341e60 ) │ │ │ │ ldr r2, [pc, #72] @ (341e64 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341e68 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #56] @ (341e6c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 68 @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb.w r0, [ip, #74] @ 0x4a │ │ │ │ - ldr r5, [pc, #464] @ (342038 ) │ │ │ │ + ldrsh.w r0, [r4, #74] @ 0x4a │ │ │ │ + ldr r5, [pc, #560] @ (342098 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3260038 │ │ │ │ + @ instruction: 0xf33e0038 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341ee4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ ldr r1, [pc, #88] @ (341ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r1, [pc, #80] @ (341eec ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r1, [pc, #72] @ (341ef0 ) │ │ │ │ ldr r2, [pc, #72] @ (341ef4 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341ef8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #56] @ (341efc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ movs r6, r7 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ - vst4.16 {d0-d3}, [ip], sl │ │ │ │ - ldr r4, [pc, #912] @ (342288 ) │ │ │ │ + vld4.16 {d0-d3}, [r4], sl │ │ │ │ + ldr r4, [pc, #1008] @ (3422e8 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf2960038 │ │ │ │ + subw r0, lr, #56 @ 0x38 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341f00 : │ │ │ │ ldr r3, [pc, #112] @ (341f74 ) │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [pc, #112] @ (341f78 ) │ │ │ │ @@ -436906,23 +436909,23 @@ │ │ │ │ b.w 341e70 │ │ │ │ ldrh r4, [r0, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r1] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 341fc2 │ │ │ │ + rev r2, r0 │ │ │ │ movs r1, r7 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r1, r7 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 342000 │ │ │ │ + cbnz r2, 342006 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00341f94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -437058,32 +437061,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #184] @ (3421b4 ) │ │ │ │ ldr r1, [pc, #184] @ (3421b8 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov sl, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -437096,15 +437099,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3421c0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437116,35 +437119,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (3421cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7d6004a │ │ │ │ - bvs.n 342284 │ │ │ │ + @ instruction: 0xf7ee004a │ │ │ │ + bvs.n 3420b4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf6d8004a │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf6f0004a │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r7 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, sl, #56 @ 0x38 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + orr.w r0, r2, #56 @ 0x38 │ │ │ │ + strb r2, [r3, #27] │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 342214 │ │ │ │ + bgt.n 342244 │ │ │ │ movs r2, r7 │ │ │ │ - bmi.n 3421b8 │ │ │ │ + bpl.n 3421e8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf62c004a │ │ │ │ - bmi.n 342158 │ │ │ │ + movw r0, #18506 @ 0x484a │ │ │ │ + bmi.n 342188 │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 342140 │ │ │ │ + blt.n 342170 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003421d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437266,31 +437269,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (342378 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 54dfb4 │ │ │ │ + bl 54dfcc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 342350 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 34234c │ │ │ │ ldr.w ip, [pc, #96] @ 34237c │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (342380 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437307,17 +437310,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 34233a │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mcr 0, 2, r0, cr14, cr8, {1} │ │ │ │ - eors.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ - ldr r0, [pc, #448] @ (342544 ) │ │ │ │ + mcr 0, 3, r0, cr6, cr8, {1} │ │ │ │ + @ instruction: 0xf4ac004a │ │ │ │ + ldr r0, [pc, #544] @ (3425a4 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00342384 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437327,39 +437330,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3423e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #48] @ (3423e8 ) │ │ │ │ ldr r1, [pc, #52] @ (3423ec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ands.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ - cmp r4, #18 │ │ │ │ + bics.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r0, #-224]! @ 0xffffff20 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + stc 0, cr0, [r8, #224] @ 0xe0 │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003423f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437369,39 +437372,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (342450 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #48] @ (342454 ) │ │ │ │ ldr r1, [pc, #52] @ (342458 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf3b0004a │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + ubfx r0, r8, #1, #11 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [r4, #-224] @ 0xffffff20 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + ldc 0, cr0, [ip, #-224] @ 0xffffff20 │ │ │ │ + strb r4, [r6, #14] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034245c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437508,15 +437511,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bhi.n 3424d4 │ │ │ │ + bhi.n 342504 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -437649,44 +437652,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (342714 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #64] @ (342718 ) │ │ │ │ ldr r1, [pc, #64] @ (34271c ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 342684 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf0fc004a │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + adds.w r0, r4, #74 @ 0x4a │ │ │ │ + cmp r1, #10 │ │ │ │ movs r0, r7 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, lr, r8, rrx │ │ │ │ - strb r6, [r4, #3] │ │ │ │ + orn r0, r6, r8, rrx │ │ │ │ + strb r6, [r7, #3] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342720 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -437732,24 +437735,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (3427f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #84] @ (3427f8 ) │ │ │ │ ldr r1, [pc, #84] @ (3427fc ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #68] @ (342800 ) │ │ │ │ ldr r3, [pc, #40] @ (3427e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -437765,21 +437768,21 @@ │ │ │ │ nop │ │ │ │ strh r4, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, ip, #74 @ 0x4a │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + orr.w r0, r4, #74 @ 0x4a │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #768] @ 0x300 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9820038 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + @ instruction: 0xe99a0038 │ │ │ │ + strb r2, [r6, #0] │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00342804 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -438311,18 +438314,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (342d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 226280 │ │ │ │ - pkhbt r0, r0, sl, lsl #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6} │ │ │ │ + @ instruction: 0xead8004a │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342d14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -438345,18 +438348,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 226280 │ │ │ │ nop │ │ │ │ - orn r0, lr, sl, lsl #1 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + eor.w r0, r6, sl, lsl #1 │ │ │ │ + ldmia r1!, {r5} │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -438377,15 +438380,15 @@ │ │ │ │ beq.n 342e46 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 342e46 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cbz r0, 342ddc │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 344244 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -438515,15 +438518,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 342ddc │ │ │ │ b.n 342eee │ │ │ │ nop │ │ │ │ - cbz r2, 342f6e │ │ │ │ + sxth r2, r2 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00342f30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -438534,24 +438537,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (342fb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #92] @ (342fbc ) │ │ │ │ ldr r1, [pc, #92] @ (342fc0 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33edf8 │ │ │ │ cbz r0, 342f90 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -438568,22 +438571,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r0], #-296 @ 0x128 │ │ │ │ - movs r0, #106 @ 0x6a │ │ │ │ + stmia.w r8, {r1, r3, r6} │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343350 │ │ │ │ + b.n 343380 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 343bc0 │ │ │ │ @@ -438596,23 +438599,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 343bcc │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r2, [pc, #3020] @ 343bd0 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 343bd4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 3432a2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -438625,50 +438628,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 343202 │ │ │ │ ldr.w r1, [pc, #2960] @ 343bd8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ cbz r0, 343070 │ │ │ │ ldr.w r1, [pc, #2948] @ 343bdc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ cbnz r0, 343070 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 343be0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551c00 │ │ │ │ + bl 551c18 │ │ │ │ cbz r0, 34308a │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 343be4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r2, [pc, #2888] @ 343be8 │ │ │ │ ldr.w r1, [pc, #2888] @ 343bec │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 343bf0 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 343bf4 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -438676,36 +438679,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r2, [pc, #2808] @ 343bf8 │ │ │ │ ldr.w r1, [pc, #2808] @ 343bfc │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #2792] @ 343c00 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 3432de │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 343614 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -438740,41 +438743,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 343c10 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r4, [pc, #2672] @ 343c14 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 343326 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 3432c6 │ │ │ │ @@ -438786,15 +438789,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r2, [pc, #2556] @ 343c24 │ │ │ │ ldr.w r3, [pc, #2464] @ 343bcc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -438828,26 +438831,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ ldr.w r2, [pc, #2456] @ 343c3c │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 343c40 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ mov r0, r4 │ │ │ │ bl 348378 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -438869,15 +438872,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 343c48 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2246d8 │ │ │ │ b.n 343030 │ │ │ │ @@ -438888,29 +438891,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr.w r2, [pc, #2304] @ 343c4c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 3e63dc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 3eb8c8 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 54e8a4 │ │ │ │ + bl 54e8bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 343710 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -439103,27 +439106,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r2, [pc, #1732] @ 343c5c │ │ │ │ ldr.w r1, [pc, #1732] @ 343c60 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [pc, #1712] @ 343c64 │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343a58 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 343952 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -439142,15 +439145,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr.w r2, [pc, #1644] @ 343c74 │ │ │ │ ldr.w r1, [pc, #1644] @ 343c78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 3436f2 │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -439177,15 +439180,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34393e │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -439211,37 +439214,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 343c90 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov r0, r6 │ │ │ │ blx 22360c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 343844 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 343c94 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr.w r2, [pc, #1460] @ 343c98 │ │ │ │ ldr.w r1, [pc, #1460] @ 343c9c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34042c │ │ │ │ b.n 343226 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ mov r0, r4 │ │ │ │ bl 33ef98 │ │ │ │ b.n 343226 │ │ │ │ mov r0, r4 │ │ │ │ bl 342510 │ │ │ │ b.n 343380 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -439278,15 +439281,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 343ca8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343506 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 3491e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 343564 │ │ │ │ mov r0, r4 │ │ │ │ @@ -439296,15 +439299,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 343564 │ │ │ │ ldr.w r0, [pc, #1268] @ 343cac │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dfc8 │ │ │ │ + bl 69dfe0 │ │ │ │ b.n 343564 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 3433fe │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -439317,29 +439320,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 343cb8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 343cbc │ │ │ │ ldr.w r2, [pc, #1204] @ 343cc0 │ │ │ │ ldr.w r1, [pc, #1204] @ 343cc4 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 343a98 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 343ade │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -439372,15 +439375,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 343cdc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34042c │ │ │ │ b.n 343226 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 343162 │ │ │ │ mov r0, r4 │ │ │ │ bl 342f30 │ │ │ │ @@ -439403,15 +439406,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 343ce8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ ldr r3, [pc, #1004] @ (343cec ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -439423,19 +439426,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343226 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ mov r0, r4 │ │ │ │ bl 33ef98 │ │ │ │ b.n 343226 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343a54 │ │ │ │ @@ -439446,21 +439449,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (343cfc ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34042c │ │ │ │ b.n 343226 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34384e │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -439486,16 +439489,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (343d08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54d8d4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54d8ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343bb8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (343d0c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -439569,15 +439572,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (343d20 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 343a90 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (343d24 ) │ │ │ │ ldr r2, [pc, #612] @ (343d28 ) │ │ │ │ @@ -439586,15 +439589,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 343506 │ │ │ │ bl 2be5f4 │ │ │ │ b.n 3436ca │ │ │ │ movs r0, #0 │ │ │ │ bl 3df1c8 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 343b4e │ │ │ │ @@ -439627,15 +439630,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (343d34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (343d38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 2257a8 │ │ │ │ mov r7, r0 │ │ │ │ b.n 343aee │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -439646,15 +439649,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (343d44 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 343e94 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 343e8c │ │ │ │ @@ -439665,208 +439668,207 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 3439c2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ b.n 3439e6 │ │ │ │ ldrb r4, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 343b60 │ │ │ │ + b.n 343b90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 343e58 │ │ │ │ + b.n 343e88 │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 343b3c │ │ │ │ + bge.n 343b6c │ │ │ │ movs r1, r7 │ │ │ │ - subs r5, #76 @ 0x4c │ │ │ │ + subs r5, #100 @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343a0c │ │ │ │ + b.n 343a3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r3, #12 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 343d34 │ │ │ │ + b.n 343d64 │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343c44 │ │ │ │ + b.n 343c74 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #392 @ 0x188 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 343898 │ │ │ │ + b.n 3438c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 154 @ 0x9a │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r3, #96] @ 0x60 │ │ │ │ + str r4, [r6, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343770 │ │ │ │ + b.n 3437a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ ldrb r6, [r3, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r6, r0, #31 │ │ │ │ lsls r1, r5, #1 │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - vsli.32 d30, d16, #31 │ │ │ │ + @ instruction: 0xffffe548 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4!, {r2, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r2, r1 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r2, #22] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3440c8 │ │ │ │ + b.n 3440f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 343b74 │ │ │ │ + blt.n 343ba4 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r7, #32] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343ff8 │ │ │ │ + b.n 344028 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343f54 │ │ │ │ + b.n 343f84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ittt │ │ │ │ - mov r2, r7 │ │ │ │ - b.n 343e90 @ unpredictable branch in IT block │ │ │ │ - │ │ │ │ - lsl r2, r1, #1 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ movs r2, r7 │ │ │ │ - ite ls │ │ │ │ - movls r2, r7 │ │ │ │ - bhi.n 343e34 │ │ │ │ + b.n 343ec0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r1, r3 │ │ │ │ + ldmia r3!, {r5} │ │ │ │ + movs r2, r7 │ │ │ │ + ite ge │ │ │ │ + movge r2, r7 │ │ │ │ + blt.n 343e64 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + adds r0, r4, r3 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343d20 │ │ │ │ + b.n 343d50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x00e8 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x005e │ │ │ │ + bkpt 0x0076 │ │ │ │ movs r2, r7 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - @ instruction: 0xffffdf2a │ │ │ │ + vqrdmlsh.s , , d2[0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ movs r7, r7 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ - udf #174 @ 0xae │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r6!, {r5} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3, r4, r5, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r4, pc} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 343ce0 │ │ │ │ + udf #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 343d96 │ │ │ │ + pop {r1, r2} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 343d8e │ │ │ │ + cbnz r6, 343d94 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 343d10 │ │ │ │ + ble.n 343d40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 343d90 │ │ │ │ + cbnz r4, 343d96 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 343d7a │ │ │ │ + cbnz r4, 343d80 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 343e28 │ │ │ │ + bgt.n 343c58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 343de0 │ │ │ │ + bgt.n 343e10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - revsh r4, r4 │ │ │ │ + revsh r4, r7 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [pc, #544] @ (343f6c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -439941,15 +439943,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 343a40 │ │ │ │ ldr r0, [pc, #368] @ (343f7c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 343a40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343a40 │ │ │ │ ldr r3, [pc, #352] @ (343f80 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -439958,45 +439960,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (343f78 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 343a40 │ │ │ │ ldr r0, [pc, #332] @ (343f84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 343a40 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (343f88 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (343f8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (343f90 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (343f94 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (343f98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (343f9c ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 343b9a │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 343b9a │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -440008,15 +440010,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (343fa8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3436ca │ │ │ │ ldr r3, [pc, #236] @ (343fac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343db6 │ │ │ │ @@ -440024,15 +440026,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 343db6 │ │ │ │ ldr r0, [pc, #212] @ (343fb0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 343db6 │ │ │ │ ldr r3, [pc, #204] @ (343fb4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343d98 │ │ │ │ @@ -440043,15 +440045,15 @@ │ │ │ │ bpl.w 343d98 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (343fb8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 343d98 │ │ │ │ ldr r3, [pc, #148] @ (343fac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343dde │ │ │ │ @@ -440060,15 +440062,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 343dde │ │ │ │ ldr r0, [pc, #140] @ (343fbc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 343dde │ │ │ │ ldr r3, [pc, #128] @ (343fc0 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (343fc4 ) │ │ │ │ ldr r0, [pc, #128] @ (343fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -440082,65 +440084,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 344060 │ │ │ │ + bls.n 343e90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + @ instruction: 0xb816 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 344020 │ │ │ │ + bls.n 344050 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7d8 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 343fc8 │ │ │ │ + bls.n 343ff8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb7be │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #528] @ (3441c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5} │ │ │ │ - movs r2, r7 │ │ │ │ stmia r4!, {r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 3440a8 │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ + movs r2, r7 │ │ │ │ + bhi.n 343ed8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb724 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 344084 │ │ │ │ + bhi.n 3440b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6f4 │ │ │ │ + @ instruction: 0xb70c │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00343fd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440188,26 +440190,26 @@ │ │ │ │ bl 33c7d8 │ │ │ │ b.n 344010 │ │ │ │ ldr r1, [pc, #32] @ (344070 ) │ │ │ │ ldr r0, [pc, #36] @ (344074 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 69df5c │ │ │ │ + bl 69df74 │ │ │ │ blx 225448 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 344144 │ │ │ │ + bvc.n 343f74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344078 : │ │ │ │ ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r2, 34408c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440231,15 +440233,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3440c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -440248,51 +440250,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (344130 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #72] @ (344134 ) │ │ │ │ ldr r1, [pc, #72] @ (344138 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (34413c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (344140 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #52] @ (344144 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bge.n 3440a4 │ │ │ │ + bge.n 3440d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #166 @ 0xa6 │ │ │ │ movs r1, r7 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #138 @ 0x8a │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r6, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ @@ -440307,60 +440309,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (3441d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #104] @ (3441dc ) │ │ │ │ ldr r1, [pc, #104] @ (3441e0 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #84] @ (3441e4 ) │ │ │ │ ldr r1, [pc, #88] @ (3441e8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 3eab24 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 3eab24 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 3eab24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 340390 │ │ │ │ - bge.n 344244 │ │ │ │ + bge.n 344274 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r2, #25 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003441ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440502,15 +440504,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 344244 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -440538,19 +440540,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3eab14 │ │ │ │ mov r1, r4 │ │ │ │ b.n 34437e │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r6!, {r1, r3, r4} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - bhi.n 344470 │ │ │ │ + bhi.n 3444a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (344568 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -440562,33 +440564,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #388] @ (344574 ) │ │ │ │ ldr r1, [pc, #392] @ (344578 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #372] @ (34457c ) │ │ │ │ ldr r1, [pc, #372] @ (344580 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -440621,15 +440623,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 344314 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 344538 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (344590 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -440696,64 +440698,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r7, #226 @ 0xe2 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bvc.n 3444f4 │ │ │ │ + bvc.n 344524 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #15 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r0, #17] │ │ │ │ + strb r4, [r3, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r5} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034459c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3e63ac │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 344148 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ mov r0, r4 │ │ │ │ bl 3443b8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3e8efc │ │ │ │ nop │ │ │ │ │ │ │ │ 003445fc : │ │ │ │ @@ -440771,15 +440773,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (344718 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -440856,30 +440858,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (344724 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b5e0 │ │ │ │ + b.w 54b5f8 │ │ │ │ nop │ │ │ │ - bpl.n 344810 │ │ │ │ + bpl.n 344640 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 344664 │ │ │ │ + bmi.n 344694 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r6, #6 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344728 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -440924,15 +440926,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (344800 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -440951,19 +440953,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcc.n 3447e8 │ │ │ │ + bmi.n 344818 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #12 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00344804 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440978,34 +440980,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (3449bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #384] @ (3449c0 ) │ │ │ │ ldr r1, [pc, #388] @ (3449c4 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #372] @ (3449c8 ) │ │ │ │ ldr r1, [pc, #372] @ (3449cc ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -441029,22 +441031,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (3449d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344984 │ │ │ │ vldr d7, [pc, #196] @ 3449a0 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (3449dc ) │ │ │ │ @@ -441115,44 +441117,44 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 344aac │ │ │ │ + bcc.n 3448dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [pc, #512] @ (344bc8 ) │ │ │ │ + ldr r7, [pc, #608] @ (344c28 ) │ │ │ │ movs r2, r7 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxth r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 3449b0 │ │ │ │ + bcc.n 3449e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r1, #120] @ 0x78 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - itet gt │ │ │ │ - movgt r2, r7 │ │ │ │ - itte gt @ unpredictable │ │ │ │ + ittt al │ │ │ │ + moval r2, r7 │ │ │ │ + ittt le @ unpredictable │ │ │ │ + movle r2, r7 │ │ │ │ + itt vs @ unpredictable │ │ │ │ + movvs r2, r7 │ │ │ │ + it gt @ unpredictable │ │ │ │ movgt r2, r7 │ │ │ │ - ite mi @ unpredictable │ │ │ │ - movmi r2, r7 │ │ │ │ - noppl {11} │ │ │ │ - movs r2, r7 │ │ │ │ adds r0, r2, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 003449f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -441163,15 +441165,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (344ac0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 344a96 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 344a32 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -441185,47 +441187,47 @@ │ │ │ │ bl 3eb98c │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 3eb98c │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 344148 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 551b04 │ │ │ │ + b.w 551b1c │ │ │ │ ldr r1, [pc, #44] @ (344ac4 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (344ac8 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bne.n 3449dc │ │ │ │ + bne.n 344a0c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ movs r1, r7 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x0066 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x0078 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344acc : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -441351,66 +441353,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (344c8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 344bb2 │ │ │ │ ldr r3, [pc, #84] @ (344c90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (344c94 ) │ │ │ │ ldr r1, [pc, #84] @ (344c98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 344c34 │ │ │ │ ldr r3, [pc, #68] @ (344c9c ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (344ca0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (344ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 344c34 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r4, r5, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -441425,15 +441427,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (344cdc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ add r2, pc, #360 @ (adr r2, 344e48 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -441441,39 +441443,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (344d38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (344d3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #52] @ (344d40 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (344d44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r3, r5} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r2, pc, #96 @ (adr r2, 344da8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00344d48 : │ │ │ │ @@ -441495,24 +441497,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ adds r4, #24 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #284] @ (344ea8 ) │ │ │ │ ldr r1, [pc, #288] @ (344eac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 344dac │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -441537,23 +441539,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #204] @ (344ebc ) │ │ │ │ ldr r1, [pc, #204] @ (344ec0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fe08 │ │ │ │ ldr r3, [pc, #188] @ (344ec4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344e4c │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -441594,60 +441596,60 @@ │ │ │ │ ldr r0, [pc, #100] @ (344ed0 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 344e0e │ │ │ │ ldr r3, [pc, #76] @ (344ed4 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (344ed8 ) │ │ │ │ ldr r0, [pc, #80] @ (344edc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [pc, #208] @ (344f80 ) │ │ │ │ + ldr r2, [pc, #304] @ (344fe0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #824] @ (3451fc ) │ │ │ │ + ldr r1, [pc, #920] @ (34525c ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 344f34 │ │ │ │ + cbnz r6, 344f3a │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5, {r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 344f2e │ │ │ │ + cbnz r2, 344f34 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 344f36 │ │ │ │ + cbnz r2, 344f3c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344ee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441661,26 +441663,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r9, [pc, #292] @ 345038 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #288] @ (34503c ) │ │ │ │ ldr r1, [pc, #288] @ (345040 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 344f42 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -441721,23 +441723,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #156] @ (345050 ) │ │ │ │ ldr r1, [pc, #160] @ (345054 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fe08 │ │ │ │ ldr r3, [pc, #144] @ (345058 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344f66 │ │ │ │ ldr r3, [pc, #136] @ (34505c ) │ │ │ │ @@ -441755,15 +441757,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (345064 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 344f66 │ │ │ │ mov r0, r6 │ │ │ │ bl 342f30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 344f52 │ │ │ │ b.n 344f62 │ │ │ │ ldr r3, [pc, #80] @ (345068 ) │ │ │ │ @@ -441772,49 +441774,49 @@ │ │ │ │ ldr r0, [pc, #80] @ (345070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ ldrh r2, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r5} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #656] @ (3452d4 ) │ │ │ │ + ldr r0, [pc, #752] @ (345334 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4, {r4, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, r3 │ │ │ │ + movs r6, r6 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #48] @ (345088 ) │ │ │ │ + ldr r0, [pc, #144] @ (3450e8 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r4 │ │ │ │ + rev r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r4, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 34509e │ │ │ │ + cbnz r0, 3450a4 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 3450a6 │ │ │ │ + cbnz r0, 3450ac │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441866,28 +441868,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (345124 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3450b6 │ │ │ │ nop │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + cbnz r2, 345128 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 34512c │ │ │ │ + cbz r4, 345132 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 345142 │ │ │ │ movs r0, #0 │ │ │ │ @@ -441956,28 +441958,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (345200 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (345204 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3451a2 │ │ │ │ nop │ │ │ │ ldr r6, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb85a │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -442000,40 +442002,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (3454c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #612] @ (3454c8 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [pc, #592] @ (3454cc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34549c │ │ │ │ mov r0, r8 │ │ │ │ - bl 612d58 │ │ │ │ + bl 612d70 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (3454d0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 3452ba │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3454ac │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -442043,59 +442045,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345352 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (3454d4 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (3454d8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (3454dc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (3454e0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (3454e4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (3454e8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 345412 │ │ │ │ ldr.w sl, [pc, #400] @ 3454ec │ │ │ │ ldr r3, [pc, #400] @ (3454f0 ) │ │ │ │ ldr.w fp, [pc, #404] @ 3454f4 │ │ │ │ add sl, pc │ │ │ │ @@ -442119,25 +442121,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 345410 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 34536e │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -442159,24 +442161,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3453a8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (345500 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 345438 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 345438 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 345438 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -442192,27 +442194,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (345504 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 3453a2 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 34547c │ │ │ │ ldr r3, [pc, #156] @ (345508 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 3453a2 │ │ │ │ ldr r3, [pc, #148] @ (34550c ) │ │ │ │ add r3, pc │ │ │ │ b.n 3453ec │ │ │ │ ldr r3, [pc, #144] @ (345510 ) │ │ │ │ add r3, pc │ │ │ │ b.n 34546c │ │ │ │ @@ -442220,75 +442222,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (345514 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 3452c4 │ │ │ │ ldr r1, [pc, #120] @ (345518 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 345292 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (34551c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 3452ba │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb844 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb844 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb83c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb864 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb86a │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb874 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb874 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 3454f8 │ │ │ │ + cbnz r0, 3454fe │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7fc │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + @ instruction: 0xb626 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0014 │ │ │ │ + bkpt 0x002c │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x000e │ │ │ │ + bkpt 0x0026 │ │ │ │ movs r7, r7 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb68c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb62c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb640 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345520 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442315,15 +442317,15 @@ │ │ │ │ bne.n 34554e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 345548 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 677b9c │ │ │ │ + b.w 677bb4 │ │ │ │ nop │ │ │ │ strb r6, [r2, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (345778 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 00345578 : │ │ │ │ @@ -442366,23 +442368,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (3456fc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #272] @ (345700 ) │ │ │ │ ldr r1, [pc, #276] @ (345704 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fe08 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (345708 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -442404,15 +442406,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 345714 │ │ │ │ ldr.w r8, [pc, #204] @ 345718 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 3456a0 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -442429,15 +442431,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 34565c │ │ │ │ ldr r2, [pc, #116] @ (345720 ) │ │ │ │ ldr r3, [pc, #64] @ (3456ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -442465,40 +442467,40 @@ │ │ │ │ blx 224fc8 <__snprintf_chk@plt> │ │ │ │ b.n 3455d0 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr??.w r0, [r8, #55] @ 0x37 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + ldr??.w r0, [r0, #55] @ 0x37 │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 345752 │ │ │ │ + cbnz r0, 345758 │ │ │ │ movs r0, r7 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r4, #3 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ movs r2, r7 │ │ │ │ strb r0, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r6, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345728 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -442514,15 +442516,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -442544,15 +442546,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (3459f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 433668 │ │ │ │ ldr r2, [pc, #580] @ (3459fc ) │ │ │ │ ldr r3, [pc, #560] @ (3459e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -442568,114 +442570,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (345a00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dd7c │ │ │ │ + bl 68dd94 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 34a464 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 345956 │ │ │ │ ldr r1, [pc, #516] @ (345a04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3459c6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 3400bc │ │ │ │ ldr r1, [pc, #496] @ (345a08 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 68de6c │ │ │ │ + bl 68de84 │ │ │ │ cbz r0, 34583c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (345a0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ cbz r0, 345854 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (345a10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db00 │ │ │ │ + bl 68db18 │ │ │ │ cbz r0, 34586c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (345a14 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #412] @ (345a18 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #400] @ (345a1c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #388] @ (345a20 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #376] @ (345a24 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #364] @ (345a28 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #352] @ (345a2c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ ldr r1, [pc, #340] @ (345a30 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ddc8 │ │ │ │ + bl 68dde0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 349c44 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 34598c │ │ │ │ @@ -442688,52 +442690,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #288] @ (345a40 ) │ │ │ │ ldr r1, [pc, #288] @ (345a44 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fe08 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (345a48 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 612de4 │ │ │ │ + bl 612dfc │ │ │ │ b.n 3457ac │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 692d98 │ │ │ │ + bl 692db0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3459aa │ │ │ │ ldr r1, [pc, #228] @ (345a4c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 68de6c │ │ │ │ + bl 68de84 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 34580c │ │ │ │ ldr r3, [pc, #208] @ (345a50 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (345a54 ) │ │ │ │ ldr r1, [pc, #212] @ (345a58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -442747,117 +442749,117 @@ │ │ │ │ ldr r1, [pc, #204] @ (345a64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ b.n 3457ac │ │ │ │ ldr r3, [pc, #188] @ (345a68 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (345a6c ) │ │ │ │ ldr r1, [pc, #188] @ (345a70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3457ac │ │ │ │ ldr r3, [pc, #172] @ (345a74 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (345a78 ) │ │ │ │ ldr r1, [pc, #172] @ (345a7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 3457ac │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ strh r4, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ movs r1, r7 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subw r0, sl, #2103 @ 0x837 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + movt r0, #10295 @ 0x2837 │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb81e │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 345abe │ │ │ │ + cbz r6, 345ac4 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 345abc │ │ │ │ + cbz r4, 345ac2 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 345ac2 │ │ │ │ + cbz r4, 345ac8 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 345ada │ │ │ │ + cbz r4, 345ae0 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 345ac8 │ │ │ │ + cbz r0, 345ace │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 345aea │ │ │ │ + cbz r4, 345af0 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r6, 345acc │ │ │ │ + cbz r6, 345ad2 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (345d70 ) │ │ │ │ @@ -443127,22 +443129,22 @@ │ │ │ │ bl 345a80 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 345d48 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0], #-232 @ 0xffffff18 │ │ │ │ + stc 0, cr0, [r8], {58} @ 0x3a │ │ │ │ ldr r6, [pc, #656] @ (346014 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00345d88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -443248,15 +443250,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (345f74 ) │ │ │ │ ldr r1, [pc, #228] @ (345f78 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -443277,26 +443279,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (345f80 ) │ │ │ │ ldr r1, [pc, #168] @ (345f84 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 345ea4 │ │ │ │ ldr.w ip, [pc, #152] @ 345f88 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (345f8c ) │ │ │ │ ldr r1, [pc, #152] @ (345f90 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 345ea4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -443324,37 +443326,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ movs r0, #1 │ │ │ │ b.n 345ea6 │ │ │ │ nop │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0014 │ │ │ │ + bkpt 0x002c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #744 @ 0x2e8 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #32 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r3, r6, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #544 @ 0x220 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (346024 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -443401,26 +443403,26 @@ │ │ │ │ bpl.n 345fbc │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (346034 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 345fbc │ │ │ │ nop │ │ │ │ ldr r3, [pc, #384] @ (3461a8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #808 @ 0x328 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443492,15 +443494,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (346120 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 346070 │ │ │ │ b.n 346086 │ │ │ │ ldr r3, [pc, #40] @ (346124 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (346128 ) │ │ │ │ ldr r0, [pc, #40] @ (34612c ) │ │ │ │ @@ -443514,21 +443516,21 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 346192 │ │ │ │ + cbnz r2, 346198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #320 @ 0x140 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -443537,15 +443539,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [pc, #280] @ (346278 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 346176 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443592,32 +443594,32 @@ │ │ │ │ bl 341d68 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54dd9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3461b8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ cbz r7, 346220 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 346208 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443644,23 +443646,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (346284 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34622e │ │ │ │ b.n 346408 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346288 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443701,17 +443703,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cbz r7, 346308 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ mov r0, r6 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 3462f0 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 22360c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -443805,37 +443807,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (346428 ) │ │ │ │ ldr r0, [pc, #56] @ (34642c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb8f4 │ │ │ │ + cbnz r4, 346406 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8b8 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346430 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -443848,16 +443850,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (346714 ) │ │ │ │ ldr r2, [pc, #704] @ (346718 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r3, [pc, #692] @ (34671c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 346556 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443895,15 +443897,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 3465aa │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 3465c6 │ │ │ │ @@ -443963,15 +443965,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (34672c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443987,39 +443989,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ ldr r3, [pc, #372] @ (34673c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ ldr r4, [pc, #368] @ (346740 ) │ │ │ │ ldr r1, [pc, #372] @ (346744 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ ldr r3, [pc, #356] @ (346748 ) │ │ │ │ ldr r2, [pc, #356] @ (34674c ) │ │ │ │ ldr r1, [pc, #360] @ (346750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #307 @ 0x133 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -444092,15 +444094,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (34675c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 346604 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -444111,71 +444113,71 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (346764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ ldr r2, [pc, #112] @ (346768 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (34676c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 346586 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb87c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ movs r7, r7 │ │ │ │ - adcs.w r0, sl, r7, rrx │ │ │ │ + sbcs.w r0, r2, r7, rrx │ │ │ │ ble.n 34669c │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xb736 │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r2, sp, #392 @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #912 @ 0x390 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #608 @ (adr r7, 3469c0 ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 346a20 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #424 @ (adr r7, 346910 ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 346970 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #320 @ (adr r7, 3468b0 ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 346910 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346770 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -444198,24 +444200,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34680e │ │ │ │ ldr r5, [pc, #348] @ (346908 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r2, [pc, #340] @ (34690c ) │ │ │ │ ldr r1, [pc, #340] @ (346910 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 346866 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 346882 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -444270,46 +444272,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (346928 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34687e │ │ │ │ ldr r2, [pc, #196] @ (34692c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (346930 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #371 @ 0x173 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ b.n 346810 │ │ │ │ ldr r4, [pc, #176] @ (346934 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (346938 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34687e │ │ │ │ ldr r2, [pc, #156] @ (34693c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (346940 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34687e │ │ │ │ blx 224ee0 │ │ │ │ ldr r3, [pc, #136] @ (346944 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -444338,43 +444340,43 @@ │ │ │ │ nop │ │ │ │ bics r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ muls r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ movs r0, r7 │ │ │ │ bge.n 34698c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmn r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bls.n 3468fc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #16 @ (adr r7, 346938 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 346998 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #992 @ (adr r5, 346d0c ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 34696c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #896 @ (adr r5, 346cb4 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 346d14 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #280 @ 0x118 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #776 @ (adr r5, 346c44 ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 346ca4 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #680 @ (adr r5, 346bec ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 346c4c ) │ │ │ │ movs r2, r7 │ │ │ │ bls.n 346a14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @@ -444479,26 +444481,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (346a70 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 346a1e │ │ │ │ nop │ │ │ │ asrs r6, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #872 @ (adr r6, 346ddc ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 346e3c ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346a74 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 346a84 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444597,19 +444599,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 346b8c │ │ │ │ + cbz r2, 346b92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #928 @ (adr r2, 346f20 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 346b80 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #16 @ (adr r6, 346b94 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 346bf4 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346b84 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -444647,19 +444649,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #448 @ (adr r2, 346db8 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 346e18 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #656 @ (adr r5, 346e8c ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 346eec ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346bfc : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 346c10 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -444744,15 +444746,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -444762,15 +444764,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55afa8 │ │ │ │ + bl 55afc0 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 346d5c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -444830,48 +444832,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 346e16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 2c63a0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #64] @ (346e40 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb4ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 346dca │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 347230 │ │ │ │ + b.n 347260 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [pc, #528] @ (347048 ) │ │ │ │ + ldr r2, [pc, #624] @ (3470a8 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r5, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (347044 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445046,26 +445048,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (3471a4 ) │ │ │ │ ldr r7, [pc, #412] @ (3471a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347108 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 34718a │ │ │ │ cmp r2, #3 │ │ │ │ @@ -445137,15 +445139,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (3471c8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 346f56 │ │ │ │ ldr r3, [pc, #192] @ (3471cc ) │ │ │ │ add r3, pc │ │ │ │ b.n 34703e │ │ │ │ ldr.w lr, [pc, #192] @ 3471d0 │ │ │ │ add lr, pc │ │ │ │ b.n 3470c6 │ │ │ │ @@ -445209,73 +445211,73 @@ │ │ │ │ nop │ │ │ │ subs r4, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [pc, #192] @ (347268 ) │ │ │ │ + ldr r0, [pc, #288] @ (3472c8 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r3, #3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #752 @ (adr r0, 3474bc ) │ │ │ │ + add r0, pc, #848 @ (adr r0, 34751c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #584 @ (adr r0, 347418 ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 347478 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #632 @ (adr r0, 34744c ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 3474ac ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #104 @ 0x68 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 3473f8 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 347458 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r6, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #150 @ 0x96 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #368 @ (adr r0, 347364 ) │ │ │ │ + add r0, pc, #464 @ (adr r0, 3473c4 ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #296 @ (adr r0, 347328 ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 347388 ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #208 @ (adr r0, 3472dc ) │ │ │ │ + add r0, pc, #304 @ (adr r0, 34733c ) │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #112 @ (adr r0, 347288 ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 3472e8 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -445488,19 +445490,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34743c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -445630,23 +445632,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347624 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -445696,15 +445698,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (347694 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445717,29 +445719,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 34760a │ │ │ │ nop │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf6180038 │ │ │ │ - add r7, pc, #464 @ (adr r7, 347860 ) │ │ │ │ + @ instruction: 0xf6300038 │ │ │ │ + add r7, pc, #560 @ (adr r7, 3478c0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347698 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54de74 │ │ │ │ + b.w 54de8c │ │ │ │ nop │ │ │ │ │ │ │ │ 003476a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -445753,22 +445755,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 34773c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 34773c │ │ │ │ @@ -445805,15 +445807,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (3477d4 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445822,15 +445824,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (3477dc ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34775e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 346d98 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -445841,28 +445843,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 347722 │ │ │ │ - add r6, pc, #936 @ (adr r6, 347b6c ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 3477cc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf4d60038 │ │ │ │ - add r6, pc, #368 @ (adr r6, 347940 ) │ │ │ │ + @ instruction: 0xf4ee0038 │ │ │ │ + add r6, pc, #464 @ (adr r6, 3479a0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003477e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -445984,17 +445986,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (347980 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r5 │ │ │ │ - bl 54b448 │ │ │ │ + bl 54b460 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446014,21 +446016,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ strb r2, [r3, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #592 @ (adr r4, 347bcc ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 347c2c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 3478c4 │ │ │ │ + bvs.n 3478f4 │ │ │ │ movs r7, r6 │ │ │ │ - bvc.n 3478b0 │ │ │ │ + bvc.n 3478e0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00347984 : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -446049,15 +446051,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 3479ee │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 22360c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -446193,22 +446195,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (347b44 ) │ │ │ │ ldr r1, [pc, #28] @ (347b48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 347b16 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #832 @ (adr r2, 347e88 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 347ee8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347b4c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446282,25 +446284,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (347c1c ) │ │ │ │ ldr r0, [pc, #32] @ (347c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - add r2, pc, #152 @ (adr r2, 347ca8 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 347d08 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #64 @ (adr r2, 347c5c ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 347cbc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 347cc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446318,15 +446320,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (347cd8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -446355,21 +446357,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #840 @ (adr r1, 348014 ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 348074 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ cmp r6, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -446383,15 +446385,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (347d68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (347d6c ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -446415,19 +446417,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, pc, #80 @ (adr r1, 347db4 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 347e14 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -446441,15 +446443,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 2c63a0 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (347e00 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 347dca │ │ │ │ movs r3, #0 │ │ │ │ @@ -446463,31 +446465,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [pc, #40] @ (347e04 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb4ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 551b04 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + b.w 551b1c │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #528 @ (adr r0, 34800c ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 34806c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 347e48 │ │ │ │ + bcs.n 347e78 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (348008 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446652,15 +446654,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (3480b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551da8 │ │ │ │ + bl 551dc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348058 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -446742,21 +446744,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (3480c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #864] @ 0x360 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003480c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -446821,15 +446823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 348152 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3481ac ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (3481b0 ) │ │ │ │ ldr r0, [pc, #32] @ (3481b4 ) │ │ │ │ @@ -446840,19 +446842,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r2, r7 │ │ │ │ - str r1, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #24] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003481b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -446878,23 +446880,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r5, pc │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fa8c │ │ │ │ cbnz r0, 348262 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -446920,44 +446922,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 348224 │ │ │ │ movs r2, #9 │ │ │ │ b.n 348226 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d420 │ │ │ │ + bl 69d438 │ │ │ │ b.n 348238 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r0, #23 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003482bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446976,59 +446978,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add r5, pc │ │ │ │ - bl 54ded4 │ │ │ │ + bl 54deec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 33fa8c │ │ │ │ cbnz r0, 348326 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3480c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 348314 │ │ │ │ movs r2, #9 │ │ │ │ b.n 348316 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r5, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348368 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 342214 │ │ │ │ │ │ │ │ @@ -447075,19 +447077,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3483e8 ) │ │ │ │ ldr r0, [pc, #20] @ (3483ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003483f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447112,19 +447114,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (348444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348448 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -447229,15 +447231,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (34860c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 348554 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -447248,15 +447250,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (348618 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 348590 │ │ │ │ add sp, #12 │ │ │ │ @@ -447272,73 +447274,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (348620 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (348624 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (348628 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (34862c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (348630 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 3482d8 │ │ │ │ + b.n 348308 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 348294 │ │ │ │ + b.n 3482c4 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r0, #32] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -447352,24 +447354,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 348698 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447424,24 +447426,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 3486cc │ │ │ │ mov r0, r5 │ │ │ │ bl 347e08 │ │ │ │ b.n 3486cc │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 3481c4 │ │ │ │ + b.n 3481f4 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00348734 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54de74 │ │ │ │ + b.w 54de8c │ │ │ │ nop │ │ │ │ │ │ │ │ 0034873c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -447469,38 +447471,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr r2, [pc, #396] @ (348938 ) │ │ │ │ ldr r1, [pc, #396] @ (34893c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 3488a6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -447512,19 +447514,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 348852 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 3488e6 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -447541,15 +447543,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 348858 │ │ │ │ mov r0, r5 │ │ │ │ bl 347e08 │ │ │ │ b.n 348858 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #228] @ (348940 ) │ │ │ │ ldr r3, [pc, #204] @ (348928 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -447569,35 +447571,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3487f0 │ │ │ │ b.n 348852 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (34894c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (348950 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 348858 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34882c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -447609,58 +447611,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 348858 │ │ │ │ mov r0, r5 │ │ │ │ bl 347ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 347e08 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 348858 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - b.n 3481a4 │ │ │ │ + b.n 3481d4 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r0, r7 │ │ │ │ movs r3, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r5, #26] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447746,57 +447748,57 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ ldr r2, [pc, #72] @ (348ab0 ) │ │ │ │ ldr r1, [pc, #72] @ (348ab4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b448 │ │ │ │ + b.w 54b460 │ │ │ │ ldr r3, [pc, #48] @ (348ab8 ) │ │ │ │ ldr r2, [pc, #52] @ (348abc ) │ │ │ │ ldr r1, [pc, #52] @ (348ac0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3489c0 │ │ │ │ b.n 3489ca │ │ │ │ nop │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r6 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00348ac4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447852,15 +447854,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (348ba4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (348ba8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 348b7a │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -447875,25 +447877,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (348bb0 ) │ │ │ │ ldr r0, [pc, #32] @ (348bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #504] @ 0x1f8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r3, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348bb8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -448090,25 +448092,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #504] @ (348fd0 ) │ │ │ │ ldr r1, [pc, #508] @ (348fd4 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 33fe08 │ │ │ │ ldr r2, [pc, #476] @ (348fd8 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -448118,15 +448120,15 @@ │ │ │ │ bl 341a24 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 348f20 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 348ea4 │ │ │ │ ldr r3, [pc, #436] @ (348fdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -448198,15 +448200,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (349000 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 348d10 │ │ │ │ b.n 348cee │ │ │ │ ldr.w ip, [pc, #272] @ 349004 │ │ │ │ add ip, pc │ │ │ │ b.n 348e8e │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -448288,72 +448290,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ movs r1, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - bgt.n 34908c │ │ │ │ + bgt.n 3490bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ + vqadd.u8 d0, d14, d29 │ │ │ │ mrc2 0, 7, r0, cr6, cr13, {1} │ │ │ │ mrc2 0, 6, r0, cr14, cr13, {1} │ │ │ │ - mcr2 0, 6, r0, cr6, cr13, {1} │ │ │ │ - mrc2 0, 5, r0, cr0, cr13, {1} │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + mcr2 0, 6, r0, cr8, cr13, {1} │ │ │ │ + asrs r0, r5, #29 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r2, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r5, #27 │ │ │ │ + movs r4, r7 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r4, r7 │ │ │ │ + strh r2, [r2, #20] │ │ │ │ + movs r2, r7 │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ + movs r7, r7 │ │ │ │ asrs r2, r0, #27 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ movs r2, r7 │ │ │ │ ldrsb r6, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ asrs r2, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ strh r6, [r5, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ - movs r7, r7 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ - movs r4, r7 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ - movs r2, r7 │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldc2l 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + stc2l 0, cr0, [r8, #244]! @ 0xf4 │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + stc2l 0, cr0, [lr, #244] @ 0xf4 │ │ │ │ + strh r6, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r2, #25 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00349048 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448679,55 +448681,55 @@ │ │ │ │ nop │ │ │ │ adds r4, r0, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + strh r2, [r7, #2] │ │ │ │ + movs r2, r7 │ │ │ │ + strh r4, [r1, #22] │ │ │ │ + movs r2, r7 │ │ │ │ ldrh r0, [r1, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r4, #2] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r6, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r1, #2] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r6, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r3, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r2, [r5, #31] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ - movs r2, r7 │ │ │ │ - ldrh r0, [r7, #20] │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ - movs r2, r7 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003493c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448738,15 +448740,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (34948c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 34423c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 349408 │ │ │ │ @@ -448794,19 +448796,19 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 349408 │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r1, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #600] @ (3496e8 ) │ │ │ │ + ldr r3, [pc, #696] @ (349748 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349490 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448970,19 +448972,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3491f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 3495be │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349630 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 349640 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -449042,19 +449044,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3496dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003496e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -449282,31 +449284,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (34993c ) │ │ │ │ ldr r0, [pc, #44] @ (349940 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #21] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #20] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -449382,25 +449384,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (349a44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 33d61c │ │ │ │ @@ -449539,23 +449541,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 349b90 │ │ │ │ nop │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r0, #10] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349be4 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 223608 │ │ │ │ │ │ │ │ 00349bec : │ │ │ │ @@ -449584,19 +449586,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (349c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r0, #8] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r5, #10] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349c44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -449700,24 +449702,24 @@ │ │ │ │ beq.w 349fc6 │ │ │ │ ldr.w r1, [pc, #1164] @ 34a204 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ - bl 54ded4 │ │ │ │ + bl 551e04 │ │ │ │ + bl 54deec │ │ │ │ ldr.w r2, [pc, #1144] @ 34a208 │ │ │ │ ldr.w r1, [pc, #1144] @ 34a20c │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ bl 344234 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 349dd6 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 349dd6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -450103,30 +450105,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r7, r6 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xfa2c0039 │ │ │ │ + @ instruction: 0xfa440039 │ │ │ │ lsrs r4, r0, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034a220 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -450248,19 +450250,19 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ lsrs r6, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a394 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -450577,19 +450579,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a6dc ) │ │ │ │ ldr r0, [pc, #20] @ (34a6e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r7, #6] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a6e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -450759,18 +450761,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a8b4 ) │ │ │ │ ldr r0, [pc, #20] @ (34a8b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc2 0, cr0, [lr, #224]! @ 0xe0 │ │ │ │ - stc2l 0, cr0, [r2, #224] @ 0xe0 │ │ │ │ + stc2l 0, cr0, [r6, #224] @ 0xe0 │ │ │ │ + ldc2l 0, cr0, [sl, #224] @ 0xe0 │ │ │ │ │ │ │ │ 0034a8bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh.w lr, [r0, #4] │ │ │ │ @@ -450962,33 +450964,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (34aac8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - strb r4, [r3, #21] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfba20038 │ │ │ │ - @ instruction: 0xfbb60038 │ │ │ │ + @ instruction: 0xfbba0038 │ │ │ │ + @ instruction: 0xfbce0038 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34aafc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bx r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450997,35 +450999,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (34abd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (34abd8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (34abdc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #156] @ (34abe0 ) │ │ │ │ ldr r1, [pc, #160] @ (34abe4 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #144] @ (34abe8 ) │ │ │ │ ldr r3, [pc, #148] @ (34abec ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (34abf0 ) │ │ │ │ @@ -451038,20 +451040,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r1, [pc, #112] @ (34abfc ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #104] @ (34ac00 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (34ac04 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -451067,37 +451069,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #616 @ (adr r4, 34ae3c ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 34ae9c ) │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r7} │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r5, #96] @ 0x60 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r0, r7 │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r1, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ beq.n 34ace8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ mov r6, lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -451161,24 +451163,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #424] @ (34ae60 ) │ │ │ │ ldr r1, [pc, #428] @ (34ae64 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (34ae68 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 344804 │ │ │ │ @@ -451214,15 +451216,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ade8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 34ad38 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34ae38 │ │ │ │ - bl 69d96c │ │ │ │ + bl 69d984 │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -451286,18 +451288,18 @@ │ │ │ │ b.n 34ada4 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 34ad2c │ │ │ │ ldr r1, [pc, #128] @ (34ae74 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ b.n 34ad96 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 341210 │ │ │ │ b.n 34ad6a │ │ │ │ @@ -451320,44 +451322,44 @@ │ │ │ │ ldr r1, [pc, #72] @ (34ae88 ) │ │ │ │ ldr r0, [pc, #76] @ (34ae8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ mrc2 0, 3, r0, cr8, cr8, {2} │ │ │ │ - ldr r6, [pc, #304] @ (34af88 ) │ │ │ │ + ldr r6, [pc, #400] @ (34afe8 ) │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #30 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xeaf20039 │ │ │ │ + add.w r0, sl, r9, rrx │ │ │ │ ldc2 0, cr0, [lr, #352] @ 0x160 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - beq.n 34af38 │ │ │ │ + beq.n 34af68 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r1, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034ae90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451370,53 +451372,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34af10 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34aed6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 347564 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (34af14 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (34af18 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {pc} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r2, #28] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (34af78 ) │ │ │ │ @@ -451424,49 +451426,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (34af80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #64] @ (34af84 ) │ │ │ │ ldr r1, [pc, #64] @ (34af88 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #48] @ (34af8c ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #504 @ (adr r0, 34b178 ) │ │ │ │ + add r0, pc, #600 @ (adr r0, 34b1d8 ) │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r4, r6} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (34b010 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451475,15 +451477,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (34b018 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 342214 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -451507,19 +451509,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 34798c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3449f0 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 34b054 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451527,24 +451529,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (34b05c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3479a8 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 34b0b4 │ │ │ │ + cbnz r0, 34b0ba │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 34b0bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -451553,15 +451555,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34b0c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 344788 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 34b0b0 │ │ │ │ add sp, #12 │ │ │ │ @@ -451572,19 +451574,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 347454 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 34b10a │ │ │ │ + cbnz r4, 34b110 │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034b0c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451597,15 +451599,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (34b12c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 34b110 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -451615,23 +451617,23 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (34b134 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2232fc │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r0, #8] │ │ │ │ movs r0, r7 │ │ │ │ - hlt 0x0030 │ │ │ │ + revsh r0, r1 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b138 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451644,53 +451646,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34b1b8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34b17e │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3476a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552044 │ │ │ │ + bl 55205c │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (34b1bc ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (34b1c0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ movs r0, r7 │ │ │ │ - rev16 r0, r0 │ │ │ │ + rev16 r0, r3 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b1c4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4} │ │ │ │ movw r3, #61448 @ 0xf008 │ │ │ │ @@ -451721,18 +451723,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34b22c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsls r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451741,15 +451743,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #120] @ (34b2c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #8 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ mov.w ip, #640 @ 0x280 │ │ │ │ mov r2, r6 │ │ │ │ mov.w r5, #469762048 @ 0x1c000000 │ │ │ │ strh r1, [r3, #4] │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -451779,19 +451781,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 34b2d8 │ │ │ │ + cbnz r0, 34b2de │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (34b360 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451800,35 +451802,35 @@ │ │ │ │ ldr r1, [pc, #136] @ (34b368 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #116] @ (34b36c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (34b370 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #100] @ (34b374 ) │ │ │ │ ldr r1, [pc, #104] @ (34b378 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #88] @ (34b37c ) │ │ │ │ ldr r3, [pc, #92] @ (34b380 ) │ │ │ │ mov.w r1, #1536 @ 0x600 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #16 │ │ │ │ @@ -451845,27 +451847,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r2, #21 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r7, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -451954,15 +451956,15 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e8efc │ │ │ │ bl 3f26b4 │ │ │ │ mov r1, r5 │ │ │ │ bl 3eab24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr.w r2, [r4, #1352] @ 0x548 │ │ │ │ ldr.w r3, [r4, #1360] @ 0x550 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b3b8 │ │ │ │ bl 3f26c4 │ │ │ │ ldr r2, [pc, #160] @ (34b540 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -451981,15 +451983,15 @@ │ │ │ │ bl 3eab04 │ │ │ │ b.n 34b3d4 │ │ │ │ bl 3f26b4 │ │ │ │ add.w r1, r5, #8 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 3eab24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr.w r2, [r4, #1368] @ 0x558 │ │ │ │ ldr.w r3, [r4, #1376] @ 0x560 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b3f0 │ │ │ │ ldr r2, [pc, #84] @ (34b544 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -452006,25 +452008,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3eab04 │ │ │ │ b.n 34b40a │ │ │ │ bl 3f26b4 │ │ │ │ mov r1, r5 │ │ │ │ bl 3eab24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr.w r2, [r4, #1408] @ 0x580 │ │ │ │ ldr.w r3, [r4, #1416] @ 0x588 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b426 │ │ │ │ nop │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r5, #80] @ 0x50 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -452097,15 +452099,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ ldr r0, [pc, #88] @ (34b688 ) │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34b5cc │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #8144 @ 0x1fd0 │ │ │ │ mov r5, r7 │ │ │ │ b.n 34b5c2 │ │ │ │ add.w r8, r7, #5920 @ 0x1720 │ │ │ │ bl 3f26b4 │ │ │ │ @@ -452124,15 +452126,15 @@ │ │ │ │ @ instruction: 0xf5960058 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #64] @ 0x40 │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -452155,15 +452157,15 @@ │ │ │ │ movs r3, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #756] @ (34b9c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #3 │ │ │ │ movs r4, #7 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #5 │ │ │ │ ldrb.w r2, [r3, #2272] @ 0x8e0 │ │ │ │ add.w sl, r0, #4576 @ 0x11e0 │ │ │ │ @@ -452361,19 +452363,19 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 34b384 │ │ │ │ nop.w │ │ │ │ and.w r1, r0, #255 @ 0xff │ │ │ │ and.w r0, r0, #255 @ 0xff │ │ │ │ ... │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov sl, r3 │ │ │ │ @@ -452388,15 +452390,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r6, [pc, #108] @ (34ba64 ) │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w ip, [pc, #96] @ 34ba68 │ │ │ │ add.w r1, r8, #4096 @ 0x1000 │ │ │ │ ldr.w lr, [r0, #1256] @ 0x4e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ @@ -452420,19 +452422,19 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ movs r2, r7 │ │ │ │ adds.w r0, r0, #88 @ 0x58 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452443,47 +452445,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (34bad8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #72] @ (34badc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #56] @ (34bae0 ) │ │ │ │ ldr r1, [pc, #60] @ (34bae4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r3, [pc, #48] @ (34bae8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ movs r7, r6 │ │ │ │ - ldc2 0, cr0, [r2, #248]! @ 0xf8 │ │ │ │ + stc2l 0, cr0, [sl, #248] @ 0xf8 │ │ │ │ stmia r3!, {r1, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -452498,26 +452500,26 @@ │ │ │ │ ldr r1, [pc, #352] @ (34bc68 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #336] @ (34bc6c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #336] @ (34bc70 ) │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [pc, #328] @ (34bc74 ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ vldr d7, [pc, #284] @ 34bc50 │ │ │ │ add.w r5, r4, #5920 @ 0x1720 │ │ │ │ ldr r3, [pc, #316] @ (34bc78 ) │ │ │ │ adds r5, #24 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, r7, #168 @ 0xa8 │ │ │ │ @@ -452616,43 +452618,43 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r3, r6] │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ movs r1, r7 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ movs r2, r7 │ │ │ │ vshr.s8 q0, q4, #6 │ │ │ │ - bgt.n 34bcf8 │ │ │ │ + bgt.n 34bd28 │ │ │ │ movs r1, r7 │ │ │ │ - ldmdb r0, {r2, r3, r4, r5} │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + stmdb r8!, {r2, r3, r4, r5} │ │ │ │ + ldrsh r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ asrs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (34bd1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -452672,15 +452674,15 @@ │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (34bd2c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #63488 @ 0xf800 │ │ │ │ movt r2, #255 @ 0xff │ │ │ │ mvns r3, r3 │ │ │ │ ands r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452697,19 +452699,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ mrc 0, 2, r0, cr4, cr8, {2} │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r4, #4 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r2, #6 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #916] @ (34c0d8 ) │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -452932,15 +452934,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34bd90 │ │ │ │ ldr r0, [pc, #316] @ (34c0f8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34bd90 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ ldr.w r5, [r3, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #264] @ (34c0dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452960,25 +452962,25 @@ │ │ │ │ ldr r0, [pc, #264] @ (34c100 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bd7e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldr r0, [pc, #240] @ (34c104 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [pc, #188] @ (34c0dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bd7e │ │ │ │ ldr r3, [pc, #180] @ (34c0dc ) │ │ │ │ ldr.w r5, [r6, #3424] @ 0xd60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bd7e │ │ │ │ @@ -453002,15 +453004,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (34c108 ) │ │ │ │ ldr r0, [pc, #176] @ (34c10c ) │ │ │ │ strd r5, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bd7e │ │ │ │ ldr r3, [pc, #108] @ (34c0dc ) │ │ │ │ ldr.w r5, [r0, #1568] @ 0x620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bd7e │ │ │ │ movw r5, #65518 @ 0xffee │ │ │ │ @@ -453034,64 +453036,64 @@ │ │ │ │ ldr r0, [pc, #108] @ (34c114 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bd7e │ │ │ │ ldr r1, [pc, #88] @ (34c118 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #88] @ (34c11c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bd7e │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r2, #352] @ 0x160 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r0, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r2, r2] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1228] @ 34c600 │ │ │ │ mov r5, r0 │ │ │ │ @@ -453305,15 +453307,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 34c156 │ │ │ │ ldr r0, [pc, #756] @ (34c614 ) │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34c156 │ │ │ │ cmp.w r1, #800 @ 0x320 │ │ │ │ bhi.n 34c3a2 │ │ │ │ movw r3, #779 @ 0x30b │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 34c2b6 │ │ │ │ @@ -453342,15 +453344,15 @@ │ │ │ │ bpl.w 34c236 │ │ │ │ mov r2, r7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r3, [pc, #628] @ (34c608 ) │ │ │ │ ldr r0, [pc, #644] @ (34c61c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 34c37e │ │ │ │ @@ -453441,15 +453443,15 @@ │ │ │ │ ldr r0, [pc, #448] @ (34c640 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ bic.w r3, r4, #4227858432 @ 0xfc000000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34c236 │ │ │ │ @@ -453572,69 +453574,69 @@ │ │ │ │ b.n 34c236 │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ movs r2, r7 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r6, r1] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r3, r6] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ ldrh.w r0, [r0, #640] @ 0x280 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ strb.w r3, [r0, #-217] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (34c680 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ cmp r5, #90 @ 0x5a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -453643,35 +453645,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (34c728 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #124] @ (34c72c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #120] @ (34c730 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #108] @ (34c734 ) │ │ │ │ ldr r1, [pc, #112] @ (34c738 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #96] @ (34c73c ) │ │ │ │ ldr r3, [pc, #100] @ (34c740 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #96] @ (34c744 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -453684,38 +453686,38 @@ │ │ │ │ ldr r2, [pc, #92] @ (34c750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf19a003e │ │ │ │ - ldrh r0, [r3, #8] │ │ │ │ + subs.w r0, r2, #62 @ 0x3e │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ movs r0, r7 │ │ │ │ asrs r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -453902,63 +453904,63 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #40] @ (34c9a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f4c4 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + b.w 54f4dc │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r3, [r0, #644] @ 0x284 │ │ │ │ ldr r2, [pc, #100] @ (34ca18 ) │ │ │ │ add r2, pc │ │ │ │ cbnz r3, 34c9be │ │ │ │ ldr.w r0, [r0, #652] @ 0x28c │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #76] @ (34ca1c ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #7 │ │ │ │ ldr.w r0, [r4, #648] @ 0x288 │ │ │ │ it cs │ │ │ │ movcs r3, #7 │ │ │ │ adds r1, r3, #1 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ umull r2, r3, r0, r3 │ │ │ │ ldr.w r0, [r4, #652] @ 0x28c │ │ │ │ lsrs r2, r2, #15 │ │ │ │ orr.w r2, r2, r3, lsl #17 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc.w r3, r5, r3, lsr #15 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ b.n 34ccd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r2, [r0, #644] @ 0x284 │ │ │ │ cbnz r2, 34ca28 │ │ │ │ b.n 34c9ac │ │ │ │ @@ -453971,15 +453973,15 @@ │ │ │ │ orn r2, r2, #63 @ 0x3f │ │ │ │ strb.w r2, [r0, #452] @ 0x1c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 30649c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ bl 306514 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 34ca68 │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ mov r0, r3 │ │ │ │ @@ -453998,15 +454000,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (34cb20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ bl 29a4a0 │ │ │ │ movs r3, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldrh.w r2, [r4, #570] @ 0x23a │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -454044,27 +454046,27 @@ │ │ │ │ bl 298328 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 298328 │ │ │ │ nop │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r4, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + subs r4, #8 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ movs r0, r7 │ │ │ │ - bge.n 34cae0 │ │ │ │ + bge.n 34cb10 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #204] @ 34cc10 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -454083,15 +454085,15 @@ │ │ │ │ blx 22505c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [pc, #168] @ (34cc1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -454102,15 +454104,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 34cc08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [sp] │ │ │ │ blx 22498c <__gmtime64_r@plt> │ │ │ │ ldrsb.w r3, [r4, #451] @ 0x1c3 │ │ │ │ @@ -454187,44 +454189,44 @@ │ │ │ │ lsls r2, r2, #15 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsl.w r6, r6, ip │ │ │ │ str.w r6, [r5, #648] @ 0x288 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #392 @ (adr r3, 34ce28 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ cmp r8, r7 │ │ │ │ ite eq │ │ │ │ moveq r4, #0 │ │ │ │ andne.w r4, r4, #1 │ │ │ │ add r3, pc, #364 @ (adr r3, 34ce28 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 34cd80 │ │ │ │ ldrd r4, r3, [r5, #616] @ 0x268 │ │ │ │ mov r1, r7 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r4, #15 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #332 @ (adr r3, 34ce28 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r7, r4 │ │ │ │ add r3, pc, #316 @ (adr r3, 34ce28 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs.w r4, sl, r0 │ │ │ │ sbc.w r9, fp, r9 │ │ │ │ adds.w r1, r4, r8 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r9, r7 │ │ │ │ blt.w 34ce0e │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ @@ -454256,21 +454258,21 @@ │ │ │ │ lsrs r3, r3, #15 │ │ │ │ adds r2, #1 │ │ │ │ orr.w r3, r3, r4, lsl #17 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ strd r2, r3, [r5, #616] @ 0x268 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #608] @ 0x260 │ │ │ │ strd r3, r3, [r5, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r9, r4 │ │ │ │ bne.n 34cd28 │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ @@ -454278,15 +454280,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ subs r4, r6, #1 │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and.w r4, r4, sl │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r3, r0 │ │ │ │ it eq │ │ │ │ cmpeq r8, r6 │ │ │ │ beq.n 34cd20 │ │ │ │ @@ -454296,15 +454298,15 @@ │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ adc.w r1, r9, #0 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r8, r6 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -454335,25 +454337,25 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r3, r1] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r3, r1] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r5, #0 │ │ │ │ @@ -454377,30 +454379,30 @@ │ │ │ │ ldrh.w r3, [r4, #640] @ 0x280 │ │ │ │ cmp r3, #19 │ │ │ │ it hi │ │ │ │ strhhi.w r5, [r4, #640] @ 0x280 │ │ │ │ bl 30649c │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ bl 306514 │ │ │ │ cbz r0, 34ced4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f4c4 │ │ │ │ + b.w 54f4dc │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 34c9ac │ │ │ │ @@ -454578,27 +454580,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (34d114 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34cb34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34cee8 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #192] @ (34d1d4 ) │ │ │ │ + ldr r5, [pc, #288] @ (34d234 ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #140] @ (34d1b4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -454612,33 +454614,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 22505c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5547b8 │ │ │ │ + bl 5547d0 │ │ │ │ mov r1, sp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34cee8 │ │ │ │ mov r0, sp │ │ │ │ - bl 692bf8 │ │ │ │ + bl 692c10 │ │ │ │ ldr r3, [pc, #96] @ (34d1c0 ) │ │ │ │ strd r0, r1, [r5, #576] @ 0x240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [r5, #584] @ 0x248 │ │ │ │ bl 3fbb90 │ │ │ │ mov r2, r7 │ │ │ │ - bl 65b038 │ │ │ │ + bl 65b050 │ │ │ │ mov r0, r7 │ │ │ │ blx 22360c │ │ │ │ ldr r2, [pc, #60] @ (34d1c4 ) │ │ │ │ ldr r3, [pc, #44] @ (34d1b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -454679,15 +454681,15 @@ │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ beq.w 34d48e │ │ │ │ ldr.w r2, [pc, #1728] @ 34d8b4 │ │ │ │ mov.w r5, #51712 @ 0xca00 │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ ldr r7, [r3, r2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r2, [r4, #584] @ 0x248 │ │ │ │ umull r3, r6, r3, r5 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ @@ -454698,19 +454700,19 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w r6, r6, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ addw r3, pc, #1644 @ 0x66c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r7, r1, #0 │ │ │ │ subs r6, r0, r6 │ │ │ │ mov r0, r4 │ │ │ │ sbc.w r7, r7, r8 │ │ │ │ bl 34cb34 │ │ │ │ ldrb.w r8, [r4, #441] @ 0x1b9 │ │ │ │ @@ -454867,31 +454869,31 @@ │ │ │ │ bmi.n 34d494 │ │ │ │ lsls r3, r3, #26 │ │ │ │ itt pl │ │ │ │ movpl r6, r5 │ │ │ │ movpl r7, r0 │ │ │ │ bmi.n 34d494 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ae1a8 │ │ │ │ + bl 6ae1c0 │ │ │ │ cmp r1, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, r6 │ │ │ │ beq.n 34d4c0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad974 │ │ │ │ + b.w 6ad98c │ │ │ │ lsls r0, r2, #24 │ │ │ │ bmi.w 34d890 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad68c │ │ │ │ + b.w 6ad6a4 │ │ │ │ cmp.w sl, #192 @ 0xc0 │ │ │ │ beq.w 34d67a │ │ │ │ ldrb.w sl, [r4, #444] @ 0x1bc │ │ │ │ and.w ip, sl, #192 @ 0xc0 │ │ │ │ cmp.w ip, #192 @ 0xc0 │ │ │ │ beq.w 34d628 │ │ │ │ mov ip, sl │ │ │ │ @@ -455049,15 +455051,15 @@ │ │ │ │ beq.w 34d7fe │ │ │ │ mov ip, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 34d750 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, sl │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ uxtb.w ip, r1 │ │ │ │ tst.w sl, #128 @ 0x80 │ │ │ │ bne.w 34d4f0 │ │ │ │ adds r1, r3, #1 │ │ │ │ beq.n 34d786 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -455241,19 +455243,19 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 34d8fc │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1000] @ (34dca4 ) │ │ │ │ + ldr r1, [pc, #72] @ (34d904 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, r8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp ip, lr │ │ │ │ + mov r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 34d944 │ │ │ │ sub sp, #20 │ │ │ │ @@ -455261,15 +455263,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #108] @ (34d94c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldrb.w r3, [r0, #455] @ 0x1c7 │ │ │ │ ldrb.w r2, [r0, #451] @ 0x1c3 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ str r0, [sp, #12] │ │ │ │ itt ne │ │ │ │ movne r3, #0 │ │ │ │ strbne.w r3, [r0, #455] @ 0x1c7 │ │ │ │ @@ -455290,19 +455292,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r0, [pc, #728] @ (34dc20 ) │ │ │ │ + ldr r0, [pc, #824] @ (34dc80 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, sl │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #224] @ (34da40 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -455354,28 +455356,28 @@ │ │ │ │ bl 34d1c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34d974 │ │ │ │ ldr r3, [pc, #104] @ (34da44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrd r3, r2, [r4, #616] @ 0x268 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w ip, r1, r2 │ │ │ │ bcc.n 34da08 │ │ │ │ mov.w ip, #22528 @ 0x5800 │ │ │ │ movt ip, #63559 @ 0xf847 │ │ │ │ adds.w r3, r3, ip │ │ │ │ adc.w r2, r2, #13 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r1 │ │ │ │ bcs.n 34d9a4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r4, #648] @ 0x288 │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -455584,15 +455586,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ strb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34db9e │ │ │ │ ldr r3, [pc, #456] @ (34ddf0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cc44 │ │ │ │ @@ -455635,22 +455637,22 @@ │ │ │ │ itett ne │ │ │ │ ornne r3, r3, #127 @ 0x7f │ │ │ │ andeq.w r3, r3, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ strbne.w r3, [r6, #452] @ 0x1c4 │ │ │ │ it eq │ │ │ │ strbeq.w r3, [r6, #452] @ 0x1c4 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ strb.w r4, [r6, #451] @ 0x1c3 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 34db9e │ │ │ │ ldr r3, [pc, #284] @ (34ddf0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cc44 │ │ │ │ @@ -455665,15 +455667,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34da9a │ │ │ │ ldr r0, [pc, #232] @ (34ddfc ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r6, #568] @ 0x238 │ │ │ │ b.n 34da9a │ │ │ │ mov sl, r2 │ │ │ │ b.n 34dc70 │ │ │ │ mov r7, r1 │ │ │ │ b.n 34dbfe │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455681,15 +455683,15 @@ │ │ │ │ ldrb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ cmp r3, #32 │ │ │ │ bhi.n 34dc9e │ │ │ │ ldr r3, [pc, #180] @ (34ddf0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ mov.w ip, #51712 @ 0xca00 │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ ldrd r7, r2, [r6, #580] @ 0x244 │ │ │ │ str r2, [sp, #8] │ │ │ │ umull lr, r3, r3, ip │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ @@ -455703,15 +455705,15 @@ │ │ │ │ adds.w r3, lr, r2 │ │ │ │ ldr.w r2, [r6, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #88 @ (adr r3, 34dde0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ mov r0, r6 │ │ │ │ strd r2, r3, [r6, #592] @ 0x250 │ │ │ │ bl 34d118 │ │ │ │ b.n 34dc9e │ │ │ │ lsls r0, r0, #24 │ │ │ │ bmi.n 34ddb2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ @@ -455749,15 +455751,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r5 │ │ │ │ + rors r4, r0 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr r5, [pc, #168] @ (34debc ) │ │ │ │ @@ -455769,15 +455771,15 @@ │ │ │ │ bl 34cb34 │ │ │ │ ldr r3, [pc, #152] @ (34dec0 ) │ │ │ │ ldrb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldrb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ ldrd r2, r3, [r4, #632] @ 0x278 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ itt cc │ │ │ │ movcc r1, #16 │ │ │ │ movcc r2, r1 │ │ │ │ @@ -455797,15 +455799,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d1c8 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d1c8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ bl 3fca10 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ @@ -455822,19 +455824,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r4 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - ands r4, r7 │ │ │ │ + eors r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #628] @ (34e158 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -455854,24 +455856,24 @@ │ │ │ │ ldr r6, [pc, #616] @ (34e16c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #600] @ (34e170 ) │ │ │ │ ldr r1, [pc, #604] @ (34e174 ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movw r3, #550 @ 0x226 │ │ │ │ movt r3, #32768 @ 0x8000 │ │ │ │ str.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr.w r3, [r0, #572] @ 0x23c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r3, #2000 @ 0x7d0 │ │ │ │ itt eq │ │ │ │ @@ -455887,31 +455889,31 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ add r0, sp, #16 │ │ │ │ blx 22505c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 3fba78 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 692bf8 │ │ │ │ + bl 692c10 │ │ │ │ ldr r3, [pc, #508] @ (34e184 ) │ │ │ │ strd r0, r1, [r8, #576] @ 0x240 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #584] @ 0x248 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, r3, [r8, #592] @ 0x250 │ │ │ │ mov r0, r8 │ │ │ │ bl 34c754 │ │ │ │ @@ -455927,44 +455929,44 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ movs r0, #32 │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #424] @ (34e18c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ str.w r8, [r4, #608] @ 0x260 │ │ │ │ movs r0, #32 │ │ │ │ ldr.w r8, [r6] │ │ │ │ blx 2232e4 │ │ │ │ ldr r3, [pc, #392] @ (34e190 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad5f8 │ │ │ │ + bl 6ad610 │ │ │ │ mov r0, r4 │ │ │ │ str.w r6, [r4, #624] @ 0x270 │ │ │ │ bl 34d1c8 │ │ │ │ ldr r3, [pc, #364] @ (34e194 ) │ │ │ │ add.w r0, r4, #672 @ 0x2a0 │ │ │ │ ldr r6, [pc, #360] @ (34e198 ) │ │ │ │ add r3, pc │ │ │ │ @@ -456010,15 +456012,15 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ bl 3ea738 │ │ │ │ ldr r2, [pc, #244] @ (34e1a4 ) │ │ │ │ ldr r1, [pc, #244] @ (34e1a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5555b4 │ │ │ │ + bl 5555cc │ │ │ │ ldr r2, [pc, #236] @ (34e1ac ) │ │ │ │ ldr r3, [pc, #164] @ (34e164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456037,15 +456039,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (34e1b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #889 @ 0x379 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [pc, #184] @ (34e1bc ) │ │ │ │ ldr r3, [pc, #96] @ (34e164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456063,74 +456065,74 @@ │ │ │ │ add.w r3, fp, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #144] @ (34e1c4 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #903 @ 0x387 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34e100 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #240] @ 0xf0 │ │ │ │ movs r0, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ movs r0, r7 │ │ │ │ ldmia r4!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #22 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ movs r1, r7 │ │ │ │ - tst r4, r7 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ movs r1, r7 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xea59ffff │ │ │ │ mrc 15, 2, APSR_nzcv, cr13, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ b.n 34de0e │ │ │ │ vrsra.u64 d17, d6, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r2, r7 │ │ │ │ bl 3641a6 │ │ │ │ - cdp2 0, 4, cr0, cr2, cr2, {2} │ │ │ │ + cdp2 0, 5, cr0, cr10, cr2, {2} │ │ │ │ ldmia r2, {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #46 @ 0x2e │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r2!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #32 │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #508] @ (34e3d8 ) │ │ │ │ ands.w r1, r2, #1 │ │ │ │ @@ -456158,21 +456160,21 @@ │ │ │ │ mov r8, r1 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 34e2bc │ │ │ │ and.w r2, r1, #112 @ 0x70 │ │ │ │ cmp r2, #32 │ │ │ │ bhi.n 34e2bc │ │ │ │ ldr.w r0, [r0, #624] @ 0x270 │ │ │ │ - bl 6ad9a4 │ │ │ │ + bl 6ad9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34e390 │ │ │ │ ldr r3, [pc, #428] @ (34e3dc ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -456183,15 +456185,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #348 @ (adr r3, 34e3d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ movw r1, #4179 @ 0x1053 │ │ │ │ movt r1, #15255 @ 0x3b97 │ │ │ │ cmp r1, r2 │ │ │ │ mov.w r2, #0 │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ bge.n 34e356 │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ @@ -456228,15 +456230,15 @@ │ │ │ │ bhi.n 34e2b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34cb34 │ │ │ │ b.n 34e2b0 │ │ │ │ ldrb.w r6, [r4, #452] @ 0x1c4 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r8, r6 │ │ │ │ tst.w r6, #48 @ 0x30 │ │ │ │ strb.w r1, [r4, #452] @ 0x1c4 │ │ │ │ bne.n 34e388 │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ cbz r3, 34e356 │ │ │ │ @@ -456250,15 +456252,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ strh.w r3, [r4, #640] @ 0x280 │ │ │ │ orn r3, r2, #63 @ 0x3f │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ bl 30649c │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f4c4 │ │ │ │ + bl 54f4dc │ │ │ │ bl 306514 │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34e2bc │ │ │ │ ldr.w r2, [r4, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r4, #644] @ 0x284 │ │ │ │ @@ -456279,28 +456281,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e2c6 │ │ │ │ ldr r0, [pc, #112] @ (34e3ec ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34e2c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 34d1c8 │ │ │ │ b.n 34e308 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ae1a8 │ │ │ │ + bl 6ae1c0 │ │ │ │ ldr r3, [pc, #64] @ (34e3dc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ada48 │ │ │ │ + bl 6ada60 │ │ │ │ movw r3, #18004 @ 0x4654 │ │ │ │ movt r3, #65532 @ 0xfffc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ sbc.w ip, r6, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, ip │ │ │ │ @@ -456319,15 +456321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e3f0 : │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #644] @ 0x284 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -456353,19 +456355,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34e43c ) │ │ │ │ ldr r0, [pc, #20] @ (34e440 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e444 : │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bhi.n 34e45a │ │ │ │ add r0, r1 │ │ │ │ ldrb.w r0, [r0, #440] @ 0x1b8 │ │ │ │ @@ -456384,19 +456386,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34e488 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e48c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -456414,84 +456416,84 @@ │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #140] @ (34e558 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #128] @ (34e55c ) │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #124] @ (34e560 ) │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 54ca24 │ │ │ │ + bl 54ca3c │ │ │ │ ldr r3, [pc, #116] @ (34e564 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307cc0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34e538 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb2cc │ │ │ │ - bl 54e2e0 │ │ │ │ + bl 54e2f8 │ │ │ │ ldr r3, [pc, #80] @ (34e568 ) │ │ │ │ ldr r1, [pc, #84] @ (34e56c ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5559f4 │ │ │ │ + bl 555a0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb.w r2, [r4, #569] @ 0x239 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3078e0 │ │ │ │ b.n 34e510 │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - bcc.n 34e650 │ │ │ │ + bcc.n 34e480 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ stmia r6!, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #66] @ 0x42 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + ldr??.w r0, [r6, #66] @ 0x42 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e570 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -456612,15 +456614,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r4!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (34e6f8 ) │ │ │ │ @@ -456628,25 +456630,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (34e700 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #80] @ (34e704 ) │ │ │ │ ldr r1, [pc, #84] @ (34e708 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #68] @ (34e70c ) │ │ │ │ ldr r5, [pc, #68] @ (34e710 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (34e714 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (34e718 ) │ │ │ │ @@ -456662,23 +456664,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r3, #242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -456687,17 +456689,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 223608 │ │ │ │ ldr r1, [pc, #8] @ (34e734 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697a38 │ │ │ │ + b.w 697a50 │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -456706,42 +456708,42 @@ │ │ │ │ blx 2259bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 552490 │ │ │ │ + bl 5524a8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a107c │ │ │ │ + bl 5a1094 │ │ │ │ ldr r3, [pc, #20] @ (34e784 ) │ │ │ │ ldr r1, [pc, #20] @ (34e788 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa1f4 │ │ │ │ - subs r1, #28 │ │ │ │ + b.w 6aa20c │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34e7b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ lsrs r4, r5, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 34e810 │ │ │ │ @@ -456750,15 +456752,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34e818 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r1, [pc, #56] @ (34e81c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 34e820 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (34e824 ) │ │ │ │ @@ -456768,40 +456770,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54cecc │ │ │ │ + b.w 54cee4 │ │ │ │ nop │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - beq.n 34e8e0 │ │ │ │ + beq.n 34e910 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 599800 │ │ │ │ + bl 599818 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 34e9c0 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 34e9d4 │ │ │ │ @@ -457217,15 +457219,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 34ec4e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 34ec18 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 34ec18 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -457265,19 +457267,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 34ec52 │ │ │ │ nop │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #28 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 34ed08 │ │ │ │ sub sp, #8 │ │ │ │ @@ -457286,15 +457288,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (34ed10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r2, [pc, #48] @ (34ed14 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 3dd068 │ │ │ │ @@ -457302,21 +457304,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #32 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r4, r0] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 34ed78 │ │ │ │ sub sp, #20 │ │ │ │ @@ -457325,15 +457327,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (34ed80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2c6040 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (34ed84 ) │ │ │ │ @@ -457346,21 +457348,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ - movs r2, r7 │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ + movs r2, r7 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 34ee20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457369,19 +457371,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (34ee28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 54e0bc │ │ │ │ + bl 54e0d4 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 34edf8 │ │ │ │ ldr r0, [pc, #92] @ (34ee2c ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -457413,23 +457415,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (34efe8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457444,24 +457446,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #392] @ (34eff8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 34ef40 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -457472,15 +457474,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 34eefe │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 34ef22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ef8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -457492,15 +457494,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34eed8 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34efd2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34eefa │ │ │ │ dmb ish │ │ │ │ @@ -457532,25 +457534,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (34f004 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34ef5a │ │ │ │ ldr r4, [pc, #196] @ (34f008 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (34f00c ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -457559,15 +457561,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (34f014 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34ef5a │ │ │ │ ldr r3, [pc, #136] @ (34f018 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 34eeb8 │ │ │ │ @@ -457578,74 +457580,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34ef5a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (34f028 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34eefe │ │ │ │ b.n 34ef9c │ │ │ │ ldr r3, [pc, #88] @ (34f02c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (34f030 ) │ │ │ │ ldr r0, [pc, #88] @ (34f034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ pop {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #160 @ 0xa0 │ │ │ │ - movs r2, r7 │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #58 @ 0x3a │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ + movs r2, r7 │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r2, #20 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #60 @ 0x3c │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #0 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r3, r7] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (34f174 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -457682,25 +457684,25 @@ │ │ │ │ bne.n 34f132 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f11c │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 55ae4c │ │ │ │ + bl 55ae64 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55aa30 │ │ │ │ + bl 55aa48 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 34f0d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -457712,15 +457714,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34f07a │ │ │ │ mov r0, r7 │ │ │ │ bl 34e728 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 55ae4c │ │ │ │ + bl 55ae64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -457770,45 +457772,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ revsh r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ movs r7, r6 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (34f288 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457891,24 +457893,24 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 34f2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ movs r7, r6 │ │ │ │ bl 5729e │ │ │ │ @ instruction: 0xb8c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #2 │ │ │ │ + adds r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -457939,19 +457941,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -458016,21 +458018,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #18 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (34f658 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -458048,52 +458050,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 34f66c │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 34f54e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 34f4d8 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 697804 │ │ │ │ + bl 69781c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r1, [pc, #536] @ (34f670 ) │ │ │ │ ldr r2, [pc, #540] @ (34f674 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (34f678 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 34f476 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 34f4ae │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ ldr r2, [pc, #504] @ (34f67c ) │ │ │ │ ldr r3, [pc, #476] @ (34f664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -458113,25 +458115,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (34f688 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr r1, [pc, #448] @ (34f68c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2c93d8 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 34f482 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f4fc │ │ │ │ ldr r3, [pc, #416] @ (34f690 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458146,15 +458148,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 34ebdc │ │ │ │ cbz r0, 34f51a │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f642 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34f53e │ │ │ │ dmb ish │ │ │ │ @@ -458176,15 +458178,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f582 │ │ │ │ ldr r3, [pc, #280] @ (34f690 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458198,15 +458200,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 34ebdc │ │ │ │ cbz r0, 34f5ce │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f642 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 34f5be │ │ │ │ dmb ish │ │ │ │ @@ -458227,109 +458229,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 34f43c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (34f694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ b.n 34f5be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (34f694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 34f542 │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 34f43c │ │ │ │ ldr r3, [pc, #148] @ (34f698 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (34f69c ) │ │ │ │ ldr r1, [pc, #148] @ (34f6a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34f482 │ │ │ │ ldr r3, [pc, #128] @ (34f6a4 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (34f6a8 ) │ │ │ │ ldr r1, [pc, #132] @ (34f6ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 34f482 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (34f6b0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (34f6b4 ) │ │ │ │ ldr r0, [pc, #108] @ (34f6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb706 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r5, #0 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #22 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb6f6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb686 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ movs r7, r6 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 34fa8c │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #34 @ 0x22 │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #162 @ 0xa2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + ldrsb r0, [r6, r5] │ │ │ │ movs r0, r7 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -458363,15 +458365,15 @@ │ │ │ │ cbnz r2, 34f750 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599a14 │ │ │ │ + bl 599a2c │ │ │ │ ldr r3, [pc, #88] @ (34f784 ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -458396,41 +458398,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (34f790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34f712 │ │ │ │ push {r1, r2, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34f78c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f794 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (34f848 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 34f7e0 │ │ │ │ @@ -458440,15 +458442,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 34ebdc │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f834 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f812 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -458466,15 +458468,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f7fe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ b.n 34f7fe │ │ │ │ ldr r3, [pc, #28] @ (34f854 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f858 ) │ │ │ │ ldr r0, [pc, #32] @ (34f85c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458483,33 +458485,33 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ cbz r4, 34f8a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #64 @ 0x40 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r2, r6] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f860 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (34f908 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 34f89e │ │ │ │ ldr r4, [pc, #120] @ (34f90c ) │ │ │ │ @@ -458519,16 +458521,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34ebdc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 34f8b0 │ │ │ │ - bl 552490 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 5524a8 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f8f4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f8d2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -458546,15 +458548,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f8be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ b.n 34f8be │ │ │ │ ldr r3, [pc, #28] @ (34f914 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f918 ) │ │ │ │ ldr r0, [pc, #32] @ (34f91c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458563,58 +458565,58 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ uxth r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f920 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #60] @ 34f974 │ │ │ │ ldr r2, [pc, #60] @ (34f978 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (34f97c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 34f960 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #174 @ 0xae │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f980 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -458624,15 +458626,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (34f9e8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b5ec │ │ │ │ + bl 54b604 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 34f9ec │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (34f9f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (34f9f4 ) │ │ │ │ @@ -458640,28 +458642,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b470 │ │ │ │ + b.w 54b488 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #592] @ (34fc38 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r7, r6 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034f9f8 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -458687,43 +458689,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5a1cf0 │ │ │ │ + bl 5a1d08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34fb2c │ │ │ │ ldr r0, [pc, #296] @ (34fb70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54db34 │ │ │ │ + bl 54db4c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (34fb74 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223358 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 55460c │ │ │ │ + bl 554624 │ │ │ │ mov r0, r5 │ │ │ │ blx 22360c │ │ │ │ ldr r3, [pc, #264] @ (34fb78 ) │ │ │ │ ldr r2, [pc, #268] @ (34fb7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (34fb80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 2240a0 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -458736,46 +458738,46 @@ │ │ │ │ bl 3dcd5c │ │ │ │ ldr r6, [pc, #220] @ (34fb84 ) │ │ │ │ ldr r1, [pc, #220] @ (34fb88 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e4 │ │ │ │ + bl 54c9fc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 552e24 │ │ │ │ + bl 552e3c │ │ │ │ cbz r0, 34faca │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c944 │ │ │ │ + bl 54c95c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 34fae6 │ │ │ │ ldr r6, [pc, #188] @ (34fb8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 552e24 │ │ │ │ + bl 552e3c │ │ │ │ cbz r0, 34fae6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54caa0 │ │ │ │ + bl 54cab8 │ │ │ │ ldr r1, [pc, #168] @ (34fb90 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2c8000 │ │ │ │ cbz r0, 34fb56 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54de44 │ │ │ │ + bl 54de5c │ │ │ │ cbz r0, 34fb56 │ │ │ │ ldr r2, [pc, #144] @ (34fb94 ) │ │ │ │ ldr r3, [pc, #100] @ (34fb6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -458787,67 +458789,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a055c │ │ │ │ + bl 5a0574 │ │ │ │ cbz r0, 34fb5e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 34fb50 │ │ │ │ ldr r0, [pc, #92] @ (34fb98 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34fa4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da2c │ │ │ │ movs r5, #0 │ │ │ │ b.n 34fb02 │ │ │ │ ldr r0, [pc, #72] @ (34fb9c ) │ │ │ │ add r0, pc │ │ │ │ b.n 34fa4a │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b04 │ │ │ │ + bl 551b1c │ │ │ │ b.n 34fb4c │ │ │ │ ldr r0, [pc, #64] @ (34fba0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34fa4a │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ sub sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #8 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #20 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r0 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ add sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 34f670 │ │ │ │ + b.n 34f6a0 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 34f5f4 │ │ │ │ + b.n 34f624 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 34f5dc │ │ │ │ + b.n 34f60c │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034fba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -458872,46 +458874,46 @@ │ │ │ │ blx 22505c │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 69ddb8 │ │ │ │ + bl 69ddd0 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 34fc3e │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 57a258 │ │ │ │ + bl 57a270 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34fc34 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 6a07f4 │ │ │ │ + bl 6a080c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (34fc80 ) │ │ │ │ - bl 5a0628 │ │ │ │ + bl 5a0640 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 34fa04 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 34fc02 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69ddd0 │ │ │ │ + bl 69dde8 │ │ │ │ ldr r2, [pc, #60] @ (34fc84 ) │ │ │ │ ldr r3, [pc, #48] @ (34fc78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -458968,15 +458970,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 69effc │ │ │ │ + bl 69f014 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 34fcf0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (34fd38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -459000,25 +459002,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fcf8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (34fd44 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34fcf8 │ │ │ │ add r6, sp, #400 @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fd48 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -459044,15 +459046,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 599ab4 │ │ │ │ + bl 599acc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34fd6e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -459076,34 +459078,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (34fde8 ) │ │ │ │ ldr r0, [pc, #20] @ (34fdec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #34 @ 0x22 │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fdf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 599ab4 │ │ │ │ + bl 599acc │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -459121,15 +459123,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fe6a │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 599a14 │ │ │ │ + bl 599a2c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459151,41 +459153,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34feb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 34fe48 │ │ │ │ nop │ │ │ │ add r4, sp, #824 @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34feb0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034feb8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 3501e0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 59989c │ │ │ │ + bl 5998b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 35024a │ │ │ │ @@ -459263,15 +459265,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 59984c │ │ │ │ + bl 599864 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -459550,19 +459552,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3502d4 ) │ │ │ │ ldr r0, [pc, #20] @ (3502d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r2, #0 │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003502dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459578,26 +459580,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 350744 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r3, [pc, #1064] @ 350748 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 35074c │ │ │ │ ldr.w r1, [pc, #1064] @ 350750 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 22505c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459638,15 +459640,15 @@ │ │ │ │ beq.w 3505ae │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 34fc88 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -459747,15 +459749,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35040a │ │ │ │ ldr r0, [pc, #664] @ (350770 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 35040a │ │ │ │ ldr r3, [pc, #624] @ (350758 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350472 │ │ │ │ ldr r3, [pc, #636] @ (350774 ) │ │ │ │ @@ -459771,15 +459773,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (350778 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350472 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35040a │ │ │ │ ldr r3, [pc, #592] @ (35077c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459795,15 +459797,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (350780 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 35040a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35040a │ │ │ │ ldr r3, [pc, #532] @ (350784 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459815,38 +459817,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35040a │ │ │ │ ldr r0, [pc, #508] @ (350788 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 35040a │ │ │ │ ldr r3, [pc, #496] @ (35078c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 350374 │ │ │ │ ldr r0, [pc, #492] @ (350790 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 3503b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #476] @ (350794 ) │ │ │ │ ldr r2, [pc, #480] @ (350798 ) │ │ │ │ ldr r1, [pc, #480] @ (35079c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35071a │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -459894,15 +459896,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (3507ac ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 350634 │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -459921,15 +459923,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35040a │ │ │ │ ldr r0, [pc, #284] @ (3507b4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 35040a │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 350374 │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 3506ec │ │ │ │ ldr r3, [pc, #260] @ (3507b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459949,15 +459951,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (3507bc ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350472 │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 3505e8 │ │ │ │ ldr r3, [pc, #200] @ (3507c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -459965,18 +459967,18 @@ │ │ │ │ b.n 350374 │ │ │ │ ldr r0, [pc, #192] @ (3507c4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350634 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (3507c8 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (3507cc ) │ │ │ │ ldr r0, [pc, #160] @ (3507d0 ) │ │ │ │ @@ -459987,75 +459989,75 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #944 @ (adr r7, 350af8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r3, #7 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, r3, #7 │ │ │ │ + adds r6, r6, #7 │ │ │ │ movs r2, r7 │ │ │ │ adcs.w r0, sl, #84 @ 0x54 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #1016 @ (adr r6, 350b58 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ orrs.w r0, r0, #84 @ 0x54 │ │ │ │ ands.w r0, lr, #84 @ 0x54 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #240] @ (350868 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r2, r7 │ │ │ │ str r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #2 │ │ │ │ + subs r4, r6, #2 │ │ │ │ movs r2, r7 │ │ │ │ vqadd.s32 q0, q7, q2 │ │ │ │ vqadd.s32 q0, q0, q2 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r3, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r6, r4 │ │ │ │ - movs r2, r7 │ │ │ │ subs r4, r1, r5 │ │ │ │ movs r2, r7 │ │ │ │ + subs r4, r4, r5 │ │ │ │ + movs r2, r7 │ │ │ │ mrc 0, 6, r0, cr4, cr4, {2} │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r5, #4 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + subs r2, r0, #0 │ │ │ │ movs r2, r7 │ │ │ │ mrc 0, 0, r0, cr4, cr4, {2} │ │ │ │ - adds r0, r7, #0 │ │ │ │ + adds r0, r2, #1 │ │ │ │ movs r2, r7 │ │ │ │ ldcl 0, cr0, [r0, #336] @ 0x150 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r7, #2 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r6, #0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003507d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -460120,25 +460122,25 @@ │ │ │ │ bpl.n 350818 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (350898 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350818 │ │ │ │ add r3, pc, #144 @ (adr r3, 35091c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (350a44 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035089c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460210,19 +460212,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (350964 ) │ │ │ │ ldr r0, [pc, #20] @ (350968 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035096c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -460262,19 +460264,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ bl 2262e0 │ │ │ │ nop │ │ │ │ - adds r0, r5, r2 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r7, r4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (350ab4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460284,15 +460286,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (350abc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 350a3e │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -460312,17 +460314,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3508d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 350a50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5525b0 │ │ │ │ + bl 5525c8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 5a10a0 │ │ │ │ + bl 5a10b8 │ │ │ │ cbz r6, 350a78 │ │ │ │ mov r0, r6 │ │ │ │ blx 22403c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223608 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -460343,15 +460345,15 @@ │ │ │ │ b.n 350a3e │ │ │ │ bl 2262e0 │ │ │ │ nop │ │ │ │ add r1, pc, #8 @ (adr r1, 350ac0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #744] @ (350da8 ) │ │ │ │ + ldr r3, [pc, #840] @ (350e08 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (350b98 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -460370,21 +460372,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 55afa8 │ │ │ │ + bl 55afc0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 55b5a4 │ │ │ │ + bl 55b5bc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b5a4 │ │ │ │ + bl 55b5bc │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 3502dc │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -460403,15 +460405,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 34f318 │ │ │ │ mov r0, fp │ │ │ │ bl 3508d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b1a8 │ │ │ │ + bl 55b1c0 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 350af2 │ │ │ │ ldr r2, [pc, #52] @ (350ba0 ) │ │ │ │ ldr r3, [pc, #44] @ (350b9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -460495,33 +460497,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350bc2 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (350c6c ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350bc2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 350c00 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #912] @ (350ff4 ) │ │ │ │ + ldr r1, [pc, #1008] @ (351054 ) │ │ │ │ movs r7, r6 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r3, r3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350c70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460565,15 +460567,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350c9e │ │ │ │ ldr r0, [pc, #64] @ (350d24 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350c9e │ │ │ │ ldr r3, [pc, #56] @ (350d28 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350cbc │ │ │ │ ldr r3, [pc, #36] @ (350d20 ) │ │ │ │ @@ -460581,28 +460583,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 350cbc │ │ │ │ ldr r0, [pc, #36] @ (350d2c ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a312c │ │ │ │ + b.w 6a3144 │ │ │ │ ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -460750,15 +460752,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350de2 │ │ │ │ ldr r0, [pc, #112] @ (350f34 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350de2 │ │ │ │ ldr r3, [pc, #100] @ (350f38 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350e4e │ │ │ │ ldr r3, [pc, #84] @ (350f30 ) │ │ │ │ @@ -460767,15 +460769,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 350e4e │ │ │ │ ldr r0, [pc, #84] @ (350f3c ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 350e4e │ │ │ │ ldr r3, [pc, #72] @ (350f40 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (350f44 ) │ │ │ │ ldr r0, [pc, #72] @ (350f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460795,31 +460797,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350f58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -460831,15 +460833,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 599de0 │ │ │ │ + bl 599df8 │ │ │ │ ldr r2, [pc, #144] @ (351018 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -460893,25 +460895,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 22539c <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (351148 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r3, #26 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351030 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460951,15 +460953,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3508d8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 351066 │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -460994,25 +460996,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 351910 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #6 │ │ │ │ + asrs r0, r4, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r0, #31 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3511c4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461026,15 +461028,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 351192 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599a14 │ │ │ │ + bl 599a2c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 351030 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461059,28 +461061,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3511d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 35115e │ │ │ │ nop │ │ │ │ ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (3511d4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (351268 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461094,15 +461096,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 351236 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599a14 │ │ │ │ + bl 599a2c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 351030 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461127,28 +461129,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (35127c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 351202 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (351278 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 351290 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 350dac │ │ │ │ b.w 351030 │ │ │ │ @@ -461202,15 +461204,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 599ab4 │ │ │ │ + bl 599acc │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 351470 │ │ │ │ bl 34f920 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -461263,15 +461265,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 2242a4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 2242a4 │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35160e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -461294,15 +461296,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 35154a │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 35140c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 35140c │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -461398,25 +461400,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 599968 │ │ │ │ + bl 599980 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 35132e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3515d0 │ │ │ │ ldr r3, [pc, #404] @ (3516dc ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 35148a │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 6a2378 │ │ │ │ + bl 6a2390 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 351672 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3515ec │ │ │ │ @@ -461483,15 +461485,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 351562 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (3516e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a254 │ │ │ │ + bl 69a26c │ │ │ │ b.n 351562 │ │ │ │ ldr r3, [pc, #220] @ (3516ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 3513e2 │ │ │ │ @@ -461517,19 +461519,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 692804 │ │ │ │ + bl 69281c │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 692a50 │ │ │ │ + bl 692a68 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 351350 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 35154e │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (3516f8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -461563,19 +461565,19 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ @@ -461583,35 +461585,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r0, #16 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 351030 │ │ │ │ @@ -461672,15 +461674,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ bl 3508d8 │ │ │ │ ldr r2, [pc, #144] @ (351870 ) │ │ │ │ ldr r3, [pc, #136] @ (351868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -461694,15 +461696,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 599f28 │ │ │ │ + bl 599f40 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 35181c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 351030 │ │ │ │ b.n 3517dc │ │ │ │ @@ -461737,25 +461739,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 3518ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r5, #8 │ │ │ │ + lsrs r0, r0, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035188c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -461765,32 +461767,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3518ac │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3508d8 │ │ │ │ ldr r3, [pc, #20] @ (3518d8 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (3518dc ) │ │ │ │ ldr r0, [pc, #20] @ (3518e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - lsrs r2, r6, #6 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r3, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003518e4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -461801,15 +461803,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 351964 │ │ │ │ cbz r5, 35190e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 69f008 │ │ │ │ + bl 69f020 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 35192a │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3519ae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -461831,15 +461833,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 350ba4 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 35198a │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a1384 │ │ │ │ + b.w 5a139c │ │ │ │ ldr r3, [pc, #104] @ (3519d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351902 │ │ │ │ ldr r3, [pc, #100] @ (3519d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -461847,25 +461849,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351902 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (3519d8 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 351902 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 351996 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3508d8 │ │ │ │ bl 2262e0 │ │ │ │ ldr r3, [pc, #44] @ (3519dc ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (3519e0 ) │ │ │ │ @@ -461880,21 +461882,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r3, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r0, #23 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3518e4 │ │ │ │ nop │ │ │ │ │ │ │ │ 003519f0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -461928,30 +461930,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 350ba4 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 351a64 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5a1340 │ │ │ │ + b.w 5a1358 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 351a70 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69f040 │ │ │ │ + bl 69f058 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3508d8 │ │ │ │ ldr r3, [pc, #72] @ (351ad0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -461962,15 +461964,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351a0e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (351ad8 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 351a0e │ │ │ │ ldr r3, [pc, #48] @ (351adc ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (351ae0 ) │ │ │ │ ldr r0, [pc, #48] @ (351ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -461983,21 +461985,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r4, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #28 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351ae8 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -462235,25 +462237,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (351d24 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 351cae │ │ │ │ ldrh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (351ed0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (351dc0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -462261,15 +462263,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (351dc8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (351dcc ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 351d5c │ │ │ │ bl 3fc634 │ │ │ │ ldr r3, [pc, #112] @ (351dd0 ) │ │ │ │ @@ -462279,71 +462281,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 34f1bc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a18f0 │ │ │ │ + bl 5a1908 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 351c78 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 697840 │ │ │ │ + bl 697858 │ │ │ │ mov r0, r4 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w ip, [pc, #68] @ 351dd8 │ │ │ │ ldr r2, [pc, #68] @ (351ddc ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (351de0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 351db4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 57a030 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + b.w 57a048 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #14 │ │ │ │ - movs r2, r7 │ │ │ │ lsls r0, r1, #15 │ │ │ │ movs r2, r7 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ + movs r2, r7 │ │ │ │ ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351de4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (351e14 ) │ │ │ │ add r1, pc │ │ │ │ bl 34f1bc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a18f0 │ │ │ │ + bl 5a1908 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 351c78 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -462356,17 +462358,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351ed2 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 351eba │ │ │ │ @@ -462409,15 +462411,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351e76 │ │ │ │ ldr r0, [pc, #80] @ (351efc ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 351e76 │ │ │ │ ldr r3, [pc, #68] @ (351f00 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (351f04 ) │ │ │ │ ldr r0, [pc, #68] @ (351f08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462439,27 +462441,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r2, #2 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351f18 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (351fe4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 351f68 │ │ │ │ @@ -462467,17 +462469,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351fcc │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 351fb4 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -462520,15 +462522,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351f7e │ │ │ │ ldr r0, [pc, #76] @ (351ff4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351f7e │ │ │ │ ldr r3, [pc, #64] @ (351ff8 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (351ffc ) │ │ │ │ ldr r0, [pc, #64] @ (352000 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462549,27 +462551,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r4, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ movs r2, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 352056 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 35204c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -462772,22 +462774,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (352258 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5519ac │ │ │ │ + bl 5519c4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5519ac │ │ │ │ + b.w 5519c4 │ │ │ │ bmi.n 3522ac │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -462799,20 +462801,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3524b2 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c42a4 │ │ │ │ + bl 6c42bc │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 35248a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -462829,20 +462831,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6c4b00 │ │ │ │ + bl 6c4b18 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 35231c │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 3523e0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -462902,15 +462904,15 @@ │ │ │ │ bne.n 35244e │ │ │ │ ldr r3, [pc, #280] @ (3524d0 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5a1388 │ │ │ │ + bl 5a13a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35249e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462959,15 +462961,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3523b4 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (3524dc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3523b4 │ │ │ │ ldr r3, [pc, #104] @ (3524e0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (3524e4 ) │ │ │ │ ldr r0, [pc, #104] @ (3524e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -463003,39 +463005,39 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r0, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #16 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r2, #18 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r4, #16 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #17 │ │ │ │ + lsls r0, r6, #17 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, r5 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r2, #16 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -463140,25 +463142,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (35264c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3525f8 │ │ │ │ strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #800] @ (352968 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (3527e8 ) │ │ │ │ @@ -463173,15 +463175,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr r3, [pc, #360] @ (3527f4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -463193,29 +463195,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 3527d4 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 599e10 │ │ │ │ + bl 599e28 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5a1b88 │ │ │ │ + bl 5a1ba0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a1bf0 │ │ │ │ + bl 5a1c08 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 35270a │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 3527ac │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 352732 │ │ │ │ @@ -463257,17 +463259,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 352714 │ │ │ │ b.n 352728 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3526b2 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 352786 │ │ │ │ @@ -463277,15 +463279,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 3526c2 │ │ │ │ b.n 35271e │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 599c3c │ │ │ │ + bl 599c54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 3527be │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -463298,15 +463300,15 @@ │ │ │ │ b.n 352730 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 34fe28 │ │ │ │ b.n 35271e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 599cb4 │ │ │ │ + bl 599ccc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35279a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 3526c2 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (352804 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -463321,34 +463323,34 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #292]! @ 0x124 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + cdp2 0, 0, cr0, cr2, cr9, {2} │ │ │ │ + lsls r2, r2, #7 │ │ │ │ movs r2, r7 │ │ │ │ strh r6, [r2, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #-292] @ 0xfffffedc │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + stc2 0, cr0, [r4, #-292]! @ 0xfffffedc │ │ │ │ + lsls r6, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 352964 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3528b2 │ │ │ │ @@ -463412,23 +463414,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 6b3d90 │ │ │ │ + bl 6b3da8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r3, [pc, #112] @ (352980 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -463448,15 +463450,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3508d8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a2ca0 │ │ │ │ + bl 5a2cb8 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 3528cc │ │ │ │ ldr r3, [pc, #28] @ (352984 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (352988 ) │ │ │ │ ldr r0, [pc, #28] @ (35298c ) │ │ │ │ add r3, pc │ │ │ │ @@ -463465,17 +463467,17 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb7a0049 │ │ │ │ - vqadd.u8 d16, d12, d25 │ │ │ │ - lsls r0, r1, #2 │ │ │ │ + @ instruction: 0xfb920049 │ │ │ │ + vqadd.u32 d16, d4, d25 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -463483,63 +463485,63 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 3529cc │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352810 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b21c │ │ │ │ + bl 59b234 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352810 │ │ │ │ ldr r3, [pc, #20] @ (3529f8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (3529fc ) │ │ │ │ ldr r0, [pc, #20] @ (352a00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfafc0049 │ │ │ │ - mcr2 0, 6, r0, cr14, cr9, {1} │ │ │ │ - movs r2, r4 │ │ │ │ + @ instruction: 0xfb140049 │ │ │ │ + mcr2 0, 7, r0, cr6, cr9, {1} │ │ │ │ + movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (352d28 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 552050 │ │ │ │ + bl 552068 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ ldr r2, [pc, #760] @ (352d2c ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352c60 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 5997b4 │ │ │ │ + bl 5997cc │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 352ab4 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 352d0c │ │ │ │ @@ -463630,15 +463632,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352c5e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 352c88 │ │ │ │ ldr r1, [pc, #512] @ (352d30 ) │ │ │ │ add r1, pc │ │ │ │ @@ -463790,15 +463792,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 352c00 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (352d50 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 352c00 │ │ │ │ ldr r3, [pc, #120] @ (352d54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352b3e │ │ │ │ ldr r3, [pc, #100] @ (352d4c ) │ │ │ │ @@ -463806,15 +463808,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352b3e │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (352d58 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 352b3e │ │ │ │ mov r0, r4 │ │ │ │ bl 351030 │ │ │ │ b.n 352bca │ │ │ │ blx 225448 │ │ │ │ ldr r3, [pc, #72] @ (352d5c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -463826,36 +463828,36 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r4, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 352bec │ │ │ │ + b.n 352c1c │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2, #228]! @ 0xe4 │ │ │ │ + ldc2 0, cr0, [sl, #228]! @ 0xe4 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #-228]! @ 0xffffff1c │ │ │ │ + ldc2l 0, cr0, [lr, #-228]! @ 0xffffff1c │ │ │ │ ldr r0, [pc, #128] @ (352dd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #-228]! @ 0xffffff1c │ │ │ │ - @ instruction: 0xf7ce0049 │ │ │ │ - @ instruction: 0xfba00039 │ │ │ │ - ldc2 0, cr0, [r4, #228] @ 0xe4 │ │ │ │ + ldc2 0, cr0, [r0, #228] @ 0xe4 │ │ │ │ + @ instruction: 0xf7e60049 │ │ │ │ + @ instruction: 0xfbb80039 │ │ │ │ + stc2 0, cr0, [ip, #228]! @ 0xe4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (352e18 ) │ │ │ │ strb.w r3, [r0, #504] @ 0x1f8 │ │ │ │ @@ -463910,15 +463912,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 225448 │ │ │ │ ldrb r2, [r1, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 6a7ff4 │ │ │ │ + b.w 6a800c │ │ │ │ b.w 351f18 │ │ │ │ b.w 351e18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (352e88 ) │ │ │ │ @@ -463960,15 +463962,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352ffa │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 352ebe │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352fde │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2b0c1c │ │ │ │ cbnz r0, 352ee2 │ │ │ │ @@ -463977,17 +463979,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a2cac │ │ │ │ + bl 5a2cc4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 352efc │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353026 │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 352f16 │ │ │ │ @@ -463995,15 +463997,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2b0f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352ece │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1c5c │ │ │ │ + bl 5a1c74 │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -464035,29 +464037,29 @@ │ │ │ │ blx 2248a8 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 3530c8 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 353016 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1cf0 │ │ │ │ + bl 5a1d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3530ac │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 3530e8 │ │ │ │ ldr r1, [pc, #336] @ (3530f8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 5a0a9c │ │ │ │ + bl 5a0ab4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0d78 │ │ │ │ + bl 5a0d90 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3dd0dc │ │ │ │ add sp, #20 │ │ │ │ @@ -464074,27 +464076,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (353104 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ ldr r3, [pc, #268] @ (353108 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (35310c ) │ │ │ │ ldr r1, [pc, #268] @ (353110 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 353064 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 352f8a │ │ │ │ @@ -464104,21 +464106,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (35311c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352f8a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a025c │ │ │ │ + bl 5a0274 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352f8a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352f8a │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -464130,17 +464132,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (353128 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ - bl 692804 │ │ │ │ + bl 69281c │ │ │ │ blx 2257a8 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 352f62 │ │ │ │ movs r0, #5 │ │ │ │ blx 2259bc │ │ │ │ ldr r3, [pc, #144] @ (35312c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -464157,58 +464159,58 @@ │ │ │ │ ldr r1, [pc, #132] @ (353138 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ ldr r3, [pc, #112] @ (35313c ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (353140 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (353144 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 352ece │ │ │ │ ldr r1, [pc, #92] @ (353148 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 5a0a9c │ │ │ │ + bl 5a0ab4 │ │ │ │ b.n 352fb2 │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + adds.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ + lsls r0, r4, #24 │ │ │ │ movs r1, r7 │ │ │ │ - str.w r0, [lr, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf4e60049 │ │ │ │ - @ instruction: 0xfac40039 │ │ │ │ - ldrh.w r0, [r2, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf4ba0049 │ │ │ │ - @ instruction: 0xfab00039 │ │ │ │ - strb.w r0, [r6, #57] @ 0x39 │ │ │ │ - orns r0, sl, #13172736 @ 0xc90000 │ │ │ │ + str??.w r0, [r6, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf4fe0049 │ │ │ │ + @ instruction: 0xfadc0039 │ │ │ │ + str.w r0, [sl, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf4d20049 │ │ │ │ @ instruction: 0xfac80039 │ │ │ │ - str.w r0, [r4, r9, lsl #3] │ │ │ │ - orrs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - bics.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xfaea0039 │ │ │ │ - strb.w r0, [r0, r9, lsl #3] │ │ │ │ - ands.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xfa2c0039 │ │ │ │ - @ instruction: 0xf7e00039 │ │ │ │ + ldrb.w r0, [lr, #57] @ 0x39 │ │ │ │ + eors.w r0, r2, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xfae00039 │ │ │ │ + ldr.w r0, [ip, r9, lsl #3] │ │ │ │ + orn r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + orr.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xfb020039 │ │ │ │ + ldrb.w r0, [r8, r9, lsl #3] │ │ │ │ + bic.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xfa440039 │ │ │ │ + @ instruction: 0xf7f80039 │ │ │ │ stmia r5!, {r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -464254,15 +464256,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 352e90 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (353510 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -464473,15 +464475,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 3532d2 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 353422 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35349c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -464564,16 +464566,16 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 3532d2 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2f60049 │ │ │ │ - ldrsb.w r0, [r6, r9, lsl #3] │ │ │ │ + ssat r0, #10, lr, lsl #1 │ │ │ │ + vld4.8 {d0-d3}, [lr :256], r9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (353638 ) │ │ │ │ adds r6, r3, #2 │ │ │ │ @@ -464678,17 +464680,17 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ strb r4, [r3, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr14, cr9, {2} │ │ │ │ - @ instruction: 0xf2900039 │ │ │ │ - @ instruction: 0xf59a0039 │ │ │ │ + cdp 0, 13, cr0, cr6, cr9, {2} │ │ │ │ + subw r0, r8, #57 @ 0x39 │ │ │ │ + subs.w r0, r2, #12124160 @ 0xb90000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -464698,15 +464700,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -464731,24 +464733,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 353714 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352e90 │ │ │ │ - bl 6aac60 │ │ │ │ + bl 6aac78 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ffd4 │ │ │ │ + bl 59ffec │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0900 │ │ │ │ + bl 5a0918 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3536a8 │ │ │ │ ldr r3, [pc, #64] @ (353740 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (353744 ) │ │ │ │ ldr r0, [pc, #64] @ (353748 ) │ │ │ │ add r3, pc │ │ │ │ @@ -464767,31 +464769,31 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352e90 │ │ │ │ - stcl 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ - subs.w r0, r4, #57 @ 0x39 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + ldcl 0, cr0, [sl, #292]! @ 0x124 │ │ │ │ + rsb r0, ip, #57 @ 0x39 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf4c20039 │ │ │ │ + @ instruction: 0xf4da0039 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (3537fc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 553a04 │ │ │ │ + bl 553a1c │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3537cc │ │ │ │ mov r0, r4 │ │ │ │ blx 2248a8 │ │ │ │ adds r0, #1 │ │ │ │ blx 2232e4 │ │ │ │ mov r2, r5 │ │ │ │ @@ -464805,15 +464807,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (353808 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -464829,31 +464831,31 @@ │ │ │ │ ldr r1, [pc, #64] @ (353814 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ movs r1, r7 │ │ │ │ - ldcl 0, cr0, [r0, #-292] @ 0xfffffedc │ │ │ │ - adds.w r0, lr, #57 @ 0x39 │ │ │ │ - orns r0, ip, #12124160 @ 0xb90000 │ │ │ │ - ldc 0, cr0, [r4, #-292] @ 0xfffffedc │ │ │ │ - ands.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ - @ instruction: 0xf0de0039 │ │ │ │ + stcl 0, cr0, [r8, #-292]! @ 0xfffffedc │ │ │ │ + @ instruction: 0xf1360039 │ │ │ │ + eors.w r0, r4, #12124160 @ 0xb90000 │ │ │ │ + stc 0, cr0, [ip, #-292]! @ 0xfffffedc │ │ │ │ + bics.w r0, r2, #12124160 @ 0xb90000 │ │ │ │ + @ instruction: 0xf0f60039 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3dd16c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -464865,15 +464867,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 5a12a8 │ │ │ │ + bl 5a12c0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -464901,25 +464903,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 351de4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 3538e0 │ │ │ │ @@ -464999,21 +465001,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 55b500 │ │ │ │ + bl 55b518 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 3539d0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3539ec │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 3539e2 │ │ │ │ @@ -465022,19 +465024,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b49c │ │ │ │ + bl 55b4b4 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 55aa30 │ │ │ │ + b.w 55aa48 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 353a10 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -465075,26 +465077,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353a3c │ │ │ │ ldr r0, [pc, #32] @ (353a8c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 353a3c │ │ │ │ strb r2, [r6, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #128] @ (353b08 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, #57 @ 0x39 │ │ │ │ + rsbs r0, r6, #57 @ 0x39 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (353c34 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -465111,15 +465113,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353bf4 │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353b88 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6071e8 │ │ │ │ + bl 607200 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 353ba4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 353bd6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -465181,19 +465183,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (353c40 ) │ │ │ │ ldr r0, [pc, #184] @ (353c44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e1d0 │ │ │ │ + bl 69e1e8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6071e8 │ │ │ │ + bl 607200 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 353ad6 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (353c48 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (353c4c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -465201,81 +465203,81 @@ │ │ │ │ ldr r1, [pc, #156] @ (353c50 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 69d678 │ │ │ │ + bl 69d690 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 353b60 │ │ │ │ ldr r1, [pc, #136] @ (353c54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d2f4 │ │ │ │ + bl 69d30c │ │ │ │ b.n 353b60 │ │ │ │ ldr r3, [pc, #128] @ (353c58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (353c5c ) │ │ │ │ ldr r1, [pc, #128] @ (353c60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 353b60 │ │ │ │ ldr r3, [pc, #108] @ (353c64 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (353c68 ) │ │ │ │ ldr r1, [pc, #112] @ (353c6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 353b60 │ │ │ │ ldr r3, [pc, #92] @ (353c70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (353c74 ) │ │ │ │ ldr r1, [pc, #92] @ (353c78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 69d5fc │ │ │ │ + bl 69d614 │ │ │ │ b.n 353b60 │ │ │ │ blx 223864 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0d00039 │ │ │ │ + @ instruction: 0xf0e80039 │ │ │ │ lsls r2, r4, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmdb sl!, {r0, r3, r6} │ │ │ │ - @ instruction: 0xf12e0039 │ │ │ │ - stc 0, cr0, [r2, #-228] @ 0xffffff1c │ │ │ │ - @ instruction: 0xf1320039 │ │ │ │ - stmdb sl, {r0, r3, r6} │ │ │ │ - @ instruction: 0xf1380039 │ │ │ │ - ldcl 0, cr0, [r4], {57} @ 0x39 │ │ │ │ - strd r0, r0, [ip], #292 @ 0x124 │ │ │ │ - mcr 0, 6, r0, cr10, cr9, {1} │ │ │ │ - ldc 0, cr0, [r6], #228 @ 0xe4 │ │ │ │ - @ instruction: 0xe8ce0049 │ │ │ │ - adds.w r0, ip, #57 @ 0x39 │ │ │ │ - ldc 0, cr0, [r8], {57} @ 0x39 │ │ │ │ + ldrd r0, r0, [r2, #-292] @ 0x124 │ │ │ │ + adc.w r0, r6, #57 @ 0x39 │ │ │ │ + ldc 0, cr0, [sl, #-228] @ 0xffffff1c │ │ │ │ + adc.w r0, sl, #57 @ 0x39 │ │ │ │ + stmdb r2!, {r0, r3, r6} │ │ │ │ + adcs.w r0, r0, #57 @ 0x39 │ │ │ │ + stcl 0, cr0, [ip], #228 @ 0xe4 │ │ │ │ + stmdb r4, {r0, r3, r6} │ │ │ │ + mcr 0, 7, r0, cr2, cr9, {1} │ │ │ │ + stcl 0, cr0, [lr], {57} @ 0x39 │ │ │ │ + strd r0, r0, [r6], #292 @ 0x124 │ │ │ │ + @ instruction: 0xf1340039 │ │ │ │ + ldc 0, cr0, [r0], #228 @ 0xe4 │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (353cb4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 353c94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -465365,17 +465367,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 353dc4 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ ldr r3, [pc, #200] @ (353e64 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465390,37 +465392,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 353d90 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #116] @ (353e68 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5a13dc │ │ │ │ + bl 5a13f4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -465445,18 +465447,18 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 353ba0 │ │ │ │ + b.n 353bd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orn r0, sl, r9, rrx │ │ │ │ - sub.w r0, r4, r9, rrx │ │ │ │ + eor.w r0, r2, r9, rrx │ │ │ │ + subs.w r0, ip, r9, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w r7, [pc, #1488] @ 354460 │ │ │ │ @@ -465581,15 +465583,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 354284 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1d5c │ │ │ │ + bl 5a1d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3542fa │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 353ebc │ │ │ │ ldr.w r3, [pc, #1132] @ 354464 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -465607,24 +465609,24 @@ │ │ │ │ beq.w 354160 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 35419a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 5997b4 │ │ │ │ + bl 5997cc │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354192 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 354192 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354254 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -465640,31 +465642,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 35428e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 3540a0 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0d90 │ │ │ │ + bl 6b0da8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354340 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 35089c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -465677,15 +465679,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (354468 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a1134 │ │ │ │ + bl 5a114c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354168 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 3542cc │ │ │ │ @@ -465701,17 +465703,17 @@ │ │ │ │ blt.n 354134 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 3541e6 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ ldr r3, [pc, #812] @ (35446c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -465756,28 +465758,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353fb4 │ │ │ │ ldr r0, [pc, #704] @ (35447c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 353fbc │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 353fcc │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 5a1d64 │ │ │ │ + bl 5a1d7c │ │ │ │ b.n 353fcc │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 354134 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354328 │ │ │ │ movs r0, #12 │ │ │ │ blx 2232e4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465807,15 +465809,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 354004 │ │ │ │ ldr r0, [pc, #568] @ (354484 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354004 │ │ │ │ ldr r2, [pc, #560] @ (354488 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -465856,17 +465858,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (354498 ) │ │ │ │ ldr r0, [pc, #476] @ (35449c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ ldr r3, [pc, #408] @ (354470 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -465877,33 +465879,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (35448c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 354298 │ │ │ │ mov r0, r4 │ │ │ │ bl 35089c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #392] @ (3544a0 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a1424 │ │ │ │ + bl 5a143c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354168 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b220 │ │ │ │ + bl 59b238 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (354488 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 35425a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 2232e4 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -465937,21 +465939,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ca0 │ │ │ │ + bl 5a2cb8 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 6b3d90 │ │ │ │ + bl 6b3da8 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 3543ee │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -465968,34 +465970,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 3543cc │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 35089c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (3544a4 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a12f4 │ │ │ │ + bl 5a130c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354168 │ │ │ │ ldr r0, [pc, #116] @ (3544a8 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353f56 │ │ │ │ @@ -466003,15 +466005,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 353f56 │ │ │ │ ldr r0, [pc, #96] @ (3544ac ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 353f58 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -466023,36 +466025,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf20039 │ │ │ │ + stc 0, cr0, [sl], {57} @ 0x39 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeafc0039 │ │ │ │ + adds.w r0, r4, r9, rrx │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3548ec │ │ │ │ + b.n 35491c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 354094 │ │ │ │ + b.n 3540c4 │ │ │ │ movs r1, r7 │ │ │ │ - adc.w r0, r6, r9, rrx │ │ │ │ + adcs.w r0, lr, r9, rrx │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb sl!, {r0, r3, r4, r5} │ │ │ │ + strd r0, r0, [r2, #-228] @ 0xe4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ @@ -466091,24 +466093,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (354594 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3544f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 59989c │ │ │ │ + bl 5998b4 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 35456e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2e24 │ │ │ │ + bl 6b2e3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 35454c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 223168 │ │ │ │ b.n 3544f8 │ │ │ │ @@ -466122,15 +466124,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354542 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (35459c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354542 │ │ │ │ ldr r3, [pc, #48] @ (3545a0 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (3545a4 ) │ │ │ │ ldr r0, [pc, #48] @ (3545a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -466144,45 +466146,45 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ca0039 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + strd r0, r0, [r2], #228 @ 0xe4 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 354c2c │ │ │ │ + b.n 354c5c │ │ │ │ movs r1, r7 │ │ │ │ - ldmia.w r8, {r0, r3, r4, r5} │ │ │ │ + ldmia.w r0!, {r0, r3, r4, r5} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3545e8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (3545ec ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (3545f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551dec │ │ │ │ + bl 551e04 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2257a4 │ │ │ │ nop │ │ │ │ - svc 34 @ 0x22 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 354bd0 │ │ │ │ + b.n 354c00 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354290 │ │ │ │ + b.n 3542c0 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (3546b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466191,25 +466193,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (3546b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #156] @ (3546bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (3546c0 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #140] @ (3546c4 ) │ │ │ │ ldr r3, [pc, #140] @ (3546c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (3546cc ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (3546d0 ) │ │ │ │ @@ -466219,21 +466221,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3546d8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #120] @ (3546dc ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549b70 │ │ │ │ + bl 549b88 │ │ │ │ cbnz r0, 354688 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466243,47 +466245,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (3546e4 ) │ │ │ │ ldr r2, [pc, #88] @ (3546e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #76] @ (3546ec ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555af0 │ │ │ │ + b.w 555b08 │ │ │ │ nop │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r4, #6 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 35465c │ │ │ │ - movs r1, r7 │ │ │ │ bge.n 35468c │ │ │ │ movs r1, r7 │ │ │ │ + bge.n 3546bc │ │ │ │ + movs r1, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 52c6ca │ │ │ │ + bl 52c6ca │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 1c46d2 │ │ │ │ - @ instruction: 0xe8160039 │ │ │ │ + @ instruction: 0xe82e0039 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3546bc │ │ │ │ - movs r1, r7 │ │ │ │ + @ instruction: 0xe8040039 │ │ │ │ bl 40e6e6 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - b.n 3546bc │ │ │ │ + b.n 3546ec │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (35476c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466292,33 +466293,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (354774 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #92] @ (354778 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (35477c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #76] @ (354780 ) │ │ │ │ ldr r1, [pc, #76] @ (354784 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e25c │ │ │ │ + bl 54e274 │ │ │ │ ldr r1, [pc, #64] @ (354788 ) │ │ │ │ ldr r2, [pc, #68] @ (35478c ) │ │ │ │ ldr r3, [pc, #68] @ (354790 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -466328,25 +466329,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ble.n 354730 │ │ │ │ + ble.n 354760 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 354aac │ │ │ │ + b.n 354adc │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354168 │ │ │ │ + b.n 354198 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5e80038 │ │ │ │ + addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 474786 │ │ │ │ bl 42878a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 35470a │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -466358,35 +466359,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (354854 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (354858 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (35485c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #132] @ (354860 ) │ │ │ │ ldr r1, [pc, #132] @ (354864 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r3, [pc, #120] @ (354868 ) │ │ │ │ ldr r2, [pc, #120] @ (35486c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (354870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (354874 ) │ │ │ │ @@ -466406,51 +466407,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (354888 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #92] @ (35488c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ble.n 3548c8 │ │ │ │ + ble.n 3548f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r3, #32 │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 3548b0 │ │ │ │ - movs r1, r7 │ │ │ │ bls.n 3548e0 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354a1c │ │ │ │ + bls.n 354910 │ │ │ │ + movs r1, r7 │ │ │ │ + b.n 354a4c │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3540d4 │ │ │ │ + b.n 354104 │ │ │ │ movs r1, r7 │ │ │ │ - bl 5f086a │ │ │ │ + bl 5f086a │ │ │ │ ble.n 354922 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vqrdmulh.s , , d10[0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ble.n 354796 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vqshlu.s32 q15, q15, #31 │ │ │ │ + vqshlu.s64 d30, d6, #63 @ 0x3f │ │ │ │ movs r1, r7 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466461,25 +466462,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (354950 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #152] @ (354954 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (354958 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551f10 │ │ │ │ + bl 551f28 │ │ │ │ ldr r2, [pc, #136] @ (35495c ) │ │ │ │ ldr r3, [pc, #136] @ (354960 ) │ │ │ │ ldr r1, [pc, #140] @ (354964 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -466489,21 +466490,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (35496c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #29 │ │ │ │ - bl 54cecc │ │ │ │ + bl 54cee4 │ │ │ │ ldr r3, [pc, #116] @ (354970 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549b70 │ │ │ │ + bl 549b88 │ │ │ │ cbnz r0, 354922 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466513,46 +466514,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (354978 ) │ │ │ │ ldr r2, [pc, #80] @ (35497c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 555380 │ │ │ │ + bl 555398 │ │ │ │ ldr r2, [pc, #72] @ (354980 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555af0 │ │ │ │ - bgt.n 3549cc │ │ │ │ + b.w 555b08 │ │ │ │ + bgt.n 3549fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r1, #120] @ 0x78 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3549bc │ │ │ │ - movs r1, r7 │ │ │ │ bhi.n 3549ec │ │ │ │ movs r1, r7 │ │ │ │ + bhi.n 354a1c │ │ │ │ + movs r1, r7 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bl 72496a <_IO_stdin_used@@Base+0x5fad2> │ │ │ │ - b.n 35451c │ │ │ │ + bl 72496a <_IO_stdin_used@@Base+0x5faba> │ │ │ │ + b.n 35454c │ │ │ │ movs r1, r7 │ │ │ │ add r5, sp, #368 @ 0x170 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 35441c │ │ │ │ + b.n 35444c │ │ │ │ movs r1, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - b.n 35441c │ │ │ │ + b.n 35444c │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #2920] @ 355500 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -466796,15 +466797,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 3549e8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3549e8 │ │ │ │ ldr.w r2, [pc, #2380] @ 35550c │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -466836,21 +466837,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 3549e8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3549e8 │ │ │ │ b.n 354bbe │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ca0 │ │ │ │ + bl 5a2cb8 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 354a0a │ │ │ │ ldr.w r3, [pc, #2252] @ 355514 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -466859,15 +466860,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 3525d8 │ │ │ │ b.n 354bf0 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 599de0 │ │ │ │ + bl 599df8 │ │ │ │ ldr.w r3, [pc, #2220] @ 355518 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3557aa │ │ │ │ ldr.w r3, [pc, #2208] @ 35551c │ │ │ │ @@ -466956,15 +466957,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 354df0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 354df0 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -466973,15 +466974,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -467048,18 +467049,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354c98 │ │ │ │ ldr.w r0, [pc, #1732] @ 355538 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354c98 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354c98 │ │ │ │ ldr.w r3, [pc, #1708] @ 35553c │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1704] @ 355540 │ │ │ │ ldr.w r0, [pc, #1704] @ 355544 │ │ │ │ add r3, pc │ │ │ │ @@ -467071,15 +467072,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 599ab4 │ │ │ │ + bl 599acc │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 354c98 │ │ │ │ b.n 354be8 │ │ │ │ ldr.w r3, [pc, #1608] @ 355518 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -467093,15 +467094,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354c98 │ │ │ │ ldr.w r0, [pc, #1620] @ 35554c │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354c98 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 355632 │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -467118,20 +467119,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #592] @ 0x250 │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 692a00 │ │ │ │ + bl 692a18 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #580] @ 0x244 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 2248a8 │ │ │ │ @@ -467159,15 +467160,15 @@ │ │ │ │ b.n 354c98 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #605] @ 0x25d │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605888 │ │ │ │ + bl 6058a0 │ │ │ │ b.n 354c98 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 354c98 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #544] @ 0x220 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -467179,15 +467180,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 354c98 │ │ │ │ ldrb.w r3, [r7, #605] @ 0x25d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355b90 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 605a04 │ │ │ │ + bl 605a1c │ │ │ │ strb.w r6, [r7, #604] @ 0x25c │ │ │ │ b.n 354c98 │ │ │ │ ldr.w r3, [pc, #1280] @ 355518 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354c98 │ │ │ │ @@ -467200,37 +467201,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354c98 │ │ │ │ ldr.w r0, [pc, #1300] @ 355554 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354c98 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355608 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 355078 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354be8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3555da │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -467249,34 +467250,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 354c98 │ │ │ │ mov r0, r4 │ │ │ │ bl 35089c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr.w r1, [pc, #1136] @ 355558 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a1424 │ │ │ │ + bl 5a143c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354bf0 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354be8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 355580 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 355740 │ │ │ │ movs r6, #0 │ │ │ │ @@ -467358,15 +467359,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 354c98 │ │ │ │ ldr r0, [pc, #872] @ (355560 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354c98 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354be8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355a28 │ │ │ │ @@ -467374,15 +467375,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 3554be │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355ac8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 3556a8 │ │ │ │ @@ -467407,15 +467408,15 @@ │ │ │ │ bne.w 354be8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 354be8 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -467450,30 +467451,30 @@ │ │ │ │ bne.w 355874 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 22505c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355608 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 355318 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354be8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -467556,39 +467557,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354c98 │ │ │ │ ldr r0, [pc, #348] @ (355570 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 354c98 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r3, [pc, #216] @ (355518 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355800 │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 35561c │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 355610 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 354be8 │ │ │ │ @@ -467611,15 +467612,15 @@ │ │ │ │ ldr r3, [pc, #140] @ (355534 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354be8 │ │ │ │ ldr r0, [pc, #196] @ (355578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 354be8 │ │ │ │ ldr r0, [pc, #188] @ (35557c ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -467655,65 +467656,65 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35553c │ │ │ │ + bhi.n 35556c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 3554e4 │ │ │ │ + blt.n 355514 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 355324 │ │ │ │ + b.n 355354 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 354e5c │ │ │ │ + b.n 354e8c │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 3555d8 │ │ │ │ + bvs.n 355608 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 355580 │ │ │ │ + bge.n 3555b0 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3555b0 │ │ │ │ + b.n 3555e0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 354de8 │ │ │ │ + b.n 354e18 │ │ │ │ movs r1, r7 │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 355900 │ │ │ │ + b.n 355930 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3556a8 │ │ │ │ + b.n 3556d8 │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 355490 │ │ │ │ + bcs.n 3554c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 355534 │ │ │ │ + bgt.n 355564 │ │ │ │ movs r1, r7 │ │ │ │ - beq.n 3555c4 │ │ │ │ + beq.n 3555f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -467747,15 +467748,15 @@ │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 3550a4 │ │ │ │ ldr.w r3, [r9, #544] @ 0x220 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 5a1ce4 │ │ │ │ + bl 5a1cfc │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 354d60 │ │ │ │ ldr.w r3, [pc, #1476] @ 355bd0 │ │ │ │ b.w 354c48 │ │ │ │ @@ -467812,20 +467813,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354c98 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355246 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 355246 │ │ │ │ @@ -467836,15 +467837,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 3525d8 │ │ │ │ b.w 354be8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ ldrb.w r3, [r6, #549] @ 0x225 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35585e │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #549] @ 0x225 │ │ │ │ b.n 3551be │ │ │ │ @@ -467857,24 +467858,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354c92 │ │ │ │ ldr.w r0, [pc, #1208] @ 355be4 │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 354c92 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355120 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a1258 │ │ │ │ + bl 5a1270 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -467894,15 +467895,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354d2c │ │ │ │ ldr.w r0, [pc, #1112] @ 355bec │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 354d2c │ │ │ │ ldr.w r3, [pc, #1092] @ 355bf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354c7a │ │ │ │ @@ -467910,29 +467911,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354c7a │ │ │ │ ldr.w r0, [pc, #1068] @ 355bf4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 354c7a │ │ │ │ ldr.w r1, [pc, #1056] @ 355bf8 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3553a4 │ │ │ │ ldr r1, [pc, #1016] @ (355be0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3553a4 │ │ │ │ ldr.w r0, [pc, #1032] @ 355bfc │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 3553a4 │ │ │ │ ldr r3, [pc, #1020] @ (355c00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 355450 │ │ │ │ @@ -467942,15 +467943,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355450 │ │ │ │ ldr r0, [pc, #1000] @ (355c04 ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 355450 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354c98 │ │ │ │ movs r6, #0 │ │ │ │ b.w 355006 │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 355a04 │ │ │ │ @@ -467982,47 +467983,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (355be0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3552e8 │ │ │ │ ldr r0, [pc, #892] @ (355c0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 3552e8 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #500] @ 0x1f4 │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 355b36 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 6c4048 │ │ │ │ + bl 6c4060 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #568] @ 0x238 │ │ │ │ - bl 6c4ba0 │ │ │ │ + bl 6c4bb8 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 355a5a │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -468148,17 +468149,17 @@ │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354c98 │ │ │ │ movs r3, #5 │ │ │ │ b.n 355686 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c28 │ │ │ │ + bl 5a2c40 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ - bl 6c42c0 │ │ │ │ + bl 6c42d8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 355a74 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -468187,15 +468188,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355946 │ │ │ │ ldr r0, [pc, #356] @ (355c24 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 355946 │ │ │ │ ldr r2, [pc, #348] @ (355c28 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -468214,30 +468215,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 355672 │ │ │ │ ldr r0, [pc, #300] @ (355c30 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 355672 │ │ │ │ ldr r3, [pc, #292] @ (355c34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3559f2 │ │ │ │ ldr r3, [pc, #196] @ (355be0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3559f2 │ │ │ │ ldr r0, [pc, #272] @ (355c38 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r9, [r6, #584] @ 0x248 │ │ │ │ b.n 3559f2 │ │ │ │ ldr r3, [pc, #156] @ (355bd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354be8 │ │ │ │ @@ -468249,15 +468250,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (355be0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354be8 │ │ │ │ ldr r0, [pc, #228] @ (355c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 354be8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354be8 │ │ │ │ ldr r3, [pc, #212] @ (355c44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468265,18 +468266,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (355be0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 354be8 │ │ │ │ ldr r0, [pc, #192] @ (355c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.w 354be8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 605598 │ │ │ │ + bl 6055b0 │ │ │ │ cbz r0, 355bb4 │ │ │ │ ldr r3, [pc, #176] @ (355c4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -468301,75 +468302,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 355b24 │ │ │ │ + blt.n 355b54 │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 355c34 │ │ │ │ + bls.n 355c64 │ │ │ │ movs r1, r7 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 355b70 │ │ │ │ + blt.n 355ba0 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 355bd0 │ │ │ │ + bge.n 355c00 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 355bec │ │ │ │ + bls.n 355c1c │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 355ba4 │ │ │ │ + bhi.n 355bd4 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 355ce0 │ │ │ │ + bvs.n 355d10 │ │ │ │ movs r1, r7 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 355c88 │ │ │ │ + bpl.n 355cb8 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 355c20 │ │ │ │ + bmi.n 355c50 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [pc, #736] @ (355f18 ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 355d30 │ │ │ │ + bmi.n 355b60 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 355c14 │ │ │ │ + bpl.n 355c44 │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 355bd8 │ │ │ │ + bcc.n 355c08 │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #160] @ (355cf0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 355c6c │ │ │ │ + bhi.n 355c9c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -468379,17 +468380,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 355ca2 │ │ │ │ cbnz r1, 355cb8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 353cfc │ │ │ │ mov r0, r4 │ │ │ │ bl 35188c │ │ │ │ mov r0, r4 │ │ │ │ bl 3508d8 │ │ │ │ @@ -468411,46 +468412,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (355cf0 ) │ │ │ │ ldr r0, [pc, #20] @ (355cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 355d7e │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355d96 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 355d54 │ │ │ │ cbnz r1, 355d66 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 351030 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3508d8 │ │ │ │ @@ -468484,35 +468485,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (355dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 355e9c │ │ │ │ + bvs.n 355ccc │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r4} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa794 │ │ │ │ + bl 6aa7ac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 355e62 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 355e7a │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -468567,25 +468568,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (355ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 223834 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 355db8 │ │ │ │ + bpl.n 355de8 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (355fe0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -468608,15 +468609,15 @@ │ │ │ │ bl 35089c │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 355f4e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 605710 │ │ │ │ + bl 605728 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 355f60 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 355f0e │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -468640,15 +468641,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 355ed4 │ │ │ │ ldr r0, [pc, #176] @ (355ff0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 355ed4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 355fa8 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -468657,26 +468658,26 @@ │ │ │ │ b.n 355dc8 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 355dc8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59b090 │ │ │ │ + bl 59b0a8 │ │ │ │ ldr r1, [pc, #108] @ (355ff4 ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a1424 │ │ │ │ + bl 5a143c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -468690,15 +468691,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (355fec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 355f52 │ │ │ │ ldr r0, [pc, #60] @ (355ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ b.n 355f52 │ │ │ │ ldr r3, [pc, #56] @ (356000 ) │ │ │ │ movw r2, #527 @ 0x20f │ │ │ │ ldr r1, [pc, #52] @ (356004 ) │ │ │ │ ldr r0, [pc, #56] @ (356008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -468710,26 +468711,26 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 355fd4 │ │ │ │ + bpl.n 356004 │ │ │ │ movs r1, r7 │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ @ instruction: 0xffff2a98 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 355f44 │ │ │ │ + bmi.n 355f74 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r0, #352] @ 0x160 │ │ │ │ @@ -468748,17 +468749,17 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 355dc8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 5a2ee8 │ │ │ │ + bl 5a2f00 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b218 │ │ │ │ + bl 59b230 │ │ │ │ ldr r1, [pc, #108] @ (3560c8 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35603a │ │ │ │ @@ -468773,22 +468774,22 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35603a │ │ │ │ ldr r0, [pc, #88] @ (3560d4 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a312c │ │ │ │ + bl 6a3144 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes